JP2014191338A - 表示装置、電子機器、表示装置の駆動方法、信号処理方法及び信号処理回路 - Google Patents

表示装置、電子機器、表示装置の駆動方法、信号処理方法及び信号処理回路 Download PDF

Info

Publication number
JP2014191338A
JP2014191338A JP2013069714A JP2013069714A JP2014191338A JP 2014191338 A JP2014191338 A JP 2014191338A JP 2013069714 A JP2013069714 A JP 2013069714A JP 2013069714 A JP2013069714 A JP 2013069714A JP 2014191338 A JP2014191338 A JP 2014191338A
Authority
JP
Japan
Prior art keywords
subpixel
signal
signal processing
expansion coefficient
processing circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2013069714A
Other languages
English (en)
Inventor
Tsutomu Harada
勉 原田
Akira Sakaigawa
亮 境川
Naoyuki Takasaki
直之 高崎
Naritaka Goto
詞貴 後藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Japan Display Inc
Original Assignee
Japan Display Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Japan Display Inc filed Critical Japan Display Inc
Priority to JP2013069714A priority Critical patent/JP2014191338A/ja
Priority to US14/198,210 priority patent/US9460675B2/en
Publication of JP2014191338A publication Critical patent/JP2014191338A/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/3406Control of illumination source
    • G09G3/342Control of illumination source using several illumination sources separately controlled corresponding to different display panel areas, e.g. along one dimension such as lines
    • G09G3/3426Control of illumination source using several illumination sources separately controlled corresponding to different display panel areas, e.g. along one dimension such as lines the different display panel areas being distributed in two dimensions, e.g. matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0626Adjustment of display parameters for control of overall brightness
    • G09G2320/064Adjustment of display parameters for control of overall brightness by time modulation of the brightness of the illumination source
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0673Adjustment of display parameters for control of gamma adjustment, e.g. selecting another gamma curve
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/06Colour space transformation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/02Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which colour is displayed
    • G09G5/06Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which colour is displayed using colour palettes, e.g. look-up tables

Abstract

【課題】画像表示パネルの高解像度化に対応する。
【解決手段】第1の色を表示する第1副画素、第2の色を表示する第2副画素、第3の色を表示する第3副画素、及び、第4の色を表示する第4副画素を含む画素が2次元マトリクス状に配列された画像表示パネル30と、画像表示パネル30の複数の領域を分担し、自身が担当する領域への入力信号の入力HSV色空間の入力値を、第1の色、第2の色、第3の色及び第4の色で再現される再現HSV色空間の再現値に変換して生成し、生成した出力信号を画像表示パネル30に出力する信号処理回路21及び22と、を備える。信号処理回路21及び22は、画像表示パネル30全体に関する伸長係数αを協働して決定する。信号処理回路21及び22は、自身が担当する領域に関して、入力信号及び伸長係数αに基づいて第1〜第4副画素の出力信号を算出する。
【選択図】図1

Description

本発明は、表示装置及びその駆動方法に関する。また、本発明は、上記の表示装置を備えた電子機器に関する。また、本発明は、上記の表示装置での信号処理方法及び信号処理回路に関する。
近年、携帯電話や電子ペーパーなどのモバイル機器向け等の表示装置の需要が高くなっている。表示装置では、1つの画素が複数の副画素を備え、当該複数の副画素がそれぞれ異なる色の光を出力し、当該副画素の表示のON、OFFを切り換えることで、1つの画素で種々の色を表示させている。このような表示装置には、白色を含む4つの副画素を1つの画素とするものがある(特許文献1及び2参照)。
特許文献1には、第1、第2、第3及び第4副画素から構成された画素が、2次元マトリクス状に配列されて成る画像表示パネルと、入力信号が入力され、出力信号を出力する信号処理部とを備えた表示装置が記載されている。表示装置は、3原色に第4の色を加えることでHSV色空間を3原色の場合よりも拡大することができる。信号処理部は、彩度Sを変数とした明度の最大値Vmax(S)を記憶しており、入力信号の信号値に基づき彩度S及び明度V(S)を求め、Vmax(S)/V(S)の値の内の少なくとも1つの値に基づいて伸長係数αを求め、第4副画素への出力信号値を、少なくとも第1、第2及び第3副画素への入力信号値に基づき求め、第1、第2及び第3副画素への出力信号値を、入力信号値、伸長係数α、及び、第4出力信号値に基づき算出する。
また、特許文献2には、赤、緑、青のカラーフィルタを有する副画素と、白色の光の透過を制御するための副画素とを有する複数の画素が設けられた表示パネルと、赤、緑、青、及び白の光源を有するバックライト部と、表示パネルを動画モードで表示するか、又は静止画モードで表示するかを切り換える画像切替回路と、動画モードでは画像信号に応じてバックライト部の赤、緑、青の輝度の制御をし、静止画モードでは画像信号に応じてバックライト部の白の光源の輝度の制御をする表示制御回路と、を有する表示装置が記載されている。
特許文献1及び2に示すように複数の副画素のうち、画像信号に基づいて、1つの副画素(基本的には白の副画素)で拡張したHSV領域に対応させて、画像信号を伸長させることで、光源の光量を低下させて、所望の画像を再現することができる。また、光源の光量を大きくせずに画像を明るくすることができる。
特開2010−33009号公報 特開2011−248352号公報 特開2012−128376号公報
ところで、近年、画像表示パネルの高解像度化(高画素数化)が急速に進展している。例えば、スマートフォンでは、フルHD(1920×1080ピクセル)の画像表示パネルが用いられるようになってきており、タブレットでは、それを超える解像度の画像表示パネルが用いられるようになってきている。画像表示パネルの画素数が多くなると、HSV領域を拡張させて画像信号を伸長させる処理負荷が大きくなる。そのため、画像表示パネルの高解像度化に十分に対応できなくなる可能性がある。
また、画像表示パネルの画素数が多くなると、画像処理を行う半導体集積回路のピン数を多くすることが必要になってくる。しかしながら、半導体集積回路のピン数には、製造上、実装上の制約があるので、画像表示パネルの高解像度化に十分に対応できなくなる可能性がある。
なお、特許文献3には、複数の液晶画素を有する液晶パネルと複数のデータ駆動部と複数のタイミングコントローラとを備え、前記複数の液晶画素は、複数のブロックのいずれかに属し、前記複数のデータ駆動部のそれぞれは、前記複数のいずれかのブロックに対応し、前記ブロックに属する液晶画素の光の透過率を制御し、前記複数のタイミングコントローラのそれぞれは、前記複数のデータ駆動部のいずれかに対応し、前記対応するデータ駆動部が対応するブロックに表示される部分画像のデータを取得して、前記対応するデータ駆動部が対応するブロックに属する液晶画素の光の透過率を制御するための制御データを前記対応するデータ駆動部に出力することを特徴とする表示装置が記載されている。しかしながら、特許文献1及び2のようにHSV領域を拡張させる場合には、液晶パネルに含まれる複数の画素全体を考慮してHSV領域を拡張することが好ましいが、特許文献3ではこの点に関して記載されていない。
本発明はかかる問題点に鑑みてなされたもので、その目的は、画像表示パネルの高解像度化に対応することが可能な表示装置、電子機器、表示装置の駆動方法、信号処理方法及び信号処理回路を提供することにある。
上述した課題を解決し、目的を達成するために、本発明は、第1の色を表示する第1副画素、第2の色を表示する第2副画素、第3の色を表示する第3副画素及び第4の色を表示する第4副画素を含む画素が2次元マトリクス状に配列された画像表示パネルと、前記画像表示パネルの複数の領域を分担し、自身が担当する領域への入力信号の入力HSV色空間の入力値を、前記第1の色、前記第2の色、前記第3の色及び前記第4の色で再現される再現HSV色空間の再現値に変換して生成し、生成した出力信号を前記画像表示パネルに出力する複数の信号処理回路と、を備え、前記複数の信号処理回路は、前記画像表示パネル全体に関する伸長係数αを協働して決定し、前記信号処理回路は、自身が担当する領域に関して、少なくとも前記第1副画素の入力信号及び前記伸長係数αに基づいて前記第1副画素の出力信号を算出して前記第1副画素へ出力し、少なくとも前記第2副画素の入力信号及び前記伸長係数αに基づいて前記第2副画素の出力信号を算出して前記第2副画素へ出力し、少なくとも前記第3副画素の入力信号及び前記伸長係数αに基づいて前記第3副画素の出力信号を算出して前記第3副画素へ出力し、前記第1副画素の入力信号、前記第2副画素の入力信号及び前記第3副画素の入力信号に基づいて前記第4副画素の出力信号を算出し、前記第4副画素へ出力する。
本発明による表示装置、電子機器、表示装置の駆動方法、信号処理方法及び信号処理回路によれば、画像表示パネルの高解像度化に対応することが可能となる。
図1は、本発明の一実施形態に係る表示装置の構成の一例を示すブロック図である。 図2は、図1の表示装置における画像表示パネル及び画像表示パネル駆動回路の概念図である。 図3は、画像表示パネルの概略平面図である。 図4は、信号処理回路の内部構成の概要を示す図である。 図5は、本実施形態の表示装置で再現可能な再現HSV色空間の概念図である。 図6は、再現HSV色空間の色相と彩度との関係を示す概念図である。 図7は、再現HSV色空間の彩度と明度との関係を示す概念図である。 図8は、空間を分割していない再現HSV色空間の彩度と明度との関係を示す概念図である。 図9は、再現HSV色空間の彩度と明度との関係を示す概念図である。 図10は、再現HSV色空間の彩度と明度との関係を示す概念図である。 図11は、信号処理回路の動作タイミングを示すタイミング図である。 図12は、信号処理回路の動作タイミングを示すタイミング図である。 図13は、表示装置の制御動作の一例を示すフローチャートである。 図14は、1つのマスタとしての信号処理回路と、2つのスレーブとしての信号処理回路と、の接続を示す図である。 図15は、部分駆動可能な面状光源装置を示す平面図である。 図16は、適用例1に係る電子機器の構成の一例を示す斜視図である。 図17は、電子機器の制御動作の一例を示すフローチャートである。 図18は、本実施形態に係る表示装置が適用されるテレビジョン装置を示す図である。 図19は、本実施形態に係る表示装置が適用されるデジタルカメラを示す図である。 図20は、本実施形態に係る表示装置が適用されるデジタルカメラを示す図である。 図21は、本実施形態に係る表示装置が適用されるビデオカメラの外観を示す図である。 図22は、本実施形態に係る表示装置が適用されるノート型パーソナルコンピュータを示す図である。 図23は、本実施形態に係る表示装置が適用される情報携帯端末を示す図である。
以下、発明を実施するための形態について、図面を参照して詳細に説明する。なお、説明は以下の順序で行う。
1.実施形態(表示装置、電子機器、表示装置の駆動方法及び信号処理方法)
1つの画素に白色の副画素を含む
入力信号に基づいて各領域の伸長係数を算出
画像表示パネル全体の伸長係数を決定
画像表示パネル全体の伸長係数に基づいて出力信号を生成
2.適用例(電子機器)
上記実施形態に係る表示装置が電子機器に適用されている例
3.本開示の構成
<1.実施形態>
図1は、本発明の一実施形態に係る表示装置の構成の一例を示すブロック図である。図2は、図1の表示装置における画像表示パネル及び画像表示パネル駆動回路の概念図である。図1に示すように、本実施形態の表示装置10は、表示装置10の各部に信号を送り、動作を制御する信号処理回路21及び22と、信号処理回路21及び22から出力された出力信号に基づいて画像を表示させる画像表示パネル30と、画像表示パネル30の駆動を制御する画像表示パネル駆動回路40と、画像表示パネル30を背面から照明する面状光源装置50と、面状光源装置50の駆動を制御する面状光源装置制御回路60と、を備える。なお、表示装置10は、特開2011−154323号公報に記載されている画像表示装置組立体と同様の構成であり、特開2011−154323号公報に記載されている各種変形例が適用可能である。
画像表示パネル30は、図2に示すように、第1原色(例えば、赤色)を表示する第1副画素49R、第2原色(例えば、緑色)を表示する第2副画素49G、第3原色(例えば、青色)を表示する第3副画素49B、及び、第4の色(具体的には白色)を表示する第4副画素49Wを含む画素48が、P×Q個(水平方向にP個、垂直方向にQ個)、2次元マトリクス状に配列されている。
本実施形態の表示装置は、より具体的には、透過型のカラー液晶表示装置である。画像表示パネル30は、カラー液晶表示パネルであり、第1副画素49Rと画像観察者との間に第1原色を通過させる第1カラーフィルタが配置され、第2副画素49Gと画像観察者との間に第2原色を通過させる第2カラーフィルタが配置され、第3副画素49Bと画像観察者との間に第3原色を通過させる第3カラーフィルタが配置されている。また、画像表示パネル30は、第4副画素49Wと画像観察者との間にカラーフィルタが配置されていない。ここで、第4副画素49Wには、カラーフィルタの代わりに透明な樹脂層が備えられていても良い。このように画像表示パネル30は、透明な樹脂層を設けることで、第4副画素49Wにカラーフィルタを設けないことによって第4副画素49Wに大きな段差が生じることを防止することができる。
そして、画像表示パネル30は、図2に示す例では、第1副画素49R、第2副画素49G、第3副画素49B及び第4副画素49Wをストライプ配列に類似した配列にて配置されている。なお、1つの画素に含まれる副画素の構成及びその配置は、特に限定されない。画像表示パネル30が、第1副画素49R、第2副画素49G、第3副画素49B及び第4副画素49Wをダイアゴナル配列(モザイク配列)に類似した配列で配置しても良い。また、例えば、デルタ配列(トライアングル配列)に類似した配列、レクタングル配列に類似した配列等としても良い。一般的には、ストライプ配列に類似した配列は、パーソナルコンピュータ等においてデータや文字列を表示するのに好適である。これに対して、モザイク配列に類似した配列は、ビデオカメラレコーダやデジタルスチルカメラ等において自然画を表示するのに好適である。
再び図1を参照すると、信号処理回路21及び22は、画像表示パネル30及び面状光源装置50の動作を制御する演算処理回路である。
信号処理回路21は、画像表示パネル30の複数の画素48のうち、図1中左側のI×Q個(水平方向にI個(但し1≦I<P)、垂直方向にQ個)の領域30aの処理を担当する。信号処理回路22は、画像表示パネル30の複数の画素48のうち、図1中右側の(P−I)×Q個(水平方向に(P−I)個、垂直方向にQ個)の領域30bの処理を担当する。
信号処理回路21及び22の各々は、半導体集積回路(半導体チップ)であり、例えばCOG(Chip On Glass)である。図3は、画像表示パネルの概略平面図である。画像表示パネル30は、TFT(Thin Film Transistor)素子等が形成されたTFT基板31と、TFT基板31の主面に対向するように配置された対向基板32と、を有する。TFT基板31と対向基板32との間には、液晶が封入されている。TFT基板31は、その主面に垂直な方向から視て対向基板32と重ならない領域31aを有している。COGとしての信号処理回路21及び22は、この領域31aに実装されている。
このように、表示装置10は、領域30aの処理を担当する信号処理回路21と、領域30bの処理を担当する信号処理回路22と、を備える。これにより、表示装置10は、半導体チップのピン数の制約がある場合であっても、画像表示パネルの高解像度化に対応することができる。
再び図1を参照すると、信号処理回路21は、信号処理回路22、画像表示パネル駆動回路40及び面状光源装置制御回路60と接続されている。信号処理回路22は、信号処理回路21及び画像表示パネル駆動回路40と接続されている。
信号処理回路21と信号処理回路22とは、協働する。より具体的には、信号処理回路21は、信号処理回路22のマスタとして動作し、信号処理回路22は、信号処理回路21のスレーブとして動作する。
信号処理回路21は、外部のアプリケーションプロセッサ(ホストCPU、図示せず)から入力される入力信号を処理して出力信号及び面状光源装置制御信号を生成する。信号処理回路22は、外部のアプリケーションプロセッサから入力される入力信号を処理して出力信号を生成する。つまり、信号処理回路21及び22は、入力信号の入力HSV色空間の入力値(入力信号)を、第1の色、第2の色、第3の色及び第4の色で再現される再現HSV色空間の再現値(出力信号)に変換して生成する。そして、信号処理回路21及び22は、生成した出力信号を画像表示パネル駆動回路40に出力する。また、信号処理回路21は、生成した面状光源装置制御信号を面状光源装置制御回路60に出力する。
図4は、信号処理回路の内部構成の概要を示す図である。図4に示すように、信号処理回路21は、信号処理部211と、α送受信部212と、α集計部213と、を有する。信号処理部211は、α算出部211aと、伸長処理部211bと、を有する。
信号処理回路22は、信号処理部221と、α送受信部222と、α集計部223と、を有する。信号処理部221は、α算出部221aと、伸長処理部221bと、を有する。
このように、信号処理回路21及び22は、同一の回路構成を有する。つまり、信号処理回路21及び22は、同一のマスクを用いて同一の製造工程で製造されたものである。本実施形態では、信号処理回路21は信号処理回路22のマスタとして動作し、信号処理回路22は信号処理回路21のスレーブとして動作する。信号処理回路21及び22がマスタとして動作するかスレーブとして動作するかは、信号処理回路21及び22に入力される少なくとも1ビット幅(本実施形態では2ビット幅)の設定信号で設定される。
信号処理回路21は、少なくとも1本(本実施形態では2本)の設定信号入力端子(入力ピン)21Pを備え、信号処理回路22は、少なくとも1本(本実施形態では2本)の設定信号入力端子(入力ピン)22Pを備えている。信号処理回路21及び22は、例えば、「L(ローレベル)L」の設定信号が入力される場合はマスタとして動作し、「LH(ハイレベル)」の設定信号が入力される場合は第1のスレーブとして動作し、「HL」の設定信号が入力される場合は第2のスレーブとして動作し、「HH」の設定信号が入力される場合は第3のスレーブとして動作する。設定信号がnビット幅(nは自然数)の場合、表示装置10は、(2−1)個までのスレーブを備えることができる。
なお、スレーブの最大数は、通信時間及び通信タイミングを規定する必要があるので、予め制限しておいても良い。また、マスタには、接続されるスレーブの数を設定しても良い。
このように信号処理回路21及び22を同一の回路構成とすることで、マスタ用の信号処理回路とスレーブ用の信号処理回路とを別個に設計及び製造する場合と比較して、設計コスト及び製造コストを低減することができる。
ローレベルの信号は、接地(GND)ラインと設定信号入力端子とを接続することで信号処理回路21及び22に入力することができる。ハイレベルの信号は、電源(VDD)ラインと設定信号入力端子とを接続することで信号処理回路21及び22に入力することができる。これにより、信号処理回路21及び22は、動作モードを容易かつ確実に設定することができる。
なお、本実施形態では、信号処理回路21及び22が、設定信号入力端子を備え、設定信号入力端子に設定信号が入力されることとした。しかし、信号処理回路21及び22が、モード設定用のレジスタを内蔵し、パワーオン時の初期化処理の際に外部のアプリケーションプロセッサからレジスタに入力される(書き込まれる)設定信号(モード値)に従って、マスタ又はスレーブとして動作することとしても良い。これにより、信号処理回路21及び22の動作モードをソフトウェアから設定することができ、仕様変更等に柔軟に対応することができる。
信号処理回路21のα算出部211aは、領域30aに関して、伸長係数を算出する。なお、以下では、α算出部211aで算出された伸長係数をαと言うことがある。また、α算出部211aは、1/αを算出する。なお、伸長係数の算出処理については、後述する。
信号処理回路22のα算出部221aは、領域30bに関して、伸長係数を算出する。なお、以下では、α算出部221aで算出された伸長係数をαと言うことがある。また、α算出部221aは、1/αを算出する。
信号処理回路22のα送受信部222は、α算出部221aで算出された伸長係数αを、信号処理回路21のα送受信部212に送信する。また、α送受信部222は、α算出部221aで算出された1/αを、α送受信部212に送信しても良い。1/αの演算(逆数演算)は処理負荷が大きいので、α送受信部222がα算出部221aで算出された1/αをα送受信部212に送信することで、信号処理回路21の処理負荷を軽減することができる。これは、スレーブとして動作する信号処理回路が多くなればなるほど効果的である。
伸長係数αのビット幅を10ビット、1/αのビット幅を10ビットとした場合、信号処理回路22から信号処理回路21に送信されるデータ量は20ビットとなり、極めて少量である。
信号処理回路21のα送受信部212は、α送受信部222から伸長係数αを受信し、α集計部213に出力する。
信号処理回路21のα集計部213は、α算出部211aで算出された伸長係数αと、α送受信部212で受信された伸長係数αと、を集計し、画像表示パネル30全体としての伸長係数αを決定する。なお、以下では、α集計部213で決定された伸長係数をαと言うことがある。また、α集計部213は、1/αを決定する。
信号処理回路21のα送受信部212は、α集計部213で決定された伸長係数αを信号処理回路22のα送受信部222に送信する。また、α送受信部212は、α集計部213で決定された1/αを、α送受信部222に送信しても良い。1/αの演算(逆数演算)は処理負荷が大きいので、α送受信部212がα集計部213で決定された1/αをα送受信部222に送信することで、信号処理回路22の処理負荷を軽減することができる。
伸長係数αのビット幅を10ビット、1/αのビット幅を10ビットとした場合、信号処理回路21から信号処理回路22に送信されるデータ量は20ビットとなり、極めて少量である。
信号処理回路21の伸長処理部211bは、α集計部213で決定された伸長係数αを用いて、領域30aに伸長処理を行う。信号処理回路22の伸長処理部221bは、α送受信部222で受信された伸長係数αを用いて、領域30bに伸長処理を行う。なお、伸長処理については、後述する。
なお、信号処理回路22のα集計部223は、信号処理回路22がマスタとして動作するときは動作するが、信号処理回路22がスレーブとして動作するときは動作しない。このとき、表示装置10は、α集計部223への電力供給を遮断すれば、消費電力を低減することができる。
再び図1及び図2を参照すると、画像表示パネル駆動回路40は、信号出力回路41及び走査回路42を備えている。画像表示パネル駆動回路40は、信号出力回路41によって、映像信号を保持し、順次、画像表示パネル30に出力する。信号出力回路41は、配線DTLによって画像表示パネル30と電気的に接続されている。画像表示パネル駆動回路40は、走査回路42によって、画像表示パネル30における副画素の動作(光透過率)を制御するためのスイッチング素子(例えば、TFT)のON/OFFを制御する。走査回路42は、配線SCLによって画像表示パネル30と電気的に接続されている。
面状光源装置50は、画像表示パネル30の背面に配置され、画像表示パネル30に向けて光を照射することで、画像表示パネル30を照明する。面状光源装置50は、画像表示パネル30の全面に光を照射し、画像表示パネル30を明るくする。
面状光源装置制御回路60は、面状光源装置50から出力する光の光量等を制御する。具体的には、面状光源装置制御回路60は、信号処理回路21から出力される面状光源装置制御信号に基づいて、面状光源装置50に供給する電圧等をPWM(Pulse Width Modulation)等で調整することで、画像表示パネル30を照射する光の光量(光の強度)を制御する。
次に、図5から図8を用いて、信号処理回路21及び22で実行する処理動作について説明する。図5は、本実施形態の表示装置で再現可能な再現HSV色空間の概念図である。図6は、再現HSV色空間の色相と彩度との関係を示す概念図である。図7は、再現HSV色空間の彩度と明度との関係を示す概念図である。図8は、空間を分割していない再現HSV色空間の彩度と明度との関係を示す概念図である。
信号処理回路21は、表示する画像の情報である入力信号が外部のアプリケーションプロセッサから入力される。入力信号は、各画素に対して、その位置で表示する画像(色)の情報を入力信号として含んでいる。具体的には、第(p、q)番目の画素(但し、1≦p≦I,1≦q≦Q)に対して、信号値がx1−(p、q)の第1副画素の入力信号、信号値がx2−(p、q)の第2副画素の入力信号、及び、信号値がx3−(p、q)の第3副画素の入力信号が含まれる信号が信号処理回路21に入力される。
同様に、信号処理回路22は、表示する画像の情報である入力信号が外部のアプリケーションプロセッサから入力される。入力信号は、各画素に対して、その位置で表示する画像(色)の情報を入力信号として含んでいる。具体的には、第(p、q)番目の画素(但し、I<p≦P,1≦q≦Q)に対して、信号値がx1−(p、q)の第1副画素の入力信号、信号値がx2−(p、q)の第2副画素の入力信号、及び、信号値がx3−(p、q)の第3副画素の入力信号が含まれる信号が信号処理回路22に入力される。
信号処理回路21及び22は、入力信号を処理することで、第1副画素49Rの表示階調を決定するための第1副画素の出力信号(信号値X1−(p、q))、第2副画素49Gの表示階調を決定するための第2副画素の出力信号(信号値X2−(p、q))、第3副画素49Bの表示階調を決定するための第3副画素の出力信号(信号値X3−(p、q))、及び、第4副画素49Wの表示階調を決定するための第4副画素の出力信号(信号値X4−(p、q))を生成し、画像表示パネル駆動回路40に出力する。
ここで、表示装置10は、画素48に第4の色(白色)を出力する第4副画素49Wを備えることで、図5に示すように、HSV色空間(再現HSV色空間)における明度のダイナミックレンジが広げられている。つまり、図5に示すように、第1副画素、第2副画素及び第3副画素で表示できる円柱形状のHSV色空間の上に、彩度が高くなるほど明度の最大値が低くなる、彩度軸と明度軸とを含む断面における形状が、斜辺が曲線となる略台形形状となる立体が載っている形状となる。信号処理回路21及び22は、第4の色(白色)を加えることで拡大されたHSV色空間における彩度Sを変数とした明度の最大値Vmax(S)が、信号処理回路21及び22に記憶されている。つまり、信号処理回路21及び22は、図5に示すHSV色空間の立体形状について、彩度と色相の座標(値)毎に明度の最大値Vmax(S)の値を記憶している。ここで、入力信号は、第1副画素49R、第2副画素49G及び第3副画素49Bの入力信号で構成されているため、入力信号のHSV色空間は、円柱形状、つまり、再現HSV色空間の円柱形状部分と同じ形状となる。
次に、信号処理回路21及び22は、少なくとも第1副画素の入力信号(信号値x1−(p、q))及び伸長係数αに基づいて、第1副画素の出力信号(信号値X1−(p、q))を算出し、第1副画素49Rへ出力し、少なくとも第2副画素の入力信号(信号値x2−(p、q))及び伸長係数αに基づいて第2副画素の出力信号(信号値X2−(p、q))を算出し、第2副画素49Gへ出力し、少なくとも第3副画素の入力信号(信号値x3−(p、q))及び伸長係数αに基づいて第3副画素の出力信号(信号値X3−(p、q))を算出し、第3副画素49Bへ出力し、第1副画素の入力信号(信号値x1−(p、q))、第2副画素の入力信号(信号値x2−(p、q))及び第3副画素の入力信号(信号値x3−(p、q))に基づいて第4副画素の出力信号(信号値X4−(p、q))を算出し、第4副画素49Wへ出力する。
具体的には、第1副画素の入力信号、伸長係数α及び第4副画素の出力信号に基づいて第1副画素の出力信号を算出し、第2副画素の入力信号、伸長係数α及び第4副画素の出力信号に基づいて第2副画素の出力信号を算出し、第3副画素の入力信号、伸長係数α及び第4副画素の出力信号に基づいて第3副画素の出力信号を算出する。
つまり、信号処理回路21及び22は、χを表示装置に依存した定数としたとき、第(p、q)番目の画素(あるいは、第1副画素49R、第2副画素49G及び第3副画素49Bの組)への第1副画素の出力信号値X1−(p、q)、第2副画素の出力信号値X2−(p、q)及び第3副画素の出力信号値X3−(p、q)を、以下の式から求める。
1−(p、q)=α・x1−(p、q)−χ・X4−(p、q)
2−(p、q)=α・x2−(p、q)−χ・X4−(p、q)
3−(p、q)=α・x3−(p、q)−χ・X4−(p、q)
信号処理回路21は、第4の色を加えることで拡大されたHSV色空間における彩度Sを変数とした明度の最大値Vmax(S)を求め、複数の画素における副画素の入力信号値に基づき、これらの複数の画素における彩度S及び明度V(S)を求め、明度V(S)と伸長係数αの積から求められた伸長された明度の値が最大値Vmax(S)を超える画素の全画素に対する割合が限界値β(Limit値)以下となるように伸長係数αを算出する。つまり、信号処理回路21は、伸長された明度の値のうち明度の最大値を超える値が、最大値Vmax(S)に限界値βをかけた値を超えない範囲で、伸長係数αを算出する。ここで、限界値βは、色相及び彩度の値の組み合わせにおいて再現HSV色空間の明度の最大値に対して当該最大値を超える幅の割合の上限の値(割合)となる。
同様に、信号処理回路22は、第4の色を加えることで拡大されたHSV色空間における彩度Sを変数とした明度の最大値Vmax(S)を求め、複数の画素における副画素の入力信号値に基づき、これらの複数の画素における彩度S及び明度V(S)を求め、明度V(S)と伸長係数αの積から求められた伸長された明度の値が最大値Vmax(S)を超える画素の全画素に対する割合が限界値β(Limit値)以下となるように伸長係数αを算出する。つまり、信号処理回路22は、伸長された明度の値のうち明度の最大値を超える値が、最大値Vmax(S)に限界値βをかけた値を超えない範囲で、伸長係数αを算出する。ここで、限界値βは、色相及び彩度の値の組み合わせにおいて再現HSV色空間の明度の最大値に対して当該最大値を超える幅の割合の上限の値(割合)となる。
そして、信号処理回路21は、伸長係数αと伸長係数αとに基づいて、伸長係数αを決定する。信号処理回路21は、例えば、伸長係数αと伸長係数αとの小さい方を伸長係数αに決定することができる。これにより、表示装置10は、画質の低下を抑制することができる。
また、信号処理回路21は、例えば、伸長係数αと伸長係数αとの大きい方を伸長係数αに決定することができる。これにより、表示装置10は、面状光源装置50の輝度をより低下させ、消費電力を低減することができる。
また、信号処理回路21は、伸長係数αと伸長係数αとの間の値、例えば伸長係数αと伸長係数αとの平均値を伸長係数αに決定することができる。これにより、表示装置10は、画質の低下の抑制と、消費電力の低減と、を調和させることができる。
ここで、彩度S及び明度V(S)は、S=(Max−Min)/Max及びV(S)=Maxで表される。彩度Sは0から1までの値をとることができ、明度V(S)は0から(2−1)までの値をとることができ、nは表示階調ビット数である。また、Maxは、画素への第1副画素の入力信号値、第2副画素の入力信号値及び第3副画素の入力信号値の3つの副画素の入力信号値の最大値である。Minは、画素への第1副画素の入力信号値、第2副画素の入力信号値及び第3副画素の入力信号値の3つの副画素の入力信号値の最小値である。また、色相Hは、図6に示すように0°から360°で表される。0°から360°に向かって、赤(Red)、黄(Yellow)、緑(Green)、シアン(Cyan)、青(Blue)、マゼンタ(Magenta)、赤となる。本実施形態では、角度0°を含む領域が赤となり、角度120°を含む領域が緑となり、角度240°を含む領域が青となる。
信号処理回路21及び22は、彩度S、色相H及び明度Vの少なくとも1つを基準として、図5に示すHSV色空間(再現HSV色空間)を複数の空間(色空間)に分割し、それぞれの領域に対して限界値βを設定している。
例えば、信号処理回路21及び22は、図6及び図7に示すように、色相Hが0≦H<360、彩度Sが0.8≦S、明度Vが0≦V≦Maxに含まれる空間の限界値β1を0.01(1%)とし、色相Hが0≦H<360、彩度SがS≦0.5、明度Vが0≦V≦Maxに含まれる空間の限界値β2を0.01(1%)とし、色相Hが0≦H<90、彩度Sが0.5<S<0.8、明度Vが0≦V≦Maxに含まれる空間の限界値β3を0.025(2.5%)とし、色相Hが90≦H<180、彩度Sが0.5<S<0.8、明度Vが0≦V≦Maxに含まれる空間の限界値β4を0.025(2.5%)とし、色相Hが180≦H<270、彩度Sが0.5<S<0.8、明度Vが0≦V≦Maxに含まれる空間の限界値β5を0.025(2.5%)とし、色相Hが270≦H<360、彩度Sが0.5<S<0.8、明度Vが0≦V≦Maxに含まれる空間の限界値β6を0.025(2.5%)とする。
つまり、本実施形態では、彩度Sが0.5<S<0.8に含まれる場合と、0.5<S<0.8に含まれない(つまりS≦0.5又は0.8≦Sである)場合とで、限界値βを異なる値とする。これにより、図7に示すように、S≦0.5の空間61と、0.5<S<0.8の空間62と、0.8≦Sの空間64とで、明度Vの最大値を示す最大値線66に対する限界値の値を示す限界値線68との関係が変化する。これにより、信号処理回路21及び22は、限界値線68を図8に示すようにHSV色空間内における限界値βの値を一定にした場合の限界値線69とは異なる線とすることができる。
ここで、図7及び図8は、丸印が入力信号の値であり、星印が伸長させた後の値である。図7の例は、彩度がS1´となる値の明度V(S1´)が、限界値線68と接する値であるVmax(S1´)となる伸長係数α´を当該画像の伸長係数α及びαとする。図8の例は、彩度がS1となる値の明度V(S1)が、限界値線69と接する値であるVmax(S1)となる伸長係数αを当該画像の伸長係数α及びαとする。
信号処理回路21及び22は、限界値βを空間によって異なる値に設定することで、より好適に信号を伸長させることができる。例えば、画質への影響が大きい空間の限界値を小さくし、画質への影響が小さい空間の限界値を大きくすることで、画質を維持しつつ、伸長係数を高くすることができる。例えば、本実施形態のように、Sが1に近い領域(本実施形態では、0.8≦S)の限界値を、Sがより低い領域(S<0.8)の限界値より低くすることで、人の目に対して色変化が目立つ高彩色な領域の画質を維持しつつ、他の領域での伸長係数を高く設定することが可能となる。Sが0に近い領域(本実施形態では、S≦0.5)の限界値を、Sがより高い領域(0.5<S)の限界値より低くすることで、人の目に対して階調変化が目立つ無彩色な領域の画質を維持しつつ、他の領域での伸長係数を高く設定することが可能となる。
次に、本実施形態において、出力信号値X4−(p、q)は、Min(p、q)と伸長係数αの積に基づき求めることができる。具体的には、
4−(p、q)=Min(p、q)・α/χ ・・・(11)
に基づいて求めることができる。この式(11)では、Min(p、q)と伸長係数αの積をχで除しているが、これに限定するものではない。また、伸長係数αは、1画像表示フレ−ム毎に決定される。
以下、これらの点についての説明を行う。
一般に、第(p、q)番目の画素において、第1副画素の入力信号(信号値x1−(p、q))、第2副画素の入力信号(信号値x2−(p、q))、及び、第3副画素の入力信号(信号値x3−(p、q))に基づき、円柱のHSV色空間における彩度(Saturation)S(p、q)及び明度(Brightness)V(S)(p、q)は、以下の式から求めることができる。
(p、q)=(Max(p、q)−Min(p、q))/Max(p、q) ・・・(12−1)
V(S)(p、q)=Max(p、q) ・・・(12−2)
ここで、Max(p、q)は、(x1−(p、q),x2−(p、q),x3−(p、q))の3つの副画素の入力信号値の最大値であり、Min(p、q)は、(x1−(p、q),x2−(p、q),x3−(p、q))の3つの副画素の入力信号値の最小値である。本実施形態ではn=8とした。すなわち、表示階調ビット数を8ビット(表示階調の値を0から255の256階調)とした。
白色を表示する第4副画素49Wには、カラーフィルタが配置されていない。ここで、第1副画素49Rに第1副画素の出力信号の最大信号値に相当する値を有する信号が入力され、第2副画素49Gに第2副画素の出力信号の最大信号値に相当する値を有する信号が入力され、第3副画素49Bに第3副画素の出力信号の最大信号値に相当する値を有する信号が入力されたときの、画素あるいは画素群を構成する第1副画素49R、第2副画素49G及び第3副画素49Bの集合体の輝度をBN1−3とし、画素あるいは画素群を構成する第4副画素49Wに第4副画素の出力信号の最大信号値に相当する値を有する信号が入力されたときの第4副画素49Wの輝度をBNとしたときを想定する。即ち、第1副画素49R、第2副画素49G及び第3副画素49Bの集合体によって最大輝度の白色が表示され、係る白色の輝度がBN1−3で表される。すると、χを表示装置に依存した定数としたとき、定数χは、χ=BN/BN1−3で表される。
具体的には、第1副画素49R、第2副画素49G及び第3副画素49Bの集合体に、以下の表示階調の値を有する入力信号、x1−(p、q)=255、x2−(p、q)=255、x3−(p、q)=255が入力されたときの白色の輝度BN1−3に対して、第4副画素49Wに表示階調の値255を有する入力信号が入力されたと仮定したときの輝度BNは、例えば、1.5倍である。即ち、本実施形態にあっては、χ=1.5である。
ところで、信号値X4−(p、q)が上述した式(11)で与えられる場合、Vmax(S)は、以下の式で表すことができる。
S≦Sの場合:
Vmax(S)=(χ+1)・(2−1) ・・・(13−1)
<S≦1の場合:
Vmax(S)=(2−1)・(1/S) ・・・(13−2)
ここで、S=1/(χ+1)である。
このようにして得られた、第4の色を加えることで拡大されたHSV色空間における彩度Sを変数とした明度の最大値Vmax(S)が、例えば、信号処理回路21及び22に一種のルック・アップ・テーブルとして記憶されており、あるいは、都度、信号処理回路21及び22において求められる。
次に、第(p、q)番目の画素における出力信号値X1−(p、q),X2−(p、q),X3−(p、q),X4−(p、q)の求め方(伸長処理)を説明する。尚、以下の処理は、(第1副画素49R+第4副画素49W)によって表示される第1原色の輝度、(第2副画素49G+第4副画素49W)によって表示される第2原色の輝度、(第3副画素49B+第4副画素49W)によって表示される第3原色の輝度の比を保つように行われる。しかも、色調を保持(維持)するように行われる。更には、階調−輝度特性(ガンマ特性,γ特性)を保持(維持)するように行われる。
また、いずれかの画素あるいは画素群において、入力信号値の全てが「0」である場合(若しくは小さい場合)、このような画素あるいは画素群を含めることなく、伸長係数α及びαを求めれば良い。
[工程−100A]
先ず、信号処理回路21のα算出部211aは、複数の画素における副画素の入力信号値に基づき、これらの複数の画素における彩度S及び明度V(S)を求める。具体的には、第(p、q)番目の画素(但し、1≦p≦I,1≦q≦Q)への第1副画素の入力信号値x1−(p、q)、第2副画素の入力信号値x2−(p、q)及び第3副画素の入力信号値x3−(p、q)に基づき、式(12−1)及び式(12−2)からS(p、q),V(S)(p、q)を求める。この処理を、全ての画素に対して行う。
[工程−100B]
同様に、信号処理回路22のα算出部221aは、複数の画素における副画素の入力信号値に基づき、これらの複数の画素における彩度S及び明度V(S)を求める。具体的には、第(p、q)番目の画素(但し、I<p≦P,1≦q≦Q)への第1副画素の入力信号値x1−(p、q)、第2副画素の入力信号値x2−(p、q)及び第3副画素の入力信号値x3−(p、q)に基づき、式(12−1)及び式(12−2)からS(p、q),V(S)(p、q)を求める。この処理を、全ての画素に対して行う。
[工程−110A]
次いで、信号処理回路21のα算出部211aにおいて、複数の画素において求められたVmax(S)/V(S)に基づき伸長係数α(S)を求める。
α(S)=Vmax(S)/V(S) ・・・(14−1)
そして、複数の画素(本実施形態にあってはI×Q個(但し1≦I<P)の画素)において求められた伸長係数α(S)の値を昇順に並べ、I×Q個の伸長係数α(S)の値の内、最小値からβ×I×Q個のところに相当する伸長係数α(S)を伸長係数αとする。こうして、明度V(S)と伸長係数αの積から求められた伸長された明度の値が最大値Vmax(S)を越える画素の全画素に対する割合が所定の値(β)以下となるように伸長係数αを決定することができる。
本実施形態にあっては、限界値βを例えば、0以上0.2以下(0%以上20%以下)とすることが好ましく、0.0001以上0.20以下(0.01%以上20%以下)とすることがより好ましく、0.003以上0.05以下(0.3%以上5%以下)とすることがさらに好ましい。このβの値は、種々の試験を行い、決定したものである。
Vmax(S)/V(S)の最小値を伸長係数αとした場合、入力信号値に対する出力信号値は(2−1)を越えることがない。しかしながら、伸長係数αをVmax(S)/V(S)の最小値ではなく、上述したように決定すると、伸長係数α(S)が伸長係数α未満である画素に対して伸長係数αが掛けられ、伸長された明度の値が最大値Vmax(S)を越えることになる。その結果、所謂「階調潰れ」が生じる。しかしながら、βの値を、上述したとおり、例えば0.003乃至0.05とすることで、階調潰れが目立ち、不自然な画像となるといった現象の発生を防止することができた。一方、βの値が0.05を越えると、場合によっては、階調潰れの目立つ、不自然な画像となることが確認された。尚、伸長処理によって出力信号値が限界値である(2−1)を越える場合には、出力信号値を限界値である(2−1)とすれば良い。
ところで、通常、伸長係数α(S)の値は、1.0を越え、かつ、1.0近傍に多く集まる。従って、Vmax(S)/V(S)の最小値を伸長係数αとした場合、出力信号値の伸長度合いが小さく、しばしば、表示装置の低消費電力化を達成することが困難となる。然るに、例えば、βの値を0以上0.2以下とすることで、少なくとも一部の空間の伸長係数αの値を大きくすることができ、後述するように、面状光源装置50の輝度を(1/α)倍とすれば良いので、表示装置の低消費電力化を達成することが可能となる。
[工程−110B]
同様に、信号処理回路22のα算出部221aにおいて、複数の画素において求められたVmax(S)/V(S)に基づき伸長係数α(S)を求める。
α(S)=Vmax(S)/V(S) ・・・(14−2)
そして、複数の画素(本実施形態にあっては(P−I)×Q個(但し1≦I<P)の画素)において求められた伸長係数α(S)の値を昇順に並べ、(P−I)×Q個の伸長係数α(S)の値の内、最小値からβ×(P−I)×Q個のところに相当する伸長係数α(S)を伸長係数αとする。こうして、明度V(S)と伸長係数αの積から求められた伸長された明度の値が最大値Vmax(S)を越える画素の全画素に対する割合が所定の値(β)以下となるように伸長係数αを決定することができる。
本実施形態にあっては、限界値βを例えば、0以上0.2以下(0%以上20%以下)とすることが好ましく、0.0001以上0.20以下(0.01%以上20%以下)とすることがより好ましく、0.003以上0.05以下(0.3%以上5%以下)とすることがさらに好ましい。このβの値は、種々の試験を行い、決定したものである。
Vmax(S)/V(S)の最小値を伸長係数αとした場合、入力信号値に対する出力信号値は(2−1)を越えることがない。しかしながら、伸長係数αをVmax(S)/V(S)の最小値ではなく、上述したように決定すると、伸長係数α(S)が伸長係数α未満である画素に対して伸長係数αが掛けられ、伸長された明度の値が最大値Vmax(S)を越えることになる。その結果、所謂「階調潰れ」が生じる。しかしながら、βの値を、上述したとおり、例えば0.003乃至0.05とすることで、階調潰れが目立ち、不自然な画像となるといった現象の発生を防止することができた。一方、βの値が0.05を越えると、場合によっては、階調潰れの目立つ、不自然な画像となることが確認された。尚、伸長処理によって出力信号値が限界値である(2−1)を越える場合には、出力信号値を限界値である(2−1)とすれば良い。
ところで、通常、伸長係数α(S)の値は、1.0を越え、かつ、1.0近傍に多く集まる。従って、Vmax(S)/V(S)の最小値を伸長係数αとした場合、出力信号値の伸長度合いが小さく、しばしば、表示装置の低消費電力化を達成することが困難となる。然るに、例えば、βの値を0以上0.2以下とすることで、少なくとも一部の空間の伸長係数αの値を大きくすることができ、後述するように、面状光源装置50の輝度を(1/α)倍とすれば良いので、表示装置の低消費電力化を達成することが可能となる。
信号処理回路22のα送受信部222は、上記のようにして算出された伸長係数αを信号処理回路21のα送受信部212に送信する。
[工程−115]
次に、信号処理回路21のα集計部213は、α算出部211aで算出された伸長係数αと、α送受信部212で受信された伸長係数αと、を集計し、画像表示パネル30全体としての伸長係数αを決定する。つまり、α集計部213は、伸長係数αと伸長係数αとに基づいて、伸長係数αを決定する。
具体的には、α集計部213は、例えば、伸長係数αと伸長係数αとの小さい方を伸長係数αに決定することができる。これにより、表示装置10は、画質の低下を抑制することができる。
また、α集計部213は、例えば、伸長係数αと伸長係数αとの大きい方を伸長係数αに決定することができる。これにより、表示装置10は、面状光源装置50の輝度をより低下させ、消費電力を低減することができる。
また、α集計部213は、伸長係数αと伸長係数αとの間の値、例えば伸長係数αと伸長係数αとの平均値を伸長係数αに決定することができる。これにより、表示装置10は、画質の低下の抑制と、消費電力の低減と、を調和させることができる。
[工程−120A]
次に、信号処理回路21の伸長処理部211bは、第(p、q)番目の画素(但し、1≦p≦I,1≦q≦Q)における信号値X4−(p、q)を、少なくとも、信号値x1−(p、q)、信号値x2−(p、q)及び信号値x3−(p、q)に基づき求める。具体的には、本実施形態にあっては、信号値X4−(p、q)は、Min(p、q)、伸長係数α及び定数χに基づき決定される。より具体的には、本実施形態にあっては、上述したとおり、
4−(p、q)=Min(p、q)・α/χ ・・・(11)
に基づき求める。尚、X4−(p、q)をI×Q個の全画素において求める。
[工程−120B]
同様に、信号処理回路22の伸長処理部221bは、第(p、q)番目の画素(但し、I<p≦P,1≦q≦Q)における信号値X4−(p、q)を、少なくとも、信号値x1−(p、q)、信号値x2−(p、q)及び信号値x3−(p、q)に基づき求める。具体的には、本実施形態にあっては、信号値X4−(p、q)は、Min(p、q)、伸長係数α及び定数χに基づき決定される。より具体的には、本実施形態にあっては、上述したとおり、式(11)に基づき求める。尚、X4−(p、q)を(P−I)×Q個の全画素において求める。
[工程−130A]
その後、信号処理回路21の伸長処理部211bは、第(p、q)番目の画素(但し、1≦p≦I,1≦q≦Q)における信号値X1−(p、q)を、信号値x1−(p、q)、伸長係数α及び信号値X4−(p、q)に基づき求め、第(p、q)番目の画素における信号値X(p、q)を、信号値x2−(p、q)、伸長係数α及び信号値X4−(p、q)に基づき求め、第(p、q)番目の画素における信号値X3−(p、q)を、信号値x3−(p、q)、伸長係数α及び信号値X4−(p、q)に基づき求める。具体的には、第(p、q)番目の画素における信号値X1−(p、q)、信号値X2−(p、q)及び信号値X3−(p、q)を、上述したとおり、以下の式に基づき求める。
1−(p、q)=α・x1−(p、q)−χ・X4−(p、q)
2−(p、q)=α・x2−(p、q)−χ・X4−(p、q)
3−(p、q)=α・x3−(p、q)−χ・X4−(p、q)
信号処理回路21の伸長処理部211bは、式(11)に示したとおり、Min(p、q)の値をαによって伸長する。このように、Min(p、q)の値が伸長係数αによって伸長されることで、白色表示副画素(第4副画素49W)の輝度が増加するだけでなく、上記式に示すとおり、赤色表示副画素、緑色表示副画素及び青色表示副画素(第1副画素49R、第2副画素49G及び第3副画素49B)の輝度も増加する。それ故、色のくすみが発生するといった問題の発生を確実に回避することができる。即ち、Min(p、q)の値が伸長されていない場合と比較して、Min(p、q)の値がαによって伸長されることで、画像全体として輝度はα倍となる。従って、例えば、静止画等の画像表示を高輝度にて行うことができ、好適である。
[工程−130B]
同様に、信号処理回路22の伸長処理部221bは、第(p、q)番目の画素(但し、I<p≦P,1≦q≦Q)における信号値X1−(p、q)を、信号値x1−(p、q)、伸長係数α及び信号値X4−(p、q)に基づき求め、第(p、q)番目の画素における信号値X(p、q)を、信号値x2−(p、q)、伸長係数α及び信号値X4−(p、q)に基づき求め、第(p、q)番目の画素における信号値X3−(p、q)を、信号値x3−(p、q)、伸長係数α及び信号値X4−(p、q)に基づき求める。具体的には、第(p、q)番目の画素における信号値X1−(p、q)、信号値X2−(p、q)及び信号値X3−(p、q)を、上述したとおり、以下の式に基づき求める。
1−(p、q)=α・x1−(p、q)−χ・X4−(p、q)
2−(p、q)=α・x2−(p、q)−χ・X4−(p、q)
3−(p、q)=α・x3−(p、q)−χ・X4−(p、q)
信号処理回路22の伸長処理部221bは、式(11)に示したとおり、Min(p、q)の値をαによって伸長する。このように、Min(p、q)の値がαによって伸長されることで、白色表示副画素(第4副画素49W)の輝度が増加するだけでなく、上記式に示すとおり、赤色表示副画素、緑色表示副画素及び青色表示副画素(第1副画素49R、第2副画素49G及び第3副画素49B)の輝度も増加する。それ故、色のくすみが発生するといった問題の発生を確実に回避することができる。即ち、Min(p、q)の値が伸長されていない場合と比較して、Min(p、q)の値がαによって伸長されることで、画像全体として輝度はα倍となる。従って、例えば、静止画等の画像表示を高輝度にて行うことができ、好適である。
本実施形態の表示装置は、第(p、q)番目の画素における信号値X1−(p、q)、信号値X2−(p、q)、信号値X3−(p、q)及び信号値X4−(p、q)は、α倍、伸長されている。それ故、伸長されていない状態の画像の輝度と同じ画像の輝度とするためには、面状光源装置50の輝度を、伸長係数αに基づき減少させれば良い。具体的には、面状光源装置50の輝度を、(1/α)倍とすれば良い。これによって、面状光源装置50の消費電力の低減を図ることができる。信号処理回路21は、この(1/α)を面状光源装置制御信号として面状光源装置制御回路60(図1参照)に出力する。
また、上述したように、本実施形態の表示装置は、HSV色空間を複数の空間に分割し、分割した空間毎に限界値(Limit値)βを設定することで、画質を維持しつつ、消費電力を低減することができる値を伸長係数とすることができる。
ここで、上記実施形態では、色相と彩度を基準としてHSV色空間を分割したが、つまり、色相と彩度のそれぞれにしきい値を設定し、当該しきい値を境界としてHSV色空間を各空間に分割したがこれに限定されない。信号処理回路21及び22は、上述したように色相と彩度と明度の少なくとも1つを基準としてHSV色空間を分割すれば良い。したがって、色相と彩度と明度との3つのうち1つのパラメータを基準としてHSV色空間を分割しても良いし、2つのパラメータを基準としてHSV色空間を分割しても良いし、3つ全てのパラメータを基準としてHSV色空間を分割しても良い。
以下、図9及び図10を用いて、HSV色空間(再現HSV色空間)を分割する一例について説明する。図9は、再現HSV色空間の彩度と明度との関係を示す概念図である。図10は、再現HSV色空間の彩度と明度との関係を示す概念図である。図9及び図10に示す例は、色相Hが0≦H<360、彩度Sが0.5≦S、明度Vが0≦V≦Max_1に含まれる空間72の限界値β1´を0.01(1%)とし、色相Hが0≦H<360、彩度SがS<0.5、明度Vが0≦V≦Max_1に含まれる空間70の限界値β2´を0.01(1%)とし、色相Hが0≦H<360、彩度Sが0.5≦S、明度VがMax_1<V≦Max_2に含まれる空間76の限界値β3´を0.03(3%)とし、色相Hが0≦H<360、彩度SがS<0.5、明度VがMax_1<V≦Max_2に含まれる空間74の限界値β4´を0.03(3%)とする。
つまり、図9及び図10に示す例は、明度Vが0≦V≦Max_1に含まれる場合と、0≦V≦Max_1に含まれない(つまりMax_1<V≦Max_2である)場合とで、限界値βを異なる値とする。これにより、図9及び図10に示すように、S≦0.5かつ0≦V≦Max_1の空間70及び0.5<Sかつ0≦V≦Max_1の空間72と、S≦0.5かつMax_1<V≦Max_2の空間74及び0.5<SかつMax_1<V≦Max_2の空間76と、で明度Vの最大値を示す最大値線66に対する限界値の値を示す限界値線との関係が変化する。
また、表示装置10は、再現HSV色空間を複数に分割し、複数に分割した空間に異なる限界値が設定された空間を備えていればよく、再現HSV色空間の一部に限界値を設定しない空間、つまり、伸長係数の算出時に解析の対象としない空間を設けても良い。表示装置10は、一部の空間に限界値を設定しなくても、制限の対象とする空間にそれぞれの空間に適した限界値を設定でき、上記効果を得ることができる。
また、表示装置10は、再現HSV色空間を分割する規則とそれぞれの空間に設定する限界値の情報とを示すデータを、複数備え、使用するデータを切り換えるようにしても良い。例えば、表示装置10は、表示させる画像が動画か静止画かによって、使用する再現HSV色空間を分割する規則とそれぞれの空間に設定する限界値の情報とを切り換えるようにしても良い。また、表示装置10は、使用される環境(屋内か屋外か、明るいか暗いか)に応じて、使用するデータを切り換えるようにしても良い。
なお、上記では、表示装置10は、再現HSV色空間を分割することとしたが、再現HSV空間を分割しなくても良い。
図11及び図12は、信号処理回路の動作タイミングを示すタイミング図である。図11に示すように、信号処理回路21及び22は、垂直同期信号Vsyncに同期して動作する。
時刻tで垂直同期信号Vsyncが入力されるとともに、時刻tから時刻tまでの間に、入力信号(x1−(p、q),x2−(p、q),x3−(p、q))(但し、1≦p≦I,1≦q≦Q)が信号処理回路21に入力されるとともに、入力信号(x1−(p、q),x2−(p、q),x3−(p、q))(但し、I<p≦P,1≦q≦Q)が信号処理回路22に入力される。
信号処理回路21のα算出部211aは、入力信号(x1−(p、q),x2−(p、q),x3−(p、q))(但し、1≦p≦I,1≦q≦Q)に基づき、伸長係数α及びその逆数1/αを算出する。それと並行して、信号処理回路22のα算出部221aは、入力信号(x1−(p、q),x2−(p、q),x3−(p、q))(但し、I<p≦P,1≦q≦Q)に基づき、伸長係数α及びその逆数1/αを算出する。
そして、時刻tから次の垂直同期信号Vsyncが入力される時刻tまでの間に、伸長係数αの決定が行われる。
図12は、図11の時刻tからtまでの間のA部分の拡大図である。図12に示すように、スレーブとして動作している信号処理回路22のα送受信部222は、時刻tから時刻t11の間、伸長係数α及びその逆数1/αを信号処理回路21のα送受信部212に送信する。α送受信部212は、受信した伸長係数α及びその逆数1/αをα集計部213に出力する。
伸長係数αのビット幅を10ビット、1/αのビット幅を10ビットとした場合、信号処理回路21のα送受信部222から信号処理回路22のα送受信部212に送信されるデータ量は20ビットとなり、極めて少量である。
なお、スレーブとして動作する信号処理回路が2つ以上ある場合は、時刻tから時刻t11のバスサイクルがスレーブの数だけ行われる。
信号処理回路21のα集計部213は、時刻t11から時刻t12の間、α算出部211aで算出された伸長係数αとα送受信部212で受信された伸長係数αと、に基づいて、伸長係数αを決定する。
α集計部213は、例えば、伸長係数αと伸長係数αとの小さい方を伸長係数αに決定することができる。これにより、表示装置10は、画質の低下を抑制することができる。
また、α集計部213は、例えば、伸長係数αと伸長係数αとの大きい方を伸長係数αに決定することができる。これにより、表示装置10は、面状光源装置50の輝度をより低下させ、消費電力を低減することができる。
また、α集計部213は、伸長係数αと伸長係数αとの間の値、例えば伸長係数αと伸長係数αとの平均値を伸長係数αに決定することができる。これにより、表示装置10は、画質の低下の抑制と、消費電力の低減と、を調和させることができる。
信号処理回路21のα送受信部212は、時刻t12から時刻tの間、α集計部213で決定された伸長係数α及びその逆数1/αを信号処理回路22のα送受信部222に送信する。α送受信部222は、受信した伸長係数α及びその逆数1/αを伸長処理部221bに出力する。
なお、スレーブとして動作する信号処理回路が2つ以上ある場合でも、時刻t12から時刻tのバスサイクルは1回だけ行われる。
伸長係数αのビット幅を10ビット、1/αのビット幅を10ビットとした場合、信号処理回路21のα送受信部212から信号処理回路22のα送受信部222に送信されるデータ量は20ビットとなり、極めて少量である。
再び図11を参照すると、信号処理回路21の伸長処理部211bは、時刻t以降、時刻tから時刻tの間に決定された伸長係数αを用いて、時刻tから時刻tの間に入力された入力信号(x1−(p、q),x2−(p、q),x3−(p、q))(但し、1≦p≦I,1≦q≦Q)に伸長処理を施す。それと並行して、信号処理回路21のα算出部211aは、時刻t以降に入力される次のフレームの入力信号(x1−(p、q),x2−(p、q),x3−(p、q))(但し、1≦p≦I,1≦q≦Q)に基づき、次のフレームの伸長係数αを算出する。
また、信号処理回路22の伸長処理部221bは、時刻t以降、時刻tから時刻tの間に決定された伸長係数αを用いて、時刻tから時刻tの間に入力された入力信号(x1−(p、q),x2−(p、q),x3−(p、q))(但し、I<p≦P,1≦q≦Q)に伸長処理を施す。それと並行して、信号処理回路22のα算出部221aは、時刻t以降に入力される次のフレームの入力信号(x1−(p、q),x2−(p、q),x3−(p、q))(但し、I<p≦P,1≦q≦Q)に基づき、次のフレームの伸長係数αを算出する。
(表示装置の制御動作)
次に、図13を用いて、表示装置の制御動作の一例を説明する。図13は、表示装置の制御動作の一例を示すフローチャートである。表示装置10は、主に信号処理回路21及び22によって演算処理を実行することで図13に示す処理を実現する。
信号処理回路21及び22は、再現HSV色空間を複数に分割し(ステップS12)、分割した空間のそれぞれに対して限界値を設定する(ステップS14)。信号処理回路21及び22は、記憶されたデータを読み出すことで、再現HSV色空間の分割と限界値の設定を行う。
信号処理回路21及び22は、限界値を設定したら、入力信号を取得し(ステップS16)、取得した入力信号と再現HSV色空間(明度の最大値)と限界値とに基づいて伸長係数α及びαを算出する(ステップS18)。具体的には上述した工程で処理を行い、伸長した出力信号が再現HSV色空間(明度の最大値)を超える範囲が、限界値を超えない伸長係数を求める。
次に、信号処理回路22は、伸長係数αを信号処理回路21に送信し、信号処理回路21は、複数の伸長係数α及びαに基づいて、1つの伸長係数αを決定する(ステップS19)。
信号処理回路21は、例えば、伸長係数αと伸長係数αとの小さい方を伸長係数αに決定することができる。これにより、表示装置10は、画質の低下を抑制することができる。
また、信号処理回路21は、例えば、伸長係数αと伸長係数αとの大きい方を伸長係数αに決定することができる。これにより、表示装置10は、面状光源装置50の輝度をより低下させ、消費電力を低減することができる。
また、信号処理回路21は、伸長係数αと伸長係数αとの間の値、例えば伸長係数αと伸長係数αとの平均値を伸長係数αに決定することができる。これにより、表示装置10は、画質の低下の抑制と、消費電力の低減と、を調和させることができる。
その後、信号処理回路21及び22は、入力信号と伸長係数αとに基づいて各副画素の出力信号を算出し、出力する(ステップS20)。さらに、信号処理回路21は、光源の出力を調整する(ステップS22)。つまり、信号処理回路21及び22は、伸長した出力信号を画像表示パネル駆動回路40に出力する。さらに、信号処理回路21は、伸長した結果に対応して算出した光源(面状光源装置50)の出力の条件(1/α)を面状光源装置制御信号として、面状光源装置制御回路60に出力する。
信号処理回路21及び22は、光源の出力を調整したら、画像の表示を終了するかを判定する(ステップS24)。信号処理回路21及び22は、画像の表示を終了しない(ステップS24でNo)と判定した場合、ステップS16に進む。これにより、信号処理回路21及び22は、画像の表示を終了するまで、入力信号(画像)に応じて、伸長係数αを決定し、その伸長係数αに基づいて出力信号を生成し、信号の伸長に対応して面状光源装置50の光量を調整する処理を繰り返す。信号処理回路21及び22は、画像の表示を終了する(ステップS24でYes)と判定した場合、本処理を終了する。
表示装置10は、以上の処理を行うことで、上述した効果を得ることができる。なお、表示装置10は、第4副画素を備える場合でも、当該第4副画素を使用せずに画像を表示させるモードを備えていても良い。
本実施形態によれば、信号処理回路21と信号処理回路22とが協働して、伸長係数αの決定及び伸長処理を行うことができる。これにより、表示装置10は、半導体チップのピン数に制約がある場合であっても、画像表示パネル30の高解像度化に対応することができる。
また、信号処理回路21及び22は、同一の回路構成を有する。つまり、信号処理回路21及び22は、同一のマスクを用いて同一の製造工程で製造されることができる。これにより、表示装置10は、マスタ用の信号処理回路とスレーブ用の信号処理回路とを別個に設計及び製造する場合と比較して、設計コスト及び製造コストを低減することができる。
また、信号処理回路22のα集計部223は、信号処理回路22がマスタとして動作するときは動作するが、信号処理回路22がスレーブとして動作するときは動作しない。このとき、表示装置10は、α集計部223への電力供給を遮断すれば、消費電力を低減することができる。
また、信号処理回路21は、伸長係数αと伸長係数αとに基づいて、伸長係数αを決定する。信号処理回路21は、例えば、伸長係数αと伸長係数αとの小さい方を伸長係数αに決定することができる。これにより、表示装置10は、画質の低下を抑制することができる。
また、信号処理回路21は、例えば、伸長係数αと伸長係数αとの大きい方を伸長係数αに決定することができる。これにより、表示装置10は、面状光源装置50の輝度をより低下させ、消費電力を低減することができる。
また、信号処理回路21は、伸長係数αと伸長係数αとの間の値、例えば伸長係数αと伸長係数αとの平均値を伸長係数αに決定することができる。これにより、表示装置10は、画質の低下の抑制と、消費電力の低減と、を調和させることができる。
(変形例1)
上記実施形態では、1つのマスタとしての信号処理回路と、1つのスレーブとしての信号処理回路と、が接続される場合について説明したが、1つのマスタとしての信号処理回路と2つ以上のスレーブとしての信号処理回路とが接続されることとしても良い。
図14は、1つのマスタとしての信号処理回路と、2つのスレーブとしての信号処理回路と、の接続を示す図である。図14に示す例では、信号処理回路21及び22に、信号処理回路23が更に接続されている。
信号処理回路21、22及び23は、ディジーチェーン接続されても良いし、共有バス結合されても良い。
信号処理回路21は、画像表示パネル30の複数の画素48のうち、左側のJ×Q個(水平方向にJ個(但し1≦J<P−1)、垂直方向にQ個)の第1の領域の処理を担当するものとする。信号処理回路22は、画像表示パネル30の複数の画素48のうち、中央のK×Q個(水平方向にK個(但し1≦K<P−1)、垂直方向にQ個)の第2の領域の処理を担当するものとする。信号処理回路23は、画像表示パネル30の複数の画素48のうち、右側の(P−(J+K))×Q個(水平方向に(P−(J+K))個(但し1≦J<P−1、1≦K<P−1、J+K<P−1)、垂直方向にQ個)の第3の領域の処理を担当するものとする。
信号処理回路23は、信号処理部231と、α送受信部232と、α集計部233と、を有する。信号処理部231は、α算出部231aと、伸長処理部231bと、を有する。
このように、信号処理回路23は、信号処理回路21及び22と同一の回路構成を有する。つまり、信号処理回路21、22及び23は、同一のマスクを用いて同一の製造工程で製造されたものである。本変形例では、信号処理回路21は信号処理回路22及び23のマスタとして動作し、信号処理回路22及び23は信号処理回路21のスレーブとして動作する。信号処理回路21、22及び23がマスタとして動作するかスレーブとして動作するかは、信号処理回路21、22及び23に入力される少なくとも1ビット幅(本変形例では2ビット幅)の設定信号で設定される。
信号処理回路21は、少なくとも1本(本変形例では2本)の設定信号入力端子(入力ピン)21Pを備え、信号処理回路22は、少なくとも1本(本変形例では2本)の設定信号入力端子(入力ピン)22Pを備え、信号処理回路23は、少なくとも1本(本変形例では2本)の設定信号入力端子(入力ピン)23Pを備えている。信号処理回路21、22及び23は、例えば、「L(ローレベル)L」の設定信号が入力される場合はマスタとして動作し、「LH(ハイレベル)」の設定信号が入力される場合は第1のスレーブとして動作し、「HL」の設定信号が入力される場合は第2のスレーブとして動作し、「HH」の設定信号が入力される場合は第3のスレーブとして動作する。設定信号がnビット幅(nは自然数)の場合、表示装置10は、(2−1)個までのスレーブを備えることができる。
このように信号処理回路21、22及び23は、同一の回路構成とすることで、マスタ用の信号処理回路とスレーブ用の信号処理回路とを別個に設計及び製造する場合と比較して、設計コスト及び製造コストを低減することができる。
ローレベルの信号は、接地(GND)ラインと設定信号入力端子21P、22P及び23Pとを接続することで信号処理回路21、22及び23に入力することができる。ハイレベルの信号は、電源(VDD)ラインと設定信号入力端子とを接続することで信号処理回路21、22及び23に入力することができる。これにより、信号処理回路21、22及び23は、動作モードを容易かつ確実に設定することができる。
なお、本実施形態では、信号処理回路21、22及び23が、設定信号入力端子を備え、設定信号入力端子に設定信号が入力されることとした。しかし、信号処理回路21、22及び23が、モード設定用のレジスタを内蔵し、パワーオン時の初期化処理の際に外部のアプリケーションプロセッサからレジスタに入力される(書き込まれる)設定信号(モード値)に従って、マスタ又はスレーブとして動作することとしても良い。これにより、信号処理回路21、22及び23の動作モードをソフトウェアから設定することができ、仕様変更等に柔軟に対応することができる。
信号処理回路21のα算出部211aは、第1の領域に関して、伸長係数αを算出する。また、α算出部211aは、1/αを算出する。なお、伸長係数の算出処理については、前述した通りである。
信号処理回路22のα算出部221aは、第2の領域に関して、伸長係数αを算出する。また、α算出部221aは、1/αを算出する。
信号処理回路23のα算出部231aは、第3の領域に関して、伸長係数αを算出する。また、α算出部231aは、1/αを算出する。
信号処理回路22のα送受信部222は、α算出部221aで算出された伸長係数αを、信号処理回路21のα送受信部212に送信する。また、α送受信部222は、α算出部221aで算出された1/αを、α送受信部212に送信しても良い。1/αの演算(逆数演算)は処理負荷が大きいので、α送受信部222がα算出部221aで算出された1/αをα送受信部212に送信することで、信号処理回路21の処理負荷を軽減することができる。これは、スレーブとして動作する信号処理回路が多くなればなるほど効果的である。
信号処理回路23のα送受信部232は、α算出部231aで算出された伸長係数αを、信号処理回路21のα送受信部212に送信する。また、α送受信部232は、α算出部231aで算出された1/αを、α送受信部212に送信しても良い。1/αの演算(逆数演算)は処理負荷が大きいので、α送受信部232がα算出部231aで算出された1/αをα送受信部212に送信することで、信号処理回路21の処理負荷を軽減することができる。
伸長係数αのビット幅を10ビット、1/αのビット幅を10ビットとした場合、信号処理回路22から信号処理回路21に送信されるデータ量は20ビットとなり、極めて少量である。
伸長係数αのビット幅を10ビット、1/αのビット幅を10ビットとした場合、信号処理回路23から信号処理回路21に送信されるデータ量は20ビットとなり、極めて少量である。
なお、先に実施形態で説明したように、スレーブとして動作する信号処理回路が2つある場合は、図12に示す時刻tから時刻t11のバスサイクルがスレーブの数、つまり本変形例では2回行われる。
信号処理回路21のα集計部213は、α算出部211aで算出された伸長係数αとα送受信部212で受信された伸長係数α及びαと、を集計し、画像表示パネル30全体としての伸長係数αを決定する。また、α集計部213は、1/αを決定する。
α集計部213は、例えば、伸長係数α、α及びαのうちの最小のものを伸長係数αに決定することができる。これにより、表示装置10は、画質の低下を抑制することができる。
また、α集計部213は、例えば、伸長係数α、α及びαのうちの最大のものを伸長係数αに決定することができる。これにより、表示装置10は、面状光源装置50の輝度をより低下させ、消費電力を低減することができる。
また、α集計部213は、伸長係数α、α及びαのうちの最小のものと伸長係数α、α及びαのうちの最大のものとの間の値、例えば伸長係数αと伸長係数αと伸長係数αとの平均値を伸長係数αに決定することができる。これにより、表示装置10は、画質の低下の抑制と、消費電力の低減と、を調和させることができる。
また、α集計部213は、伸長係数α、α及びαのうちの中央値を伸長係数αに決定することができる。これにより、表示装置10は、画質の低下の抑制と、消費電力の低減と、を調和させることができる。
また、α集計部213は、伸長係数αを大きい重みで、伸長係数α及びαを小さい重みで算出した加重平均値を伸長係数αに決定することができる。これにより、表示装置10は、画像観察者に与える影響が大きい画像表示パネル30の中央部分の画質の低下の抑制と、消費電力の低減と、を調和させることができる。
信号処理回路21のα送受信部212は、α集計部213で決定された伸長係数α及びその逆数1/αを信号処理回路22のα送受信部222及び信号処理回路23のα送受信部232に送信する。α送受信部222は、受信した伸長係数α及びその逆数1/αを伸長処理部221bに出力する。α送受信部232は、受信した伸長係数α及びその逆数1/αを伸長処理部231bに出力する。
なお、先に実施形態で説明したように、スレーブとして動作する信号処理回路が2つある場合でも、図12に示す時刻t12から時刻tのバスサイクルは1回だけ行われる。
伸長係数αのビット幅を10ビット、1/αのビット幅を10ビットとした場合、信号処理回路21のα送受信部212から信号処理回路22のα送受信部222及び信号処理回路23のα送受信部232に送信されるデータ量は20ビットとなり、極めて少量である。
信号処理回路21の伸長処理部211bは、α集計部213で決定された伸長係数αを用いて、第1の領域に伸長処理を行う。信号処理回路22の伸長処理部221bは、α送受信部222で受信された伸長係数αを用いて、第2の領域に伸長処理を行う。信号処理回路23の伸長処理部231bは、α送受信部232で受信された伸長係数αを用いて、第3の領域に伸長処理を行う。なお、伸長処理については、前述した通りである。
なお、信号処理回路22のα集計部223及び信号処理回路23のα集計部233は、信号処理回路22及び23がマスタとして動作するときは動作するが、信号処理回路22及び23がスレーブとして動作するときは動作しない。このとき、α集計部223及び233への電力供給を遮断すれば、消費電力を低減することができる。
本変形例によれば、信号処理回路21と信号処理回路22と信号処理回路23とが協働して、伸長係数αの決定及び伸長処理を行うことができる。これにより、表示装置10は、半導体チップのピン数に制約がある場合であっても、画像表示パネル30の高解像度化に対応することができる。
また、信号処理回路21、22及び23は、同一の回路構成を有する。つまり、信号処理回路21、22及び23は、同一のマスクを用いて同一の製造工程で製造されることができる。これにより、表示装置10は、マスタ用の信号処理回路とスレーブ用の信号処理回路とを別個に設計及び製造する場合と比較して、設計コスト及び製造コストを低減することができる。
また、信号処理回路22のα集計部223及び信号処理回路23のα集計部233は、信号処理回路22及び23がマスタとして動作するときは動作するが、信号処理回路22及び23がスレーブとして動作するときは動作しない。このとき、表示装置10は、α集計部223及び233への電力供給を遮断すれば、消費電力を低減することができる。
また、信号処理回路21は、伸長係数αと伸長係数αと伸長係数αとに基づいて、伸長係数αを決定する。信号処理回路21は、例えば、伸長係数α、α及びαのうちの最小のものを伸長係数αに決定することができる。これにより、表示装置10は、画質の低下を抑制することができる。
また、信号処理回路21は、例えば、伸長係数α、α及びαのうちの最大のものを伸長係数αに決定することができる。これにより、表示装置10は、面状光源装置50の輝度をより低下させ、消費電力を低減することができる。
また、信号処理回路21は、例えば、伸長係数α、α及びαのうちの最小のものと伸長係数α、α及びαのうちの最大のものとの間の値、例えば伸長係数αと伸長係数αと伸長係数αとの平均値を伸長係数αに決定することができる。これにより、表示装置10は、画質の低下の抑制と、消費電力の低減と、を調和させることができる。
また、信号処理回路21は、伸長係数α、α及びαのうちの中央値を伸長係数αに決定することができる。これにより、表示装置10は、画質の低下の抑制と、消費電力の低減と、を調和させることができる。
また、信号処理回路21は、伸長係数αを大きい重みで、伸長係数α及びαを小さい重みで算出した加重平均値を伸長係数αに決定することができる。これにより、表示装置10は、画像観察者に与える影響が大きい画像表示パネル30の中央部分の画質の低下の抑制と、消費電力の低減と、を調和させることができる。
また、信号処理回路22のα集計部223及び信号処理回路23のα集計部233は、信号処理回路22及び23がマスタとして動作するときは動作するが、信号処理回路22及び23がスレーブとして動作するときは動作しない。このとき、表示装置10は、α集計部223及び233への電力供給を遮断すれば、消費電力を低減することができる。
(変形例2)
上記実施形態では、面状光源装置50全体を一律に駆動する場合について説明したが、面状光源装置50を部分駆動することとしても良い。
図15は、部分駆動可能な面状光源装置を示す平面図である。図15に示すように、この面状光源装置51は、水平方向(列方向)に12、垂直方向(行方向)に3の計36個のブロックに区画されている。
信号処理回路21は、面状光源装置51の複数のブロックのうち、図15中左側の6×3個(水平方向に6個、垂直方向に3個)のブロック群51aの制御を担当する。信号処理回路22は、面状光源装置51の複数のブロックのうち、図15中右側の6×3個(水平方向に6個、垂直方向に3個)のブロック群51bの制御を担当する。
この場合、信号処理回路21及び22の各々が担当するブロック数は、3×12(LED)/2=18(ブロック)となる。
スレーブとして動作する信号処理回路22からマスタとして動作する信号処理回路21に送信されるデータ量は、各ブロックの伸長係数αを10ビット幅、1/αを10ビット幅とすると、18(ブロック)×20(ビット)=360(ビット)となり、少量であり、十分実用に耐えうる。
また、マスタとして動作する信号処理回路21からスレーブとして動作する信号処理回路22に送信されるデータ量は、1/αを10ビット幅とすると、(6×2)(灯)×10(ビット)=120(ビット)となり、少量であり、十分実用に耐えうる。
本変形例によれば、信号処理回路21及び22は、面状光源装置51を部分駆動させることが可能である。これにより、信号処理回路21及び22は、きめ細かい光量制御を行うことが可能であり、画像の画質の低下の抑制、消費電力の低減を実現することができる。
<2.適用例>
次に、上記実施形態及びその変形例に係る表示装置の一適用例について説明する。本実施形態に係る表示装置は、携帯電話、スマートフォン等の携帯端末装置、テレビジョン装置、デジタルカメラ、ノート型パーソナルコンピュータ、ビデオカメラ、或いは、車両に設けられるメータ類などのあらゆる分野の電子機器に適用することが可能である。言い換えると、本実施形態に係る表示装置は、外部から入力された映像信号或いは内部で生成した映像信号を、画像或いは映像として表示するあらゆる分野の電子機器に適用することが可能である。電子機器は、表示装置に映像信号を供給し、表示装置の動作を制御する制御装置を備える。
(適用例1)
図16は、適用例1に係る電子機器の構成の一例を示す斜視図である。電子機器100は、携帯電話機であり、例えば、図16に示すように、本体部111と、本体部111に対して開閉可能に設けられた表示体部112とを備えている。本体部111は、操作ボタン115と、送話部116を有している。また、電子機器100は、電子機器100の全体の制御を司る制御装置120を内蔵している。表示体部112は、表示装置113と、受話部117とを有している。表示装置113は、電話通信に関する各種表示を、表示装置113の表示画面114に表示するようになっている。電子機器100は、表示装置113の動作を制御するための制御部(図示せず)を備えている。この制御部は、制御装置120の一部として、又はその制御装置120とは別に、本体部111又は表示体部112の内部に設けられている。電子機器100の全体の制御を司る制御装置120は、表示装置113の制御部に映像信号を供給する。つまり、制御装置120は、電子機器100で表示する映像を決定し、決定した映像の映像信号を表示装置113の制御部に送ることで、表示装置113に決定した映像を表示させる。
表示装置113は、上記実施形態及びその変形例に係る表示装置10と同一の構成を備えている。これにより、表示装置113において、画質の低下を抑制しつつ、低消費電力化を実現することができる。
なお、上記実施形態及びその変形例に係る表示装置10を適用可能な電子機器としては、以上に説明した携帯電話機等の他にも、表示装置付き時計、表示装置付き腕時計、パーソナルコンピュータ、液晶テレビ、ビューファインダ型又はモニタ直視型のビデオテープレコーダ、カーナビゲーション装置、ページャ、電子手帳、電卓、ワードプロセッサ、ワークステーション、テレビ電話機、POS端末器等が挙げられる。
ここで、電子機器100は、画像を表示するアプリケーション(ソフトウェアや機能)に応じて、再現HSV色空間を分割する規則とそれぞれの空間に設定する限界値の情報とを示すデータ(以下、条件という)を切り換えるようにしても良い。図17は、電子機器の制御動作の一例を示すフローチャートである。電子機器100は、主に表示装置113の信号処理回路21及び22と制御装置120とによって演算処理を実行することで図17に示す処理を実現する。
制御装置120は、実行されているアプリケーションを特定し(ステップS30)、アプリケーションに対応した条件を抽出する(ステップS31)。
次に、表示装置113は、再現HSV色空間を複数に分割し(ステップS32)、分割した空間のそれぞれに対して限界値を設定する(ステップS34)。表示装置113は、記憶されたデータを読み出すことで、色空間の分割と限界値の設定を行う。
表示装置113は、限界値を設定したら、入力信号を取得し(ステップS36)、取得した入力信号と再現HSV色空間(明度の最大値)と限界値とに基づいて伸長係数を算出する(ステップS38)。具体的には上述した工程で処理を行い、伸長した出力信号が再現HSV色空間(明度の最大値)を超える範囲が、限界値を超えない伸長係数を求める。
次に、信号処理回路22は、伸長係数αを信号処理回路21に送信し、信号処理回路21は、複数の伸長係数α及びαに基づいて、1つの伸長係数αを決定する(ステップS39)。
信号処理回路21は、例えば、伸長係数αと伸長係数αとの小さい方を伸長係数αに決定することができる。これにより、表示装置113は、画質の低下を抑制することができる。
また、信号処理回路21は、例えば、伸長係数αと伸長係数αとの大きい方を伸長係数αに決定することができる。これにより、表示装置113は、面状光源装置50の輝度をより低下させ、消費電力を低減することができる。
また、信号処理回路21は、伸長係数αと伸長係数αとの間の値、例えば伸長係数αと伸長係数αとの平均値を伸長係数αに決定することができる。これにより、表示装置113は、画質の低下の抑制と、消費電力の低減と、を調和させることができる。
その後、表示装置113は、入力信号と伸長係数αとに基づいて各副画素の出力信号を算出し、出力し(ステップS40)、さらに光源の出力を調整する(ステップS42)。表示装置113は、光源の出力を調整したら、画像の表示を終了するかを判定する(ステップS44)。電子機器100は、画像の表示を終了しない(ステップS44でNo)と判定した場合、表示装置113及び制御装置120によってアプリケーションの切り換えがあるかを判定する(ステップS46)。制御装置120は、アプリケーションの切り換えあり(ステップS46でYes)と判定した場合、ステップS31に進み、条件を切り換える。制御装置120は、アプリケーションの切り換えなし(ステップS46でNo)と判定した場合、ステップS36に進む。これにより、電子機器100は、画像の表示を終了するまで、入力信号(画像)に応じて、伸長係数を決定し、その伸長係数に基づいて出力信号を生成し、信号の伸長に対応して面状光源装置の光量を調整する処理を繰り返す。また、電子機器100は、アプリケーションが切り換えられた場合、そのアプリケーションの条件に基づいて入力信号を伸長させることができる。電子機器100は、画像の表示を終了する(ステップS44でYes)と判定した場合、本処理を終了する。
電子機器100は、以上の処理を行うことで、上述した効果を得ることができる。また、電子機器100は、アプリケーションの切り換えに対応して条件を切り換えることで、例えば、画質の劣化が許容される場合、伸長係数を大きくし、高い画質が要求される場合、伸長係数を小さくすることができる。これにより、利用用途に対応し、さらに画質を維持しかつ消費電力を低減することができる。
(適用例2)
図18は、本実施形態に係る表示装置が適用されるテレビジョン装置を示す図である。このテレビジョン装置は、例えば、フロントパネル511及びフィルターガラス512を含む映像表示画面部510を有しており、この映像表示画面部510は、本実施形態に係る表示装置である。
(適用例3)
図19及び図20は、本実施形態に係る表示装置が適用されるデジタルカメラを示す図である。このデジタルカメラは、例えば、フラッシュ用の発光部521、表示部522、メニュースイッチ523及びシャッターボタン524を有しており、その表示部522は、本実施形態に係る表示装置である。図19に示すように、このデジタルカメラは、レンズカバー525を有しており、レンズカバー525をスライドさせることで撮影レンズが現れる。デジタルカメラは、その撮影レンズから入射する光を撮像することで、デジタル写真を撮影することができる。
(適用例4)
図21は、本実施形態に係る表示装置が適用されるビデオカメラの外観を示す図である。このビデオカメラは、例えば、本体部531、この本体部531の前方側面に設けられた被写体撮影用のレンズ532、撮影時のスタート/ストップスイッチ533及び表示部534を有している。そして、表示部534は、本実施形態に係る表示装置である。
(適用例5)
図22は、本実施形態に係る表示装置が適用されるノート型パーソナルコンピュータを示す図である。このノート型パーソナルコンピュータは、例えば、本体541、文字等の入力操作のためのキーボード542及び画像を表示する表示部543を有しており、表示部543は、本実施形態に係る表示装置により構成されている。
(適用例6)
図23は、携帯型コンピュータ、多機能な携帯電話、音声通話可能な携帯コンピュータ又は通信可能な携帯コンピュータとして動作し、いわゆるスマートフォン、タブレット端末と呼ばれることもある、情報携帯端末を示す図である。この情報携帯端末は、例えば筐体561の表面に表示部562を有している。この表示部562は、本実施形態に係る表示装置である。
<3.本開示の構成>
また、本開示は、以下の構成をとることもできる。
(1)
第1の色を表示する第1副画素、第2の色を表示する第2副画素、第3の色を表示する第3副画素及び第4の色を表示する第4副画素を含む画素が2次元マトリクス状に配列された画像表示パネルと、
前記画像表示パネルの複数の領域を分担し、自身が担当する領域への入力信号の入力HSV色空間の入力値を、前記第1の色、前記第2の色、前記第3の色及び前記第4の色で再現される再現HSV色空間の再現値に変換して生成し、生成した出力信号を前記画像表示パネルに出力する複数の信号処理回路と、
を備え、
前記複数の信号処理回路は、前記画像表示パネル全体に関する伸長係数αを協働して決定し、
前記信号処理回路は、自身が担当する領域に関して、
少なくとも前記第1副画素の入力信号及び前記伸長係数αに基づいて前記第1副画素の出力信号を算出して前記第1副画素へ出力し、
少なくとも前記第2副画素の入力信号及び前記伸長係数αに基づいて前記第2副画素の出力信号を算出して前記第2副画素へ出力し、
少なくとも前記第3副画素の入力信号及び前記伸長係数αに基づいて前記第3副画素の出力信号を算出して前記第3副画素へ出力し、
前記第1副画素の入力信号、前記第2副画素の入力信号及び前記第3副画素の入力信号に基づいて前記第4副画素の出力信号を算出し、前記第4副画素へ出力する、
表示装置。
(2)
前記複数の信号処理回路の内の1つは、前記複数の信号処理回路の他に対してマスタとして動作し、
前記複数の信号処理回路の他は、マスタとして動作する前記信号処理回路に対してスレーブとして動作し、
前記複数の信号処理回路の各々は、自身が担当する領域への入力信号に対する伸長係数を算出し、
スレーブとして動作する前記信号処理回路は、自身が算出した伸長係数をマスタとして動作する前記信号処理回路に送信し、
マスタとして動作する前記信号処理回路は、自身が算出した伸長係数と、スレーブとして動作する前記信号処理回路から受信した伸長係数と、に基づいて、前記伸長係数αを決定し、スレーブとして動作する前記信号処理回路に送信する、
前記(1)に記載の表示装置。
(3)
前記複数の信号処理回路は、同一の回路構成を有する半導体集積回路であり、外部から入力される設定信号に応じて、マスタ又はスレーブとして動作する、
前記(2)に記載の表示装置。
(4)
マスタとして動作する前記信号処理回路は、前記複数の信号処理回路が算出した複数の伸長係数のうちの最小のものを前記伸長係数αに決定する、
前記(2)又は(3)に記載の表示装置。
(5)
前記信号処理回路は、
自身が担当する領域への入力信号に対する伸長係数を算出する算出部と、
自身が担当する領域への入力信号及び前記伸長係数αに基づいて前記出力信号を算出する伸長処理部と、
自身が算出した伸長係数を、マスタとして動作する前記信号処理回路に送信し、前記伸長係数αを、マスタとして動作する前記信号処理回路から受信する送受信部と、
自身が算出した伸長係数と、スレーブとして動作する前記信号処理回路から受信した伸長係数と、に基づいて、前記伸長係数αを決定する集計部と、
を備える、
前記(3)又は(4)に記載の表示装置。
(6)
スレーブとして動作する前記信号処理回路の前記集計部は、電力供給が遮断され、動作しない、
前記(5)に記載の表示装置。
(7)
スレーブとして動作する前記信号処理回路は、自身が算出した伸長係数の逆数をマスタとして動作する前記信号処理回路に送信し、
マスタとして動作する前記信号処理回路は、前記伸長係数αの逆数をスレーブとして動作する前記信号処理回路に送信する、
前記(2)から(6)のいずれか1つに記載の表示装置。
(8)
前記画像表示パネルを照明する光源装置を備え、
マスタとして動作する前記信号処理回路は、少なくとも前記伸長係数αに基づいて、前記光源装置の輝度を制御する、
前記(2)から(7)のいずれか1つに記載の表示装置。
(9)
複数のブロックを有して、前記画像表示パネルを照明する光源装置を備え、
前記複数の信号処理回路の各々は、前記画像表示パネルを照明する前記光源装置の自身が担当する領域を照明する前記ブロックを制御する、
前記(2)から(7)のいずれか1つに記載の表示装置。
(10)
前記算出部は、
前記再現HSV色空間に対して、色相及び彩度の値の組み合わせにおいて前記再現HSV色空間の明度の最大値に対して当該最大値を超える幅の割合の上限である限界値を設定し、
前記入力信号の各副画素の信号に対して乗算した値のうち明度の最大値を超える値が、前記明度の最大値に前記限界値を乗算した値を超えない範囲で、前記入力信号に対する伸長係数を算出する、
前記(1)から(9)のいずれか1つに記載の表示装置。
(11)
前記算出部は、
前記再現HSV色空間を彩度、明度及び色相の少なくとも1つで複数に分割し、分割した複数の空間のうち少なくとも2つの空間に対して、色相及び彩度の値の組み合わせにおいて前記再現HSV色空間の明度の最大値に対して当該最大値を超える幅の割合の上限である限界値として異なる値を設定する、
前記(10)に記載の表示装置。
(12)
前記算出部は、前記彩度を基準として前記再現HSV色空間を2つ以上の空間に分割する、
前記(11)に記載の表示装置。
(13)
前記算出部は、前記色相を基準として前記再現HSV色空間を2つ以上の空間に分割する、
前記(11)又は(12)に記載の表示装置。
(14)
前記算出部は、前記明度を基準として前記再現HSV色空間を2つ以上の空間に分割する、
前記(11)から(13)のいずれか1つに記載の表示装置。
(15)
前記第4の色は、白色である、
前記(1)から(14)のいずれか1つに記載の表示装置。
(16)
前記(1)から(15)のいずれか1つに記載の表示装置と、
前記表示装置に前記入力信号を供給する制御装置と、を有する電子機器。
(17)
第1の色を表示する第1副画素、第2の色を表示する第2副画素、第3の色を表示する第3副画素及び第4の色を表示する第4副画素を含む画素が2次元マトリクス状に配列された画像表示パネルと、前記画像表示パネルの複数の領域を分担し、自身が担当する領域への入力信号の入力HSV色空間の入力値を、前記第1の色、前記第2の色、前記第3の色及び前記第4の色で再現される再現HSV色空間の再現値に変換して生成し、生成した出力信号を前記画像表示パネルに出力する複数の信号処理回路と、を備える表示装置の駆動方法であって、
前記複数の信号処理回路が、前記画像表示パネル全体に関する伸長係数αを協働して決定するステップと、
前記信号処理回路が、自身が担当する領域に関して、少なくとも前記第1副画素の入力信号及び前記伸長係数αに基づいて前記第1副画素の出力信号を算出して前記第1副画素へ出力し、
少なくとも前記第2副画素の入力信号及び前記伸長係数αに基づいて前記第2副画素の出力信号を算出して前記第2副画素へ出力し、
少なくとも前記第3副画素の入力信号及び前記伸長係数αに基づいて前記第3副画素の出力信号を算出して前記第3副画素へ出力し、
前記第1副画素の入力信号、前記第2副画素の入力信号及び前記第3副画素の入力信号に基づいて前記第4副画素の出力信号を算出し、前記第4副画素へ出力するステップと、
を含む表示装置の駆動方法。
(18)
第1の色を表示する第1副画素、第2の色を表示する第2副画素、第3の色を表示する第3副画素及び第4の色を表示する第4副画素を含む画素が2次元マトリクス状に配列された画像表示パネルと、前記画像表示パネルの複数の領域を分担し、自身が担当する領域への入力信号の入力HSV色空間の入力値を、前記第1の色、前記第2の色、前記第3の色及び前記第4の色で再現される再現HSV色空間の再現値に変換して生成し、生成した出力信号を前記画像表示パネルに出力する複数の信号処理回路と、を備える表示装置で、前記複数の信号処理回路が実行する信号処理方法であって、
前記複数の信号処理回路が、前記画像表示パネル全体に関する伸長係数αを協働して決定するステップと、
前記信号処理回路が、自身が担当する領域に関して、少なくとも前記第1副画素の入力信号及び前記伸長係数αに基づいて前記第1副画素の出力信号を算出して前記第1副画素へ出力し、
少なくとも前記第2副画素の入力信号及び前記伸長係数αに基づいて前記第2副画素の出力信号を算出して前記第2副画素へ出力し、
少なくとも前記第3副画素の入力信号及び前記伸長係数αに基づいて前記第3副画素の出力信号を算出して前記第3副画素へ出力し、
前記第1副画素の入力信号、前記第2副画素の入力信号及び前記第3副画素の入力信号に基づいて前記第4副画素の出力信号を算出し、前記第4副画素へ出力するステップと、
を含む信号処理方法。
(19)
第1の色を表示する第1副画素、第2の色を表示する第2副画素、第3の色を表示する第3副画素及び第4の色を表示する第4副画素を含む画素が2次元マトリクス状に配列された画像表示パネルの複数の領域の内の1つの領域を分担し、自身が担当する領域への入力信号の入力HSV色空間の入力値を、前記第1の色、前記第2の色、前記第3の色及び前記第4の色で再現される再現HSV色空間の再現値に変換して生成し、生成した出力信号を前記画像表示パネルに出力する信号処理回路であって、
前記複数の領域の内の他の領域を担当する他の信号処理回路と協働して、前記画像表示パネル全体に関する伸長係数αを決定し、
自身が担当する領域に関して、
少なくとも前記第1副画素の入力信号及び前記伸長係数αに基づいて前記第1副画素の出力信号を算出して前記第1副画素へ出力し、
少なくとも前記第2副画素の入力信号及び前記伸長係数αに基づいて前記第2副画素の出力信号を算出して前記第2副画素へ出力し、
少なくとも前記第3副画素の入力信号及び前記伸長係数αに基づいて前記第3副画素の出力信号を算出して前記第3副画素へ出力し、
前記第1副画素の入力信号、前記第2副画素の入力信号及び前記第3副画素の入力信号に基づいて前記第4副画素の出力信号を算出し、前記第4副画素へ出力する、
信号処理回路。
10 表示装置
21 信号処理回路
21P 設定信号入力端子
22 信号処理回路
22P 設定信号入力端子
23 信号処理回路
23P 設定信号入力端子
30 画像表示パネル
31 TFT基板
32 対向基板
40 画像表示パネル駆動回路
41 信号出力回路
42 走査回路
48 画素
50 面状光源装置
51 面状光源装置
60 面状光源装置制御回路
49R 第1副画素
49G 第2副画素
49B 第3副画素
49W 第4副画素
211 信号処理部
211a α算出部
211b 伸長処理部
212 α送受信部
213 α集計部
221 信号処理部
221a α算出部
221b 伸長処理部
222 α送受信部
223 α集計部
231 信号処理部
231a α算出部
231b 伸長処理部
232 α送受信部
233 α集計部

Claims (19)

  1. 第1の色を表示する第1副画素、第2の色を表示する第2副画素、第3の色を表示する第3副画素及び第4の色を表示する第4副画素を含む画素が2次元マトリクス状に配列された画像表示パネルと、
    前記画像表示パネルの複数の領域を分担し、自身が担当する領域への入力信号の入力HSV色空間の入力値を、前記第1の色、前記第2の色、前記第3の色及び前記第4の色で再現される再現HSV色空間の再現値に変換して生成し、生成した出力信号を前記画像表示パネルに出力する複数の信号処理回路と、
    を備え、
    前記複数の信号処理回路は、前記画像表示パネル全体に関する伸長係数αを協働して決定し、
    前記信号処理回路は、自身が担当する領域に関して、
    少なくとも前記第1副画素の入力信号及び前記伸長係数αに基づいて前記第1副画素の出力信号を算出して前記第1副画素へ出力し、
    少なくとも前記第2副画素の入力信号及び前記伸長係数αに基づいて前記第2副画素の出力信号を算出して前記第2副画素へ出力し、
    少なくとも前記第3副画素の入力信号及び前記伸長係数αに基づいて前記第3副画素の出力信号を算出して前記第3副画素へ出力し、
    前記第1副画素の入力信号、前記第2副画素の入力信号及び前記第3副画素の入力信号に基づいて前記第4副画素の出力信号を算出し、前記第4副画素へ出力する、
    表示装置。
  2. 前記複数の信号処理回路の内の1つは、前記複数の信号処理回路の他に対してマスタとして動作し、
    前記複数の信号処理回路の他は、マスタとして動作する前記信号処理回路に対してスレーブとして動作し、
    前記複数の信号処理回路の各々は、自身が担当する領域への入力信号に対する伸長係数を算出し、
    スレーブとして動作する前記信号処理回路は、自身が算出した伸長係数をマスタとして動作する前記信号処理回路に送信し、
    マスタとして動作する前記信号処理回路は、自身が算出した伸長係数と、スレーブとして動作する前記信号処理回路から受信した伸長係数と、に基づいて、前記伸長係数αを決定し、スレーブとして動作する前記信号処理回路に送信する、
    請求項1に記載の表示装置。
  3. 前記複数の信号処理回路は、同一の回路構成を有する半導体集積回路であり、外部から入力される設定信号に応じて、マスタ又はスレーブとして動作する、
    請求項2に記載の表示装置。
  4. マスタとして動作する前記信号処理回路は、前記複数の信号処理回路が算出した複数の伸長係数のうちの最小のものを前記伸長係数αに決定する、
    請求項2又は3に記載の表示装置。
  5. 前記信号処理回路は、
    自身が担当する領域への入力信号に対する伸長係数を算出する算出部と、
    自身が担当する領域への入力信号及び前記伸長係数αに基づいて前記出力信号を算出する伸長処理部と、
    自身が算出した伸長係数を、マスタとして動作する前記信号処理回路に送信し、前記伸長係数αを、マスタとして動作する前記信号処理回路から受信する送受信部と、
    自身が算出した伸長係数と、スレーブとして動作する前記信号処理回路から受信した伸長係数と、に基づいて、前記伸長係数αを決定する集計部と、
    を備える、
    請求項3又は4に記載の表示装置。
  6. スレーブとして動作する前記信号処理回路の前記集計部は、電力供給が遮断され、動作しない、
    請求項5に記載の表示装置。
  7. スレーブとして動作する前記信号処理回路は、自身が算出した伸長係数の逆数をマスタとして動作する前記信号処理回路に送信し、
    マスタとして動作する前記信号処理回路は、前記伸長係数αの逆数をスレーブとして動作する前記信号処理回路に送信する、
    請求項2から6のいずれか1項に記載の表示装置。
  8. 前記画像表示パネルを照明する光源装置を備え、
    マスタとして動作する前記信号処理回路は、少なくとも前記伸長係数αに基づいて、前記光源装置の輝度を制御する、
    請求項2から7のいずれか1項に記載の表示装置。
  9. 複数のブロックを有して、前記画像表示パネルを照明する光源装置を備え、
    前記複数の信号処理回路の各々は、前記画像表示パネルを照明する前記光源装置の自身が担当する領域を照明する前記ブロックを制御する、
    請求項2から7のいずれか1項に記載の表示装置。
  10. 前記算出部は、
    前記再現HSV色空間に対して、色相及び彩度の値の組み合わせにおいて前記再現HSV色空間の明度の最大値に対して当該最大値を超える幅の割合の上限である限界値を設定し、
    前記入力信号の各副画素の信号に対して乗算した値のうち明度の最大値を超える値が、前記明度の最大値に前記限界値を乗算した値を超えない範囲で、前記入力信号に対する伸長係数を算出する、
    請求項1から9のいずれか1項に記載の表示装置。
  11. 前記算出部は、
    前記再現HSV色空間を彩度、明度及び色相の少なくとも1つで複数に分割し、分割した複数の空間のうち少なくとも2つの空間に対して、色相及び彩度の値の組み合わせにおいて前記再現HSV色空間の明度の最大値に対して当該最大値を超える幅の割合の上限である限界値として異なる値を設定する、
    請求項10に記載の表示装置。
  12. 前記算出部は、前記彩度を基準として前記再現HSV色空間を2つ以上の空間に分割する、
    請求項11に記載の表示装置。
  13. 前記算出部は、前記色相を基準として前記再現HSV色空間を2つ以上の空間に分割する、
    請求項11又は12に記載の表示装置。
  14. 前記算出部は、前記明度を基準として前記再現HSV色空間を2つ以上の空間に分割する、
    請求項11から13のいずれか1項に記載の表示装置。
  15. 前記第4の色は、白色である、
    請求項1から14のいずれか1項に記載の表示装置。
  16. 請求項1から15のいずれか1項に記載の表示装置と、
    前記表示装置に前記入力信号を供給する制御装置と、を有する電子機器。
  17. 第1の色を表示する第1副画素、第2の色を表示する第2副画素、第3の色を表示する第3副画素及び第4の色を表示する第4副画素を含む画素が2次元マトリクス状に配列された画像表示パネルと、前記画像表示パネルの複数の領域を分担し、自身が担当する領域への入力信号の入力HSV色空間の入力値を、前記第1の色、前記第2の色、前記第3の色及び前記第4の色で再現される再現HSV色空間の再現値に変換して生成し、生成した出力信号を前記画像表示パネルに出力する複数の信号処理回路と、を備える表示装置の駆動方法であって、
    前記複数の信号処理回路が、前記画像表示パネル全体に関する伸長係数αを協働して決定するステップと、
    前記信号処理回路が、自身が担当する領域に関して、少なくとも前記第1副画素の入力信号及び前記伸長係数αに基づいて前記第1副画素の出力信号を算出して前記第1副画素へ出力し、
    少なくとも前記第2副画素の入力信号及び前記伸長係数αに基づいて前記第2副画素の出力信号を算出して前記第2副画素へ出力し、
    少なくとも前記第3副画素の入力信号及び前記伸長係数αに基づいて前記第3副画素の出力信号を算出して前記第3副画素へ出力し、
    前記第1副画素の入力信号、前記第2副画素の入力信号及び前記第3副画素の入力信号に基づいて前記第4副画素の出力信号を算出し、前記第4副画素へ出力するステップと、
    を含む表示装置の駆動方法。
  18. 第1の色を表示する第1副画素、第2の色を表示する第2副画素、第3の色を表示する第3副画素及び第4の色を表示する第4副画素を含む画素が2次元マトリクス状に配列された画像表示パネルと、前記画像表示パネルの複数の領域を分担し、自身が担当する領域への入力信号の入力HSV色空間の入力値を、前記第1の色、前記第2の色、前記第3の色及び前記第4の色で再現される再現HSV色空間の再現値に変換して生成し、生成した出力信号を前記画像表示パネルに出力する複数の信号処理回路と、を備える表示装置で、前記複数の信号処理回路が実行する信号処理方法であって、
    前記複数の信号処理回路が、前記画像表示パネル全体に関する伸長係数αを協働して決定するステップと、
    前記信号処理回路が、自身が担当する領域に関して、少なくとも前記第1副画素の入力信号及び前記伸長係数αに基づいて前記第1副画素の出力信号を算出して前記第1副画素へ出力し、
    少なくとも前記第2副画素の入力信号及び前記伸長係数αに基づいて前記第2副画素の出力信号を算出して前記第2副画素へ出力し、
    少なくとも前記第3副画素の入力信号及び前記伸長係数αに基づいて前記第3副画素の出力信号を算出して前記第3副画素へ出力し、
    前記第1副画素の入力信号、前記第2副画素の入力信号及び前記第3副画素の入力信号に基づいて前記第4副画素の出力信号を算出し、前記第4副画素へ出力するステップと、
    を含む信号処理方法。
  19. 第1の色を表示する第1副画素、第2の色を表示する第2副画素、第3の色を表示する第3副画素及び第4の色を表示する第4副画素を含む画素が2次元マトリクス状に配列された画像表示パネルの複数の領域の内の1つの領域を分担し、自身が担当する領域への入力信号の入力HSV色空間の入力値を、前記第1の色、前記第2の色、前記第3の色及び前記第4の色で再現される再現HSV色空間の再現値に変換して生成し、生成した出力信号を前記画像表示パネルに出力する信号処理回路であって、
    前記複数の領域の内の他の領域を担当する他の信号処理回路と協働して、前記画像表示パネル全体に関する伸長係数αを決定し、
    自身が担当する領域に関して、
    少なくとも前記第1副画素の入力信号及び前記伸長係数αに基づいて前記第1副画素の出力信号を算出して前記第1副画素へ出力し、
    少なくとも前記第2副画素の入力信号及び前記伸長係数αに基づいて前記第2副画素の出力信号を算出して前記第2副画素へ出力し、
    少なくとも前記第3副画素の入力信号及び前記伸長係数αに基づいて前記第3副画素の出力信号を算出して前記第3副画素へ出力し、
    前記第1副画素の入力信号、前記第2副画素の入力信号及び前記第3副画素の入力信号に基づいて前記第4副画素の出力信号を算出し、前記第4副画素へ出力する、
    信号処理回路。
JP2013069714A 2013-03-28 2013-03-28 表示装置、電子機器、表示装置の駆動方法、信号処理方法及び信号処理回路 Pending JP2014191338A (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2013069714A JP2014191338A (ja) 2013-03-28 2013-03-28 表示装置、電子機器、表示装置の駆動方法、信号処理方法及び信号処理回路
US14/198,210 US9460675B2 (en) 2013-03-28 2014-03-05 Display device having signal processing circuits, electronic apparatus having display device, driving method of display device, and signal processing method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2013069714A JP2014191338A (ja) 2013-03-28 2013-03-28 表示装置、電子機器、表示装置の駆動方法、信号処理方法及び信号処理回路

Publications (1)

Publication Number Publication Date
JP2014191338A true JP2014191338A (ja) 2014-10-06

Family

ID=51620368

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2013069714A Pending JP2014191338A (ja) 2013-03-28 2013-03-28 表示装置、電子機器、表示装置の駆動方法、信号処理方法及び信号処理回路

Country Status (2)

Country Link
US (1) US9460675B2 (ja)
JP (1) JP2014191338A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10297212B2 (en) 2014-03-31 2019-05-21 Japan Display Inc. Display device and display device drive method
US10438547B2 (en) 2015-12-09 2019-10-08 Japan Display Inc. Display device

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9578267B2 (en) * 2013-12-23 2017-02-21 Alexander Krymski Cameras and methods with data processing, memories, and an image sensor with multiple data ports
JP2016061858A (ja) 2014-09-16 2016-04-25 株式会社ジャパンディスプレイ 画像表示パネル、画像表示装置及び電子機器
WO2016185958A1 (ja) * 2015-05-18 2016-11-24 シャープ株式会社 表示装置および色空間の拡張方法
JP2017009725A (ja) * 2015-06-19 2017-01-12 ソニー株式会社 表示装置
WO2017051768A1 (ja) * 2015-09-24 2017-03-30 シャープ株式会社 表示装置および色空間の拡張方法
US11127370B2 (en) * 2016-04-26 2021-09-21 Sharp Kabushiki Kaisha Field-sequential image display device and image display method
KR20210085343A (ko) * 2019-12-30 2021-07-08 엘지디스플레이 주식회사 표시 장치
JP7379194B2 (ja) * 2020-02-05 2023-11-14 ラピスセミコンダクタ株式会社 表示装置及びソースドライバ
KR20220096871A (ko) * 2020-12-31 2022-07-07 엘지디스플레이 주식회사 표시 장치 및 이의 구동 방법

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011154323A (ja) * 2010-01-28 2011-08-11 Sony Corp 画像表示装置の駆動方法
JP2012128376A (ja) * 2010-12-17 2012-07-05 Samsung Electronics Co Ltd 表示装置

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5386211B2 (ja) * 2008-06-23 2014-01-15 株式会社ジャパンディスプレイ 画像表示装置及びその駆動方法、並びに、画像表示装置組立体及びその駆動方法
WO2011136018A1 (en) 2010-04-28 2011-11-03 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and electronic appliance
US8593493B2 (en) * 2010-12-17 2013-11-26 Samsung Display Co., Ltd. Display device and control method of display device
JP6046473B2 (ja) * 2012-12-10 2016-12-14 シナプティクス・ジャパン合同会社 パネル表示装置、表示パネルドライバ、及び、表示装置の動作方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011154323A (ja) * 2010-01-28 2011-08-11 Sony Corp 画像表示装置の駆動方法
JP2012128376A (ja) * 2010-12-17 2012-07-05 Samsung Electronics Co Ltd 表示装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10297212B2 (en) 2014-03-31 2019-05-21 Japan Display Inc. Display device and display device drive method
US10438547B2 (en) 2015-12-09 2019-10-08 Japan Display Inc. Display device

Also Published As

Publication number Publication date
US20140292840A1 (en) 2014-10-02
US9460675B2 (en) 2016-10-04

Similar Documents

Publication Publication Date Title
JP2014191338A (ja) 表示装置、電子機器、表示装置の駆動方法、信号処理方法及び信号処理回路
TWI553619B (zh) A color conversion device, a display device, an electronic device, and a color conversion method
JP6154305B2 (ja) 表示装置及び電子機器
US10297186B2 (en) Display device and image processing method thereof
JP5827968B2 (ja) 表示装置、電子機器、表示装置の駆動方法及び信号処理方法
KR102287803B1 (ko) 표시 장치
US10366673B2 (en) Display device and image processing method thereof
US10019961B2 (en) Display device
KR20150043652A (ko) 디스플레이 장치, 디스플레이 장치의 구동 방법 및 이를 포함하는 휴대용 단말기
JP2014139647A (ja) 表示装置、表示装置の駆動方法及び電子機器
CN103325351A (zh) 图像处理装置和图像处理方法
US11508286B2 (en) Method for driving a display panel, display driving device and electronic device
US20150002552A1 (en) Rgbw dynamic color fidelity control
CN103714771A (zh) 图像显示单元及其驱动方法、信号生成器、程序和方法
TW201544869A (zh) 顯示裝置
US10510284B2 (en) Display driver, electro-optic apparatus, electronic device, and control method for display driver
KR20170044260A (ko) 영상 신호 처리 회로 및 이를 포함하는 표시 장치
US9311886B2 (en) Display device including signal processing unit that converts an input signal for an input HSV color space, electronic apparatus including the display device, and drive method for the display device
JP6480669B2 (ja) 表示装置、表示装置の駆動方法及び電子機器
KR20080051817A (ko) 액정 표시 장치 및 그의 감마 곡선 생성 방법
JP2015210388A (ja) 表示装置
JP2019028292A (ja) 表示ドライバー、表示コントローラー、電気光学装置及び電子機器
JP2015227949A (ja) 表示装置、表示装置の駆動方法及び電子機器
JP6479337B2 (ja) 表示装置、表示装置の駆動方法及び電子機器
JP2004117752A (ja) 表示装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20150312

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20150708

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20150908

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20151021

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20160329

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20161004