JP2013120815A - Esd保護回路およびこれを備えた半導体装置 - Google Patents
Esd保護回路およびこれを備えた半導体装置 Download PDFInfo
- Publication number
- JP2013120815A JP2013120815A JP2011267545A JP2011267545A JP2013120815A JP 2013120815 A JP2013120815 A JP 2013120815A JP 2011267545 A JP2011267545 A JP 2011267545A JP 2011267545 A JP2011267545 A JP 2011267545A JP 2013120815 A JP2013120815 A JP 2013120815A
- Authority
- JP
- Japan
- Prior art keywords
- esd protection
- circuit
- trigger circuit
- upper electrode
- protection circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02H—EMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
- H02H9/00—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection
- H02H9/04—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage
- H02H9/044—Physical layout, materials not provided for elsewhere
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02H—EMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
- H02H9/00—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection
- H02H9/04—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage
- H02H9/045—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage adapted to a particular application and not provided for elsewhere
- H02H9/046—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage adapted to a particular application and not provided for elsewhere responsive to excess voltage appearing at terminals of integrated circuits
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Semiconductor Integrated Circuits (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Abstract
【課題】占有面積を小さくすることが可能なESD保護回路およびこれを備えた半導体装置を提供する。
【解決手段】容量素子および抵抗素子を含むと共に二つの電源線の間に接続されたトリガ回路と、トリガ回路に並列に接続されると共に、制御電極がトリガ回路の出力端に接続された保護トランジスタとを備え、トリガ回路は、容量素子としてMISキャパシタを有し、抵抗素子はMISキャパシタの上部電極により構成されているESD保護回路。
【選択図】図3
【解決手段】容量素子および抵抗素子を含むと共に二つの電源線の間に接続されたトリガ回路と、トリガ回路に並列に接続されると共に、制御電極がトリガ回路の出力端に接続された保護トランジスタとを備え、トリガ回路は、容量素子としてMISキャパシタを有し、抵抗素子はMISキャパシタの上部電極により構成されているESD保護回路。
【選択図】図3
Description
本開示は、外部接続端子に対する静電気放電(Electrostatic Discharge;ESD)による電圧の急上昇(以下、高電圧パルス)から内部回路を保護するESD保護回路、およびこれを備えた半導体装置に関する。
一般に、LSI(Large Scale Integrated Circuit)等の半導体集積回路では、ESDが原因で外部接続端子に高電圧パルスが発生した場合、内部回路が破壊されることを防ぐ目的でESD保護回路が設けられる。例えば非特許文献1には、抵抗素子Rと容量素子Cとを用いて保護用MOSトランジスタをトリガする、RCトリガードMOSと呼ばれるESD保護回路が記載されている。
C. A. Torres et al; "Modular, Portable, and Easily Simulated ESD Protection Networks for Advanced CMOS Technologies", Electrical Overstress/Electrostatic Discharge Symposium, September 11-13. Symposium Proceedings, P.81-94, Fig. 1.
しかしながら、従来のRCトリガードMOS型のESD保護回路では、抵抗素子Rと容量素子Cとを別個に設けており、これらの合計占有面積が大きくなっていた。
本開示の目的は、占有面積を小さくすることが可能なESD保護回路およびこれを備えた半導体装置を提供することにある。
本開示によるESD保護回路は、容量素子および抵抗素子を含むと共に二つの電源線の間に接続されたトリガ回路と、トリガ回路に並列に接続されると共に、制御電極がトリガ回路の出力端に接続された保護トランジスタとを備え、トリガ回路は、容量素子としてMISキャパシタを有し、抵抗素子はMISキャパシタの上部電極により構成されているものである。
本開示による半導体装置は、二つの電源線の間に接続された内部回路を保護するESD保護回路を備え、ESD保護回路は、上記本開示によるESD保護回路により構成されたものである。
本開示のESD保護回路、または本開示の半導体装置では、静電気放電による正の高電圧パルスが一方の電源線に印加されると、容量素子および抵抗素子を含むトリガ回路により、保護トランジスタがオン(導通状態)とされる。これにより、一方の電源線に発生した高電圧はチャネル電流により他方の電源線に逃がされ、内部回路は保護される。
ここでは、トリガ回路が、容量素子としてMISキャパシタを有し、抵抗素子はMISキャパシタの上部電極により構成されているので、従来のように容量素子と抵抗素子とを別個に設けた場合に比べて占有面積が削減される。
本開示のESD保護回路、または本開示の半導体装置によれば、ESD保護回路のトリガ回路において、容量素子としてMISキャパシタを設け、抵抗素子をMISキャパシタの上部電極により構成するようにしたので、トリガ回路の容量素子と抵抗素子とを一体化し、占有面積を小さくすることが可能となる。
以下、本開示の実施の形態について図面を参照して詳細に説明する。
図1は、本開示の一実施の形態に係る半導体装置の構成を表したものである。この半導体装置1は、電源配線11とグランド配線12との間に、内部回路(被保護回路)20と、ESD保護回路30とを並列に接続したものである。ESD保護回路30は、静電気放電に起因する高電圧パルスから内部回路20を保護するものであり、保護用MOSトランジスタ31と、CMOSインバータ回路32と、容量素子Rおよび抵抗素子Cを含むトリガ回路33とを有している。ESD保護回路30は、後述するように抵抗素子Rと容量素子Cとが保護用MOSトランジスタ31をトリガするので、RCトリガードMOSと呼ばれる。本図中ではCMOSインバータは一段で示しているが、三段などの複数かつ奇数の段数としてもよい。
電源配線11は、電源端子11Aが接続された電源電圧線である。グランド配線12は、グランド端子12Aが接続された基準電圧線である。
保護用MOSトランジスタ31は、ESDに起因する高電圧をグランド配線12に逃がすためのものであり、電源配線11とグランド配線12との間に、トリガ回路33に並列に接続されている。保護用MOSトランジスタ31は、チャネルの導電型がN型のトランジスタであり、ドレインが電源配線11に、ソースがグランド配線12に接続されている。保護用MOSトランジスタ31の基板領域(p型ウェル等)はソースと電気的に短絡されているが、この構成は安定動作のために望ましいが必須ではない。
CMOSインバータ回路32は、電源配線11とグランド配線12との間に直列に接続されたPMOSトランジスタ32Pと、NMOSトランジスタ32Nとを有している。PMOSトランジスタ32PおよびNMOSトランジスタ32Nの共通ゲートが、抵抗素子Rと容量素子Cの間の素子間ノードに接続されている。PMOSトランジスタ32PおよびNMOSトランジスタ32Nの共通ドレイン(CMOSインバータ回路32の出力端)が、保護用MOSトランジスタ31のゲート(制御電極)に接続されている。
トリガ回路33は、電源配線11とグランド配線12との間に、抵抗素子Rと、容量素子Cとを直列に接続したRC直列回路(検出回路)である。抵抗素子Rは電源配線11側に、容量素子Cはグランド配線12側にそれぞれ接続されている。トリガ回路33は、抵抗素子Rと容量素子Cとの接続点をCMOSインバータ回路32の入力端に接続している。
このESD保護回路30の動作は、以下の通りである。
まず、静電気放電が起こっていない通常の状態では、抵抗素子Rに比べて容量素子Cの抵抗値が高いため、抵抗素子Rと容量素子Cとの接続点の電位VRCはCMOSインバータ回路32の閾値電圧より高くなる。従って、CMOSインバータ回路32のNMOSトランジスタ32Nがオン、PMOSトランジスタ32Pがオフとなり、保護用MOSトランジスタ31はオフ(非導通状態)となる。
ESDによる正の高電圧パルスが電源配線11に印加されると、抵抗素子Rと容量素子Cとの接続点の電位VRCは、容量素子Cへの電荷充電のため、電源配線11の電位に比べて遅れて上昇する。このとき、VRCがCMOSインバータ回路32の閾値電圧より低い一定期間は、CMOSインバータ回路32のNMOSトランジスタ32Nがオフ、PMOSトランジスタ32Pがオンとなる。これにより、電源配線11の電圧が保護用MOSトランジスタ31のゲートに印加され、上記の一定期間は保護用MOSトランジスタ31がオン(導通状態)となり、電源配線11に発生した高電圧はチャネル電流によりグランド配線12に逃がされて内部回路20は保護される。なお、上記の一定期間は、容量素子Cの容量値と、抵抗素子Rの抵抗値とを掛け合わせた時定数によりおおよそ決定される。
図2は、パルス状のサージを印加するTLP(Transmission Line Pulse)装置により得られたESD保護回路30の放電電流特性の一例を表したものである。図2において横軸は、電源配線に発生するパルス電圧の波高値(0.0Vから7.0Vまでの離散値)を表し、縦軸は、そのときに図1の電源配線11からグランド配線12に流れる放電電流値を表している。図2において放電電流が立ち上がる電源配線の電圧(約1.0V)は、パルスが発生したときの電荷量の全てが容量素子Cへの充放電のために費やされる状態から、一部がグランド配線12に流れ始める状態に変化するときの電源配線11の電圧を表している。
RCトリガードMOSのトリガ回路33の時定数R×C(以下、RCとも表記する。)は、一般的に1μs前後に設定されることが多い。これは通常の電源投入時に動作する時間が長くなり過ぎないことなどを考慮して設定される。1μsのR×Cを半導体基板上で実現して、なおかつ素子の面積をもっとも小さくするには、抵抗素子Rと容量素子Cの面積を概ね同等にするのが効率良い。というのは、この二つの素子の面積の積は概ね一定で、その和を小さくするには二つの素子の面積を等しくするのが最も有利だからである。具体例として、抵抗素子Rをシート抵抗250Ω/□の多結晶シリコンで、容量素子Cを4fF/μm2のMISキャパシタで実現する場合、抵抗素子は幅1μm×実効長1000μmとして250kΩに、容量素子Cは実効面積を1000μm2とすることで4pFにして、250kΩ×4pF=1μsのRC時定数が実現される。そして、抵抗素子Rの占有面積と容量素子Cの占有面積とは、いずれも約1000μm2となる。なお、保護用MOSトランジスタ31は、瞬間的に大電流を流すために太いチャネル幅が要求され、1000μmを超えることも珍しくない。すなわち、占有面積にして抵抗素子Rや容量素子Cと同様に数千μm2になり得る。
以上から分かるように、RCトリガードMOS型のESD保護回路30のトリガ回路33は数千μm2以上の面積を占有するので、この面積を削減することはコスト低減に直結する。
本実施の形態は、トリガ回路33の抵抗素子Rと容量素子Cとを一体化することにより、RCトリガードMOS型ESD保護回路30のトリガ回路33の占有面積を削減するようにしたものである。以下、そのための構成について説明する。
具体的には、図3に示したように、トリガ回路33は、容量素子CとしてMISキャパシタ35を有し、抵抗素子Rは、このMISキャパシタ35の上部電極35Cにより構成されている。これにより、このESD保護回路30およびこれを備えた半導体装置1では、トリガ回路33ひいてはESD保護回路30の占有面積を小さくすることが可能となっている。
容量素子Cは、シリコン(Si)基板のpウェルまたはnウェルよりなる下部電極35Aの上に、ゲート酸化膜35Bを間にして、上部電極35Cを積層したMISキャパシタ35である。抵抗素子Rは、このMISキャパシタ35の上部電極35Cにより構成されている。すなわち、容量素子Cと抵抗素子Rとは、MISキャパシタ35に一体化され、容量−抵抗一体素子(以下、RC一体素子という。)34を構成している。
上部電極35Cは、例えば、金属または半導体により構成されている。中でも、多結晶シリコンなどの半導体により構成されていることが好ましく、p型多結晶シリコンにより構成されていればより好ましい。理由については後述する。
また、上部電極35Cは、低抵抗化を抑えるために、シリサイドを含まずp型多結晶シリコンのみにより構成されていることが好ましい。
下部電極35Aは、n型にドーピングされていることが好ましい。理由については後述する。
図4は、図3に示したRC一体素子34を、上部電極35C(抵抗素子R)側から見た平面構成を表したものである。上部電極35Cは、例えば、二つの端子(図示せず)を有し、この二つの端子の間の部分が抵抗素子Rとなっている。抵抗素子Rは、抵抗を高くするため細長い線により構成され、その平面形状は、細線を折り返した蛇行形状であることが好ましい。
このように抵抗素子Rと容量素子Cとを一体化した場合、等価回路は図5のように表される。そして、RC一体素子34の端部(図5中の出力ノード)における実質的なRC遅延は、上部電極35Cの総抵抗をR、MISキャパシタ部分35の総容量をCとすると、概ねRC÷2に相当する。
従って、例えば、上記の説明で例示したのと同じ1μsの時定数を得るためには、上記の説明で示した抵抗素子Rと容量素子Cとを別個に形成する場合に比べて、おおざっぱに言って約2倍のRCが必要になる。従って、RC一体素子34の抵抗素子Rを形成する多結晶シリコンのシート抵抗を250Ω/□、容量密度を4fF/μm2、と上記の説明の前提と同じ数字を用いた場合、寸法を幅1um、長さ1414um(≒1000×√2)とすることで、RC一体素子34の上部電極35Cの抵抗が約354kΩ、MISキャパシタ35の総容量が5.66pFとなり、実質的なRC遅延が354kΩ×5.66pF÷2=1μsとなる。
すなわち、上述したように抵抗素子Rと容量素子Cとを別個に形成する場合には、抵抗素子Rと容量素子Cとがそれぞれ約1000μm2を占有し、合計面積が2000μm2となるのに対し、RC一体素子34の場合には約1414μm2に抑えることが可能となる。よって、RCトリガードMOS型ESD保護回路30において、占有面積が大きい抵抗素子Rおよび容量素子Cを、より小さい面積(〜約1/√2倍すなわち約0.7倍)で実現することが可能になる。
実際に、図6に示したようにRC一体素子34の出力ノードをインバータ32経由で保護MOSトランジスタ31を駆動する際の、出力ノードおよび保護MOSトランジスタ31のゲート電位を計算した例を図7に示す。比較のために、250kΩの抵抗素子Rと4pFの容量素子Cとを別個に用いる従来構成の場合の計算結果も合わせて示してある。
図7から、総抵抗354kΩ、総容量5.66pFのRC一体素子34が、ほぼ同等の過渡特性を示すことがわかる。なお、例えば図6中の中間電位36で示されるノードのように、RC一体素子34の途中から電位を取り出せば、RC遅延がより小さい信号をも取り出すことができ、この反転信号で別の保護MOSトランジスタを駆動させれば、よりオンする時間すなわち放電時間を短く調整することも可能である。
このようにMISキャパシタ35の上部電極35Cを抵抗素子Rとして活用するためには、上部電極35Cである多結晶シリコンのドーピング濃度を低くする必要があるが、例として用いている250Ω/□程度のシート抵抗であれば容易に実現可能であるし、ドーピング濃度を下げてさらに高抵抗化することも困難ではない。例えば、160nm厚の多結晶シリコン膜で250Ω/□のシート抵抗を実現する場合、抵抗率は0.004Ωcmになる。単結晶シリコンにおけるドーピング濃度と抵抗率の関係を目安として用いて0.004Ωcmとなる濃度を求めると、1019〜1020/cm3の不純物濃度となり、これは実現容易な濃度である。また、濃度をこれよりさらに3桁程度まで減らすことも精度良く実現可能である。なお、多結晶シリコンにおけるドーピング濃度と抵抗の関係は、結晶性やウェハプロセス中の熱履歴にも左右されるので、上記見積もりはあくまで目安である。
ここで、MISキャパシタ35の上部電極35Cの濃度を下げた場合のMISキャパシタ35の容量特性への影響について触れておく。図5のRC−MOS構造においては、MISキャパシタ35の上部電極35Cに正電圧が加えられる場合、すなわちVccピンに正のサージが入る場合のみを考慮すればよい。負のサージはダイオードによって逃がされるのである。であれば、上部電極35Cを形成する多結晶シリコンをp型とすれば、ここに正電圧が印加された場合にゲート酸化膜35Bに近い領域に正孔が蓄積した状態となるので、多結晶シリコン中の不純物濃度が低くてもMISキャパシタ35の実効的な容量が顕著に低下したりはしない。一方、多結晶シリコンをn型にした場合、これが正電圧に印加されると多結晶シリコンのうちゲート酸化膜35Bに近い領域に空乏層が広がってゲート酸化膜35Bの容量に対して直列に空乏層容量が入る形になるので、MISキャパシタ35の実効的な容量が低下して、実効的なRCが小さくなり、同じRC値を実現するためにはより大きい面積のRC一体素子34が必要となる。従って、MISキャパシタ35の上部電極35Cは、p型多結晶シリコンとするのが望ましい。
この半導体装置1は、例えば、次のようにして製造することができる。
本開示の対象として念頭に置いているのは、Si基板上に大規模集積回路を作製する上でポピュラーないわゆるMOSプロセスであり、その技術世代・最小加工寸法には特に制限はなく、例えば0.18umプロセスから45nm以下の最新のプロセスまでを対象とする。本開示の有効性は製造プロセスによって左右されないので、プロセスの詳細には言及しないが、概略を以下に述べておく。
Si基板に作製されたウェル上にMOSトランジスタが形成される。素子分離は一般的には浅溝分離(shallow trench isolation, STI)だが、これに限らない。ゲート酸化膜はSiO2,SiONあるいは金属酸化物を含有するいわゆる高誘電率ゲート絶縁膜からなる。同一基板上で複数水準の膜厚のゲート絶縁膜が用意されるのが一般的であり、高速論理回路部やスタティックランダムアクセスメモリ(SRAM)の領域には薄いゲート絶縁膜が、入出力回路・アナログ回路部には厚いゲート絶縁膜が使われるのが一般的である。先端プロセスで高誘電率ゲート絶縁膜を適用する場合には、厚いゲート絶縁膜はSiO2上に高誘電率ゲート絶縁膜が積層された構造となるのが一般的である。ゲート電極材料には多結晶シリコンや金属が用いられる。MOSトランジスタのソースやドレインの表面領域にはコバルトやニッケル等のケイ化物層(シリサイド層)が形成されていて、低抵抗化に貢献していることが多い。ゲート電極の上層部が多結晶シリコンからなる場合には、ここにもコバルトやニッケル等のケイ化物層(シリサイド層)が形成されることが多い。
こういったMOSプロセス技術においては、主要構成素子であるMOSトランジスタ以外にも、抵抗素子や容量素子も必要とされるケースが多く、標準素子あるいはオプション素子として提供される。抵抗素子は、例えば素子分離絶縁膜上に細長い多結晶シリコンを形成することによって得ることができる。容量素子は、MOSトランジスタからソースとドレインを省くことで簡単に実現される。容量がゲート電圧によって大きく変化しないようにするために下部電極であるシリコン基板領域をウェルやMOSトランジスタのチャネルよりも高濃度にドーピングする、などの工夫が施されることもある。ゲート絶縁膜の膜厚水準を複数用意するMOSプロセスの場合には、容量素子となるMISキャパシタのゲート絶縁膜には漏れ電流を抑制するために厚い膜厚水準を適用するのが一般的である。
上記のようなMOSプロセスを念頭に置いて、本実施の形態のRC一体素子34の製造工程について説明する。
RC一体素子34は、例えば、容量素子Cとして図3に示したようなMISキャパシタ35を形成すると共に、このMISキャパシタ35の上部電極35Cを構成する多結晶シリコン層を抵抗素子Rとすることにより形成することができる。
ここで、上述したMOSプロセス技術では、MOSトランジスタのソースやドレインの表面、ゲート電極の上層部などに、コバルトやニッケル等のシリサイド層を形成し、このシリサイド層が低抵抗化に寄与するようにしていた。しかしながら、抵抗素子Rとなる上部電極35Cの多結晶シリコン層については、シリサイド層が形成されてしまうことは望ましくない。従って、上述したMOSプロセス技術によってMOSトランジスタを形成する工程では、RC一体素子34の形成予定領域にケイ化物層(シリサイド層)が形成されないよう、公知の手法によってシリサイド阻害膜(図示せず)などを形成しておくことが望ましい。
MISキャパシタ35の下部電極35Aへのドーピングは、ゲートに正バイアスが印加された時の容量を大きくするために、n型とするのが望ましい。しかしながら、通常のウェルやチャネルよりも高濃度にドーピングするのであれば、p型にしても容量のロスは大きくならない。電気的容量を最も大きく取れるのは、n型で高濃度にドーピングする場合である。ただし、ドーピング後にゲート酸化を行うプロセスにおいては、下部電極35Aの不純物濃度が高すぎるとゲート酸化時に増速酸化が生じるので膜厚が厚くなり、逆に容量が低下してしまうので、下部電極35Aのドーピング濃度には限度がある。
上部電極35Cに多結晶シリコンを用いる場合には、そのドーピングは、ゲートに正バイアスが印加された時の容量が大きくなるように、p型とするのが望ましい。本実施の形態においては、多結晶シリコンを抵抗素子Rとしても活用するので、ドーピング濃度を通常のMIS素子のゲート多結晶シリコンよりも小さく設定する必要があり、n型ドーピングの場合にはゲート空乏化による容量ロスが無視できなくなるので、p型でなければならない。
なお、主要素子であるMOSFETのゲート電極に金属メタルゲート電極を用いるようなMOSプロセスを適用する場合には、この金属ゲート電極を上部電極35Cとして用いてもよい。抵抗をさらに高くしたい場合には製造工程を追加して、RC一体素子34として働くMIS部分の金属ゲート電極を除去して、p型の多結晶シリコンを形成してもよい。
このように本実施の形態では、トリガ回路33において、容量素子CとしてMISキャパシタ35を設け、抵抗素子RをMISキャパシタ35の上部電極35Cにより構成している。よって、従来のように容量素子Cと抵抗素子Rとを別個に設けた場合に比べて約1/√2倍すなわち約0.7倍に占有面積を削減することが可能となる。
以上、実施の形態を挙げて本開示を説明したが、本開示は上記実施の形態に限定されるものではなく、種々の変形が可能である。例えば、上記実施の形態では、トリガ回路33において抵抗素子Rは電源配線11側に、容量素子Cはグランド配線12側にそれぞれ接続されている場合について説明したが、容量素子Cを電源配線11側に、抵抗素子Rをグランド配線12側にそれぞれ接続した構成も可能である。
例えば、上記実施の形態では、半導体装置1の構成を具体的に挙げて説明したが、全ての構成要素を備える必要はなく、また、他の構成要素を更に備えていてもよい。
なお、本技術は以下のような構成を取ることも可能である。
(1)
容量素子および抵抗素子を含むと共に二つの電源線の間に接続されたトリガ回路と、
前記トリガ回路に並列に接続されると共に、制御電極が前記トリガ回路の出力端に接続された保護トランジスタと
を備え、
前記トリガ回路は、前記容量素子としてMISキャパシタを有し、前記抵抗素子は前記MISキャパシタの上部電極により構成されている
ESD保護回路。
(2)
前記上部電極は、半導体により構成されている
前記(1)記載のESD保護回路。
(3)
前記上部電極は、p型シリコンにより構成されている
前記(2)記載のESD保護回路。
(4)
前記上部電極は、シリサイドを含まずp型シリコンのみにより構成されている
前記(3)記載のESD保護回路
(5)
前記MISキャパシタの下部電極は、n型にドーピングされている
前記(1)ないし(4)のいずれか1項に記載のESD保護回路。
(6)
前記上部電極は二つの端子を有し、前記二つの端子の間の部分が前記抵抗素子となっている
前記(1)ないし(5)のいずれか1項に記載のESD保護回路。
(7)
前記抵抗素子の平面形状は、蛇行形状である
前記(6)記載のESD保護回路。
(8)
二つの電源線の間に接続された内部回路を保護するESD保護回路を備え、
前記ESD保護回路は、
容量素子および抵抗素子を含むと共に前記二つの電源線の間に接続されたトリガ回路と、
前記トリガ回路に並列に接続されると共に、制御電極が前記トリガ回路の出力端に接続された保護トランジスタと
を備え、
前記トリガ回路は、前記容量素子としてMISキャパシタを有し、前記抵抗素子は前記MISキャパシタの上部電極により構成されている
半導体装置。
(1)
容量素子および抵抗素子を含むと共に二つの電源線の間に接続されたトリガ回路と、
前記トリガ回路に並列に接続されると共に、制御電極が前記トリガ回路の出力端に接続された保護トランジスタと
を備え、
前記トリガ回路は、前記容量素子としてMISキャパシタを有し、前記抵抗素子は前記MISキャパシタの上部電極により構成されている
ESD保護回路。
(2)
前記上部電極は、半導体により構成されている
前記(1)記載のESD保護回路。
(3)
前記上部電極は、p型シリコンにより構成されている
前記(2)記載のESD保護回路。
(4)
前記上部電極は、シリサイドを含まずp型シリコンのみにより構成されている
前記(3)記載のESD保護回路
(5)
前記MISキャパシタの下部電極は、n型にドーピングされている
前記(1)ないし(4)のいずれか1項に記載のESD保護回路。
(6)
前記上部電極は二つの端子を有し、前記二つの端子の間の部分が前記抵抗素子となっている
前記(1)ないし(5)のいずれか1項に記載のESD保護回路。
(7)
前記抵抗素子の平面形状は、蛇行形状である
前記(6)記載のESD保護回路。
(8)
二つの電源線の間に接続された内部回路を保護するESD保護回路を備え、
前記ESD保護回路は、
容量素子および抵抗素子を含むと共に前記二つの電源線の間に接続されたトリガ回路と、
前記トリガ回路に並列に接続されると共に、制御電極が前記トリガ回路の出力端に接続された保護トランジスタと
を備え、
前記トリガ回路は、前記容量素子としてMISキャパシタを有し、前記抵抗素子は前記MISキャパシタの上部電極により構成されている
半導体装置。
1…半導体装置、11…電源配線、11A…電源端子、12…グランド配線、12A…グランド端子、20…内部回路(被保護回路)、30…ESD保護回路、31…保護用MOSトランジスタ、32…CMOSインバータ回路、33…トリガ回路、34…容量−抵抗一体素子(RC一体素子)、35…MISキャパシタ、35A…下部電極、35B…ゲート絶縁膜、35C…上部電極、R…抵抗素子、C…容量素子。
Claims (8)
- 容量素子および抵抗素子を含むと共に二つの電源線の間に接続されたトリガ回路と、
前記トリガ回路に並列に接続されると共に、制御電極が前記トリガ回路の出力端に接続された保護トランジスタと
を備え、
前記トリガ回路は、前記容量素子としてMISキャパシタを有し、前記抵抗素子は前記MISキャパシタの上部電極により構成されている
ESD保護回路。 - 前記上部電極は、半導体により構成されている
請求項1記載のESD保護回路。 - 前記上部電極は、p型シリコンにより構成されている
請求項2記載のESD保護回路。 - 前記上部電極は、シリサイドを含まずp型シリコンのみにより構成されている
請求項3記載のESD保護回路 - 前記MISキャパシタの下部電極は、n型にドーピングされている
請求項1記載のESD保護回路。 - 前記上部電極は、二つの端子を有し、前記二つの端子の間の部分が前記抵抗素子となっている
請求項1記載のESD保護回路。 - 前記抵抗素子の平面形状は、蛇行形状である
請求項6記載のESD保護回路。 - 二つの電源線の間に接続された内部回路を保護するESD保護回路を備え、
前記ESD保護回路は、
容量素子および抵抗素子を含むと共に前記二つの電源線の間に接続されたトリガ回路と、
前記トリガ回路に並列に接続されると共に、制御電極が前記トリガ回路の出力端に接続された保護トランジスタと
を備え、
前記トリガ回路は、前記容量素子としてMISキャパシタを有し、前記抵抗素子は前記MISキャパシタの上部電極により構成されている
半導体装置。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011267545A JP2013120815A (ja) | 2011-12-07 | 2011-12-07 | Esd保護回路およびこれを備えた半導体装置 |
US13/678,632 US20130148243A1 (en) | 2011-12-07 | 2012-11-16 | Esd protecting circuit and semiconductor device including the same |
CN2012105058565A CN103151347A (zh) | 2011-12-07 | 2012-11-30 | Esd保护电路及包括esd保护电路的半导体设备 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011267545A JP2013120815A (ja) | 2011-12-07 | 2011-12-07 | Esd保護回路およびこれを備えた半導体装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2013120815A true JP2013120815A (ja) | 2013-06-17 |
Family
ID=48549325
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011267545A Pending JP2013120815A (ja) | 2011-12-07 | 2011-12-07 | Esd保護回路およびこれを備えた半導体装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20130148243A1 (ja) |
JP (1) | JP2013120815A (ja) |
CN (1) | CN103151347A (ja) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2016072349A (ja) * | 2014-09-29 | 2016-05-09 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
US9985433B2 (en) | 2014-03-12 | 2018-05-29 | Kabushiki Kaisha Toshiba | Output circuit |
JP2019129171A (ja) * | 2018-01-22 | 2019-08-01 | ラピスセミコンダクタ株式会社 | 半導体装置 |
JP2020528216A (ja) * | 2017-07-17 | 2020-09-17 | 株式会社村田製作所 | 分布型rc終端器 |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI520458B (zh) * | 2014-04-03 | 2016-02-01 | 財團法人工業技術研究院 | 靜電放電箝制電路與靜電放電箝制方法 |
JP6477964B1 (ja) * | 2018-09-13 | 2019-03-06 | ミツミ電機株式会社 | 二次電池保護回路 |
US11063034B2 (en) | 2019-06-27 | 2021-07-13 | Micron Technology, Inc. | Capacitor structures |
CN111193249B (zh) * | 2020-01-06 | 2022-02-22 | 西安理工大学 | 一种可同时用于静电放电和浪涌保护的箝位电路 |
CN113096611B (zh) * | 2021-04-01 | 2023-03-14 | 福州京东方光电科技有限公司 | 静电防护方法、装置及显示装置 |
CN114744604B (zh) * | 2022-06-10 | 2022-09-13 | 深圳市单源半导体有限公司 | 一种钳位电路 |
CN117913759B (zh) * | 2024-01-29 | 2024-08-06 | 广拓太阳能发电共和有限公司 | 一种基于多脉冲电涌保护器的风电防雷系统 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE10023956A1 (de) * | 2000-05-16 | 2001-11-22 | Bosch Gmbh Robert | Halbleiter-Leistungsbauelement |
TWI281740B (en) * | 2004-09-08 | 2007-05-21 | Winbond Electronics Corp | Electrostatic discharge protection circuit |
JP2008103675A (ja) * | 2006-09-22 | 2008-05-01 | Toshiba Corp | 半導体集積回路 |
JP2009117710A (ja) * | 2007-11-08 | 2009-05-28 | Nec Electronics Corp | 半導体チップ、及び半導体装置 |
US7755871B2 (en) * | 2007-11-28 | 2010-07-13 | Amazing Microelectronic Corp. | Power-rail ESD protection circuit with ultra low gate leakage |
-
2011
- 2011-12-07 JP JP2011267545A patent/JP2013120815A/ja active Pending
-
2012
- 2012-11-16 US US13/678,632 patent/US20130148243A1/en not_active Abandoned
- 2012-11-30 CN CN2012105058565A patent/CN103151347A/zh active Pending
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9985433B2 (en) | 2014-03-12 | 2018-05-29 | Kabushiki Kaisha Toshiba | Output circuit |
JP2016072349A (ja) * | 2014-09-29 | 2016-05-09 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
JP2020528216A (ja) * | 2017-07-17 | 2020-09-17 | 株式会社村田製作所 | 分布型rc終端器 |
JP7143879B2 (ja) | 2017-07-17 | 2022-09-29 | 株式会社村田製作所 | 分布型rc終端器 |
JP2019129171A (ja) * | 2018-01-22 | 2019-08-01 | ラピスセミコンダクタ株式会社 | 半導体装置 |
JP7027176B2 (ja) | 2018-01-22 | 2022-03-01 | ラピスセミコンダクタ株式会社 | 半導体装置 |
Also Published As
Publication number | Publication date |
---|---|
CN103151347A (zh) | 2013-06-12 |
US20130148243A1 (en) | 2013-06-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2013120815A (ja) | Esd保護回路およびこれを備えた半導体装置 | |
KR102220466B1 (ko) | 고전압(hv) 정전기 방전(esd) 보호를 위한 rc-적층 모스펫 회로 | |
JP2012253241A (ja) | 半導体集積回路およびその製造方法 | |
TWI224851B (en) | Electrostatic discharge protection element | |
KR20060067100A (ko) | 반도체 제어 정류기를 이용한 정전기 방전 보호 회로 | |
JP4320038B2 (ja) | 半導体集積回路 | |
CN104753055A (zh) | 静电释放保护电路 | |
US20130057993A1 (en) | Semiconductor integrated circuit and protection circuit | |
TWI409938B (zh) | 靜電放電保護電路 | |
US6963111B2 (en) | Efficient pMOS ESD protection circuit | |
US7256460B2 (en) | Body-biased pMOS protection against electrostatic discharge | |
TW201917867A (zh) | 半導體靜電放電保護元件 | |
US10797044B2 (en) | Electrostatic discharge protection device and method | |
WO2016017386A1 (ja) | 保護素子、保護回路及び半導体集積回路 | |
KR100790445B1 (ko) | 정전기 방전 보호 회로 | |
JP6398696B2 (ja) | 静電気保護回路及び半導体集積回路装置 | |
JP6405986B2 (ja) | 静電気保護回路及び半導体集積回路装置 | |
CN111009524A (zh) | 经过栅极提升的nmos esd保护装置 | |
EP3024034B1 (en) | Esd protection semiconductor device | |
Lu et al. | Investigation on the layout strategy of ggNMOS ESD protection devices for uniform conduction behavior and optimal width scaling | |
US8941959B2 (en) | ESD protection apparatus | |
De Conti et al. | GDNMOS and GDBIMOS devices for high voltage ESD protection in thin film advanced FD-SOI technology | |
De Conti et al. | Toward Gated-Diode-BIMOS for thin silicon ESD protection in advanced FD-SOI CMOS technologies | |
US6781204B1 (en) | Spreading the power dissipation in MOS transistors for improved ESD protection | |
CN117133770A (zh) | 静电放电保护结构、形成方法及其工作方法 |