JP2011175655A - 多数パイプライン・ユニットを有するパイプライン加速器、関連計算マシン、並びに、方法 - Google Patents
多数パイプライン・ユニットを有するパイプライン加速器、関連計算マシン、並びに、方法 Download PDFInfo
- Publication number
- JP2011175655A JP2011175655A JP2011081733A JP2011081733A JP2011175655A JP 2011175655 A JP2011175655 A JP 2011175655A JP 2011081733 A JP2011081733 A JP 2011081733A JP 2011081733 A JP2011081733 A JP 2011081733A JP 2011175655 A JP2011175655 A JP 2011175655A
- Authority
- JP
- Japan
- Prior art keywords
- pipeline
- bus
- data
- accelerator
- coupled
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims description 81
- 238000012545 processing Methods 0.000 claims abstract description 43
- 238000004891 communication Methods 0.000 claims description 92
- 230000015654 memory Effects 0.000 claims description 72
- 238000013461 design Methods 0.000 abstract description 25
- 230000008569 process Effects 0.000 description 38
- 101000821257 Homo sapiens Syncoilin Proteins 0.000 description 23
- 102100021919 Syncoilin Human genes 0.000 description 23
- 238000010586 diagram Methods 0.000 description 16
- 238000012546 transfer Methods 0.000 description 15
- 230000006870 function Effects 0.000 description 14
- 239000013598 vector Substances 0.000 description 12
- 230000008859 change Effects 0.000 description 11
- 239000000872 buffer Substances 0.000 description 9
- 230000004048 modification Effects 0.000 description 6
- 238000012986 modification Methods 0.000 description 6
- 230000004044 response Effects 0.000 description 6
- 230000005540 biological transmission Effects 0.000 description 5
- 230000002093 peripheral effect Effects 0.000 description 5
- 230000003936 working memory Effects 0.000 description 5
- 238000005516 engineering process Methods 0.000 description 3
- 230000008901 benefit Effects 0.000 description 2
- 230000008878 coupling Effects 0.000 description 2
- 238000010168 coupling process Methods 0.000 description 2
- 238000005859 coupling reaction Methods 0.000 description 2
- 238000004364 calculation method Methods 0.000 description 1
- 239000012141 concentrate Substances 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
- 238000012360 testing method Methods 0.000 description 1
- 230000001960 triggered effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/30—Arrangements for executing machine instructions, e.g. instruction decode
- G06F9/38—Concurrent instruction execution, e.g. pipeline or look ahead
- G06F9/3877—Concurrent instruction execution, e.g. pipeline or look ahead using a slave processor, e.g. coprocessor
- G06F9/3879—Concurrent instruction execution, e.g. pipeline or look ahead using a slave processor, e.g. coprocessor for non-native instruction execution, e.g. executing a command; for Java instruction set
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/30—Arrangements for executing machine instructions, e.g. instruction decode
- G06F9/38—Concurrent instruction execution, e.g. pipeline or look ahead
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F15/00—Digital computers in general; Data processing equipment in general
- G06F15/76—Architectures of general purpose stored program computers
- G06F15/78—Architectures of general purpose stored program computers comprising a single central processing unit
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Software Systems (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Advance Control (AREA)
- Multi Processors (AREA)
- Stored Programmes (AREA)
- Microcomputers (AREA)
- Programmable Controllers (AREA)
- Logic Circuits (AREA)
- Complex Calculations (AREA)
- Bus Control (AREA)
Abstract
【解決手段】パイプライン加速器44は、複数のパイプライン・ユニット741〜74nを含む。複数のパイプライン・ユニットをパイプライン加速器に含ませることによって、加速器のデータ処理性能を増大することができる。更には、複数のパイプライン・ユニットが共通バスを介して通信することによって、パイプライン・ユニットの数を変えることができ、加速器のコンフィギュレーション及び機能を変えることができる。これは、それらパイプライン・ユニットの内の1つを変えるたび、或は、加速器内のパイプライン・ユニットの数を変えるたびに、それらパイプライン・ユニット・インターフェースを設計或は再設計する必要性をなくする。
【選択図】図3
Description
この出願は、下記の特許文献1に対する優先権を請求するものである。
この出願は、「改善された計算アーキテクチャ、関連システム、並びに、方法」と題された下記の特許文献2、「改善された計算アーキテクチャを有する計算マシン、関連システム、並びに、方法」と題された下記の特許文献3、「改善された計算アーキテクチャ用パイプライン加速器、関連システム、並びに、方法」と題された下記の特許文献4、「プログラマブル回路、関連計算マシン、並びに、方法」と題された下記の特許文献5と関連する。
み出す。共同プロセッサ24nはその処理データをメモリ26内に規定された処理データ
FIFO(不図示)内にロードし、遠隔装置(図1では不図示)がこのFIFOからその処理データを検索する。
+1)例を同時に実行することによって該生データを並列して処理し得る。即ち、もしそのアルゴリズムが先行する例において先に記載されたような(n+1)個の順次演算を含めば、マスター・プロセッサ12及び共同プロセッサ14の各々は生データからそれぞれが成る各集合に対して、順次、全(n+1)個の演算を実行する。その結果として、所与のクロック周波数で、先のパイプライン技術と同様のこの並列処理技術は、単一プロセッサ・マシン(図1では不図示)と比較して約n+1倍だけマシン10が生データを処理する速度を増大することができる。
Y(xk)=(5xk+3)2xk
ここで、xkは複数の生データ値から成るシーケンスを表す。この例において、演算子回路321は5xkを計算する乗算器であり、回路322は5xk+3を計算する加算器であり、そして回路32n(n=3)は(5xk+3)2xkを計算する乗算器である。
ン40の概略ブロック線図である。ホストプロセッサ42に加えて、ピア-ベクトル・マ
シン40はパイプライン加速器44を含み、それがデータ処理の少なくとも一部を実行して、図1の計算マシン10における共同プロセッサ14の列と効果的に置き換わる。それ故に、ホストプロセッサ42及び加速器44(又は以下に議論されるようにそのユニット)はデータ・ベクトルを前後に転送できる「ピア」である。加速器44はプログラム命令を実行しないので、所与のクロック周波数で共同プロセッサの列ができるものよりも著しく高速にデータに対して数学的に集中的な演算を典型的には実行する。結果として、プロセッサ42の意思決定能力と加速器44のナンバークランチング能力とを組み合わせることによって、マシン40はマシン10等の従来の計算マシンと同一の能力を有するが、しばしばそれよりもデータをより高速に処理することができる。更には、以下に議論されるように、加速器44にホストプロセッサ42の通信インターフェースと互換性がある通信インターフェースを設けることが、特にプロセッサの通信インターフェースが工業規格である場合に、マシン40の設計及び変更を補助する。そして、加速器44が多数のパイプライン・ユニット(例えば、PLICに基づく回路)を含む場合、それら各ユニットに同一の通信インターフェースを設けることが、特にそれら通信インターフェースが工業規格インターフェースと互換性がある場合に、当該加速器の設計及び変更を補助する。更には、マシン40は以下に議論されると共に先行して引用された特許出願におけるような他の長所等をも提供し得る。
キテクチャ、関連システム、並びに、方法」と題された特許文献2に議論されており、ホストプロセッサ42の構造及び動作は、先行して引用された「改善された計算アーキテクチャを有する計算マシン、関連システム、並びに、方法」と題された特許文献3に議論されており、パイプライン加速器44の構造及び動作は、先行して引用された「改善された計算アーキテクチャ用パイプライン加速器、関連システム、並びに、方法」と題された特許文献4と図4乃至図8と連携された以下に議論されている。
3)に対してパイプライン・ユニット78を充分に記述して、それ自体、パイプライン・ユニット、ピア-ベクトル・マシン40(図3)の他のピアを相互通信用に適切に構成する。例えば、プロファイルはパイプライン・ユニット78が履行することができるデータ演算や通信プロトコルを識別できる。結果として、ピア-ベクトル・マシン40の初期化中にプロファイルを読むことによって、ホストプロセッサ42はメッセージ・ハンドラー64(図3)を適切に構成できて、パイプライン・ユニット78との通信を為す。この技術は「プラグ・アンド・プレイ」技術と類似しており、それによってコンピュータはそれ自体を構成できて、ディスク・ドライブ等の新しくインストールされた周辺機器と通信する。ホストプロセッサ42及びパイプライン・ユニット78のコンフィギュレーションは、先行して引用された「改善された計算アーキテクチャ、関連システム、並びに、方法」と題された特許文献2や、「プログラマブル回路、関連計算マシン、並びに、方法」と題された特許文献5に更に議論されている。
ユニット100のブロック線図である。パイプライン・ユニット100は、そのパイプライン100が多数のパイプライン回路80、ここでは2つのパイプライン回路80a及び80bを含むことを除いて、図4のパイプライン・ユニット78と類似している。パイプライン回路80の数を増大することは、典型的には、ハードウェアに組み込まれたパイプライン741−74nの数nの増大、よってパイプライン・ユニット78と比較してのパイプライン・ユニット100の機能に関する増大を可能とする。更には、パイプライン・ユニット100はパイプ回路80aに対するファームウェア・メモリ52aとパイプライン回路80bに対するファームウェア・メモリ52bとを含む。代替的には、パイプライン回路80a及び80bは単一ファームウェア・メモリを共有し得る。
ッサ42(図3)等のピア、及び、図7と連携されて先に議論されたものと類似の方式でバス50及び136と結合された装置と通信する。例えば、バス136と結合されたセンサ(不図示)は工業規格バス・インターフェース911、第2レベル・ルータ130、第1レベル・ルータ1221、並びに、グループ内ルータ1101を介してパイプライン・ユニット781と通信する。同様に、パイプライン・ユニット781は、ルータ1101,1221,1103を介してパイプライン・ユニット787と通信すると共に、ルータ1101,1221,130,1222,1104を介してパイプライン・ユニット7810と通信する。
14 共同プロセッサ
40 ピア-ベクトル・マシン
42 ホストプロセッサ
44 パイプライン加速器
46 プロセッサ・メモリ
48 インターフェース・メモリ
50 パイプライン・バス
52 ファームウェア・メモリ
54 生データ入力ポート
58 処理済みデータ出力ポート
61 ルータ
62 処理ユニット
66 処理ユニット・メモリ
68 ハンドラー・メモリ
70 加速器コンフィギュレーション・レジストリ
72 メッセージ・コンフィギュレーション・レジストリ
74 ハードウェアに組み込まれたパイプライン
78 パイプライン・ユニット
80 パイプライン回路
86 パイプライン・コントローラ
88 例外マネージャ
90 コンフィギュレーション・マネージャ
91 工業規格バス・インターフェース
93 通信バス
Claims (25)
- 通信バスと、
それぞれが前記通信バスに結合されており、それぞれがハードワイヤパイプライン回路を備える複数のパイプラインユニットとを含み、
各ハードワイヤパイプラインは、少なくとも他の1つのハードワイヤパイプライン回路に対して異なるクロック信号で動作し、
各ハードワイヤパイプライン回路はフィールドプログラマブルゲートアレイダイ上に配置されている、パイプライン加速器。 - それぞれの前記パイプラインユニットは、
前記ハードワイヤパイプライン回路に結合されたメモリを含み、
該ハードワイヤパイプライン回路は、
前記通信バスからデータを受信し、
該データを前記メモリにローディングし、
該メモリから前記データを検索し、
検索された前記データを処理し、
処理された前記データを前記通信バスに提供するように動作する、請求項1記載のパイプライン加速器。 - それぞれの前記パイプラインユニットは、
前記ハードワイヤパイプライン回路に結合されたメモリを含み、該ハードワイヤパイプライン回路は、
通信バスからデータを受信し、
該データを処理し、
処理された前記データを前記メモリにローディングし、
前記メモリから処理された前記データを検索し、
検索された前記データを前記通信バスに提供するように動作する、請求項1記載のパイプライン加速器。 - パイプラインバスと、
前記通信バスと前記パイプラインバスとに結合されたパイプラインバス・インターフェースとを含む、請求項1記載のパイプライン加速器。 - 前記通信バスは、それぞれが各前記パイプラインユニットに結合されている複数の分岐を含み、
本パイプライン加速器は該分岐のそれぞれと結合したルータを含む、請求項1記載のパイプライン加速器。 - 前記通信バスは、それぞれが各前記パイプラインユニットに結合している複数の分岐を含み、
本パイプライン加速器は該分岐のそれぞれと結合したルータと、
パイプラインバスと、
前記ルータと前記パイプラインバスとに結合したパイプラインバスインターフェースとを含む、請求項1に記載のパイプライン加速器。 - 前記通信バスは、それぞれが各前記パイプラインユニットと結合している複数の分岐を含み、
本パイプライン加速器は該分岐のそれぞれと結合したルータと、
パイプラインバスと、
前記ルータと前記パイプラインバスとに結合したパイプラインバスインターフェースと、
前記ルータと結合した第2バスとを含む、請求項1記載のパイプライン加速器。 - 前記通信バスは前記パイプラインユニットの1つにアドレス指定されたデータを受信するように動作でき、
1つの前記ハードワイヤパイプライン回路は前記データを受領するように動作でき、
他の前記ハードワイヤパイプライン回路は前記データを拒絶するように動作できる、請求項1記載のパイプライン加速器。 - 前記通信バスはそれぞれが各前記パイプラインユニットと結合している複数の分岐を含み、
本パイプライン加速器はそれぞれの前記分岐と結合したルータをさらに含み、
該ルータは前記パイプラインユニットの1つにアドレス処理されたデータを受信し、
前記通信バスの前記それぞれの前記分岐を介して前記1つのパイプラインユニットに前記データを提供するように動作する、請求項1記載のパイプライン加速器。 - 少なくとも1つの前記ハードワイヤパイプライン回路はフィールドプログラマブルゲートアレイに配置されている、請求項1記載のパイプライン加速器。
- 少なくとも1つの前記ハードワイヤパイプライン回路はアプリケーション特定集積回路に配置されている、請求項1記載のパイプライン加速器。
- 少なくとも1つの前記ハードワイヤパイプライン回路はアプリケーション特定集積回路に配置されており、少なくとも1つの前記ハードワイヤパイプライン回路はフィールドプログラムマブルゲートアレイに配置されている、請求項1記載のパイプライン加速器。
- プロセッサと、
ハードワイヤパイプラインコンフィギュレーション情報を保存するように動作するパイプライン加速器形態レジストリと、
パイプライン加速器とを含む計算マシンであって、
該パイプライン加速器は、
通信バスと、
該通信バスに結合されたパイプラインバスインターフェースと、
複数のパイプラインユニットであって、それぞれが前記通信バスと結合されており、それぞれがハードワイヤパイプライン回路を備える複数のパイプラインユニットと、
前記プロセッサ、前記レジストリおよび前記パイプライン加速器の前記パイプラインバスインターフェースに結合されたパイプラインバスとを含み、
各ハードワイヤパイプライン回路は、フィールド・プログラマブルゲートアレイダイに配置されており、少なくとも他の1つのハードワイヤパイプライン回路に対して異なるクロック信号で動作し、
前記パイプラインバスは、前記プロセッサと前記パイプライン加速器との間でデータを搬送し、前記レジストリから前記パイプライン加速器に前記ハードワイヤパイプラインコンフィギュレーション情報を搬送するように動作する、計算マシン。 - 前記プロセッサは前記パイプラインユニットの1つを識別するメッセージを生成し、該メッセージを前記パイプラインバスに提供するように動作し、
前記パイプラインバスインターフェースは前記メッセージを前記通信バスに提供するように動作し、
それぞれの前記パイプラインユニットは前記メッセージを分析するように動作し、
識別された前記パイプラインユニットは前記メッセージを受領するように動作し、
他の前記パイプラインユニットは前記メッセージを拒絶するように動作する、請求項13記載の計算マシン。 - 前記通信バスは、各前記パイプラインユニットと結合されている複数の分岐を含み、
前記プロセッサは、前記パイプラインユニットの1つを識別するメッセージを生成し、該メッセージを前記パイプラインバスに提供するように動作し、
本計算マシンは、前記分岐の各々および前記パイプラインバスインターフェースと結合し、前記パイプラインバスインターフェースから前記メッセージを受信し、そのメッセージを識別された前記パイプラインユニットに提供するように動作するルータを含む、請求項13記載の計算マシン。 - 前記通信バスがそれぞれの前記パイプラインユニットと結合する複数の分岐を含み、
本計算マシンは、第2バスと、
前記分岐の各々、前記パイプラインバスインターフェースおよび前記第2バスと結合するルータとを含む、請求項13記載の計算マシン。 - 前記パイプラインバスは前記プロセッサを介してパイプライン加速器コンフィギュレーションレジストリに結合している、請求項13記載の方法。
- 少なくとも1つの前記パイプラインユニットはフィールドプログラマブルゲートアレイを含む、請求項13記載の計算マシン。
- 少なくとも1つの前記パイプラインユニットはアプリケーション特定集積回路を含む、請求項13記載の計算マシン。
- 少なくとも1つの前記パイプラインユニットはフィールドプログラマブルゲートアレイを含んでおり、少なくとも1つのパイプラインユニットはアプリケーション特定集積回路を含む、請求項13記載の計算マシン。
- プログラムインストラクションを保存するように動作するメモリと、
該メモリに結合されたプログラムインストラクションバスと、
該プログラムインストラクションバスから分離したパイプラインバスと、
該プログラムインストラクションバスおよび該パイプラインバスに結合しており、該プログラムインストラクションバスを介して前記メモリからプログラムインストラクションを検索し、該プログラムインストラクションを実行するように動作するプロセッサと、
該プログラムインストラクションバスと直接的に通信しないパイプライン加速器とを含む計算マシンであって、
前記パイプライン加速器は、
通信バスと、
前記パイプラインバスと前記通信バスとの間で結合されたパイプラインバスインターフェースと、
それぞれが前記通信バスに結合しており、それぞれがハードワイヤパイプライン回路を備える複数のパイプラインユニットとを含み、
各ハードワイヤパイプライン回路は、少なくとも他の1つのハードワイヤパイプライン回路に対して異なるクロック信号で動作する、計算マシン。 - プロセッサがプログラムインストラクションバスを介してメモリからプログラムインストラクションを検索するステップと、
前記プロセッサが前記インストラクションを実行するステップと、
前記プログラムインストラクションバスから分離されたパイプラインバスを介して前記プロセッサとパイプライン加速器の複数のパイプラインユニットとの間で情報を伝達するステップとを含む方法であって、
前記パイプライン加速器は、前記プログラムインストラクションバスとは直接的に通信せずに、各パイプラインユニットは、少なくとも他の1つのパイプラインユニットに対して異なるクロック信号で動作する、方法。 - 前記情報はデータを含んでおり、前記情報を伝達するステップは該データを前記プロセッサから前記パイプラインユニットに送るステップと、該データを該パイプラインユニットで処理するステップとを含む、請求項22記載の方法。
- 前記情報はデータを含んでおり、前記情報を伝達するステップは前記データを前記プロセッサから前記パイプライン・ユニットに送るステップと、該データを該プロセッサで処理するステップとを含む、請求項22記載の方法。
- 前記情報は前記パイプライン・ユニットのアドレスを含む、請求項22記載の方法。
Applications Claiming Priority (12)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US42250302P | 2002-10-31 | 2002-10-31 | |
US60/422,503 | 2002-10-31 | ||
US10/683,932 | 2003-10-09 | ||
US10/684,053 US7987341B2 (en) | 2002-10-31 | 2003-10-09 | Computing machine using software objects for transferring data that includes no destination information |
US10/683,929 | 2003-10-09 | ||
US10/684,057 US7373432B2 (en) | 2002-10-31 | 2003-10-09 | Programmable circuit and related computing machine and method |
US10/683,929 US20040136241A1 (en) | 2002-10-31 | 2003-10-09 | Pipeline accelerator for improved computing architecture and related system and method |
US10/684,053 | 2003-10-09 | ||
US10/684,102 US7418574B2 (en) | 2002-10-31 | 2003-10-09 | Configuring a portion of a pipeline accelerator to generate pipeline date without a program instruction |
US10/683,932 US7386704B2 (en) | 2002-10-31 | 2003-10-09 | Pipeline accelerator including pipeline circuits in communication via a bus, and related system and method |
US10/684,102 | 2003-10-09 | ||
US10/684,057 | 2003-10-09 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005502222A Division JP2006515941A (ja) | 2002-10-31 | 2003-10-31 | 多数パイプライン・ユニットを有するパイプライン加速器、関連計算マシン、並びに、方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2011175655A true JP2011175655A (ja) | 2011-09-08 |
Family
ID=34280226
Family Applications (9)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005502226A Pending JP2006518495A (ja) | 2002-10-31 | 2003-10-31 | 改善された計算アーキテクチャを有する計算マシン、関連システム、並びに、方法 |
JP2005502223A Pending JP2006518056A (ja) | 2002-10-31 | 2003-10-31 | プログラマブル回路、関連計算マシン、並びに、方法 |
JP2005502222A Pending JP2006515941A (ja) | 2002-10-31 | 2003-10-31 | 多数パイプライン・ユニットを有するパイプライン加速器、関連計算マシン、並びに、方法 |
JP2005502225A Pending JP2006518058A (ja) | 2002-10-31 | 2003-10-31 | 改善された計算アーキテクチャ用パイプライン加速器、関連システム、並びに、方法 |
JP2005502224A Pending JP2006518057A (ja) | 2002-10-31 | 2003-10-31 | 改善された計算アーキテクチャ、関連システム、並びに、方法 |
JP2011070196A Expired - Fee Related JP5568502B2 (ja) | 2002-10-31 | 2011-03-28 | プログラマブル回路、関連計算マシン、並びに、方法 |
JP2011071988A Pending JP2011170868A (ja) | 2002-10-31 | 2011-03-29 | 改善された計算アーキテクチャ用パイプライン加速器、関連システム、並びに、方法 |
JP2011081733A Pending JP2011175655A (ja) | 2002-10-31 | 2011-04-01 | 多数パイプライン・ユニットを有するパイプライン加速器、関連計算マシン、並びに、方法 |
JP2011083371A Pending JP2011154711A (ja) | 2002-10-31 | 2011-04-05 | 改善された計算アーキテクチャ、関連システム、並びに、方法 |
Family Applications Before (7)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005502226A Pending JP2006518495A (ja) | 2002-10-31 | 2003-10-31 | 改善された計算アーキテクチャを有する計算マシン、関連システム、並びに、方法 |
JP2005502223A Pending JP2006518056A (ja) | 2002-10-31 | 2003-10-31 | プログラマブル回路、関連計算マシン、並びに、方法 |
JP2005502222A Pending JP2006515941A (ja) | 2002-10-31 | 2003-10-31 | 多数パイプライン・ユニットを有するパイプライン加速器、関連計算マシン、並びに、方法 |
JP2005502225A Pending JP2006518058A (ja) | 2002-10-31 | 2003-10-31 | 改善された計算アーキテクチャ用パイプライン加速器、関連システム、並びに、方法 |
JP2005502224A Pending JP2006518057A (ja) | 2002-10-31 | 2003-10-31 | 改善された計算アーキテクチャ、関連システム、並びに、方法 |
JP2011070196A Expired - Fee Related JP5568502B2 (ja) | 2002-10-31 | 2011-03-28 | プログラマブル回路、関連計算マシン、並びに、方法 |
JP2011071988A Pending JP2011170868A (ja) | 2002-10-31 | 2011-03-29 | 改善された計算アーキテクチャ用パイプライン加速器、関連システム、並びに、方法 |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011083371A Pending JP2011154711A (ja) | 2002-10-31 | 2011-04-05 | 改善された計算アーキテクチャ、関連システム、並びに、方法 |
Country Status (8)
Country | Link |
---|---|
EP (5) | EP1559005A2 (ja) |
JP (9) | JP2006518495A (ja) |
KR (5) | KR101012744B1 (ja) |
AU (5) | AU2003287321B2 (ja) |
CA (5) | CA2503617A1 (ja) |
DE (1) | DE60318105T2 (ja) |
ES (1) | ES2300633T3 (ja) |
WO (4) | WO2004042560A2 (ja) |
Families Citing this family (40)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8095508B2 (en) | 2000-04-07 | 2012-01-10 | Washington University | Intelligent data storage and processing using FPGA devices |
US7711844B2 (en) | 2002-08-15 | 2010-05-04 | Washington University Of St. Louis | TCP-splitter: reliable packet monitoring methods and apparatus for high speed networks |
AU2003287321B2 (en) * | 2002-10-31 | 2010-11-18 | Lockheed Martin Corporation | Computing machine having improved computing architecture and related system and method |
US7418574B2 (en) | 2002-10-31 | 2008-08-26 | Lockheed Martin Corporation | Configuring a portion of a pipeline accelerator to generate pipeline date without a program instruction |
EP1627331B1 (en) | 2003-05-23 | 2017-09-20 | IP Reservoir, LLC | Intelligent data storage and processing using fpga devices |
US10572824B2 (en) | 2003-05-23 | 2020-02-25 | Ip Reservoir, Llc | System and method for low latency multi-functional pipeline with correlation logic and selectively activated/deactivated pipelined data processing engines |
US20060085781A1 (en) | 2004-10-01 | 2006-04-20 | Lockheed Martin Corporation | Library for computer-based tool and related system and method |
AU2006221023A1 (en) | 2005-03-03 | 2006-09-14 | Washington University | Method and apparatus for performing biosequence similarity searching |
JP4527571B2 (ja) * | 2005-03-14 | 2010-08-18 | 富士通株式会社 | 再構成可能演算処理装置 |
WO2007011203A1 (en) * | 2005-07-22 | 2007-01-25 | Stichting Astron | Scalable control interface for large-scale signal processing systems. |
US7702629B2 (en) | 2005-12-02 | 2010-04-20 | Exegy Incorporated | Method and device for high performance regular expression pattern matching |
JP2007164472A (ja) * | 2005-12-14 | 2007-06-28 | Sonac Kk | 待ち合わせ機構を有する演算装置 |
US7954114B2 (en) * | 2006-01-26 | 2011-05-31 | Exegy Incorporated | Firmware socket module for FPGA-based pipeline processing |
US7921046B2 (en) | 2006-06-19 | 2011-04-05 | Exegy Incorporated | High speed processing of financial information using FPGA devices |
US7840482B2 (en) | 2006-06-19 | 2010-11-23 | Exegy Incorporated | Method and system for high speed options pricing |
US8326819B2 (en) | 2006-11-13 | 2012-12-04 | Exegy Incorporated | Method and system for high performance data metatagging and data indexing using coprocessors |
US7660793B2 (en) | 2006-11-13 | 2010-02-09 | Exegy Incorporated | Method and system for high performance integration, processing and searching of structured and unstructured data using coprocessors |
US8374986B2 (en) | 2008-05-15 | 2013-02-12 | Exegy Incorporated | Method and system for accelerated stream processing |
US20110138158A1 (en) * | 2008-07-30 | 2011-06-09 | Masatomo Mitsuhashi | Integrated circuit |
JP5871619B2 (ja) | 2008-12-15 | 2016-03-01 | アイ・ピー・リザブワー・エル・エル・シー | 金融市場深度データの高速処理のための方法および装置 |
US8478965B2 (en) | 2009-10-30 | 2013-07-02 | International Business Machines Corporation | Cascaded accelerator functions |
WO2012079041A1 (en) | 2010-12-09 | 2012-06-14 | Exegy Incorporated | Method and apparatus for managing orders in financial markets |
US10121196B2 (en) | 2012-03-27 | 2018-11-06 | Ip Reservoir, Llc | Offload processing of data packets containing financial market data |
US11436672B2 (en) | 2012-03-27 | 2022-09-06 | Exegy Incorporated | Intelligent switch for processing financial market data |
US9990393B2 (en) | 2012-03-27 | 2018-06-05 | Ip Reservoir, Llc | Intelligent feed switch |
US10650452B2 (en) | 2012-03-27 | 2020-05-12 | Ip Reservoir, Llc | Offload processing of data packets |
FR2996657B1 (fr) * | 2012-10-09 | 2016-01-22 | Sagem Defense Securite | Organe electrique generique configurable |
US9633093B2 (en) | 2012-10-23 | 2017-04-25 | Ip Reservoir, Llc | Method and apparatus for accelerated format translation of data in a delimited data format |
US10133802B2 (en) | 2012-10-23 | 2018-11-20 | Ip Reservoir, Llc | Method and apparatus for accelerated record layout detection |
EP2912579B1 (en) | 2012-10-23 | 2020-08-19 | IP Reservoir, LLC | Method and apparatus for accelerated format translation of data in a delimited data format |
US9792062B2 (en) | 2013-05-10 | 2017-10-17 | Empire Technology Development Llc | Acceleration of memory access |
GB2541577A (en) | 2014-04-23 | 2017-02-22 | Ip Reservoir Llc | Method and apparatus for accelerated data translation |
US9977422B2 (en) * | 2014-07-28 | 2018-05-22 | Computational Systems, Inc. | Intelligent configuration of a user interface of a machinery health monitoring system |
US10942943B2 (en) | 2015-10-29 | 2021-03-09 | Ip Reservoir, Llc | Dynamic field data translation to support high performance stream data processing |
JP2017135698A (ja) * | 2015-12-29 | 2017-08-03 | 株式会社半導体エネルギー研究所 | 半導体装置、コンピュータ及び電子機器 |
WO2017149591A1 (ja) * | 2016-02-29 | 2017-09-08 | オリンパス株式会社 | 画像処理装置 |
EP3560135A4 (en) | 2016-12-22 | 2020-08-05 | IP Reservoir, LLC | PIPELINES INTENDED FOR AUTOMATIC ACCELERATED LEARNING BY EQUIPMENT |
JP6781089B2 (ja) * | 2017-03-28 | 2020-11-04 | 日立オートモティブシステムズ株式会社 | 電子制御装置、電子制御システム、電子制御装置の制御方法 |
GB2570729B (en) * | 2018-02-06 | 2022-04-06 | Xmos Ltd | Processing system |
IT202100020033A1 (it) * | 2021-07-27 | 2023-01-27 | Carmelo Ferrante | Sistema di interfacciamento tra due dispositivi a controllo elettronico e unità a controllo elettronico comprendente tale sistema di interfacciamento |
Citations (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63147258A (ja) * | 1986-11-14 | 1988-06-20 | ザ・トラスティーズ・オブ・プリンストン・ユニバーシティー | マルチノード再構成可能パイプラインコンピュータ |
JPH05108347A (ja) * | 1991-09-20 | 1993-04-30 | Mitsubishi Heavy Ind Ltd | パイプライン演算回路 |
JPH06104929A (ja) * | 1992-07-21 | 1994-04-15 | Digital Equip Corp <Dec> | ホスト対ホストの暗号キーを変更する形式のコンピュータネットワーク |
JPH09115019A (ja) * | 1995-10-19 | 1997-05-02 | Denso Corp | 車両用通信装置及び走行車両監視システム |
JPH1084339A (ja) * | 1996-09-06 | 1998-03-31 | Nippon Telegr & Teleph Corp <Ntt> | ストリーム暗号による通信方法、ならびに通信システム |
JPH10304184A (ja) * | 1997-05-02 | 1998-11-13 | Fuji Xerox Co Ltd | 画像処理装置および画像処理方法 |
US5892962A (en) * | 1996-11-12 | 1999-04-06 | Lucent Technologies Inc. | FPGA-based processor |
JP2000090237A (ja) * | 1998-09-10 | 2000-03-31 | Fuji Xerox Co Ltd | 描画処理装置 |
JP2002508851A (ja) * | 1997-06-07 | 2002-03-19 | ドイッチェ テレコム アーゲー | ブロック符号化方法を実行するための装置 |
JP2002271363A (ja) * | 2001-03-12 | 2002-09-20 | Hitachi Ltd | ネットワーク接続装置 |
JP2006518058A (ja) * | 2002-10-31 | 2006-08-03 | ロッキード マーティン コーポレーション | 改善された計算アーキテクチャ用パイプライン加速器、関連システム、並びに、方法 |
Family Cites Families (41)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4703475A (en) * | 1985-12-04 | 1987-10-27 | American Telephone And Telegraph Company At&T Bell Laboratories | Data communication method and apparatus using multiple physical data links |
US4914653A (en) * | 1986-12-22 | 1990-04-03 | American Telephone And Telegraph Company | Inter-processor communication protocol |
US4956771A (en) * | 1988-05-24 | 1990-09-11 | Prime Computer, Inc. | Method for inter-processor data transfer |
JP2522048B2 (ja) * | 1989-05-15 | 1996-08-07 | 三菱電機株式会社 | マイクロプロセッサ及びそれを使用したデ―タ処理装置 |
US5283883A (en) * | 1991-10-17 | 1994-02-01 | Sun Microsystems, Inc. | Method and direct memory access controller for asynchronously reading/writing data from/to a memory with improved throughput |
US5440687A (en) * | 1993-01-29 | 1995-08-08 | International Business Machines Corporation | Communication protocol for handling arbitrarily varying data strides in a distributed processing environment |
JPH06282432A (ja) * | 1993-03-26 | 1994-10-07 | Olympus Optical Co Ltd | 演算処理装置 |
US5583964A (en) * | 1994-05-02 | 1996-12-10 | Motorola, Inc. | Computer utilizing neural network and method of using same |
US5568614A (en) * | 1994-07-29 | 1996-10-22 | International Business Machines Corporation | Data streaming between peer subsystems of a computer system |
US5692183A (en) * | 1995-03-31 | 1997-11-25 | Sun Microsystems, Inc. | Methods and apparatus for providing transparent persistence in a distributed object operating environment |
JP2987308B2 (ja) * | 1995-04-28 | 1999-12-06 | 松下電器産業株式会社 | 情報処理装置 |
US5748912A (en) * | 1995-06-13 | 1998-05-05 | Advanced Micro Devices, Inc. | User-removable central processing unit card for an electrical device |
US5752071A (en) * | 1995-07-17 | 1998-05-12 | Intel Corporation | Function coprocessor |
US5784636A (en) * | 1996-05-28 | 1998-07-21 | National Semiconductor Corporation | Reconfigurable computer architecture for use in signal processing applications |
JP3489608B2 (ja) * | 1997-06-20 | 2004-01-26 | 富士ゼロックス株式会社 | プログラマブル論理回路システムおよびプログラマブル論理回路装置の再構成方法 |
US6216191B1 (en) * | 1997-10-15 | 2001-04-10 | Lucent Technologies Inc. | Field programmable gate array having a dedicated processor interface |
JPH11120156A (ja) * | 1997-10-17 | 1999-04-30 | Nec Corp | マルチプロセッサシステムにおけるデータ通信方式 |
US6076152A (en) * | 1997-12-17 | 2000-06-13 | Src Computers, Inc. | Multiprocessor computer architecture incorporating a plurality of memory algorithm processors in the memory subsystem |
US6049222A (en) * | 1997-12-30 | 2000-04-11 | Xilinx, Inc | Configuring an FPGA using embedded memory |
DE69919059T2 (de) * | 1998-02-04 | 2005-01-27 | Texas Instruments Inc., Dallas | Datenverarbeitungssytem mit einem digitalen Signalprozessor und einem Koprozessor und Datenverarbeitungsverfahren |
JPH11271404A (ja) * | 1998-03-23 | 1999-10-08 | Nippon Telegr & Teleph Corp <Ntt> | プログラムによって再構成可能な回路における自己試験方法および自己試験装置 |
US6282627B1 (en) * | 1998-06-29 | 2001-08-28 | Chameleon Systems, Inc. | Integrated processor and programmable data path chip for reconfigurable computing |
SE9902373D0 (sv) * | 1998-11-16 | 1999-06-22 | Ericsson Telefon Ab L M | A processing system and method |
JP2000278116A (ja) * | 1999-03-19 | 2000-10-06 | Matsushita Electric Ind Co Ltd | Fpga用コンフィギュレーションインターフェース |
JP2000295613A (ja) * | 1999-04-09 | 2000-10-20 | Nippon Telegr & Teleph Corp <Ntt> | 再構成可能なハードウェアを用いた画像符号化方法,画像符号化装置および画像符号化のためのプログラム記録媒体 |
JP2000311156A (ja) * | 1999-04-27 | 2000-11-07 | Mitsubishi Electric Corp | 再構成可能並列計算機 |
US6308311B1 (en) * | 1999-05-14 | 2001-10-23 | Xilinx, Inc. | Method for reconfiguring a field programmable gate array from a host |
EP1061438A1 (en) * | 1999-06-15 | 2000-12-20 | Hewlett-Packard Company | Computer architecture containing processor and coprocessor |
US20030014627A1 (en) * | 1999-07-08 | 2003-01-16 | Broadcom Corporation | Distributed processing in a cryptography acceleration chip |
JP3442320B2 (ja) * | 1999-08-11 | 2003-09-02 | 日本電信電話株式会社 | 通信方式切替無線端末及び通信方式切替方法 |
US6526430B1 (en) * | 1999-10-04 | 2003-02-25 | Texas Instruments Incorporated | Reconfigurable SIMD coprocessor architecture for sum of absolute differences and symmetric filtering (scalable MAC engine for image processing) |
US6326806B1 (en) * | 2000-03-29 | 2001-12-04 | Xilinx, Inc. | FPGA-based communications access point and system for reconfiguration |
JP3832557B2 (ja) * | 2000-05-02 | 2006-10-11 | 富士ゼロックス株式会社 | プログラマブル論理回路への回路の再構成方法および情報処理システム |
US6982976B2 (en) * | 2000-08-11 | 2006-01-03 | Texas Instruments Incorporated | Datapipe routing bridge |
US7196710B1 (en) * | 2000-08-23 | 2007-03-27 | Nintendo Co., Ltd. | Method and apparatus for buffering graphics data in a graphics system |
JP2002207078A (ja) * | 2001-01-10 | 2002-07-26 | Ysd:Kk | レーダ信号処理装置 |
WO2002057921A1 (en) * | 2001-01-19 | 2002-07-25 | Hitachi,Ltd | Electronic circuit device |
US6657632B2 (en) * | 2001-01-24 | 2003-12-02 | Hewlett-Packard Development Company, L.P. | Unified memory distributed across multiple nodes in a computer graphics system |
JP2002269063A (ja) * | 2001-03-07 | 2002-09-20 | Toshiba Corp | メッセージングプログラム、及び分散システムにおけるメッセージング方法、並びにメッセージングシステム |
JP2002281079A (ja) * | 2001-03-21 | 2002-09-27 | Victor Co Of Japan Ltd | 画像データ伝送装置 |
US7373528B2 (en) * | 2004-11-24 | 2008-05-13 | Cisco Technology, Inc. | Increased power for power over Ethernet applications |
-
2003
- 2003-10-31 AU AU2003287321A patent/AU2003287321B2/en not_active Ceased
- 2003-10-31 AU AU2003287319A patent/AU2003287319B2/en not_active Ceased
- 2003-10-31 EP EP03781554A patent/EP1559005A2/en not_active Withdrawn
- 2003-10-31 EP EP03781551A patent/EP1576471A2/en not_active Ceased
- 2003-10-31 EP EP03781553A patent/EP1573515A2/en not_active Withdrawn
- 2003-10-31 KR KR1020057007750A patent/KR101012744B1/ko active IP Right Grant
- 2003-10-31 KR KR1020057007752A patent/KR100996917B1/ko not_active IP Right Cessation
- 2003-10-31 EP EP03781552A patent/EP1570344B1/en not_active Expired - Lifetime
- 2003-10-31 JP JP2005502226A patent/JP2006518495A/ja active Pending
- 2003-10-31 CA CA002503617A patent/CA2503617A1/en not_active Abandoned
- 2003-10-31 AU AU2003287318A patent/AU2003287318B2/en not_active Ceased
- 2003-10-31 WO PCT/US2003/034557 patent/WO2004042560A2/en active IP Right Grant
- 2003-10-31 DE DE60318105T patent/DE60318105T2/de not_active Expired - Lifetime
- 2003-10-31 KR KR1020057007749A patent/KR101062214B1/ko not_active IP Right Cessation
- 2003-10-31 ES ES03781552T patent/ES2300633T3/es not_active Expired - Lifetime
- 2003-10-31 WO PCT/US2003/034559 patent/WO2004042574A2/en active Application Filing
- 2003-10-31 CA CA2503613A patent/CA2503613C/en not_active Expired - Fee Related
- 2003-10-31 JP JP2005502223A patent/JP2006518056A/ja active Pending
- 2003-10-31 KR KR1020057007751A patent/KR101012745B1/ko active IP Right Grant
- 2003-10-31 JP JP2005502222A patent/JP2006515941A/ja active Pending
- 2003-10-31 CA CA2503622A patent/CA2503622C/en not_active Expired - Fee Related
- 2003-10-31 CA CA2503611A patent/CA2503611C/en not_active Expired - Fee Related
- 2003-10-31 JP JP2005502225A patent/JP2006518058A/ja active Pending
- 2003-10-31 WO PCT/US2003/034556 patent/WO2004042569A2/en active Application Filing
- 2003-10-31 AU AU2003287320A patent/AU2003287320B2/en not_active Ceased
- 2003-10-31 JP JP2005502224A patent/JP2006518057A/ja active Pending
- 2003-10-31 KR KR1020057007748A patent/KR101035646B1/ko not_active IP Right Cessation
- 2003-10-31 CA CA002503620A patent/CA2503620A1/en not_active Abandoned
- 2003-10-31 AU AU2003287317A patent/AU2003287317B2/en not_active Ceased
- 2003-10-31 WO PCT/US2003/034555 patent/WO2004042561A2/en active Application Filing
- 2003-10-31 EP EP03781550A patent/EP1573514A2/en not_active Ceased
-
2011
- 2011-03-28 JP JP2011070196A patent/JP5568502B2/ja not_active Expired - Fee Related
- 2011-03-29 JP JP2011071988A patent/JP2011170868A/ja active Pending
- 2011-04-01 JP JP2011081733A patent/JP2011175655A/ja active Pending
- 2011-04-05 JP JP2011083371A patent/JP2011154711A/ja active Pending
Patent Citations (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63147258A (ja) * | 1986-11-14 | 1988-06-20 | ザ・トラスティーズ・オブ・プリンストン・ユニバーシティー | マルチノード再構成可能パイプラインコンピュータ |
JPH05108347A (ja) * | 1991-09-20 | 1993-04-30 | Mitsubishi Heavy Ind Ltd | パイプライン演算回路 |
JPH06104929A (ja) * | 1992-07-21 | 1994-04-15 | Digital Equip Corp <Dec> | ホスト対ホストの暗号キーを変更する形式のコンピュータネットワーク |
JPH09115019A (ja) * | 1995-10-19 | 1997-05-02 | Denso Corp | 車両用通信装置及び走行車両監視システム |
JPH1084339A (ja) * | 1996-09-06 | 1998-03-31 | Nippon Telegr & Teleph Corp <Ntt> | ストリーム暗号による通信方法、ならびに通信システム |
US5892962A (en) * | 1996-11-12 | 1999-04-06 | Lucent Technologies Inc. | FPGA-based processor |
JPH10304184A (ja) * | 1997-05-02 | 1998-11-13 | Fuji Xerox Co Ltd | 画像処理装置および画像処理方法 |
JP2002508851A (ja) * | 1997-06-07 | 2002-03-19 | ドイッチェ テレコム アーゲー | ブロック符号化方法を実行するための装置 |
JP2000090237A (ja) * | 1998-09-10 | 2000-03-31 | Fuji Xerox Co Ltd | 描画処理装置 |
JP2002271363A (ja) * | 2001-03-12 | 2002-09-20 | Hitachi Ltd | ネットワーク接続装置 |
JP2006518058A (ja) * | 2002-10-31 | 2006-08-03 | ロッキード マーティン コーポレーション | 改善された計算アーキテクチャ用パイプライン加速器、関連システム、並びに、方法 |
Also Published As
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2011175655A (ja) | 多数パイプライン・ユニットを有するパイプライン加速器、関連計算マシン、並びに、方法 | |
US8250341B2 (en) | Pipeline accelerator having multiple pipeline units and related computing machine and method | |
WO2004042562A2 (en) | Pipeline accelerator and related system and method | |
US20070180310A1 (en) | Multi-core architecture with hardware messaging | |
KR20220004216A (ko) | 제어 플로우 배리어 및 재구성가능 데이터 프로세서 | |
CN116324741A (zh) | 用于可配置硬件加速器的方法和装置 | |
RU2686017C1 (ru) | Реконфигурируемый вычислительный модуль |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130305 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20130604 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20130607 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130903 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20131126 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20140225 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20140228 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20140715 |