JP2009229961A - Liquid crystal display control device and electronic device - Google Patents

Liquid crystal display control device and electronic device Download PDF

Info

Publication number
JP2009229961A
JP2009229961A JP2008077216A JP2008077216A JP2009229961A JP 2009229961 A JP2009229961 A JP 2009229961A JP 2008077216 A JP2008077216 A JP 2008077216A JP 2008077216 A JP2008077216 A JP 2008077216A JP 2009229961 A JP2009229961 A JP 2009229961A
Authority
JP
Grant status
Application
Patent type
Prior art keywords
liquid crystal
clock
frequency
crystal display
image
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP2008077216A
Other languages
Japanese (ja)
Inventor
Yoshiteru Ono
Takashi Shindo
芳照 小野
貴志 進藤
Original Assignee
Seiko Epson Corp
セイコーエプソン株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date

Links

Images

Abstract

PROBLEM TO BE SOLVED: To provide a liquid crystal display control device capable of operating a liquid crystal display device with adequate power consumption by changing a frequency of a clock for image display, and to provide an electronic device.
SOLUTION: The liquid crystal display control device 10 (an LCD controller) controls image display of the liquid crystal display device 40 (LCD). The liquid crystal display control device 10 includes a clock generation part 100 for image display for generating the clock 12 for image display of the liquid crystal display device 40, and a clock frequency change control part 200 for determining whether the frequency of the clock 12 for image display is changed or not based on a predetermined signal received from a host CPU 20 or a set value of an internal register, and controlling to change the frequency of the clock 12 for image display during a time period in which the liquid crystal display device 40 does not display an image.
COPYRIGHT: (C)2010,JPO&INPIT

Description

本発明は、液晶表示制御装置及び電子機器に関する。 The present invention relates to a liquid crystal display control device and an electronic apparatus.

携帯電話機、デジタルカメラ、モバイルPC等、様々な電子機器において液晶表示装置(LCD)が使用されている。 Mobile phone, digital camera, mobile PC, etc., are liquid crystal display devices in various electronic devices (LCD) is used. 一般に、液晶表示装置は、液晶表示制御装置(LCDコントローラ)が生成する画像表示用クロック(PCLK)によって画像表示タイミングが制御される。 In general, the liquid crystal display device, a liquid crystal display controller (LCD controller) image display timing is controlled by the image display clock generating (PCLK). 解像度の高い画像ほど1フレーム中の画素数が多くなり、フレームレートを維持してフリッカを防止するためには画像表示用クロックの周波数を高くする必要がある。 Increases the number of pixels in about 1 frame of high resolution image, in order to prevent flicker and maintain the frame rate, it is necessary to increase the frequency of the image display clock. すなわち、表示画像の解像度に応じて画像表示用クロックの周波数を変更する必要があるが、表示画像の解像度が固定であれば一般的には画像表示用クロックの周波数は変更されない。 That is, it is necessary to change the frequency of the image display clock in accordance with the resolution of the display image, the frequency of the image display clock generally if the resolution is fixed in the display image is not changed. 一方、液晶表示装置を使用する携帯機器においては消費電力を低減することが要求される。 On the other hand, in the mobile equipment using the liquid crystal display device it is required to reduce power consumption. そこで、例えば、特開平7−239463号公報には、アクティブマトリックス型表示装置において、フレーム間で変化の無い部分のある画像の表示において、画素への画像の書き込みの度数を減らすことにより、消費電力を低減する技術が提案されている。 Therefore, for example, JP-A-7-239463, in an active matrix type display device, the display of the image having a portion having no change between frames, by reducing the frequency of writing of the image into pixels, the power consumption to reduce the technique has been proposed.
特開平7−239463号公報 JP-7-239463 discloses

しかし、特開平7−239463号公報に記載された表示装置では、1フレーム前のデータと現在のフレームのデータを比較する比較回路が必要になり、一般的な液晶表示装置に比べて面積コストが増加する。 However, in the display device described in JP-A-7-239463, the comparator circuit for comparing the previous frame data and the data of the current frame is required, the area cost compared to general liquid crystal display device To increase. また、特開平7−239463号公報に記載された表示装置では、比較回路が画像表示用クロックで動作するため消費電力がかなり増加することが予想され、動画を表示させる場合には一般的な液晶表示装置よりもむしろ消費電力が増加する可能性がある。 Further, in the display device described in JP-A-7-239463, it is expected that the comparison circuit is significantly increased power consumption to operate the image display clock, a general liquid crystal in the case of displaying a moving there is a possibility that power consumption is increased rather than the display device.

本発明は、以上のような問題点に鑑みてなされたものであり、画像表示用クロックの周波数を変更することにより、液晶表示装置を適切な消費電力で動作させることができる液晶表示制御装置及び電子機器を提供することを目的とする。 The present invention has been made in view of the problems described above, by changing the frequency of the image display clock, a liquid crystal display control device and it is possible to operate the liquid crystal display device at an appropriate power an object of the present invention is to provide an electronic device.

(1)本発明は、 (1) The present invention,
液晶表示装置の画像表示を制御する液晶表示制御装置であって、 A liquid crystal display control device for controlling the image display of the liquid crystal display device,
前記液晶表示装置の画像表示用クロックを生成する画像表示用クロック生成部と、 Said image display clock generator for generating an image display clock of the liquid crystal display device,
外部ホストから受け取った所定の信号又は内部レジスタの設定値に基づいて、前記画像表示用クロックの周波数を変更するか否かを判断し、前記液晶表示装置が画像表示を行わない期間に前記画像表示用クロックの周波数を変更するように制御するクロック周波数変更制御部と、を含むことを特徴とする。 Based on the set value of the predetermined signal or the internal register received from the external host, determining whether to change the frequency of the image display clock, the image displayed on the period in which the liquid crystal display device does not perform a display image characterized in that it comprises a clock frequency change controller for controlling to change the frequency of the use clock, a.

液晶表示装置が画像表示を行わない期間は、例えば、液晶表示制御装置が、液晶表示装置による画像表示が行われない領域(画像非表示領域)のデータを出力する期間であってもよいし、液晶表示制御装置が、液晶表示装置による画像表示が行われる画像表示領域(画像表示領域)のデータを出力しない期間であってもよい。 Period in which the liquid crystal display device does not perform display image, for example, a liquid crystal display control device, to the data may be a period for outputting the area where the image display by the liquid crystal display device is not performed (the image non-display area), the liquid crystal display control device, the data may be a period that does not output the image display area where an image displayed by the liquid crystal display device is performed (image display region).

クロック周波数変更制御部は、画像表示用クロックの周波数が低くなるように変更してもよいし、高くなるように変更してもよい。 Clock frequency change control unit may be changed so that the frequency of the image display clock becomes lower, may be modified so that high. 例えば、液晶表示装置が動画を表示中に静止画表示に切り替える場合には、クロック周波数変更制御部は画像表示用クロックの周波数が低くなるように変更してもよい。 For example, when the liquid crystal display device is switched to the still image display while displaying a moving image, the clock frequency change controller may be modified such that the frequency of the image display clock becomes lower. また、例えば、液晶表示装置が静止画を表示中に動画表示に切り替える場合には、クロック周波数変更制御部は画像表示用クロックの周波数が高くなるように変更してもよい。 For example, when the liquid crystal display device is switched to the video display while displaying a still image, a clock frequency change controller may be changed so that the frequency of the image display clock is high.

本発明によれば、液晶表示装置が画像表示を行わない期間に画像表示用クロックの周波数が変更されるので、液晶表示装置の画像表示を中断させることなく画像表示用クロックの周波数を適切な周波数に変更することができる。 According to the present invention, the liquid crystal display device is changed frequency of the image display clock periods not perform a display image, the frequency of the image display clock appropriate frequency without interrupting the image display of the liquid crystal display device it can be changed to. 従って、本発明によれば、液晶表示装置を適切な消費電力で動作させることができる。 Therefore, according to the present invention, it is possible to operate the liquid crystal display device at an appropriate power.

(2)本発明の液晶表示制御装置において、 (2) In the liquid crystal display control device of the present invention,
前記クロック周波数変更制御部は、 The clock frequency changing control unit,
前記液晶表示装置がフレームの最後の画素を表示してから次のフレームの最初の画素を表示するまでの期間に前記画像表示クロックの周波数を変更するように制御するようにしてもよい。 The liquid crystal display device may be controlled so as to change the frequency of the image display clock time to display the first pixel of the next frame from the display the last pixel of the frame.

本発明によれば、液晶表示装置が1フレーム分の画像を表示した後、次の1フレーム分の画像を表示する前に画像表示用クロックの周波数が変更されるので、液晶表示装置の表示途中の画像に乱れを生ずることなく画像表示用クロックの周波数を適切な周波数に変更することができる。 According to the present invention, after the liquid crystal display device displaying an image for one frame, the frequency of the image display clock is changed before displaying the image of the next one frame, the display of the liquid crystal display device midway the frequency of the image display clock can be changed to the appropriate frequency without the image produce turbulence.

(3)本発明の液晶表示制御装置において、 (3) In the liquid crystal display control device of the present invention,
前記画像表示用クロック生成部は、 The image display clock generator,
所定の基準クロックを分周して前記画像表示用クロックを生成するクロック分周回路を含み、 A predetermined reference clock by dividing comprises a clock divider circuit for generating the image display clock,
前記クロック周波数変更制御部は、 The clock frequency changing control unit,
前記クロック分周回路の分周比を変更することにより前記画像表示用クロックの周波数を変更するように制御するようにしてもよい。 It may be controlled so as to change the frequency of the image display clock by changing the division ratio of the clock divider circuit.

所定の基準クロックは、例えば、VCO回路が出力する発振クロックやPLL回路が出力するクロックであってもよい。 A predetermined reference clock may be, for example, a clock oscillation clock and PLL circuit VCO circuit outputs are output.

本発明によれば、基準クロックが安定するのに時間がかかるような場合であっても、基準クロックの周波数を変更することなく分周比を変更するだけで画像表示用クロックの周波数を容易に変更することができる。 According to the present invention, even the reference clock is a case that takes a long time to stabilize the frequency of the image display clock easily by simply changing the dividing ratio without changing the frequency of the reference clock it can be changed.

(4)本発明の液晶表示制御装置において、 (4) In the liquid crystal display control device of the present invention,
前記クロック周波数変更制御部は、 The clock frequency changing control unit,
目標の周波数に達するまで前記画像表示用クロックの周波数を段階的に変更するように制御するようにしてもよい。 Until a target frequency may be controlled to change the frequency of the image display clock stages.

クロック周波数変更制御部は、画像表示用クロックの周波数が段階的に低くなるように変更してもよいし、段階的に高くなるように変更してもよい。 Clock frequency change control unit, to the frequency of the image display clock may be changed to be stepwise lowered, may be modified so as to be gradually increased.

本発明によれば、画像表示用クロックの周波数が段階的に変更されるので、液晶表示装置の表示画像の画質を急激に変化させずにフレームレートを変更することができる。 According to the present invention, since the frequency of the image display clock is changed stepwise, it is possible to change the frame rate the quality of the display image of the liquid crystal display device without rapidly changing.

(5)本発明の液晶表示制御装置は、 (5) The liquid crystal display control device of the present invention,
前記画像表示用クロックの周波数を段階的に変更するタイミングを設定するためのクロック周波数変更タイミング設定レジスタを含み、 Wherein the clock frequency change timing setting register for setting the timing for changing the frequency of the image display clock stepwise,
前記クロック周波数変更制御部は、 The clock frequency changing control unit,
前記クロック周波数変更タイミング設定レジスタの設定値に基づいて、前記画像表示用クロックの周波数を段階的に変更するように制御するようにしてもよい。 Based on the set value of the clock frequency change timing setting register, it may be controlled so as to change the frequency of the image display clock stages.

画像表示用クロックの周波数を段階的に変更するタイミングは、それぞれ1フレーム期間の整数倍になるように設定するようにしてもよい。 The timing for changing the frequency of the image display clock stages may be set so that each an integer multiple of one frame period.

本発明によれば、画像表示用クロックの周波数を段階的に変更する場合に各段階の周波数に至るまでの時間を可変に設定することができるので、各段階の周波数を考慮して液晶表示装置の表示画像の画質の変化がより目立たないように調整することができる。 According to the present invention, since the time until the frequency of each stage in the case of changing the frequency of the image display clock stepwise can be variably set, a liquid crystal display device in consideration of the frequency of each stage can change the image quality of the display image is adjusted so less noticeable.

(6)本発明の液晶表示制御装置において、 (6) In the liquid crystal display control device of the present invention,
前記クロック周波数変更制御部は、 The clock frequency changing control unit,
外部ホストから受け取った、前記液晶表示装置に静止画を表示させる静止画モードであるか否かを示す信号に基づいて、前記画像表示クロックの周波数を変更するか否かを判断するようにしてもよい。 Received from the external host, on the basis of the liquid crystal display device a signal indicating whether the still image mode for displaying a still image, also possible to determine whether to change the frequency of the image display clock good.

クロック周波数変更制御部は、液晶表示装置が静止画モードになった場合には画像表示用クロックの周波数が低くなるように変更し、液晶表示装置が静止画モードでなくなった場合には画像表示用クロックの周波数が高くなるように変更するようにしてもよい。 Clock frequency change control unit, when the liquid crystal display device becomes the still image mode is changed to the frequency of the image display clock becomes lower, for an image display when the liquid crystal display device is no longer still image mode it may be changed so that the frequency of the clock is high.

本発明によれば、液晶表示装置の静止画モードと連動させて画像表示用クロックの周波数を適切な周波数に自動的に変更することができる。 According to the present invention, it is possible to work with still image mode of the liquid crystal display device automatically changes the frequency of the image display clock to the appropriate frequency.

(7)本発明の液晶表示制御装置において、 (7) In the liquid crystal display control device of the present invention,
前記クロック周波数変更制御部は、 The clock frequency changing control unit,
外部ホストから受け取った、前記液晶表示装置の消費電力を下げる省電力モードであるか否かを示す信号に基づいて、前記画像表示クロックの周波数を変更するか否かを判断するようにしてもよい。 It received from the external host, on the basis of the signal indicating whether the power saving mode to reduce power consumption of the liquid crystal display device, it may be determined whether to change the frequency of the image display clock .

クロック周波数変更制御部は、液晶表示装置が省電力モードになった場合には画像表示用クロックの周波数が低くなるように変更し、液晶表示装置が省電力モードでなくなった場合には画像表示用クロックの周波数が高くなるように変更するようにしてもよい。 Clock frequency change control unit, when the liquid crystal display device is in power saving mode is changed to the frequency of the image display clock becomes lower, for an image display when the liquid crystal display device is no longer in the power-saving mode it may be changed so that the frequency of the clock is high.

本発明によれば、液晶表示装置の省電力モードと連動させて画像表示用クロックの周波数を適切な周波数に自動的に変更することができる。 According to the present invention, it is possible in conjunction with the power-saving mode of the liquid crystal display device automatically changes the frequency of the image display clock to the appropriate frequency.

(8)本発明の液晶表示制御装置において、 (8) In the liquid crystal display control device of the present invention,
前記クロック周波数変更制御部は、 The clock frequency changing control unit,
光センサが検出した受光量を所定の基準値と比較し、比較結果に基づいて前記画像表示用クロックの周波数を変更するか否かを判断するようにしてもよい。 The received light amount of the light sensor detects is compared with a predetermined reference value, it may be determined whether to change the frequency of the image display clock based on the comparison result.

クロック周波数変更処理部は、光センサが検出した受光量が所定の基準値よりも小さいと判断した場合は、画像表示用クロックの周波数を低くするようにしてもよい。 Clock frequency changing unit, when the amount of received light optical sensor has detected is determined to be smaller than a predetermined reference value may be lowered frequency of the image display clock. また、クロック周波数変更処理部は、光センサが検出した受光量が所定の基準値よりも大きいと判断した場合は、画像表示用クロックの周波数を高くするようにしてもよい。 The clock frequency changing unit, when the amount of received light optical sensor has detected has a value greater than the predetermined reference value, it may be to increase the frequency of the image display clock. さらに、クロック周波数変更処理部は、光センサが検出した受光量が所定の基準値と一致すると判断した場合は、画像表示用クロックの周波数を変更しないようにしてもよい。 Furthermore, the clock frequency changing unit, when the amount of received light optical sensor has detected is determined to match with a predetermined reference value may not change the frequency of the image display clock.

本発明によれば、光センサが検出した受光量と連動させて画像表示用クロックの周波数を適切な周波数に自動的に変更することができる。 According to the present invention, it is possible to light sensor automatically changed to a frequency appropriate frequencies interlocked so an image display clock and the light-receiving amount detected.

(9)本発明の液晶表示制御装置において、 (9) The liquid crystal display control device of the present invention,
前記液晶表示装置は低温ポリシリコンTFTで形成されたアクティブマトリックス型の液晶パネルを含むようにしてもよい。 The liquid crystal display device may include a liquid crystal panel of an active matrix type formed by low-temperature polysilicon TFT.

低温ポリシリコンTFTで制御される液晶容量のリークはアモルファスTFTで制御される液晶容量のリークよりも小さいので、低温ポリシリコンTFTで形成された液晶パネルを含む液晶表示装置は、フレームレートが比較的小さくなっても各画素の色彩や明度を保持することができる。 Since low leakage of the liquid crystal capacitance which is controlled by the polysilicon TFT is smaller than the leakage of the liquid crystal capacitance which is controlled by the amorphous TFT, liquid crystal display comprising a liquid crystal panel formed by low-temperature polysilicon TFT, the frame rate is relatively even smaller can hold the color and brightness of each pixel. 従って、本発明によれば画像表示用クロックの周波数を低くすることができるので、液晶表示装置の消費電力をより低減することができる。 Accordingly, it is possible to reduce the frequency of the image display clock according to the present invention, it is possible to reduce the power consumption of the liquid crystal display device.

(10)本発明は、 (10) The present invention,
上記のいずれかに記載された液晶表示制御装置と、 A liquid crystal display control device as claimed in any of the above,
前記液晶表示制御装置が生成する画像表示用クロックに基づいて画像表示を行う液晶表示装置と、を含むことを特徴とする電子機器である。 An electronic device which comprises a liquid crystal display device for displaying an image based on the image display clock liquid crystal display control device generates.

以下、本発明の好適な実施形態について図面を用いて詳細に説明する。 It will be described in detail with reference to the accompanying drawings preferred embodiments of the present invention. なお、以下に説明する実施の形態は、特許請求の範囲に記載された本発明の内容を不当に限定するものではない。 The embodiments described below do not unduly limit the content of the invention as set forth in the appended claims. また以下で説明される構成の全てが本発明の必須構成要件であるとは限らない。 Also, all of the configurations described below are not necessarily essential elements of the present invention.

1. 1. 液晶表示制御装置 図1は、本実施形態の液晶表示制御装置の機能ブロック図の一例である。 The liquid crystal display control device Figure 1 is an example of a functional block diagram of a liquid crystal display control device of this embodiment.

液晶表示制御装置(LCDコントローラ)10は、液晶表示装置(LCD)40による画像表示のタイミングを制御する機能を果たす。 The liquid crystal display controller (LCD controller) 10 has a function to control the timing of image display by a liquid crystal display device (LCD) 40.

液晶表示装置40は、液晶パネル60を含んで構成されている。 The liquid crystal display device 40 is configured to include a liquid crystal panel 60. また、液晶表示装置40は、液晶パネル60を駆動するLCDドライバ50を含んでいてもよい。 The liquid crystal display device 40 may include an LCD driver 50 for driving the liquid crystal panel 60. 液晶パネル60は、m列×n行のマトリックス状に配置された複数の素子で構成される。 The liquid crystal panel 60 includes a plurality of elements arranged in a matrix of m columns × n rows. 液晶パネル60は、単純マトリックス方式の液晶パネル(例えば、STN(Super Twisted Nematic Liquid Crystal)により構成された液晶パネル)であってもよいし、アクティブマトリックス型の液晶パネル(例えば、TFT(Thin Film Transistor liquid crystal)により構成された液晶パネル)であってもよい。 The liquid crystal panel 60 is a simple matrix type liquid crystal panel (e.g., STN (Super Twisted Nematic Liquid Crystal) liquid crystal panel constituted by) may be a active matrix type liquid crystal panel (e.g., TFT (Thin Film Transistor it may be a liquid crystal panel) which is constituted by a liquid crystal).

液晶表示装置40は、液晶パネル60に光を透過させて画像42を表示する。 The liquid crystal display device 40, the liquid crystal panel 60 displays an image 42 by transmitting light. 液晶表示装置40は、内部の光源(バックライト)が発する光を液晶パネル60に透過させることにより画像42を表示する透過型の液晶表示装置であってもよいし、外部から取り込んだ光の反射光を液晶パネル60に透過させることにより画像42を表示する反射型の液晶装置であってもよい。 The liquid crystal display device 40, to the light inside the light source (backlight) emitted may be a transmission type liquid crystal display device that displays an image 42 by transmitting to the liquid crystal panel 60, the reflection of light taken from the outside the light may be a reflection type liquid crystal device for displaying an image 42 by transmitting to the liquid crystal panel 60.

液晶表示制御装置10は、画像表示用クロック生成部100及びクロック周波数変更制御部200を含んで構成されている。 The liquid crystal display control device 10 is configured to include an image display clock generator 100 and the clock frequency change controller 200. また、液晶表示制御装置10は、画像データ生成部300を含んでいてもよい。 The liquid crystal display control device 10 may include an image data generation unit 300.

画像表示用クロック生成部100は、液晶表示装置40が画像42を構成する各画素を表示するタイミングを制御する画像表示用クロック(PCLK)12を生成する処理を行う。 Image display clock generating unit 100 performs processing liquid crystal display device 40 for generating an image display clock (PCLK) 12 for controlling the timing of displaying each pixel constituting the image 42.

クロック周波数変更制御部200は、ホストCPU20(外部ホストの一例)から受け取った制御信号(所定の信号の一例)又は内部レジスタ(図示しない)の設定値に基づいて、画像表示用クロック12の周波数を変更するか否かを判断し、液晶表示装置40が画像表示を行わない期間に画像表示用クロック12の周波数を変更するように制御する処理を行う。 Clock frequency change controller 200, based on the set value of the control signal received from the host CPU 20 (an example of an external host) (an example of a predetermined signal) or an internal register (not shown), the frequency of the image display clock 12 determining whether or not to change, the liquid crystal display device 40 performs a process of controlling to change the frequency of the image display clock 12 during a period of not performing a display image.

画像データ生成部300は、画像表示用クロック12に同期して、例えば、記憶装置30に格納された画素データに基づいて画像42を構成する各画素の画素データ14及び画素データ14が有効である期間を示すデータイネーブル信号16を生成し、液晶表示装置40(LCDドライバ50)に供給する処理を行う。 Image data generating unit 300 in synchronization with the image display clock 12, for example, the pixel data 14 and the pixel data 14 for each pixel constituting the image 42 is valid based on the pixel data stored in the storage device 30 It generates a data enable signal 16 indicating a period, performs processing for supplying the liquid crystal display device 40 (LCD driver 50). LCDドライバ50は、画像表示用クロック12、画素データ14及びデータイネーブル信号16に基づいて、液晶パネル60のm列×n行のマトリックス状に配置された各素子に接続されたデータ線駆52−1〜52−m、操作線54−1〜54−m、VCOM信号線16の駆動電圧を生成する処理を行う。 LCD driver 50, an image display clock 12, based on the pixel data 14 and the data enable signal 16, drive data lines connected to each element arranged in a matrix of m columns × n rows of the liquid crystal panel 60 52- 1 to 52-m, operating lines 54-1 to 54-m, the process of generating the driving voltage of the VCOM signal line 16 performs.

なお、画像データ生成部300は、液晶表示制御装置10の必須の構成要素ではなく、液晶表示制御装置10の外部に存在していてもよい。 The image data generating unit 300 is not an essential component of the liquid crystal display control device 10, may be present outside the liquid crystal display control device 10. また、液晶表示制御装置10は、1つのICチップで実現されていてもよいし、複数のICチップを含んで構成されていてもよい。 The liquid crystal display control device 10 may be implemented in a single IC chip, or may be configured to include a plurality of IC chips.

本実施形態の液晶表示制御装置によれば、液晶表示装置40が画像表示を行わない期間に画像表示用クロック12の周波数が変更されるので、液晶表示装置40の画像表示を中断させることなく画像表示用クロック12の周波数を適切な周波数に変更することができる。 According to the liquid crystal display control device of the present embodiment, since the liquid crystal display device 40 the frequency of the image display clock 12 during a period of not performing a display image is changed, an image without interrupting the image display of the liquid crystal display device 40 it is possible to change the frequency of the display clock 12 to an appropriate frequency. 従って、本実施形態の液晶表示制御装置によれば、液晶表示装置40を適切な消費電力で動作させることができる。 Therefore, according to the liquid crystal display control device of the present embodiment, it is possible to operate the liquid crystal display device 40 at an appropriate power.

図2は、液晶表示装置に含まれる液晶パネルの構成例について説明するための図である。 Figure 2 is a diagram for explaining a structural example of a liquid crystal panel included in the liquid crystal display device. 以下、図1を参照しながら図2について説明する。 Hereinafter, FIG. 2 will be described with reference to FIG.

液晶パネル60は、例えば、1フレーム分の画像42を構成するm×n個の各画素に対応してマトリックス状に配置されたm×n個のスイッチ回路62を含んで構成されたアクティブマトリックス型の液晶パネルである。 The liquid crystal panel 60, for example, an active matrix type, which is configured to include the m × n switch circuit 62 in response to the m × n pixels of which are arranged in a matrix constituting an image 42 of one frame which is a liquid crystal panel. スイッチ回路62は、例えば、トランジスタ64、液晶容量66及び保持容量68により構成されている。 The switch circuit 62 is, for example, a transistor 64, a liquid crystal capacitor 66 and the storage capacitor 68. 同一行に配置されたトランジスタ64のゲートは走査線54−1〜54−nのいずれかに共通接続されている。 The gate of the transistor 64 which is arranged in the same row are commonly connected to one of the scanning lines 54-1 to 54-n. また、同一列に配置されたトランジスタ64のソースはデータ線走査線52−1〜52−mのいずれかに共通接続されている。 The source of the transistor 64 arranged in a same column are commonly connected to one data line scanning lines 52-1 to 52-m. さらに、各トランジスタ64のドレインは各液晶容量66の一端(画素電極)に接続されている。 Further, the drain of each transistor 64 is connected to one end (the pixel electrode) of the liquid crystal capacitance 66. 液晶容量66の他端(共通電極)はVCOM信号線56に共通接続されている。 The other end of the liquid crystal capacitor 66 (common electrode) are commonly connected to the VCOM signal line 56.

各トランジスタ64が1フレームに1回の割合で周期的にオンし、各トランジスタ64がオンしている間、各液晶容量66の両端にはデータ線52−1〜52−mに印加された電圧とVCOM信号線56に印加された電圧(VCOM電圧)の差の電圧が印加され、各液晶容量66には各画素値に応じた電荷が蓄えられる。 Each transistor 64 is periodically turned on at a rate of once per frame, while the transistors 64 is turned on, the voltage across each liquid crystal capacitor 66 applied to the data lines 52-1 to 52-m a voltage difference of the voltage applied to the VCOM signal line 56 (VCOM voltage) is applied to each liquid crystal capacitor 66 charges corresponding to each pixel value is stored. 各トランジスタ64がオフしても各液晶容量66には電荷が蓄えられたままであるが、リーク電流のために電荷が徐々に減少していく。 Is also the transistors 64 is turned off in the liquid crystal capacitance 66 remains charges accumulated, decreases charge gradually because of the leak current. フレームレートがより小さいほど各液晶容量66に蓄えられた電荷がより減少するため画素の色彩や明度が劣化してしまう。 Color and brightness of the pixels for charges frame rate accumulated enough smaller in the liquid crystal capacitance 66 is decreased more deteriorates. そこで、各スイッチング回路62において、各液晶容量66と並列に保持容量68が付加されていてもよい。 Therefore, in each switching circuit 62 may be storage capacitor 68 is added in parallel to the liquid crystal capacitor 66.

トランジスタ64は、アモルファスシリコンTFTであってもよいが、低温ポリシリコンTFTであることが望ましい。 Transistor 64 may be amorphous silicon TFT, it is desirable that the low-temperature polysilicon TFT. トランジスタ64が低温ポリシリコンTFTである場合は、液晶容量66のリークがより小さいのでフレームレートが比較的小さくなっても各画素の色彩や明度を保持することができる。 If transistor 64 is low-temperature polysilicon TFT can be made frame rate is relatively small because the leakage of the liquid crystal capacitor 66 is smaller to retain the color and brightness of each pixel. 従って、画像表示用クロック12の周波数を低くすることができるので、液晶表示装置40の消費電力をより低減することができる。 Accordingly, it is possible to reduce the frequency of the image display clock 12, it is possible to reduce the power consumption of the liquid crystal display device 40. また、画像表示用クロック12で動作する画像データ生成部300を含む液晶表示制御装置10の消費電力も低減することができる。 The power consumption of the liquid crystal display control device 10 including the image data generation unit 300 that operates in an image display clock 12 can also be reduced.

図3は、本実施形態の液晶表示制御装置が生成する画像表示用クロック及び画素データと液晶表示装置の表示画像の関係について説明するための図である。 Figure 3 is a diagram for explaining a relationship between the display image of the liquid crystal display control device image display clock and the pixel data and the liquid crystal display device for generating of the present embodiment. 以下、図1、図2を参照しながら図3について説明する。 Hereinafter, FIG. 1, will be described FIG. 3 with reference to FIG.

液晶表示制御装置10(具体的には、画像表示用クロック生成部100)は、液晶表示装置40にm×n個の画素により構成される1フレーム分の画像42を表示させるためにM×N周期分の画像表示用クロック12を生成する。 (Specifically, the image display clock generator 100) LCD controller 10, M × N in order to display an image 42 of one frame composed of the m × n pixels in the liquid crystal display device 40 generating an image display clock 12 cycles.

液晶表示装置40は、1フレーム分の画像42を画像表示領域70に表示する。 The liquid crystal display device 40 displays an image 42 of one frame in the image display area 70. そのため、液晶表示制御装置10は、画像表示領域70に対応する期間のみ液晶表示装置40にm×n個の画素データ14及びデータイネーブル信号16を送信する。 Therefore, the liquid crystal display control device 10 transmits the (m × n) pixel data 14 and the data enable signal 16 only during a period corresponding to the image display area 70 on the liquid crystal display device 40. 逆に、液晶表示制御装置10は、垂直方向画像非表示領域72−1(V−VNDA1(Vertical Non Display Area 1))、垂直方向画像非表示領域72−2(V−VNDA2)、水平方向画像非表示領域74−1(H−VNDA1(Horizontal Non Display Area 1))、水平方向画像非表示領域74−2(H−VNDA2)に対応する期間は液晶表示装置40に画素データ14及びデータイネーブル信号16を送信しない。 Conversely, the liquid crystal display controller 10, vertical image non-display area 72-1 (V-VNDA1 (Vertical Non Display Area 1)), the vertical direction image non-display area 72-2 (V-VNDA2), the horizontal direction image non-display area 74-1 (H-VNDA1 (horizontal non display area 1)), the horizontal direction image non-display area 74-2 (H-VNDA2) period corresponding to the liquid crystal display device 40 in the pixel data 14 and the data enable signal 16 does not send a.

また、液晶表示制御装置10は、垂直方向画像非表示領域72−1に対応する期間において液晶表示装置40にVSYNC(垂直同期信号)を送信する。 The liquid crystal display control device 10 transmits to the liquid crystal display device 40 during the period corresponding to the vertical direction image non-display area 72-1 VSYNC (vertical synchronization signal).

さらに、液晶表示制御装置10は、水平方向画像非表示領域74−1に対応する期間において液晶表示装置40にHSYNC(水平同期信号)を送信する。 The liquid crystal display control device 10 transmits the HSYNC (horizontal synchronizing signal) to the liquid crystal display device 40 during the period corresponding to the horizontal direction image non-display area 74-1.

なお、液晶表示制御装置10は、垂直方向画像非表示領域72−1、垂直方向画像非表示領域72−2、水平方向画像非表示領域74−1、水平方向画像非表示領域74−2の各サイズを設定可能な構成であってもよい。 The liquid crystal display controller 10, vertical image non-display area 72-1, a vertical direction image non-display area 72-2, the horizontal direction image non-display area 74-1, the horizontal image non-display area 74-2 size may be capable of setting up the.

図4は、本実施形態の液晶表示制御装置が、画像表示用クロックの周波数を変更するタイミングの一例について説明するためのタイミングチャート図である。 Figure 4 is a liquid crystal display control device of the present embodiment is a timing chart for explaining an example of a timing of changing the frequency of the image display clock. 以下、図1〜図3を参照しながら、図4について説明する。 Hereinafter, with reference to FIGS. 1 to 3 will be described FIG.

時刻T 〜T は、垂直方向画像非表示領域72−1に対応する期間であり、液晶表示制御装置10は液晶表示装置40に垂直同期信号(VSYNC)及び各ライン毎の水平同期信号(HSYNC)を送信する。 Time T 0 through T 1 is a period corresponding to the vertical direction image non-display area 72-1, a vertical synchronizing signal (VSYNC) to the liquid crystal display control device 10 a liquid crystal display device 40 and a horizontal synchronizing signal for each line ( to send a HSYNC). 時刻T 〜T において、データイネーブル信号16(DE)及び画素データ14(D)は液晶表示装置40に送信されない。 At time T 0 through T 1, the data enable signal 16 (DE) and the pixel data 14 (D) is not transmitted to the liquid crystal display device 40.

時刻T 〜T は、水平方向画像非表示領域74−1の1ライン目に対応する期間であり、液晶表示制御装置10は液晶表示装置40に1ライン目の水平同期信号(HSYNC)を送信する。 Time T 1 through T 2 is a period corresponding to the first line in the horizontal direction image non-display area 74-1, the liquid crystal display control device 10 in the liquid crystal display device 40 first line of the horizontal synchronizing signal (HSYNC) Send. 時刻T 〜T において、データイネーブル信号16(DE)及び画素データ14(D)は液晶表示装置40に送信されない。 At time T 1 through T 2, the data enable signal 16 (DE) and the pixel data 14 (D) is not transmitted to the liquid crystal display device 40.

時刻T 〜T は、液晶表示制御装置10が液晶表示装置40に画像表示領域70の1ライン目のm個の画素データ14(D (0,0) 、D (1,0) 、・・・、D (m−1,0) )及びデータイネーブル信号16(DE)を送信する期間である。 Time T 2 through T 3 are, m pieces of pixel data 14 in the liquid crystal display controller 10 is the first line of the image display area 70 on the liquid crystal display device 40 (D (0,0), D (1,0), · ..., a period for transmitting the D (m-1,0)) and a data enable signal 16 (DE).

時刻T 〜T は、水平方向画像非表示領域74−2の1ライン目に対応する期間である。 Time T 3 through T 4 is a period corresponding to the first line in the horizontal direction image non-display area 74-2. 時刻T 〜T において、データイネーブル信号16(DE)及び画素データ14(D)は液晶表示装置40に送信されない。 At time T 3 through T 4, the data enable signal 16 (DE) and the pixel data 14 (D) is not transmitted to the liquid crystal display device 40.

すなわち、時刻T 〜T において、1ライン目の水平同期信号(HSYNC)、データイネーブル信号16(DE)、画素データ14(D (0,0) 、D (1,0) 、・・・、D (m−1,0) )が液晶表示装置40に送信され、液晶表示装置40は液晶パネル60を通して画像表示領域70に1ライン目の画像を表示する。 That is, at time T 1 through T 4, 1 line of horizontal synchronizing signal (HSYNC), the data enable signal 16 (DE), the pixel data 14 (D (0,0), D (1,0), ··· , D (m-1,0)) is transmitted to the liquid crystal display device 40, a liquid crystal display device 40 displays an image of the first line in the image display area 70 through the liquid crystal panel 60.

時刻T 〜T は、水平方向画像非表示領域74−1(H−HVDA1)の2ライン目に対応する期間であり、液晶表示制御装置10は液晶表示装置40に2ライン目の水平同期信号(HSYNC)を送信する。 Time T 4 through T 5 is a period corresponding to the second line in the horizontal direction image non-display area 74-1 (H-HVDA1), a liquid crystal display controller 10 the horizontal sync of the second line in the liquid crystal display device 40 to send a signal (HSYNC). 時刻T 〜T において、データイネーブル信号16(DE)及び画素データ14(D)は液晶表示装置40に送信されない。 At time T 4 through T 5, the data enable signal 16 (DE) and the pixel data 14 (D) is not transmitted to the liquid crystal display device 40.

時刻T 〜T は、液晶表示制御装置10が液晶表示装置40に画像表示領域70の2ライン目のm個の画素データ14(D (0,1) 、D (1,1) 、・・・、D (m−1,1) )及びデータイネーブル信号16(DE)を送信する期間である。 Time T 5 through T 6 is, m pieces of pixel data 14 in the liquid crystal display controller 10 is the second line of the image display area 70 on the liquid crystal display device 40 (D (0,1), D (1,1), · ..., a period for transmitting the D (m-1,1)) and a data enable signal 16 (DE).

時刻T 〜T は、水平方向画像非表示領域74−2の2ライン目に対応する期間である。 Time T 6 through T 7 is a period corresponding to the second line in the horizontal direction image non-display area 74-2. 時刻T 〜T において、データイネーブル信号16(DE)及び画素データ14(D)は液晶表示装置40に送信されない。 At time T 6 through T 7, the data enable signal 16 (DE) and the pixel data 14 (D) is not transmitted to the liquid crystal display device 40.

すなわち、時刻T 〜T において、2ライン目の水平同期信号(HSYNC)、データイネーブル信号16(DE)、画素データ14(D (0,1) 、D (1,1) 、・・・、D (m−1,1) )が液晶表示装置40に送信され、液晶表示装置40は液晶パネル60を通して画像表示領域70に2ライン目の画像を表示する。 That is, at time T 4 through T 7, 2 line of horizontal synchronizing signal (HSYNC), the data enable signal 16 (DE), the pixel data 14 (D (0,1), D (1,1), ··· , D (m-1,1)) is transmitted to the liquid crystal display device 40, a liquid crystal display device 40 displays an image of the second line in the image display area 70 through the liquid crystal panel 60.

以下、同様の処理が繰り返され、時刻T 〜T 10において、nライン目の水平同期信号(HSYNC)、データイネーブル信号16(DE)、画素データ14(D (0,n−1) 、D (1,n−1) 、・・・、D (m−1,n−1) )が液晶表示装置40に送信され、液晶表示装置40は液晶パネル60を通して画像表示領域70にmライン目の画像を表示する。 Thereafter, the same processing is repeated at time T 7 through T 10, n-th line of the horizontal synchronizing signal (HSYNC), the data enable signal 16 (DE), the pixel data 14 (D (0, n- 1), D (1, n-1), ···, D (m-1, n-1)) is transmitted to the liquid crystal display device 40, a liquid crystal display device 40 of the m-th line in the image display area 70 through the liquid crystal panel 60 to display the image.

時刻T 10 〜T 12は、垂直方向画像非表示領域72−2に対応する期間である。 Time T 10 through T 12 is a period corresponding to the vertical direction image non-display area 72-2. 時刻T 10 〜T 12において、データイネーブル信号16(DE)及び画素データ14(D)は液晶表示装置40に送信されない。 At time T 10 through T 12, the data enable signal 16 (DE) and the pixel data 14 (D) is not transmitted to the liquid crystal display device 40.

以上説明したように、液晶表示制御装置10は、時刻T 〜T 12において1フレーム分の画像を構成するm×n個の画素データを液晶表示装置40に送信する。 As described above, the liquid crystal display control device 10 transmits at time T 0 through T 12 of the m × n pixel data constituting an image of one frame in the liquid crystal display device 40. すなわち、1/(T 12 −T )により計算される単位時間当たりのフレーム数がフレームレートに相当する。 That is, the number of frames per unit of calculated time by 1 / (T 12 -T 0) corresponds to the frame rate. 例えば、液晶表示装置40が動画を表示する場合には、液晶表示制御装置10は約60fps(frame per second)のフレームレートとなるように画素データ14を液晶表示装置40に送信する。 For example, when the liquid crystal display device 40 displays a video, transmits the pixel data 14 as the liquid crystal display control device 10 becomes a frame rate of about 60fps (frame per second) on the liquid crystal display device 40. すなわち、液晶表示制御装置10(具体的には、画像表示用クロック生成部100)は約60fpsのフレームレートを達成することができる周波数の画像表示用クロック12を生成する。 That is, (specifically, an image display clock generator 100) LCD controller 10 generates an image display clock 12 frequencies which can achieve a frame rate of approximately 60 fps.

一方、液晶表示装置40が静止画を表示する場合には、フレーム間の画像の変化がないため、液晶表示制御装置10は比較的小さいフレームレートで画像表示を行ってもよい。 On the other hand, when the liquid crystal display device 40 displays the still image, since there is no change in image between frames, a liquid crystal display control device 10 may perform a display image at a relatively low frame rate. また、液晶表示装置40が省電力モードに設定され暗い画像を表示する場合には、液晶表示制御装置10は比較的小さいフレームレートで画像表示を行ってもよい。 Further, when the liquid crystal display device 40 displays a dark image is set to the power saving mode, the liquid crystal display control device 10 may perform a display image at a relatively low frame rate. すなわち、このような場合には、液晶表示制御装置10(具体的には、クロック周波数変更制御部200)は画像表示用クロック12の周波数をより低い周波数に変更することができる。 That is, in such a case, (specifically, the clock frequency change controller 200) LCD controller 10 can change the frequency of the image display clock 12 to a lower frequency. 従って、液晶表示装置40の消費電力をより低減することができる。 Therefore, it is possible to reduce the power consumption of the liquid crystal display device 40.

ここで、液晶表示制御装置10(具体的には、クロック周波数変更制御部200)は、ホストCPU20から受け取った制御信号又は内部レジスタの設定値に基づいて、液晶表示装置40が画像表示を行わない期間(垂直方向画像非表示領域72−1、垂直方向画像非表示領域72−2、水平方向画像非表示領域74−1、水平方向画像非表示領域74−2のいずれかに対応する期間)に画像表示用クロック12の周波数を変更する。 Here, (specifically, the clock frequency change controller 200) LCD controller 10, based on the set value of the control signal or an internal register received from the host CPU 20, the liquid crystal display device 40 does not perform a display image period (vertical image non-display area 72-1, a vertical direction image non-display area 72-2, the horizontal direction image non-display area 74-1, a period corresponding to one horizontal image non-display area 74-2) to change the frequency of the image display for the clock 12.

なお、画像表示用クロック12の周波数が1フレームの途中で変更されると、液晶表示装置40によって表示される画像に乱れが発生する等の問題が起こりうるので、液晶表示制御装置10(具体的には、クロック周波数変更制御部200)は、垂直方向画像非表示領域72−1又は垂直方向画像非表示領域72−2のいずれかに対応する期間に画像表示用クロック12の周波数を変更するのが好ましい。 Incidentally, when the frequency of the image display clock 12 is changed in the middle of the frame, since disturbances in the image displayed by the liquid crystal display device 40 may occur problems such as generation, the liquid crystal display control device 10 (specifically the clock frequency change controller 200) to change the frequency of the image display clock 12 during a period corresponding to one vertical image non-display area 72-1 or vertical image non-display area 72-2 It is preferred.

そこで、例えば、液晶表示制御装置10(具体的には、クロック周波数変更制御部200)が、垂直方向画像非表示領域72−1又は垂直方向画像非表示領域72−2のいずれかに対応する期間以外の期間にホストCPU20からの制御信号や内部レジスタの設定命令を受け取った場合には、垂直方向画像非表示領域72−1又は垂直方向画像非表示領域72−2のいずれかに対応する期間になるまで画像表示用クロック12の周波数の変更処理を行わないようにしてもよい。 Therefore, for example, period (specifically, the clock frequency change controller 200) LCD controller 10, which corresponds to one of the vertical image non-display area 72-1 or vertical image non-display area 72-2 when receiving the setting instruction of the control signals and internal registers from host CPU20 during a period other than, a period corresponding to one of the vertical image non-display area 72-1 or vertical image non-display area 72-2 it may not be performed the process of changing the frequency of the image display clock 12 until. 図4において、例えば、液晶表示制御装置10(具体的には、クロック周波数変更制御部200)が時刻T 〜T 10の期間においてホストCPU20からの制御信号や内部レジスタの設定命令を受け取った場合には、液晶表示制御装置10(具体的には、クロック周波数変更制御部200)は、時刻T 10 〜T 12の期間(垂直方向画像非表示領域72−2に対応する期間)の時刻T 11において画像表示用クロック12の周波数を変更するようにしてもよい。 4, for example, (specifically, the clock frequency change controller 200) LCD controller 10 when the received setting command of the control signals and internal registers from host CPU20 in the period of time T 1 through T 10 to (specifically, the clock frequency change controller 200) LCD controller 10 the time T 11 of the period from time T 10 through T 12 (period corresponding to the vertical direction image non-display area 72-2) it may be changing the frequency of the image display clock 12 in. こうすることにより、液晶表示装置40が1フレーム分の画像42を表示した後、次の1フレーム分の画像42を表示する前に画像表示用クロック12の周波数が変更されるので、液晶表示装置40の表示途中の画像に乱れを生ずることなく画像表示用クロック12の周波数を適切な周波数に変更することができる。 By doing so, after the liquid crystal display device 40 displays the image 42 of one frame, the frequency of the image display clock 12 is changed before displaying the image 42 of the next one frame, the liquid crystal display device it is possible to change the frequency of the image display clock 12 to the appropriate frequency without causing turbulence 40 of the display image during.

図5(A)、図5(B)は、本実施形態の液晶表示制御装置が、画像表示用クロックの周波数を段階的に変更する例について説明するための図である。 FIG. 5 (A), the FIG. 5 (B), a liquid crystal display control device of this embodiment is a diagram for explaining an example of changing the frequency of the image display clock stages. 以下、図1〜図4を参照しながら、図5(A)、図5(B)について説明する。 Hereinafter, with reference to FIGS. 1 to 4, FIG. 5 (A), the reference to Figure 5 (B).

図5(A)、図5(B)において、縦軸は所定の基準周波数に対する画像表示用クロック12の周波数を示し、横軸は時間を示す。 FIG. 5 (A), the in FIG. 5 (B), the vertical axis represents the frequency of the image display clock 12 with respect to a predetermined reference frequency, the horizontal axis represents time.

図5(A)は、液晶表示制御装置10(具体的には、画像表示用クロック生成部100)が基準周波数の画像表示用クロック12を生成している場合において、ホストCPU20が液晶表示制御装置10(具体的には、クロック周波数変更制御部200)に対して、画像表示用クロック12の周波数を基準周波数の1/6倍に変更するように指示した場合を示している。 FIG. 5 (A), (specifically, an image display clock generator 100) LCD controller 10 when a is generating an image display clock 12 of the reference frequency, the host CPU20 liquid crystal display control device (specifically, the clock frequency change controller 200) 10 shows a case where respect were instructed to change the frequency of the image display clock 12 1/6 times the reference frequency. 例えば、静止画モードや省電力モードが設定されたケースが想定される。 For example, the case where the still image mode and the power saving mode is set is assumed.

図5(A)に示すように、液晶表示制御装置10(具体的には、クロック周波数変更制御部200)は、例えば、画像表示用クロック12の周波数が基準周波数の1/2倍、1/3倍、1/4倍、1/5倍、1/6倍のように段階的に低くなるように制御するようにしてもよい。 As shown in FIG. 5 (A), (specifically, the clock frequency change controller 200) LCD controller 10, for example, 1/2 times the frequency of the reference frequency of the image display clock 12, 1 / 3 times, 1/4-fold, 1/5-fold may be controlled to be stepwise as low as 1/6-fold. ここで、画像表示用クロック12の周波数が基準周波数の1倍、1/2倍、1/3倍、1/4倍、1/5倍である各区間P 、P 、P 、P 、P の長さは可変に設定できるようにしてもよい。 Here, 1 times the frequency of the reference frequency of the image display clock 12, 1/2-fold, 1/3-fold, 1/4-fold, 1/5-fold the a respective sections P 1, P 2, P 3, P 4, the length of P 5 may also be set variably. 例えば、P 〜P の区間の長さが1フレーム期間の整数倍になるように設定するようにしてもよい。 For example, the length of the interval of P 1 to P 5 may be set to be an integral multiple of one frame period.

図5(B)は、液晶表示制御装置10(具体的には、画像表示用クロック生成部100)が基準周波数の1/6倍の画像表示用クロック12を生成している場合において、ホストCPU20が液晶表示制御装置10(具体的には、クロック周波数変更制御部200)に対して、画像表示用クロック12の周波数を基準周波数に変更するように指示した場合を示している。 FIG. 5 (B), (specifically, an image display clock generator 100) LCD controller 10 when a is generating an image display clock 12 1/6 times the reference frequency, the host CPU20 There (specifically, the clock frequency change controller 200) LCD controller 10 shows a case where respect were instructed to change the frequency of the image display clock 12 to the reference frequency. 例えば、静止画モードや省電力モードが解除されたケースが想定される。 For example, the case where the still image mode and the power saving mode is canceled is assumed.

図5(B)に示すように、液晶表示制御装置10(具体的には、クロック周波数変更制御部200)は、例えば、画像表示用クロック12の周波数が基準周波数の1/5倍、1/4倍、1/3倍、1/2倍、1倍のように段階的に高くなるように制御するようにしてもよい。 As shown in FIG. 5 (B), (specifically, the clock frequency change controller 200) LCD controller 10, for example, 1/5 times the frequency of the reference frequency of the image display clock 12, 1 / 4 times, 1/3-fold, 1/2-fold, may be controlled to be stepwise increased as 1 times. ここで、画像表示用クロック12の周波数が基準周波数の1/6倍、1/5倍、1/4倍、1/3倍、1/2倍である各区間P 、P 、P 、P 、P の長さは可変に設定できるようにしてもよい。 Here, 1/6 times the frequency of the reference frequency of the image display clock 12, 1/5-fold, 1/4-fold, 1/3-fold, 1 / each section P 1 is twice, P 2, P 3 , may be the length of the P 4, P 5 can be set variably. 例えば、P 〜P の区間の長さが1フレーム期間の整数倍になるように設定するようにしてもよい。 For example, the length of the interval of P 1 to P 5 may be set to be an integral multiple of one frame period.

このように、画像表示用クロック12の周波数を段階的に変更することにより、液晶表示装置40の表示画像42の画質を急激に変化させずにフレームレートを変更することができる。 Thus, by changing the frequency of the image display clock 12 in stages, it is possible to change the frame rate the quality of the display image 42 of the liquid crystal display device 40 without abrupt change.

また、各段階の周波数に至るまでの時間を可変にすることにより、各段階の周波数を考慮して液晶表示装置40の表示画像42の画質の変化がより目立たないように調整することができる。 Further, by setting the time until the frequency of each stage to the variable, can be changed in the image quality of the display image 42 of the liquid crystal display device 40 in consideration of the frequency of each stage is adjusted so that less noticeable.

図6は、図1〜図5(A)、図5(B)で説明した処理を実現するための画像表示用クロック生成部及びクロック周波数変更制御部の構成例について説明するための図である。 Figure 6 is a diagram for explaining a structural example of an image display clock generator and clock frequency change control unit for realizing the process described with reference to FIGS. 1 to 5 (A), FIG. 5 (B) . 以下、図1〜図5(A)、図5(B)を参照しながら、図6について説明する。 Hereinafter, FIGS. 1 to 5 (A), with reference to FIG. 5 (B), will be described FIG.

画像表示用クロック生成部100は、分周回路110、分周回路120、2入力OR素子130、デコーダ140、セレクタ150等を含んで構成されており、PLL400が出力するPLLクロック402を分周して画像表示用クロック12を生成する。 Image display clock generator 100, frequency divider 110, frequency divider 120,2 input OR element 130, a decoder 140 is configured to include a selector 150 or the like, divides the PLL clock 402 output by the PLL400 to generate an image for display clock 12 Te.

分周回路110は、分周比設定データ232に従い、PLLクロック402の立ち上がりエッジに同期して、PLLクロック402の周波数(基準周波数)の1/2倍、1/3倍、1/4倍、1/5倍・・・のいずれかの周波数の分周クロック112を生成する。 Frequency dividing circuit 110, in accordance with the frequency division ratio setting data 232, in synchronization with the rising edge of the PLL clock 402, half the frequency of the PLL clock 402 (reference frequency), 1/3-fold, 1/4-fold, 1/5 to generate a divided clock 112 of one of the frequency of ....

分周回路120は、分周比設定データ232に従い、PLLクロック402の立ち下がりエッジに同期して、基準周波数の1/2倍、1/3倍、1/4倍、・・・のいずれかの周波数の分周クロック122を生成する。 Frequency dividing circuit 120, in accordance with the frequency division ratio setting data 232, in synchronization with the falling edge of the PLL clock 402, half the reference frequency, 1/3-fold, 1/4-fold, one of ... to the produce the divided clock 122 frequency.

ここで、分周クロック112及び分周クロック122の周波数が基準周波数の1/2倍、1/4倍、・・・の時は、分周クロック112及び分周クロック122のデューティー比はほぼ50%になる。 Here, half the frequency of the reference frequency of the divided clock 112 and the frequency-divided clock 122, 1/4-fold, when ... the duty ratio of the divided clock 112 and the divided clock 122 is approximately 50 %become. しかし、分周クロック112及び分周クロック122の周波数が基準周波数の1/3倍、1/5倍、・・・の時は、分周クロック112のデューティー比が50%にならない。 However, 1/3 times the frequency of the reference frequency of the divided clock 112 and the frequency-divided clock 122, 1/5-fold, when ... the duty ratio of the divided clock 112 does not become 50%.

そこで、分周クロック112及び分周クロック122は2入力OR素子130に入力されて分周クロック132が生成される。 Therefore, the divided clock 112 and the divided clock 122 2 is input to the input OR element 130 is frequency-divided clock 132 is generated. 分周クロック112及び分周クロック122の周波数が基準周波数の1/3倍、1/5倍、・・・の時、分周クロック132のデューティー比はほぼ50%になる。 1/3 frequency of the reference frequency of the divided clock 112 and the frequency-divided clock 122, 1/5-fold, when ..., the duty ratio of the divided clock 132 is almost 50%.

デコーダ140は、分周比設定データ232をデコードしてクロック選択信号142を生成する。 The decoder 140 decodes the division ratio setting data 232 to generate the clock selection signal 142.

セレクタ150は、選択信号142に従い、分周クロック112、分周クロック122又はPLLクロック402のいずれかを選択して画像表示用クロック12を生成する。 The selector 150 in accordance with selection signal 142, the divided clock 112, and generates an image display clock 12 by selecting one of the divided clock 122 or PLL clock 402. すなわち、セレクタ150は、基準周波数の1/2倍、1/4倍、・・・の周波数の画像表示用クロック12を生成する時は分周クロック112を選択し、基準周波数の1/3倍、1/5倍、・・・の周波数の画像表示用クロック12を生成する時は分周クロック122を選択する。 That is, the selector 150 is half the reference frequency, 1/4-fold, when generating an image display clock 12 of frequency ... selects the divided clock 112, 1/3 of the reference frequency , 1/5-fold, when generating an image display clock 12 of frequency ... selects the divided clock 122. また、セレクタ150は、基準周波数と同じ周波数の画像表示用クロック12を生成する時はPLLクロック402を選択する。 The selector 150, when generating an image display clock 12 of the same frequency as the reference frequency selects the PLL clock 402.

クロック周波数変更制御部200は、分周比設定回路210、画像非表示期間検出回路220、イネーブル端子付きDフリップフロップ230、第1区間設定レジスタ240−1〜第k区間設定レジスタ240−k(クロック周波数変更タイミング設定レジスタの一例)、分周比設定レジスタ250等を含んで構成されている。 Clock frequency change controller 200, the frequency division ratio setting circuit 210, the image non-display period detection circuit 220, D flip-flop 230 with enable terminal, the first section setting register 240-1~ first k interval setting register 240-k (Clock an example of a frequency change timing setting register), is configured to include a frequency division ratio setting register 250 and the like.

分周比設定回路210は、分周比設定レジスタ250の設定値に従って、画像表示用クロック12の分周比を決定し、分周比設定データ212を生成する。 Division ratio setting circuit 210 in accordance with the set value of the frequency division ratio setting register 250, determines the division ratio of the image display clock 12, to generate a frequency division ratio setting data 212. また、分周比設定回路210は、ホストCPU20からの静止画モード信号22や省電力モード信号24等の制御信号に基づいて、静止画モードや省電力モードが設定されたと判断した場合、静止画モードや省電力モードの設定が解除されたと判断した場合等に分周比設定レジスタ250の設定値が有効になるようにしてもよい。 Also, the frequency division ratio setting circuit 210, based on the still image mode signal 22 and the power saving mode signal 24 such as a control signal from the host CPU 20, when the still image mode and the power saving mode is determined to have been set, a still image setting mode or power saving mode may be a set value, such as when it is determined to have been released dividing ratio setting register 250 is enabled.

画像非表示期間検出回路220は、ピクセルカウンタ260(HCNT)及びラインカウンタ270(VCNT)で示される座標(画像データ生成部300が処理中の座標)が、画像非表示領域に含まれるか否かを検出し、含まれる場合は画像非表示期間検出信号222を生成する。 Image non-display period detecting circuit 220 determines whether the coordinate indicated by the pixel counter 260 (HCNT) and the line counter 270 (VCNT) (image data generation unit 300 of the coordinate in the process) are included in the image non-display area detects, if included generating an image non-display period detection signal 222. 画像非表示期間検出回路220は、ピクセルカウンタ260及びラインカウンタ270で示される座標が、例えば、垂直方向画像非表示領域72−1、垂直方向画像非表示領域72−2、水平方向画像非表示領域74−1又は水平方向画像非表示領域74−2のいずれかに含まれるか否かを検出するようにしてもよいし、垂直方向画像非表示領域72−1又は垂直方向画像非表示領域72−2のいずれかに含まれるか否かを検出するようにしてもよい。 Image non-display period detection circuit 220, the coordinates indicated by the pixel counter 260 and line counter 270, for example, a vertical direction image non-display area 72-1, a vertical direction image non-display area 72-2, the horizontal direction image non-display area 74-1 or may be detected whether or not included in any of the horizontal image non-display area 74-2, a vertical direction image non-display area 72-1 or vertical image non-display area 72- it may be detected whether or not included in any of the 2. なお、ピクセルカウンタ260及びラインカウンタ270は、例えば、画像データ生成部300に含まれており、各画素データ14及びデータイネーブル信号16を生成するタイミングを制御するために使用される。 Incidentally, the pixel counter 260 and line counter 270, for example, included in the image data generation unit 300, is used to control the timing of generating the pixel data 14 and the data enable signal 16.

イネーブル端子付きDフリップフロップ230は、画像非表示期間検出信号222が生成されている間(画像非表示期間の間)、PLLクロック402の立ち上がりエッジで分周比設定データ212をラッチして分周比設定データ232を生成する。 Having an enable terminal D flip-flop 230, (during the image non-display period) during which the image non-display period detection signal 222 is generated, the frequency division latches the division ratio setting data 212 on the rising edge of the PLL clock 402 generating a specific setting data 232. すなわち、画像非表示期間において分周比設定データ232が更新される。 That is, the frequency division ratio setting data 232 in the image non-display period is updated.

第1区間設定レジスタ240−1〜第k区間設定レジスタ240−kは、図5(A)及び図5(B)で説明したように画像表示用クロック12の周波数を段階的に変更するために使用されるレジスタである。 The first section setting register 240-1~ first k interval setting register 240-k, as shown in FIG. 5 (A) and FIG. 5 (B) to change the frequency of the image display clock 12 stepwise, as described in a register to be used. すなわち、第1区間設定レジスタ240−1〜第5区間設定レジスタ240−5(k=5のケース)は、図5(A)及び図5(B)の各区間P 〜P の長さを設定するためのレジスタである。 That is, the first interval setting register 240-1~ fifth section setting register 240-5 (k = 5 in case), FIG. 5 (A) and 5 each interval length of P 1 to P 5 shown in FIG. 5 (B) a register for setting. 各区間P 〜P の長さは1フレーム期間の整数倍になるように設定するようにしてもよい。 The length of each section P 1 to P 5 may be set to be an integral multiple of one frame period. そして、分周比設定回路210は、例えば、垂直同期信号280(VSYNC)をカウントするカウンタ(図示しない)を含み、各区間P 〜P が経過する毎に分周比設定データ212を1ずつデクリメント又はインクリメントするようにしてもよい。 Then, the frequency division ratio setting circuit 210, for example, a counter for counting the vertical synchronizing signal 280 (VSYNC) (not shown), the every frequency division ratio setting data 212 in which each segment P 1 to P 5 elapses 1 it may be decremented or incremented by.

本実施形態の液晶表示制御装置によれば、PLLクロック402が安定するのに時間がかかるような場合であっても、PLLクロック402の周波数を変更することなく分周比を変更するだけで画像表示用クロック12の周波数を容易に変更することができる。 According to the liquid crystal display control device of the present embodiment, an image with only the PLL clock 402 even when the take more time to stabilize, to change the frequency division ratio without changing the frequency of the PLL clock 402 it is possible to easily change the frequency of the display clock 12.

また、本実施形態の液晶表示制御装置によれば、画像表示用クロック12の周波数を段階的に変更する場合に各段階の周波数に至るまでの時間を可変に設定することができるので、各段階の周波数を考慮して液晶表示装置40の表示画像42の画質の変化がより目立たないように調整することができる。 Further, according to the liquid crystal display control device of the present embodiment, since the time until the frequency of each stage in the case of changing the frequency of the image display clock 12 stepwise can be variably set, each stage it can be adjusted in consideration of the frequency of such changes in the image quality of the display image 42 of the liquid crystal display device 40 is less noticeable.

また、本実施形態の液晶表示制御装置によれば、液晶表示装置40の静止画モードや省電力モードと連動させて画像表示用クロック12の周波数を適切な周波数に自動的に変更することができる。 Further, according to the liquid crystal display control device of the present embodiment, it is possible to automatically change in conjunction with the still image mode and the power saving mode of the liquid crystal display device 40 the frequency of the image display clock 12 to the appropriate frequency .

従って、本実施形態の液晶表示制御装置によれば、液晶表示装置40を適切な消費電力で動作させることができる。 Therefore, according to the liquid crystal display control device of the present embodiment, it is possible to operate the liquid crystal display device 40 at an appropriate power.

図7は、本実施形態の液晶表示制御装置の機能ブロック図の他の一例である。 Figure 7 is another example of a functional block diagram of a liquid crystal display control device of this embodiment. 図7において図1と同じ構成には同じ番号を付しており、その説明を省略する。 It is denoted by the same numerals in the same configuration as FIG. 1 in FIG. 7, a description thereof will be omitted.

図7において、液晶表示装置40は、光源となるバックライト(図示しない)を含み、光センサ80が検出する受光量検出データ82に基づいてバックライトの発光量を調節する。 7, the liquid crystal display device 40 includes a light source and comprising a backlight (not shown) to adjust the light emission amount of the backlight based on the amount of received light detected data 82 which the optical sensor 80 is detected. すなわち、液晶表示装置40は、受光量検出データ82に基づいて、周囲が暗いと判断するとバックライトの発光量を小さくし、周囲が明るいと判断するとバックライトの発光量を大きくする。 That is, the liquid crystal display device 40, based on the received light amount detection data 82, to reduce the emission amount of the backlight when it is determined that the ambient is dark, to increase the light emission amount of the backlight when it is determined that a bright environment.

液晶表示制御装置10のクロック周波数変更処理部200は、受光量検出データ82に基づいて、光センサ80が検出した受光量を所定の基準値と比較し、比較結果に基づいて画像表示用クロック12の周波数を変更するか否かを判断する。 Clock frequency change processing unit 200 of the liquid crystal display control device 10, based on the received light amount detection data 82, the received light amount of the light sensor 80 detects is compared with a predetermined reference value, the image display clock 12 based on the comparison result to determine whether or not to change the frequency of.

クロック周波数変更処理部200は、光センサ80が検出した受光量が所定の基準値よりも小さいと判断した場合は、画像表示用クロック12の周波数を低くするようにしてもよい。 Clock frequency change processing unit 200, if the received light amount of the light sensor 80 has detected is determined to be smaller than a predetermined reference value may be lowered frequency of the image display clock 12. また、クロック周波数変更処理部200は、光センサ80が検出した受光量が所定の基準値よりも大きいと判断した場合は、画像表示用クロック12の周波数を高くするようにしてもよい。 The clock frequency changing unit 200, if the received light amount of the light sensor 80 has detected is determined to be larger than a predetermined reference value, it may be to increase the frequency of the image display clock 12. さらに、クロック周波数変更処理部200は、光センサ80が検出した受光量が所定の基準値と一致すると判断した場合は、画像表示用クロック12の周波数を変更しないようにしてもよい。 Furthermore, the clock frequency changing unit 200, if the received light amount of the light sensor 80 has detected is determined to match with a predetermined reference value may not change the frequency of the image display clock 12.

本実施形態の液晶表示制御装置によれば、光センサ80が検出した受光量と連動させて画像表示用クロック12の周波数を適切な周波数に自動的に変更することができる。 According to the liquid crystal display control device of the present embodiment can automatically change in conjunction with the received light amount of the light sensor 80 detects the frequency of the image display clock 12 to the correct frequency. 従って、本実施形態の液晶表示制御装置によれば、液晶表示装置40を適切な消費電力で動作させることができる。 Therefore, according to the liquid crystal display control device of the present embodiment, it is possible to operate the liquid crystal display device 40 at an appropriate power.

2. 2. 電子機器 図8に、本実施の形態の電子機器のブロック図の一例を示す。 Electronic Instrument FIG. 8 shows an example of a block diagram of an electronic apparatus of this embodiment. 本電子機器800は、マイクロコンピュータ(ホストCPU)810、入力部820、メモリ830、電源生成部840、LCDコントローラ850、LCD860、音出力部870を含む。 The electronic device 800 includes a microcomputer (host CPU) 810, input unit 820, a memory 830, a power generator 840, LCD controller 850, LCD860, sound output unit 870.

ここで、入力部820は、種々のデータを入力するためのものである。 Here, the input unit 820 is for inputting various data. マイクロコンピュータ810は、この入力部820により入力されたデータに基づいて種々の処理を行うことになる。 The microcomputer 810 performs various processes based on data input by the input unit 820. メモリ830は、マイクロコンピュータ810などの作業領域となるものである。 Memory 830, and serves as a work area for the microcomputer 810 and the like. 電源生成部840は、電子機器800で使用される各種電源を生成するためのものである。 Power generating unit 840 is for generating various power supplies used in electronic equipment 800. LCD860は、電子機器が表示する各種の画像(文字、アイコン、グラフィック等)を出力するためのものである。 LCD860 is for outputting various images electronic device displays (text, icons, graphics, etc.). LCDコントローラ850は、LCD860を制御して画像を表示させるためのものである。 LCD controller 850 is for displaying an image by controlling the LCD860. LCDコントローラ850及びLCD860は、例えば、それぞれ図1〜図7で説明した液晶表示制御装置10及び液晶表示装置40であってもよい。 LCD controller 850 and LCD860, for example, may be a liquid crystal display control device 10 and the liquid crystal display device 40 described in the respective Figs. 1 to 7.

音出力部870は、電子機器800が出力する各種の音(音声、ゲーム音等)を出力するためのものであり、その機能は、スピーカなどのハードウェアにより実現できる。 The sound output section 870 is for outputting various sounds that the electronic device 800 outputs (audio, game sound and the like) and the function thereof can be realized by hardware such as a speaker.

図9(A)に、電子機器の1つである携帯電話950の外観図の例を示す。 In FIG. 9 (A), showing an example of an external view of a cellular phone 950, which is one of electronic equipment. この携帯電話950は、入力部として機能するダイヤルボタン952や、電話番号や名前やアイコンなどを表示するLCD954や、音出力部として機能し音声を出力するスピーカ956を備える。 The mobile phone 950 is provided, a dial button 952, which functions as an input unit, LCD954 and for displaying the telephone number or name and icon, the speaker 956 to output the audio functions as a sound output section.

図9(B)に、電子機器の1つである携帯型ゲーム装置960の外観図の例を示す。 In FIG. 9 (B), shows an example of an outside view of a portable game apparatus 960 which is one of electronic equipment. この携帯型ゲーム装置960は、入力部として機能する操作ボタン962、十字キー964や、ゲーム画像を表示するLCD966や、音出力部として機能しゲーム音を出力するスピーカ968を備える。 The portable game device 960 is provided with operation buttons 962 serving as an input unit, and a cross key 964, LCD 966 and displaying a game image, a speaker 968 for outputting game sounds functions as a sound output unit.

図9(C)に、電子機器の1つであるパーソナルコンピュータ970の外観図の例を示す。 In FIG. 9 (C), showing an example of the external view of the personal computer 970, which is one of electronic equipment. このパーソナルコンピュータ970は、入力部として機能するキーボード972や、文字、数字、グラフィックなどを表示するLCD974、音出力部976を備える。 The personal computer 970 includes a keyboard 972 which functions as an input unit, letters, numbers, LCD 974 for displaying the graphics, the sound output unit 976.

本実施の形態の液晶表示制御装置及び液晶表示装置を図9(A)〜図9(C)の電子機器に組み込むことにより、消費電力を最適化したパフォーマンスの高い電子機器を提供することができる。 By incorporating a liquid crystal display control device and a liquid crystal display device of this embodiment in electronic equipment of FIG. 9 (A) ~ FIG 9 (C), it is possible to provide an optimized high electronic apparatus performance and power consumption .

なお、本実施形態を利用できる電子機器としては、図9(A)〜図9(C)に示すもの以外にも、携帯型情報端末、ページャー、電子卓上計算機、タッチパネルを備えた装置、プロジェクタ、ワードプロセッサ、ビューファインダ型又はモニタ直視型のビデオテープレコーダ、カーナビゲーション装置等の種々の電子機器を考えることができる。 As the electronic devices capable of using the present embodiment, other than those shown in FIG. 9 (A) ~ FIG 9 (C), a portable information terminal, a pager, an electronic desk calculator, apparatus with a touch panel, a projector, word processor, can be considered a view finder type or monitor direct view type video tape recorder, a variety of electronic devices such as a car navigation system.

なお、本発明は本実施形態に限定されず、本発明の要旨の範囲内で種々の変形実施が可能である。 The present invention is not limited to this embodiment, and various modifications are possible within the spirit and scope of the present invention.

本発明は、実施の形態で説明した構成と実質的に同一の構成(例えば、機能、方法及び結果が同一の構成、あるいは目的及び効果が同一の構成)を含む。 The invention includes configurations substantially the same as the configurations described in the embodiments (in function, method and result, or in objective and effect the same). また、本発明は、実施の形態で説明した構成の本質的でない部分を置き換えた構成を含む。 The invention also includes configurations that replace non-essential parts of the configurations described in the embodiments. また、本発明は、実施の形態で説明した構成と同一の作用効果を奏する構成又は同一の目的を達成することができる構成を含む。 The invention also includes a configuration capable of achieving the structure or the same object exhibits the same effects as the configurations described in the embodiments. また、本発明は、実施の形態で説明した構成に公知技術を付加した構成を含む。 The invention also includes configurations obtained by adding known technology to the configurations described in the embodiments.

本実施形態の液晶表示制御装置の機能ブロック図の一例。 An example of a functional block diagram of a liquid crystal display control device of this embodiment. 液晶表示装置に含まれる液晶パネルの構成例について説明するための図。 Diagram for explaining a structural example of a liquid crystal panel included in the liquid crystal display device. 本実施形態の液晶表示制御装置が生成する画像表示用クロック及び画素データと液晶表示装置の表示画像の関係について説明するための図。 Diagram for explaining a relationship between the display image of the liquid crystal display control device image display clock and the pixel data and the liquid crystal display device for generating of the present embodiment. 本実施形態の液晶表示制御装置が、画像表示用クロックの周波数を変更するタイミングの一例について説明するためのタイミングチャート図。 The liquid crystal display control device of the present embodiment, a timing chart for explaining an example of a timing of changing the frequency of the image display clock. 図5(A)、図5(B)は、本実施形態の液晶表示制御装置が、画像表示用クロックの周波数を段階的に変更する例について説明するための図。 FIG. 5 (A), the FIG. 5 (B), a liquid crystal display control device of the present embodiment, an example diagram for illustrating changing the frequency of the image display clock stages. 画像表示用クロック生成部及びクロック周波数変更制御部の構成例について説明するための図。 Diagram for illustrating an example of a configuration of an image display clock generator and a clock frequency change controller. 本実施形態の液晶表示制御装置の機能ブロック図の他の一例。 Another example of a functional block diagram of a liquid crystal display control device of this embodiment. 液晶表示装置及び液晶表示制御装置を含む電子機器のブロック図の一例。 An example of a block diagram of an electronic device including a liquid crystal display device and a liquid crystal display controller. 図9(A)〜図9(C)は、種々の電子機器の外観図の例。 Figure 9 (A) ~ FIG 9 (C) shows an example of an external view of the various electronic devices.

符号の説明 DESCRIPTION OF SYMBOLS

10 液晶表示制御装置(LCDコントローラ)、12 画像表示用クロック、14 画素データ、16 データイネーブル信号、20 ホストCPU、22 静止画モード信号、24 省電力モード信号、30 記憶装置、40 液晶表示装置(LCD)、42 画像、50 LCDドライバ、52−1〜52−m データ線、54−1〜54−n 走査線、56 VCOM信号線、60 液晶パネル、62 スイッチング回路、64 トランジスタ、66 液晶容量、68 保持容量、70 画像表示領域、72−1〜72−2 垂直方向画像非表示領域、74−1〜74−2 水平方向画像非表示領域、80 光センサ、82受光量検出データ、100 画像表示用クロック生成部、110 分周回路、112 分周クロック、122 分周クロック、120分周回路、13 10 LCD controller (LCD controller) 12 for image display clock, 14 pixel data 16 data enable signal, 20 a host CPU, 22 still image mode signal, 24 power saving mode signal, 30 memory, 40 a liquid crystal display device ( LCD), 42 images, 50 LCD driver, 52-1 to 52-m data line, 54-1 to 54-n scan lines, 56 VCOM signal line, 60 a liquid crystal panel, 62 a switching circuit, 64 a transistor, 66 a liquid crystal capacitor, 68 holding capacitor, 70 an image display area, 72-1~72-2 vertical image non-display area, 74-1~74-2 horizontal image non-display area, 80 light sensor, 82 received light amount detection data, 100 an image display use clock generator, 110 frequency divider 112 frequency-divided clock, 122 frequency-divided clock, 120 frequency divider, 13 2入力OR素子、132 分周クロック、140 デコーダ、150 セレクタ、200 クロック周波数変更制御部、210 分周比設定回路、212 分周比設定データ、220 画像非表示期間検出回路、222 画像非表示期間検出信号、230 イネーブル端子付きDフリップフロップ、232 分周比設定データ、240−1〜240−k 第1〜第k区間設定レジスタ、250 分周比設定レジスタ、260 ピクセルカウンタ、270 ラインカウンタ、280 垂直同期信号、300 画像データ生成部、400 PLL、402 PLLクロック、800 電子機器、810 マイクロコンピュータ(ホストCPU)、820 入力部、830 メモリ、840 電源生成部、850 LCDコントローラ、860 LCD、870 音出力部、950 携 2-input OR element, 132 divided clock, 140 a decoder, 150 a selector, 200 a clock frequency change controller, 210 division ratio setting circuit, 212 division ratio setting data, 220 an image non-display period detection circuit, 222 an image non-display period detection signal, D flip-flop with 230 enable terminal, 232 division ratio setting data, 240 - 1 to 240-k first to k interval setting register, 250 division ratio setting register 260 pixel counter 270 line counter, 280 vertical synchronizing signal, 300 an image data generating unit, 400 PLL, 402 PLL clock, 800 electronics, 810 microcomputer (host CPU), 820 input unit, 830 memory, 840 power generating unit, 850 LCD controller, 860 LCD, 870 sound output section, 950 mobile 電話、952 ダイヤルボタン、954 LCD、956 スピーカ、960 携帯型ゲーム装置、962 操作ボタン、964 十字キー、966 LCD、968 スピーカ、970 パーソナルコンピュータ、972 キーボード、974 LCD、976 音出力部 Telephone, 952 dial button, 954 LCD, 956 speakers, 960 portable game device, 962 operation button, 964 cross key, 966 LCD, 968 speakers, 970 personal computers, 972 keyboard, 974 LCD, 976 sound output section

Claims (10)

  1. 液晶表示装置の画像表示を制御する液晶表示制御装置であって、 A liquid crystal display control device for controlling the image display of the liquid crystal display device,
    前記液晶表示装置の画像表示用クロックを生成する画像表示用クロック生成部と、 Said image display clock generator for generating an image display clock of the liquid crystal display device,
    外部ホストから受け取った所定の信号又は内部レジスタの設定値に基づいて、前記画像表示用クロックの周波数を変更するか否かを判断し、前記液晶表示装置が画像表示を行わない期間に前記画像表示用クロックの周波数を変更するように制御するクロック周波数変更制御部と、を含むことを特徴とする液晶表示制御装置。 Based on the set value of the predetermined signal or the internal register received from the external host, determining whether to change the frequency of the image display clock, the image displayed on the period in which the liquid crystal display device does not perform a display image the liquid crystal display control device which comprises a clock frequency change controller for controlling to change the frequency of the use clock, a.
  2. 請求項1において、 According to claim 1,
    前記クロック周波数変更制御部は、 The clock frequency changing control unit,
    前記液晶表示装置がフレームの最後の画素を表示してから次のフレームの最初の画素を表示するまでの期間に前記画像表示クロックの周波数を変更するように制御することを特徴とする液晶表示制御装置。 The liquid crystal display control, characterized in that the liquid crystal display device is controlled so as to change the frequency of the image display clock time to display the first pixel of the next frame from the display the last pixel of the frame apparatus.
  3. 請求項1又は2において、 According to claim 1 or 2,
    前記画像表示用クロック生成部は、 The image display clock generator,
    所定の基準クロックを分周して前記画像表示用クロックを生成するクロック分周回路を含み、 A predetermined reference clock by dividing comprises a clock divider circuit for generating the image display clock,
    前記クロック周波数変更制御部は、 The clock frequency changing control unit,
    前記クロック分周回路の分周比を変更することにより前記画像表示用クロックの周波数を変更するように制御することを特徴とする液晶表示制御装置。 The liquid crystal display control device and controls to change the frequency of the image display clock by changing the division ratio of the clock divider circuit.
  4. 請求項1乃至3のいずれかにおいて、 In any one of claims 1 to 3,
    前記クロック周波数変更制御部は、 The clock frequency changing control unit,
    目標の周波数に達するまで前記画像表示用クロックの周波数を段階的に変更するように制御することを特徴とする液晶表示制御装置。 The liquid crystal display control device and controls to change the frequency of the image display clock stepwise until it reaches the target frequency.
  5. 請求項4において、 According to claim 4,
    前記画像表示用クロックの周波数を段階的に変更するタイミングを設定するためのクロック周波数変更タイミング設定レジスタを含み、 Wherein the clock frequency change timing setting register for setting the timing for changing the frequency of the image display clock stepwise,
    前記クロック周波数変更制御部は、 The clock frequency changing control unit,
    前記クロック周波数変更タイミング設定レジスタの設定値に基づいて、前記画像表示用クロックの周波数を段階的に変更するように制御することを特徴とする液晶表示制御装置。 The clock frequency changes based on timing setting register settings, a liquid crystal display control device and controls to change the frequency of the image display clock stages.
  6. 請求項1乃至5のいずれかにおいて、 In any one of claims 1 to 5,
    前記クロック周波数変更制御部は、 The clock frequency changing control unit,
    外部ホストから受け取った、前記液晶表示装置に静止画を表示させる静止画モードであるか否かを示す信号に基づいて、前記画像表示クロックの周波数を変更するか否かを判断することを特徴とする液晶表示制御装置。 Received from the external host, and wherein the liquid crystal display device based on a signal indicating whether the still image mode for displaying a still image, determines whether or not to change the frequency of the image display clock the liquid crystal display control device that.
  7. 請求項1乃至6のいずれかにおいて、 In any one of claims 1 to 6,
    前記クロック周波数変更制御部は、 The clock frequency changing control unit,
    外部ホストから受け取った、前記液晶表示装置の消費電力を下げる省電力モードであるか否かを示す信号に基づいて、前記画像表示クロックの周波数を変更するか否かを判断することを特徴とする液晶表示制御装置。 Received from the external host, on the basis of the signal indicating whether the power saving mode to reduce power consumption of the liquid crystal display device, and wherein the determining whether to change the frequency of the image display clock The liquid crystal display control device.
  8. 請求項1乃至7のいずれかにおいて、 In any one of claims 1 to 7,
    前記クロック周波数変更制御部は、 The clock frequency changing control unit,
    光センサが検出した受光量を所定の基準値と比較し、比較結果に基づいて前記画像表示用クロックの周波数を変更するか否かを判断することを特徴とする液晶表示制御装置。 The received light amount of the light sensor detects is compared with a predetermined reference value, the liquid crystal display control apparatus characterized by determining whether to change the frequency of the image display clock based on the comparison result.
  9. 請求項1乃至8のいずれかにおいて、 In any one of claims 1 to 8,
    前記液晶表示装置は低温ポリシリコンTFTで形成されたアクティブマトリックス型の液晶パネルを含むことを特徴とする液晶表示制御装置。 The liquid crystal display device includes a liquid crystal display control device which comprises a liquid crystal panel of an active matrix type formed by low-temperature polysilicon TFT.
  10. 請求項1乃至9のいずれかに記載された液晶表示制御装置と、 A liquid crystal display control device as claimed in any one of claims 1 to 9,
    前記液晶表示制御装置が生成する画像表示用クロックに基づいて画像表示を行う液晶表示装置と、を含むことを特徴とする電子機器。 An electronic apparatus comprising a liquid crystal display device for displaying an image based on the image display clock liquid crystal display control device generates.
JP2008077216A 2008-03-25 2008-03-25 Liquid crystal display control device and electronic device Withdrawn JP2009229961A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2008077216A JP2009229961A (en) 2008-03-25 2008-03-25 Liquid crystal display control device and electronic device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2008077216A JP2009229961A (en) 2008-03-25 2008-03-25 Liquid crystal display control device and electronic device

Publications (1)

Publication Number Publication Date
JP2009229961A true true JP2009229961A (en) 2009-10-08

Family

ID=41245403

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2008077216A Withdrawn JP2009229961A (en) 2008-03-25 2008-03-25 Liquid crystal display control device and electronic device

Country Status (1)

Country Link
JP (1) JP2009229961A (en)

Cited By (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011170342A (en) * 2010-01-20 2011-09-01 Semiconductor Energy Lab Co Ltd Display device and method for driving the same
JP2011197650A (en) * 2010-02-26 2011-10-06 Semiconductor Energy Lab Co Ltd Method of driving display device and display device
CN102542967A (en) * 2010-12-13 2012-07-04 乐金显示有限公司 Timing controller, display device using the same, and method for driving timing controller
WO2012127810A1 (en) * 2011-03-18 2012-09-27 シャープ株式会社 Liquid crystal display device
JP2012252346A (en) * 2010-02-26 2012-12-20 Semiconductor Energy Lab Co Ltd Display device
WO2013021576A1 (en) * 2011-08-05 2013-02-14 シャープ株式会社 Display device and drive device for display device
WO2013027705A1 (en) * 2011-08-25 2013-02-28 シャープ株式会社 Display device, control device, and electronic apparatus
WO2013115088A1 (en) * 2012-02-02 2013-08-08 シャープ株式会社 Display device and method of driving same
JP2013213912A (en) * 2012-04-02 2013-10-17 Sharp Corp Display device, information processing device, display driving method, display driving program and computer readable recording medium
WO2014050316A1 (en) * 2012-09-28 2014-04-03 シャープ株式会社 Liquid-crystal display device and drive method thereof
WO2014080828A1 (en) * 2012-11-22 2014-05-30 シャープ株式会社 Display device and electronic device
JP2016508239A (en) * 2013-01-14 2016-03-17 アップル インコーポレイテッド Low power display device using a variable refresh rate
KR101729982B1 (en) 2010-12-30 2017-04-26 삼성디스플레이 주식회사 Display device and method of driving the same
US9761201B2 (en) 2012-09-28 2017-09-12 Sharp Kabushiki Kaisha Liquid-crystal display device and drive method thereof

Cited By (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011170342A (en) * 2010-01-20 2011-09-01 Semiconductor Energy Lab Co Ltd Display device and method for driving the same
KR101744906B1 (en) * 2010-01-20 2017-06-20 가부시키가이샤 한도오따이 에네루기 켄큐쇼 Display device and method for driving the same
KR101883331B1 (en) * 2010-01-20 2018-08-30 가부시키가이샤 한도오따이 에네루기 켄큐쇼 Display device and method for driving the same
JP2015127822A (en) * 2010-02-26 2015-07-09 株式会社半導体エネルギー研究所 Display device
CN102770902A (en) * 2010-02-26 2012-11-07 株式会社半导体能源研究所 The display apparatus and driving method thereof
JP2012252346A (en) * 2010-02-26 2012-12-20 Semiconductor Energy Lab Co Ltd Display device
JP2017143277A (en) * 2010-02-26 2017-08-17 株式会社半導体エネルギー研究所 Transistor and a liquid crystal display device
JP2011197650A (en) * 2010-02-26 2011-10-06 Semiconductor Energy Lab Co Ltd Method of driving display device and display device
KR101733765B1 (en) 2010-02-26 2017-05-08 가부시키가이샤 한도오따이 에네루기 켄큐쇼 Display device and driving method thereof
KR101862811B1 (en) * 2010-02-26 2018-05-30 가부시키가이샤 한도오따이 에네루기 켄큐쇼 Display device and driving method thereof
KR101803552B1 (en) * 2010-02-26 2017-11-30 가부시키가이샤 한도오따이 에네루기 켄큐쇼 Display device and e-book reader provided therewith
CN102542967A (en) * 2010-12-13 2012-07-04 乐金显示有限公司 Timing controller, display device using the same, and method for driving timing controller
KR101729982B1 (en) 2010-12-30 2017-04-26 삼성디스플레이 주식회사 Display device and method of driving the same
WO2012127810A1 (en) * 2011-03-18 2012-09-27 シャープ株式会社 Liquid crystal display device
WO2013021576A1 (en) * 2011-08-05 2013-02-14 シャープ株式会社 Display device and drive device for display device
WO2013027705A1 (en) * 2011-08-25 2013-02-28 シャープ株式会社 Display device, control device, and electronic apparatus
WO2013115088A1 (en) * 2012-02-02 2013-08-08 シャープ株式会社 Display device and method of driving same
JP2013213912A (en) * 2012-04-02 2013-10-17 Sharp Corp Display device, information processing device, display driving method, display driving program and computer readable recording medium
WO2014050316A1 (en) * 2012-09-28 2014-04-03 シャープ株式会社 Liquid-crystal display device and drive method thereof
JPWO2014050316A1 (en) * 2012-09-28 2016-08-22 シャープ株式会社 The liquid crystal display device and a driving method
US9761201B2 (en) 2012-09-28 2017-09-12 Sharp Kabushiki Kaisha Liquid-crystal display device and drive method thereof
JPWO2014080828A1 (en) * 2012-11-22 2017-01-05 シャープ株式会社 Display device and electronic equipment
US9824651B2 (en) 2012-11-22 2017-11-21 Sharp Kabushiki Kaisha Display device and electronic device
WO2014080828A1 (en) * 2012-11-22 2014-05-30 シャープ株式会社 Display device and electronic device
US9501993B2 (en) 2013-01-14 2016-11-22 Apple Inc. Low power display device with variable refresh rates
US10056050B2 (en) 2013-01-14 2018-08-21 Apple Inc. Low power display device with variable refresh rates
JP2016508239A (en) * 2013-01-14 2016-03-17 アップル インコーポレイテッド Low power display device using a variable refresh rate

Similar Documents

Publication Publication Date Title
US6621489B2 (en) LCD display unit
US6097437A (en) Format converter
US20080055318A1 (en) Dynamic frame rate adjustment
US20080129903A1 (en) Liquid crystal display device and driving method thereof
US20080238897A1 (en) Hold type image display system
US6340959B1 (en) Display control circuit
US6329975B1 (en) Liquid-crystal display device with improved interface control
US5926173A (en) Circuit for driving liquid crystal display having power saving feature
US20030030607A1 (en) Active matrix display device
US20110032231A1 (en) Display device
US20080238854A1 (en) Hold type image display system
US20130057763A1 (en) Display driver, operating method thereof, host for controlling the display driver, and system having the display driver and the host
US20070236243A1 (en) Liquid crystal display driver including test pattern generating circuit
US20070030236A1 (en) Method and apparatus for driving liquid crystal display device
US20080165099A1 (en) Lcds and methods for driving same
US20070229418A1 (en) Apparatus and method for driving liquid crystal display device
WO2011145360A1 (en) Display device and method of driving the same, and display system
US20100309173A1 (en) Display device and mobile terminal
US6525720B1 (en) Liquid crystal display and driving method thereof
US20090128540A1 (en) Liquid crystal display device with dynamically switching driving method to reduce power consumption
US20020036635A1 (en) Information processing apparatus and method for controlling power supply for a display thereof
US20100123701A1 (en) Liquid crystal display
US20130328796A1 (en) Devices and methods for reducing power usage of a touch-sensitive display
JP2010049206A (en) Display system and electronic apparatus
JP2010190932A (en) Display and driving device

Legal Events

Date Code Title Description
A300 Withdrawal of application because of no request for examination

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 20110607