JP2008115460A - 半導体素子の形成方法及び光起電力素子の形成方法 - Google Patents

半導体素子の形成方法及び光起電力素子の形成方法 Download PDF

Info

Publication number
JP2008115460A
JP2008115460A JP2007219926A JP2007219926A JP2008115460A JP 2008115460 A JP2008115460 A JP 2008115460A JP 2007219926 A JP2007219926 A JP 2007219926A JP 2007219926 A JP2007219926 A JP 2007219926A JP 2008115460 A JP2008115460 A JP 2008115460A
Authority
JP
Japan
Prior art keywords
type layer
layer
spark
forming
semiconductor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2007219926A
Other languages
English (en)
Inventor
Yasuyoshi Takai
康好 高井
Tadashi Sawayama
忠志 澤山
Kouichirou Moriyama
公一朗 森山
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP2007219926A priority Critical patent/JP2008115460A/ja
Priority to US11/871,534 priority patent/US7534628B2/en
Publication of JP2008115460A publication Critical patent/JP2008115460A/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67242Apparatus for monitoring, sorting or marking
    • H01L21/67253Process monitoring, e.g. flow or thickness monitoring
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/24Deposition of silicon only
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/4401Means for minimising impurities, e.g. dust, moisture or residual gas, in the reaction chamber
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/50Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating using electric discharges
    • C23C16/505Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating using electric discharges using radio frequency discharges
    • C23C16/509Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating using electric discharges using radio frequency discharges using internal electrodes
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/54Apparatus specially adapted for continuous coating
    • C23C16/545Apparatus specially adapted for continuous coating for coating elongated substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/18Processes or apparatus specially adapted for the manufacture or treatment of these devices or of parts thereof
    • H01L31/1804Processes or apparatus specially adapted for the manufacture or treatment of these devices or of parts thereof comprising only elements of Group IV of the Periodic Table
    • H01L31/182Special manufacturing methods for polycrystalline Si, e.g. Si ribbon, poly Si ingots, thin films of polycrystalline Si
    • H01L31/1824Special manufacturing methods for microcrystalline Si, uc-Si
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E10/00Energy generation through renewable energy sources
    • Y02E10/50Photovoltaic [PV] energy
    • Y02E10/545Microcrystalline silicon PV cells
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02PCLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
    • Y02P70/00Climate change mitigation technologies in the production process for final industrial or consumer products
    • Y02P70/50Manufacturing or production processes characterised by the final manufactured product

Landscapes

  • Chemical & Material Sciences (AREA)
  • Engineering & Computer Science (AREA)
  • Organic Chemistry (AREA)
  • General Chemical & Material Sciences (AREA)
  • Metallurgy (AREA)
  • Mechanical Engineering (AREA)
  • Materials Engineering (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • General Physics & Mathematics (AREA)
  • Inorganic Chemistry (AREA)
  • Plasma & Fusion (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Electromagnetism (AREA)
  • Photovoltaic Devices (AREA)
  • Chemical Vapour Deposition (AREA)

Abstract

【課題】 微結晶シリコン膜(結晶質を含むシリコン膜)の形成条件の最適化を容易に行うことにより、十分な結晶粒径を有し、構造欠陥を減少させ、半導体素子の特性向上及び光起電力素子の変換効率の向上と光劣化の抑制を高いレベルで両立させることを目的とする。
【解決手段】 結晶質を含むシリコン系薄膜からなる半導体層を含む半導体素子のプラズマCVD法による製造方法において、前記半導体層の形成時に高周波電極側が負となるように高周波電極と基板との間にバイアス電圧を印加する工程と、前記、高周波電極又は前記基板に発生するスパークを検知する工程と、前記検知結果に基づいて、継続時間が100msec以上のスパークの発生回数が1回/min以下となるように、高周波電力、バイアス電圧、バイアス電流、圧力、ガス流量、電極間距離の少なくとも1つを制御する工程と、を含む。
【選択図】 図1

Description

本発明は堆積膜、特にシリコン系堆積膜を用いた半導体素子の形成方法、及び太陽電池等のシリコン系堆積膜を用いた光起電力素子の形成方法に関する。
高周波プラズマCVD法は、大面積化や低温形成が容易であり、プロセススループットが向上する点からも、シリコン系堆積膜の量産化に対して優れた方法の一つである。シリコン系堆積膜を製品へと応用した例として太陽電池について考えると、化石燃料を利用した既存のエネルギーに比べて、シリコン系堆積膜を用いた太陽電池は、以下の利点がある。即ち、エネルギー源が無尽蔵であること、発電過程がクリーンであるという利点である。しかし、普及を進めるためにはさらなる低コスト化が必要である。そのためには、高周波プラズマCVD法による成膜速度の向上、及びさらなる特性の向上に関する技術の確立は重量な技術課題の一つとなっている。
結晶質シリコン系堆積膜の製造方法に関しては、例えば特許文献1に開示されている。該公報には、シラン系ガスと水素ガスを含み、反応室内の圧力が5Torr以上に設定され、基板と電極間距離が1cm以内という条件下で堆積膜の形成を行うものである。このような条件下で製造されたシリコン系堆積膜は高速で成膜することが可能であり、これを用いた光電変換装置は高い変換効率を持つことが開示されている。
また、特許文献2には、以下の条件で非晶質シリコン系堆積膜を形成する技術が開示されている。即ち、SiH4系ガス分圧を1.2Torr以上、20Torr以下、電極間距離を8mm以上15mm以下、水素希釈ガスをSiH4系ガスに対して4倍以下とするものである。
さらに特許文献3には、微結晶半導体をi型層に有するpin接合の構成素子と、アモルファス半導体をi型層に有するpin接合の構成素子とを少なくとも積層してなる積層型光起電力素子が開示される。そして当該素子において、微結晶半導体をi型層に有するpin接合の構成素子によって電流値が律速される積層型光起電力素子とすることにより、光起電力素子の光劣化を抑制し、特性を高めるものである。
一方、プラズマCVD法において、i型層の堆積膜の形成条件を適宜調整することによって、光電変換素子を含む半導体素子の特性を向上させる技術が提案されている。
例えば特許文献4には、光電変換素子を構成する、より薄い第1の実質的に真性の堆積膜とより厚い第2の実質的に真性の堆積膜とを有する構成が開示されている。そして、前記第1の堆積膜を形成する際の圧力を前記第2の堆積膜を形成する際の圧力よりも高くすることで、光起電力素子の開放電圧と短絡電流の特性を向上させるものである。
また特許文献5には、アモルファスシリコンからなる半導体素子形成時に、真性アモルファス半導体層の形成条件を制御する技術が開示されている。即ち、当該真性アモルファス半導体層の主要部をマイクロ波プラズマ放電により堆積した後、該主要部より薄い前記半導体層の残りの部分をRFプラズマ放電により堆積するものである。このような方法により、堆積膜の堆積速度と、半導体素子の特性とを向上させることができる。
また特許文献6には、p型層と接するi型層の成膜にはH2で希釈したSiH4ガスを用い、バルクのi型層の成膜には100%SiH4ガスを用いる構成が開示されている。そして、p型層と接するi型層とバルクi型層とで成膜速度を変えて成膜することにより界面特性の劣化の抑制と高特性化及び量産性を向上させることができる。
また特許文献7から9には、i型非単結晶シリコン系半導体層又はi型の結晶質シリコン系光電変換層の形成時に堆積速度を変化させる技術が開示されている。このように光電変換層を形成することによって光劣化を抑制し、高効率で安定性に優れる、高品質な半導体装置、光電変換装置を形成することができる。
また特許文献10及び11にはアモルファス半導体層形成時に基板電極に正の直流バイアス電圧、又は一方の放電電極に直流バイアスを印加する技術が開示されている。そして、該直流バイアスを制御することによって成膜速度を増加させることができる。
また特許文献12にはアモルファスシリコン膜形成時に基板の導電部に直流電圧を印加することによって光学的エネルギーギャップを制御する技術が開示されている。
さらに特許文献13には光入射側のi型アモルファスシリコン膜を形成する時の基板温度を、光透過側のi型アモルファスシリコン膜を形成する時の基板温度より低くする技術が開示されている。このように温度制御ことでアモルファスシリコン膜中の水素量及び禁止帯幅を制御し光電変換効率を向上させることができる。
特開平11−330520号公報 特開2000−252484号公報 特開平11−243219号公報 特開昭63−220578号公報 特公平7−107896号公報 特公平7−99776号公報 特開平6−85291号公報 特開2000−183377号公報 特開2000−243992号公報 特開昭61−119030号公報 特公昭61−47225号公報 特開昭59−97514号公報 特開昭57−159070号公報
前述した特許文献等に開示された技術によりプラズマCVD法によって形成されるシリコン系堆積膜の特性は徐々に改善されてきている。例えば、プラズマCVD法において、比較的高い圧力(例えば600Pa以上)、狭い電極間距離(例えば10mm以下)とする。このような条件とすることにより、1nm/sec以上の速い堆積速度で、比較的高特性の結晶質を含むシリコンからなる堆積膜を形成することができる。そしてこれらの技術により作製された半導体素子、例えば太陽電池等の光起電力素子は変換効率が向上する一方、劣化率は抑制され、より高特性なものになってきている。
しかし、上記結晶質を含むシリコンからなる堆積膜を含む光起電力素子等の更なる高特性化、低コスト化を達成するには解決すべき課題が存在する。
特性の優れた結晶質を含むシリコン膜(以後、微結晶シリコン膜と記す)を形成するためには、堆積膜形成中に堆積膜の構造欠陥を減少させることが重要である。さらに、堆積膜形成中に堆積膜表面に陽イオンダメージを与えることがないように形成することが重要である。
プラズマCVD法による堆積膜の形成過程においては、前記した特許文献等に開示されているように、以下のパラメータを制御することが知られている。即ち、電極間距離、圧力、原料ガス流量、希釈ガス流量、ガス流量比、高周波電力の周波数、成膜速度、バイアス電圧等を適宜制御することである程度良質の堆積膜を形成することができる。しかし、特に微結晶シリコン膜を形成する際の堆積膜への構造欠陥形成の抑制及び陽イオンのダメージに関してはさらなる改善の余地がある。
第1の課題は、堆積膜形成条件によってはスパークを誘発し、プラズマを不安定にする、或いはプラズマ中で副生成物であるポリシラン等の微粒子の生成を助長することである。スパークの発生により、結果として堆積膜中の構造欠陥等が増大し、堆積膜の特性に悪影響を与える。
ここで本発明における上記スパークとは、グロー放電からアーク放電への急激な移行(異常放電の一種)をいう。
スパークが発生すると、堆積膜表面にスパークが発生した場合にはスパーク自体が堆積膜表面にダメージを与え、構造欠陥を形成する一因となる。またスパークが堆積膜表面以外の場所で発生した場合でも、スパークが発生した瞬間は、微小時間放電が途切れた状態となる。このため、堆積膜中に不連続な界面が形成され、堆積膜の電気的、或いは光学的な特性等に悪影響を与える場合がある。さらにスパークが発生している間は、高周波エネルギーが原料ガスの分解に寄与しないため、成膜室内の活性種の重合反応が支配的となる。従って、ポリシラン等の微粒子の生成を助長することとなる。
本発明者らの知見によれば、前記スパークは、一律ではなく、スパークの発生する場所及びスパークの継続時間に長短の違いがあることが明らかとなった。例えば、スパークの発生し易い場所としては、基板の端部や高周波電極の端部等のエッジ部分、或いは周辺部分である。また堆積膜形成工程において、基板や高周波電極の相対位置が、熱応力や、基板搬送等により変化する場合には、それらの変化によってスパークが誘発される。例えば、高周波電極と基板との距離(電極間距離)が瞬間的に小さく、或いは大きく変化した場所でスパークが多く発生する傾向がある。
また、スパークが継続している時間(スパーク継続時間)も、詳細にデータを見ると種々のものが存在する。具体的には、数μsec以下の規模の微小スパーク、数μsecから数十μsecの規模のスパーク、数十μsecから数十msecの規模のスパークが存在する。さらに、数十msecから数百msecの規模のスパーク、数百msec以上の規模のスパーク等がある。そして当該スパークの時間が長くなる程堆積膜に悪影響を与える。
プラズマCVDによる堆積膜形成工程においてスパークが発生することについては従来から知られている。しかし、微小なスパーク(スパーク時間が数μsecから数十msec程度)のスパークは、目視では判別が困難である。即ち、見かけ上安定放電に見えるため、これまでその詳細については必ずしも明らかではなかった。
またスパーク対策として、いわゆるスパークキラー(バイアス電流の変化を検知し、所定の電流値を場合に印加電圧を低減またはゼロにする装置)が知られている。しかしこのようなスパークを抑制する装置を設けても、スパークの発生を完全に防ぐことは困難である。例えばスパークキラーの感度を上げると、スパーク以外のノイズの影響もあって、バイアス電圧のカットが頻繁に行われ安定放電が困難になる。従ってスパークキラーは、スパークの発生頻度又はスパークの規模を抑制するものであって、小規模なスパークは必ずしも十分には抑制できない。
電極間距離、圧力、原料ガス流量、希釈ガス流量、ガス流量比、高周波電力の周波数、成膜速度、バイアス電圧等に代表される堆積膜形成条件の制御は以上のようにスパークやポリシラン等の微粒子の発生を誘発する場合があるため、その最適化は容易なものではない。
第2の課題は、変換効率の向上の為、適度な粒径を有し、構造欠陥の少ない微結晶シリコン膜を形成することが困難であるという課題である。
本発明者らの知見によれば、微結晶シリコンを含む堆積膜は、結晶粒径が小さい、あるいは結晶粒界の欠陥が多い場合には太陽電池とした場合に十分な開放電圧値が得られない。また、短絡電流値が小さくなる。また、経時的に膜質が劣化し、電気特性などが低下するという問題がある。
さらに堆積膜形成条件によっては、堆積膜中の微結晶の割合が小さくなり、アモルファス成分が相対的に多くなる。堆積膜の膜厚にもよるが、長時間光照射した場合にはネットワークを構成する結合の中で、弱い結合が切れ、未結合手の数が増加し、特性に悪影響を与える。そのような堆積膜を太陽電池等、光電変換素子のpin接合のi型層として採用する場合、太陽電池の層構成によっては、光劣化による特性の低下が大きくなる。
本発明者らの知見によれば、これらの特性は堆積膜形成条件によって変化するが、陽イオンによる堆積膜へのダメージを抑制することが効果的であることが明らかとなった。
一方、陽イオンダメージのみに着目して堆積膜形成条件を調整すると、堆積膜形成速度の低下や、陽イオンダメージ以外の原因(例えばプラズマ状態の変化等)によって堆積膜の特性が低下する場合がある。従って、太陽電池等の光起電力素子に求められる最適な特性を有する微結晶を含む堆積膜を形成することは困難である。
以上第1の課題及び第2の課題に対して前記の特許文献等には必ずしも十分な技術が開示されているものではない。
特許文献1、特許文献2及び特許文献3には、シリコン系堆積膜を形成する際にi型層を複数の工程に分離し、各工程で陽イオンダメージを抑制する点、及びスパークを抑制する点について開示はない。
特許文献4には、i型層を形成する際の圧力を制御する技術が開示されている。圧力を高くすることで一般にプラズマポテンシャルは小さくなることから、より薄い第1の実質的に真性の堆積膜の陽イオンダメージは、より厚い第2の実質的に真性の堆積膜よりも小さいものと考えられる。しかし、陽イオンダメージをバイアス電圧によって制御する点、及び微結晶シリコンからなるi型層を形成する点、及びスパークを抑制する点については十分な開示がない。
特許文献5には、真性アモルファス半導体層形成時の高周波電力の周波数を制御する技術は開示されている。しかし、陽イオンダメージをバイアス電圧によって制御する点、スパークを抑制する点及び微結晶シリコンに関する記載は十分には開示されていない。
特許文献6には、陽イオンダメージをバイアス電圧によって制御する点、スパークを抑制する点及び微結晶シリコンに関する記載は十分には開示されていない。
また特許文献7から9には、陽イオンダメージをバイアス電圧によって制御する点、及びスパークを抑制する点は開示されていない。
また特許文献10及び11にはアモルファス半導体層形成時に基板電極に正の直流バイアス電圧、又は一方の放電電極に直流バイアスを印加し、該直流バイアスを制御することは開示されている。しかし、微結晶シリコン膜に対する陽イオンダメージをバイアス電圧によって制御する点、及びスパークを抑制する点は開示されていない。直流バイアスを印加することが直ちに陽イオンダメージを軽減できるものではない。そして、バイアス電圧の極性及び印加する電極によってもプラズマ自体が変化し、その効果が異なるものとなる。例えばアモルファスシリコン膜の場合には、微結晶シリコン膜とは異なり、堆積膜に陽イオンを積極的に衝突(イオンボンバードメント)させることによって電気特性を向上させることができる場合がある。これはイオンの衝突によって堆積膜が局部的にアニールされ、その結果堆積膜の構造緩和が進むためであると考えられる。この点で本発明の微結晶シリコン膜とアモルファスシリコン膜とではバイアス印加の効果が大きく異なる。
さらに特許文献12及び特許文献13には微結晶シリコン膜に対する陽イオンダメージをバイアス電圧によって制御する点、及びスパークを抑制する点が開示されていない。
またいずれの特許文献にも堆積膜形成工程のスパーク(特に微小スパーク)を抑制する技術に関する記載はない。
本発明は前記課題を解決し、微結晶シリコン膜(結晶質を含むシリコン膜の一種)の形成条件の最適化を容易に行うものである。そして、十分な結晶粒径を有し、構造欠陥を減少させ、半導体素子の特性向上及び光起電力素子の変換効率の向上と光劣化の抑制を高いレベルで両立させることのできる微結晶シリコン膜を提供することを目的とする。
また本発明は、半導体素子、太陽電池等の光起電力素子の生産コストを削減することを目的とする。
本発明は、上記課題を解決するために本発明者らが鋭意検討を行った結果完成に至ったものであり、その骨子とするところは以下の通りである。
本発明は、結晶質を含むシリコン系堆積膜からなる半導体層を含む半導体素子のプラズマCVD法による形成方法において、前記半導体層の形成時に高周波電極側が負となるように高周波電極と基板との間にバイアス電圧を印加する工程と、前記、高周波電極又は前記基板に発生するスパークを検知する工程と、前記検知結果に基づいて、継続時間が100msec以上のスパークの発生回数が1回/min以下となるように、高周波電力、バイアス電圧、バイアス電流、圧力、ガス流量、電極間距離の少なくとも1つを制御する工程と、を含むことを特徴とするものである。
本発明の堆積膜形成方法を用いることにより、前述の課題を効果的に解決することができる。
即ち、スパーク(特に微小なスパーク)による堆積膜表面への構造欠陥の形成、微粒子の発生、及び発生した微粒子の堆積膜中への混入等の悪影響を効果的に抑制することができる。その結果、構造欠陥が少ない微結晶シリコンを含む堆積膜を形成することができる。
特に求める素子特性に応じて最適な特性を有する微結晶シリコンを含む堆積膜を形成することができる。
また微結晶シリコンからなる堆積膜形成時の陽イオンによるダメージを効果的に抑制することができる。この結果、微結晶シリコン膜の特性を向上させ、変換効率の向上と光劣化の抑制を高いレベルで両立させることが可能となる。
特に半導体接合を有する微結晶シリコン膜の当該接合界面の陽イオンダメージをバルク領域よりも小さくすることにより、結晶粒の良好な成長を促進することができる。この結果、構造欠陥の少ない最適な粒径を有する微結晶シリコン膜を形成することができる。
さらに太陽電池等の光起電力素子の生産コストを削減できるという格別な効果がある。
以下図面を用いて本発明を実施するための最良の形態についてさらに詳細に説明するが、本発明はこれらによって何ら限定されるものではない。
図1から図4に基づいて本発明をさらに詳細に説明する。
図1は本発明により作製した太陽電池の好ましい層構成の一例を表す図である。図1において、101は基板、102は反射層、103は反射増加層、104はn又はp型層、105はn/i又はp/iバッファ層(第1のi型層)、106はi型層(第2のi型層)である。107はp/i又はn/iバッファ層(第3のi型層)、108はp又はn型層、109は透明電極、110は集電電極である。ここで、反射層102及び反射増加層103からなる111は裏面反射層である。またn又はp型層104、n/i又はp/iバッファ層105、i型層106、p/i又はn/iバッファ層107、p又はn型層108からなる112は第一の光起電力素子である。
ここで本発明における第1のi型層とは、105であり、同様に第2のi型層は106、第3のi型層は107である。
図2は本発明により作製した太陽電池の好ましい層構成の別の一例を表す図である。
図2において201は基板、202は反射層、203は反射増加層、204はn又はp型層、205はn/i又はp/iバッファ層(第1のi型層)、206はi型層(第2のi型層)である。207はp/i又はn/iバッファ層(第3のi型層)、208はp又はn型層、209はn又はp型層、210はn/i又はp/iバッファ層(第1のi型層)、211はi型層(第2のi型層)である。212はp/i又はn/iバッファ層(第3のi型層)、213はp又はn型層、214は透明電極、215は集電電極である。ここで、反射層202及び反射増加層203からなる216は裏面反射層である。また217はこれらの層からなる第一の光起電力素子である。同様に218は第二の光起電力素子である。
ここで本発明における第1のi型層とは、205、210であり、同様に第2のi型層は206、211、第3のi型層は207、212である。
図3は本発明により作製した太陽電池の好ましい層構成の別の一例を表す図である。
図3において301は基板、302は反射層、303は反射増加層、304はn又はp型層、305はn/i又はp/iバッファ層(第1のi型層)、306はi型層(第2のi型層)である。307はp/i又はn/iバッファ層(第3のi型層)、308はp又はn型層、309はn又はp型層、310はn/i又はp/iバッファ層(第1のi型層)、311はi型層(第2のi型層)である。312はp/i又はn/iバッファ層(第3のi型層)、313はp又はn型層、314はn又はp型層、315はn/i又はp/iバッファ層(第1のi型層)、316はi型層(第2のi型層)である。317はp/i又はn/iバッファ層(第3のi型層)、318はp又はn型層、319は透明電極、320は集電電極である。ここで、反射層302及び反射増加層303からなる321は裏面反射層である。また322は第一の光起電力素子である。また323は第二の光起電力素子である。さらに324は第三の光起電力素子である。
ここで本発明における第1のi型層とは、305、310、315であり、同様に第2のi型層は306、311、316第3のi型層は307、312、317である。
図4は本発明により作製した太陽電池の好ましい層構成の別の一例を表す図である。図4は透光性基板上に光起電力素子を形成し、透光性基板側から光を入射させる構成を有する光起電力素子である。
図4において401は透光性基板、402は透明電極、403はp又はn型層、404はp/i又はn/iバッファ層(第1のi型層)、405はi型層(第2のi型層)である。406はn/i又はp/iバッファ層(第3のi型層)、407はn又はp型層、408はp又はn型層、409はp/i又はn/iバッファ層(第1のi型層)である。410はi型層(第2のi型層)、411はn/i又はp/iバッファ層(第3のi型層)、412はn又はp型層、413は反射増加層、414は裏面電極である。ここで、415は第一の光起電力素子である。同様に416は第二の光起電力素子である。反射増加層413及び裏面電極414からなる417は裏面反射層である。
ここで本発明における第1のi型層とは、404、409であり、同様に第2のi型層は405、410、第3のi型層は406、411である。
本発明の微結晶シリコンを含む半導体層(図1から4におけるp/i又はn/iバッファ層又はi型層)の形成時に高周波電極側が負となるように高周波電極と基板との間にバイアス電圧を印加する。このようにすることで堆積膜表面への陽イオンダメージを抑制することができる。さらに継続時間が100msec以上のスパークの発生回数が1回/min以下となるように制御する。このようにすることにより、プラズマを均一化、安定化させ、堆積膜の均一性及びプラズマ空間中(放電空間中)での微粒子の発生を抑制することができる。
また上記本発明の微結晶シリコンを含むi型層を2以上の工程により形成する場合、第1のi型層又は第3のi型層の少なくとも1つを本発明の微結晶シリコンを含むi型層とする。このようにすることで、特に半導体接合界面を形成する堆積膜への陽イオンによるダメージを抑制することができる。そして、結晶粒の成長を促進し、構造欠陥が少なく長時間の光照射によっても特性が低下しない又は特性の低下が小さい光起電力素子を得ることができる。
本発明のi型層は光起電力素子への採用に限定されるものではなく、TFTやセンサ等の他のデバイスへの転用も可能である。
また本発明の半導体素子又は光起電力素子の形成方法は、バッチ式の堆積膜形成装置、枚葉式の堆積膜形成装置、ロール・ツー・ロール式の堆積膜形成装置のいずれにも応用することができる。
本発明のメカニズムについては、現時点で必ずしもその全てが解明されているものではないが、本発明者らは以下のように推測している。
本発明者らはスパークの現象の詳細を解明するため、高周波電源と高周波電極とを連結するマッチングボックスにスパーク検出器(バイアス電流値を測定する。そして、所定の値以上の電流が流れた場合にスパークと判断する。)を接続し、スパーク検出時の信号をトリガーとして、スパーク発生時から回復に至るまでの放電電力波形の測定を行った。
図7(A)及び(B)は、スパーク発生時の電流値と電圧値との変化を示す図である。各図においてグラフの横軸は時間、縦軸はバイアス電流値及びバイアス電圧値を示す。
本発明において、上記スパーク検出器としては、微小時間(μsec〜msec)における電流、電圧の変化が計測可能な機器であれば特に制約はない。例えばオシロスコープを用いることができる。
図7(A)の測定の条件は、電極間間距離10mm、SiH:500sccm、SiF:400sccm、H:12lsmとした。そして、VHF:5kW/DC電圧:0から−125V/DC電流0から2.5A/圧力1300Paで行った。
また図7(B)の測定の条件は電極間間距離7mm、SiH:500sccm、SiF:400sccm、H:12lsmとした。そして、VHF:5kW/DC電圧:0から−125V/DC電流0から2.5A/圧力1300Paで行った。
図7(A)では、高周波電極に印加するバイアス電圧(DC電圧)を徐々に上げていき、−150V時のスパークの状態を示している。この場合、スパーク検出器の動作時間として、スパーク検出後、DC印加電圧を0にしてから再度負電位を印加し、定常状態に回復するまで20μsec程度の時間を要している。本発明においてはこのスパークが発生時(バイアス電圧を0とした時)からバイアス電圧が回復するまでの時間をスパーク継続時間と定義する。従って図7(A)の場合は、成膜室内でスパーク継続時間が20μsec程度の微小なスパークが発生していることとなる。この程度の微小なスパークは目視では確認できない程度のものである。
図7(B)では更に電極間距離を小さくして(A:10mm→B:7mm)、高周波電極に印加するDC電圧を上げた場合のスパークの継続時間を測定したものである。この場合、バイアス電圧を−200Vとするとスパーク継続時間が10msecに及んでいる。このように成膜条件によって発生するスパークの規模が変化する。
本発明者らの知見によれば数μsecから数十msec程度のスパークであれば、スパークの回数にもよるが、堆積膜に致命的な欠陥を与える確率は小さい。一方、数十msecを超え数百msec程度のスパークが発生すると、堆積膜の特性に大きな悪影響を与える。さらに数百msec以上のスパークが発生すると、スパークが発生した位置によっては、基板、電極、成膜室の内壁等に損傷を与える。特に帯状の長尺基板を使用するロール・ツー・ロール方式を採用する場合には、当該スパークによって基板が溶断して搬送不能となる場合がある。
また本発明者らの知見によればスパークの発生は、前述のようにポリシラン等の微粒子の発生にも影響を与える。
成膜室内(放電空間内)で発生するポリシランは、主に以下の反応によって発生するものと考えられる。即ち、高周波エネルギーによってシランガスが分解して発生した活性種と、未分解の原料ガス(主にSiH、SiF等)、或いは他の活性種とが重合反応(主にSiHとSiHとの重合反応)を起こして生成するものと考えられる。
放電空間内のポリシランの粒径は、放電条件や装置構成によって変化する。本発明者らの知見によれば定常状態(放電が安定している状態)では比較的小さい(10から100nm程度と推測される)クラスタ状の重合体と考えられる。このような重合体が生成される理由は以下のメカニズムによるものと考えられる。即ち、放電空間では、ポリシランの重合反応の他に一旦生成した重合体の一部が再び高周波電力によって分解される分解反応との平衡状態にある。そして、重合反応のみが一方的に進まないこと、重合反応の進行によって放電空間中に存在する重合相手の数が減少することにより反応確率が小さくなることが考えられる。さらに、放電空間中の活性種の滞留時間との関係で、重合反応の進行が制限されることから比較的小さいクラスタ状の重合体が生成されるものと推測している。
放電空間内では、前述のように放電が一定の条件で安定に維持されている場合は、放電空間外と比較して反応室内壁や、高周波電極、或いは基板上にポリシランが多量に堆積/析出することはない。このような粒径の比較的小さいポリシラン(クラスタ)が生成されても直ちに放電空間を形成する反応室の内壁や基板表面に紛体として堆積、或いは析出するわけではない。その多くは、放電空間中で負に帯電し、静電力、イオン抗力、ガス粘性力、熱泳動力、重力、拡散力等の影響を受けていると言われている。そしてこれらのポリシランに作用する力により、放電空間中(シース近傍と考えられる)に拘束され、ガス流と共に放電空間外に排気されるものと考えられる。
一方、スパークにより瞬間的に放電が消失した場合に、スパーク発生場所に相当する基板表面を観察すると、基板上にポリシランが観察される。これは放電空間中で拘束されていたポリシランが、放電消失時に電気的拘束力から開放され、同時に放電から得るエネルギーが途切れたことにより分解反応が抑制される。そして、スパーク発生時に存在したSiHが周囲のSiHとの重合反応が支配的になり、重合反応と凝集反応が進むためであると考えられる。
従ってスパークの発生により放電空間中で発生したポリシランが堆積膜中に取り込まれる確率が高くなる。微小なスパークであってもその発生頻度が大きくなると、同様に堆積膜中にポリシランが取り込まれる確率が高くなる。
またスパークの発生自体が堆積膜に悪影響を与える場合がある。これはスパークが堆積膜上で発生した場合、当該堆積膜上の微小領域に瞬間的に大電流が流れることにより、堆積膜の一部が破壊され構造欠陥が生じる為であると考えられる。
堆積膜形成時の陽イオンダメージについては以下のように考えられる。
微結晶シリコン膜を形成する際に、原料ガスがプラズマ中で分解して生成した陽イオンが、プラズマが生起することによって生じる電界(セルフバイアス)によって堆積膜に衝突(イオンボンバードメント)する。このとき、ネットワークの構造が乱れ堆積膜がダメージ(イオンダメージ)を受ける。
このような状態で形成された堆積膜は構造欠陥が増加し、堆積膜の電気特性等が悪化する。
カソード(高周波電極)側が負になるようにバイアス電圧を印加すると、上記陽イオンの一部がカソード側に電気的に拘束され、基板上の堆積膜に衝突する確率が小さくなり、イオンダメージが減少する。
これを図8により説明する。図8はバイアス電圧印加による微結晶膜のイオンダメージ抑制効果を説明する図である。
図8において801は高周波電極、802は高周波電極上に堆積した堆積膜、803は放電空間、804は陽イオンである。805は放電空間中の電界、806は基板上に堆積した微結晶シリコン膜、807は基板、808は高周波電源、809はDCバイアス電源である。
プラズマ中の陽イオンの一部は、カソード(高周波電極)側に、負のバイアス電圧を印加することによってカソード側に引き寄せることができる(拘束することができる)。
これにより基板側にアタックする陽イオンの数が少なくなる。従って、基板に堆積する膜の構造が乱れにくくなり、微結晶化する。(イオンダメージ抑制効果)
一方、イオンダメージを抑制するために印加しているバイアス電圧の印加は、バイアス印加電圧が大きくなると、スパークの発生頻度とポリシランの発生量とを増加させるという弊害を招く。
本発明者らの知見によれば、先に説明したようにバイアス電圧を大きくしていく(バイアス電流値も増加する)と、スパーク時間及びスパーク発生頻度が共に大きくなる。即ち、スパーク時間が数十msec以上の大きいスパークの発生確率が高くなることがわかった。
本発明者らはバイアス電圧の印加とポリシランの発生量との相関を調べるために、堆積膜形成室(プラズマ空間)と隣接して連通する排気配管内をレーザー散乱光測定により、観察した。
図9は本発明者らが排気ガス中のポリシランの発生状況を確認するために用いた測定システムを示す図である。図9において、901はCCDカメラ、902はバンドパスフィルタ、903はポリシランを含む排気ガス、904は散乱光、905はレーザー光である。
上記測定の結果、DCバイアス電圧値増加に基づくバイアス電流値の増加に対してレーザー散乱光強度(ポリシランの発生量)は指数関数的に増加することが確認された。結果を図10に示す。
図10において横軸はDCバイアス電流値、縦軸はレーザー散乱光強度である。図10から明らかなように、陽イオンダメージを低減させるためのバイアス電圧の印加はポリシランの発生を助長する副作用があることがわかる。
これはバイアス電流値の増加(バイアス電圧値の増加)によって、前述のようにプラズマ空間中に存在するイオン種を拘束する(カソード側に移動させる)量が増加する。その結果気相中の中性の活性種であるSiHと原料ガスのSiHの濃度分布が変化し(電極から離れた位置で濃度が増加)、衝突確率が高くなり重合反応が促進したためであると推測される。
またバイアス電流値の増加は、上記反応と並行または独立に、原料ガスの分解反応を促進しSiHの濃度を増加することで重合反応を促進している可能性もある。
従って、スパークの発生の抑制と陽イオンダメージの低減とを高いレベルでのバランスさせることが重要となる。
本発明においては、スパークの中でも特に従来詳細には検討されていなかった微小なスパークに着目し、微小なスパークの発生が少ない条件で微結晶シリコン膜を作成するものである。このようにすることで、本発明の効果が得ることができる。
また微結晶膜を形成する際に、バイアス電圧を一律に印加するのではなく、半導体接合界面においては陽イオンダメージの低減を優先させる条件でバイアス電圧又は電流を制御(調整ともいう)するものである。即ち、バルク層形成時には、微小スパークを抑制することを優先してバイアス電圧又は電流を調整することで、本発明の効果を一層高めることができる。
ここで界面形成時に陽イオンダメージを抑制するためにバイアス電圧又はバイアス電流を大きくする調整を行った場合、スパークの発生する確率が多少大きくなる。しかし、同一層形成中に複数回のスパークが発生しない程度に制御すれば問題はない。具体的には継続時間が100msec以上のスパークの発生回数が1回/min以下であれば良い。
本発明者らの知見によれば、スパークを誘発する主要因は以下の3点であると考えている。
(1)投入される高周波電力が圧力、電極間距離、ガス種の組合せ及び流量に対してスパークが発生する耐圧を超えている場合
(2)基板変形で電極間距離が一定に保てない場合
(3)高周波電力の電極面内不均一分布によるパワーの集中がある場合
従って本発明において、微小なスパークを効果的に抑制するには、高周波電力、バイアス電圧、バイアス電流、圧力、ガス流量、電極間距離から選ばれる成膜条件を制御することが重要である。
即ちスパークの発生及び継続時間は、印加するバイアス電圧によって変化するが、投入する高周波電力と、圧力、電極間距離、ガス種の組合せ及び流量とのバランスが重要である。これらの組合せがその系におけるスパークの耐圧を超えた場合にスパークの発生頻度が大きくなる。例えば本発明者らの検討では、原料ガスとしてSiH4ガスを用い、希釈ガスとしてH2がスを用いた場合には以下の傾向が認められた。即ち、高周波電力が大きい、電極間距離が小さい、圧力が低い、希釈ガス流量が多いほどスパークの発生率が高く、継続時間が長くなる傾向が認められた。
本発明においては、結晶質を含むシリコン系堆積膜からなる半導体層を含む半導体素子をプラズマCVD法により形成する際に、高周波電極と基板との間に高周波電極側が負の電位となるようにバイアス電圧を印加する(バイアス電圧印加工程)。そして、先に説明したようにスパークを監視する。スパークを検知した場合(スパーク検知工程)には、スパークの継続時間が本発明の範囲内となるように、高周波電力、バイアス電圧、バイアス電流、圧力、ガス流量、電極間距離の少なくとも1つを制御(制御工程)する。当該制御工程は、前述したように、投入する高周波電力と、圧力、電極間距離、ガス種の組合せ及び流量とのバランスを、スパークが発生し難い条件に変化させることによって行う。
投入する高周波電力と、圧力、電極間距離、ガス種の組合せ及び流量と、スパークの発生率又はスパークの継続時間(スパークの状況)との関係を予め予備実験やシミュレーション等で求めておく。これらの関係をデータテーブルとしてコンピュータ等に記憶させる、或いはマニュアルを作成しオペレータが管理することで、スパーク検知後速やかにスパークを抑制するように高周波電力と、圧力、電極間距離、ガス種の組合せ及び流量を制御することができる。例えば、高周波電力を小さくすることでスパークが抑制されるという関係が求められている場合に、継続時間の長い(例えば100msec以上)スパークが検知された場合に、スパーク抑制効果を得ることができる範囲で高周波電力を小さくする。
また、高周波電力、バイアス電圧、バイアス電流、圧力、ガス流量、電極間距離のパラメータの中から複数のパラメータを選択してスパークが抑制されるように制御しても良い。複数のパラメータを選択してスパークが抑制されるように制御する場合には、全てのパラメータを同時に変化(制御)すると、プラズマが不安定になる場合がある為、各パラメータ毎に段階的に制御することが好ましい。
各パラメータの具体的な制御方法としては、以下の制御方法が挙げられる。高周波電力を制御する場合は、電力を大きくするか小さくすることで制御することができる。圧力を制御する場合には、ガス流量(原料ガス又は希釈負ガス)を増加させるか減少させること、或いは排気抵抗を大きくするか小さくする(例えばバルブの開閉や真空ポンプの回転数の増減)で制御することができる。電極間距離の制御は、典型的には堆積膜形成時に基板又は高周波電極の位置を変更できる機構を設けておき、電極間距離を増大させるか減少させることで制御することができる。ガス種の組み合わせ、及び流量の制御は、公知のミキシングパネル等のガス導入手段を利用して、マスフローコントローラー及び流量制御バルブにより、ガス流量を増減させるか新規ガスを追加することで制御できる。
また、スパークが検知された後、前記各パラメータのいずれかを制御した結果、スパークが抑制され、プラズマが一定時間安定した場合、必要に応じて堆積膜の特性を向上させる目的で前記パラメータを制御前の値に戻す(又は近づける)制御を行っても良い。これは以下の理由による。即ち、本発明のスパークを抑制する為の前記各パラメータの制御が、堆積膜の特性や堆積膜の形成速度の観点からは不利になる場合がある。そこでスパークの発生原因が一時的なもの(例えばノイズ等が原因であるもの)である場合には、成膜条件を戻したほうが堆積膜の特性やタクトタイムがより良くなる場合があるからである。これらの選択については、予め堆積膜形成工程時のスパークの発生状況及び堆積膜の特性等の相関データを蓄積しておくことで正しく判断できる。
また、堆積膜形成条件や形成時間によっては、スパークの発生に関して再現性が優れる系がある。このような系においてはリアルタイムでスパークの検知を行わなくても、堆積膜形成工程の経過時間とスパークの発生状況との関係を、予め予備実験等で求めておき、堆積膜形成工程の時間の経過と共に連続的または段階的に高周波電力、バイアス電圧、バイアス電流、圧力、ガス流量、電極間距離を制御することで事前にスパークの発生を抑制することができる。
またスパークの発生は上記のような堆積膜形成時の処方的な条件だけでなく、堆積膜形成中に変動する物理的条件によっても変化する。例えば電極間距離について説明すると、堆積膜形成中に、基板或いは電極が熱応力や、堆積膜の内部応力当により変形して電極間距離が変化すると、スパークの発生率が高くなる。具体的には基板の端部が変形し、局所的に電極間距離が小さくなる場合である。特にロール・ツー・ロールのように基板を搬送しながら堆積膜形成を行う系においては、成膜室内に可動部があることから、基板の変形や、振動等によってスパークの発生率が高くなる。
従ってこれらのパラメータを制御する際には、予め求める堆積膜の特性と、(タクトタイム等の生産性を考慮した上で)スパークの発生状況との関係を、を測定或いは計算(シミュレーション含む)により確認する。そして、全体としてスパークの発生率及び継続時間が本発明の範囲内となるように調整することが必要である。
尚、各パラメータの制御方法については前述した方法と同様に行うことができる。
また堆積膜の形成を継続して行う場合、スパークの発生率及び継続時間が経時的に変化する場合がある点にも注意する必要がある。
本発明者らの知見によれば、堆積膜形成開始直後の高周波電極上に堆積膜が殆ど堆積していない状態ではスパークの発生率が高く、継続時間も長くなる傾向にある。これは堆積膜形成直後は高周波電極温度が変動すること、及び高周波電極表面に何の抵抗体も存在しないため電流が流れ易くなっていることによるものと考えられる。
この場合には高周波電極上にある程度の堆積膜が形成され、温度も安定するまでは高周波電力値を小さくすることでスパークの発生率及び継続時間を制御することができる。さらに、バイアス電圧を小さくする、希釈ガス流量を少なくする等の調整を行うことでスパークの発生率及び継続時間を制御することができる。
また堆積膜形成時間が長時間(例えば20時間以上)となり、高周波電極表面に堆積される堆積膜の膜厚が厚くなる(例えば1mm以上)となると、バイアス電圧のかかりかたが変化してくる。具体的には堆積膜形成時間が長くなると、バイアス電圧値一定の下ではバイアス電流値が徐々に低下する。これは、高周波電極上に堆積した堆積膜が一種の抵抗体として機能することと、電極間距離(基板と高周波電極との間の距離)が高周波電極上の堆積膜の膜厚分小さくなることが原因と考えられる。この場合、バイアス電圧を高くすることでバイアス電流値はある程度回復するが、同時にスパークの発生率も高くなる。
これは電圧値が高いこと自体によってスパークの発生率が高くなることもあるが、その他にも高周波電極上に堆積される堆積膜の膜厚ムラによる面内方向の膜抵抗の不均一も原因として考えられる。さらに、高周波電極表面上の部分的な膜剥がれ、構造欠陥等により膜特性が不均一となり、局所的に電流が流れ易くなることも原因であると考えられる。
従ってこのような経時的な変化も考慮して、見かけ上プラズマが安定であっても定期的にメンテナンスを行い高周波電極上の堆積膜を除去する必要がある。さらに、前述のように投入する高周波電力と、圧力、電極間距離、ガス種の組合せ及び流量とのバランスを調整する必要がある。
この場合も前述と同様に、予め堆積膜形成時間経過時のスパークの発生状況を測定或いは計算(シミュレーション含む)により確認する。そして、全体としてスパークの発生率及び継続時間が本発明の範囲内となるように調整することが必要である。
尚、各パラメータの制御方法については前述した方法と同様に行うことができる。
さらに例えば予め堆積膜形成時間とバイアス電圧値又はバイアス電流値の変化との相関を調べておき、その相関に基づいて堆積膜形成時間経過に伴いバイアス電圧またはバイアス電流を調整することにより、スパークの発生を効果的に抑制することができる。
本発明において許容される微小スパークは、継続時間が100msec以上のスパークの発生回数が1回/min以下である。好ましくは、継続時間が100msec以上のスパークの発生回数が実質的に0回であり、かつ継続時間が20msec以上100msec以下のスパークの発生回数が3回/min以下である。さらに好ましくは継続時間が100msec以上のスパークの発生回数が実質的に0回であり、かつ継続時間が50μsec以上20msec以下のスパークの発生回数が5回/min以下である。最適には継続時間が100msec以上のスパークの発生回数が実質的に0回であり、かつ継続時間が20μsec以上50μsec以下のスパークの発生回数が10回/min以下である。ここで、継続時間が100msec以上のスパークの発生回数が実質的に0回とは、スパークが全く発生しない場合だけでなく、生産性に実質的に影響を与えないレベルの事故的に発生するスパークは許容するという意味である。即ち、プラズマCVD工程においていかなる状況でもスパークが100msec以上のスパークの発生回数が0という状況は考えにくいことを考慮して規定したものである。本発明は本来スパークが発生し得る系において、高周波電力、バイアス電圧、バイアス電流、圧力、ガス流量、電極間距離を制御するものである。そしてスパークの継続時間及び発生率(発生回数)を本発明の範囲内とすることが本質である。従って、先に示した成膜条件条件の制御の有無に係わらず、成膜初期及び長時間成膜後にもスパークが発生しないような系は本発明の範囲外である。
本発明においてバイアスの極性は重要である。本発明においては陽イオンのダメージが小さくなる向きにバイアスを印加する必要がある。具体的には高周波電極側が負となるようにバイアス電圧を印加することが好ましい。
印加するDCバイアス電圧としては、堆積膜形成条件にもよるが、堆積膜形成時(プラズマ発生時)の実効電圧を測定、又は計算する。そして、その値が好ましくは10V以上1000V以下、より好ましくは20V以上900V以下、最適には30V以上800V以下となるように印加することが好ましい。
ここで本発明の実効電圧とは、高周波電圧のピーク・ツー・ピークの電位差(Vp−p)とDCバイアス電圧とを加えた値をいう。
また本発明において許容されるバイアス電流値は、高周波電極の単位面積当り、好ましくは0.2mA/cm2以上5mA/cm2以下である。より好ましくは0.3mA/cm2以上4.5mA/cm2以下であり、最適には0.5mA/cm2以上4.0mA/cm2以下である。
本発明においては微結晶を含むi型層の堆積膜形成時の圧力は特に制限はない。しかし、陽イオンダメージを低減し、構造欠陥をより少なくするためには1000Pa以上2000Pa以下、好ましくは1050Pa以上1800Pa以下である。さらに、最適には1100Pa以上1500Pa以下に制御することが好ましい。
また本発明において電極間距離とは、高周波電極と対向電極との距離であって、基板を対向電極として兼用させることも可能である。本発明において電極間距離は放電が安定に維持され、必要な堆積膜形成速度が確保されるのであれば特に制限はない。しかし、より陽イオンダメージを少なくし、堆積膜形成速度が大きくするためには、好ましくは2mm以上10mm以下、より好ましくは3mm以上9mm以下である。さらに、最適には5mm以上8mm以下に制御することが好ましい。
本発明における微結晶半導体を堆積する場合のチャンバーヘの投入パワーとしては、0.01W/cm以上10W/cm以下の範囲が好適な範囲として挙げられる。また、原料ガスの流量と投入パワーの関係で示すと、堆積膜の特性を重視する場合は堆積速度が投入パワーに依存するパワーリミテッドの領域が適している。ガス利用効率を重視する場合は堆積速度が導入ガス流量に依存するフローリミテッドの領域が適している。
本発明において微結晶シリコン膜とは結晶質を含むシリコン系膜であって、非単結晶シリコンからなる堆積膜中に実質的に結晶質シリコンを含む堆積膜であり、部分的にアモルファスシリコンを含む堆積膜も含む。具体的には堆積膜のアモルファス成分に起因するラマン散乱強度に対する結晶質の結晶成分に起因するラマン散乱強度との比が1倍よりも大きいものをいう。この条件を満たす限り、いわゆるマイクロクリスタルシリコン、ポリシリコンも本発明の結晶質を含むシリコン系膜(微結晶シリコン膜)である。
本発明におけるシリコン系堆積膜とは、Siを少なくとも50原子%以上含む堆積膜であって、例えばSi:H、Si:HX、SiC:H、SiC:HX、SiGe:H、SiGeC:H、SiO:H、SiN:H、SiON:HX、SiOCN:HXから選択される少なくとも1種の堆積膜が挙げられる。具体的には、μc−Si:H、μc−SiC:H、μc−Si:HX、μc−SiC:HX、μc−SiGe:H、μc−SiO:H、μc−SiGeC:H、μc−SiN:H、μc−SiON:HX、μc−SiOCN:HX、poly−Si:H、poly−Si:HX,poly−SiC:H、poly−SiC:HX、poly−SiGe:H、poly−Si、poly−SiC、poly−SiGeなどが挙げられる。そして、これらにp型の価電子制御剤(周期率表第III族原子B、Al、Ga、In、Tl)やn型の価電子制御剤(周期率表第V族原子P、As、Sb、Bi)を添加してもよい。
本発明の微結晶シリコン膜においてラマンスペクトルで見た場合の好ましいラマン散乱強度比の範囲としては以下の範囲である。即ち、堆積膜の結晶成分に起因するラマン散乱強度(典型的な例として520cm−1付近)は、アモルファスに起因するラマン散乱強度(典型的な例として480cm−1付近)の3倍以上であることが望ましい。
本発明の積層型光起電力素子の微結晶半導体に適する平均結晶粒径は、10nm以上500nm以下の範囲が適した範囲として挙げられる。そして、微結晶半導体のi型層が、柱状晶構造を有していることが好ましい。
本発明において、光起電力素子の構成は図1で示したいわゆるシングル構成に限られない。図2から図3に示した、ダブル構成、或いはトリプル構成等必要に応じてより構成層の数を増減、或いは基板に応じて積層順を変化させることができる。また図4に示したように透光性基板を用い、基板側から光を入射させる構成とすることもできる。
図5は本発明を実施するための製造装置の一形態を表す図である。図5において501は基板、502はガスゲート、503は巻き出しボビン、504は巻き出し室、505は巻き取りボビン、506は巻き取り室である。507はn型層成膜室、508はi型層成膜室、509はp型層成膜室、510はプレヒータ、511は温度制御ユニット、512はカソード(高周波電極)である。
また図6はi型層成膜室の拡大図である。図6において、601はi型層成膜室、602は基板、603はガスゲート、604は第1の真空容器、605はゲートガス導入管、606は排気口、607はマグローラーである。608はランプヒーター、609は温度制御ユニット、610は冷却手段、611は加熱手段、612はマグネット、613は開口調整板、614は第2の真空容器(放電空間)である。615はシャワーカソード、616は中間板、617は原料ガス導入管、618はガイシ、619はフローティング板、620は誘電体板である。
次に図5及び図6を参照して本発明の堆積膜形成方法について説明する。ここで図5及び図6はロール・ツー・ロール方式の堆積膜形成装置である。しかし、本発明はロール・ツー・ロール方式に限定されることはなく、バッチ式、枚葉式の堆積膜形成装置においても有効である。
また本発明において原料ガス、希釈ガス等のガス流量の単位について、『sccm』又は『slm』という単位を使用する。当該単位は各々『1cm3/min(normal)』又は『1000cm3/min(normal)』を意味する。
まず、不図示の反射層、反射増加層形成装置により、反射層及び反射増加層を形成したステンレス基板を巻き出し室504内の巻き出しボビン503からガスゲート502に連通する。さらに当該基板を、n型層成膜室507、i型層成膜室508、p型層成膜室509を連通して、巻き取り室506内の巻き取りボビン505にセットする。次いで巻き出し室504、巻き取り室506及び各成膜室507から509内を不図示の排気口から排気し、例えば1×10−4Pa以下の圧力とする。次にガスゲート502からゲートガス(例えば水素、ヘリウム等)を流し、各成膜室507から509には各々所望の原料ガスを、成膜室内に設けられた不図示のガス導入管から所望の流量導入する。そして、同時に各成膜室507から509において、プレヒータ510、温度制御ユニット511により基板を所望の温度に加熱する。各成膜室内において、原料ガス流量、基板温度、圧力等が所定の条件に達したら、カソード512に対して不図示の高周波電源から高周波電力を印加し、プラズマを生起させる。これに伴い基板を巻き出し室504側から巻き取り室506側へ搬送することによって基板上に順次n型層、i型層、p型層を堆積することでpin構成を形成する。
次いで不図示の透明電極堆積用の蒸着器を用いて、p型層上に透明電極を所望の層厚に堆積する。また、同様にして、透明電極上に集電電極を堆積する。
ここで、各成膜室507から509内の成膜について図6を参照してi層成膜室を例示してより詳細に説明する。i型層成膜室601は、その両端にガスゲート603が連通して設けられ、ガスゲート603にはゲートガス導入管605が設けられている。そして、ゲートガス導入管から水素、ヘリウム、不活性ガス等のゲートガスが導入される構造となっている。このゲートガスは隣接する他の成膜室とのガスの混合を抑制する機能を有する。i型層成膜室の内部は、第1の真空容器604の内部に、高周波プラズマを発生させる第2の真空容器614を有する2重の構成を有する。第2の真空容器内部に高周波電極をとガス導入管とを兼ねたシャワーカソード615が配置される。シャワーカソード615にはマッチングボックスを介して高周波電源が接続される。第1の真空室604と第2の真空室614とは空間を仕切る壁によって空間の一部が分離されている。第2の真空容器614を構成する壁面のうち、基板602と対向する壁面には、開口調整板613が設けられ、第2の真空容器614内で発生させたプラズマが基板と接触する領域を制御可能な構成となっている。
一方、i型層成膜室601内の基板602は、i型層成膜室内部に設けられたマグローラー607及び温度制御ユニット609によって支持されている。温度制御ユニット609は内部に冷却手段610及び加熱手段611とを有している。そして、基板と接触する面側にマグネット612を設けることによって、温度制御ユニット609と基板602とが熱的及び電気的に接触する構造となっている。このような構造とすることにより、基板を支持しながら、基板の温度制御及び基板の電位制御(アース電位に制御)を行う。シャワーカソード615はカソード表面にガスを分散導入するための多数のガス放出孔を有する。そして、シャワーカソード615内部にはガスの均一分散を行うためにガス通過孔を有する中間板616が設置される。これによりガス導入管617よりシャワーカソード615内部に導入された原料ガスは、中間板616で分散される。そして、シャワーカソード615の表面に設けられたガス放出孔を通って第2の真空容器(放電空間)614内に導入される。シャワーカソードの下部にはi型層成膜室601の外壁との間に、金属材料からなるフローティング板619と誘電体板620との積層構造を有する。これによりシャワーカソード615のインピーダンスの調整及びシャワーカソード615とi型層成膜室との間の空間で異常放電が発生することを抑制できる。そして、高周波電力が効率良くシャワーカソード615に伝達される構造となっている。またシャワーカソード615の側面は、絶縁ガイシ618及び絶縁ガイシの外部を取り囲む導電性の壁面によってシールドされる構造となっている。また、シャワーカソード615及びガスゲート603よりi型層成膜室601内部に導入されたガスは排気口606から排気される構造となっている。
尚、上記説明ではn型層成膜室507、i型層成膜室508、p型層成膜室509各々1つのからなる構成により説明したが、必要に応じて各成膜室の数を増減できる。例えばダブル、トリプルといった所望の積層数を有する積層型光起電力素子を形成する装置構成とすることも可能である。さらに必要に応じて上記成膜室のほかにn/i又はp/iバッファ層成膜室を組み合わせることも可能である。
次に、本発明の光起電力素子の各構成要素について詳細に説明する。
〈基板、反射層〉
本発明の光起電力素子に用いる基板としては、ステンレス鋼などの金属基板、特にフェライト系のステンレス鋼が適している。また、絶縁性基板では、ガラスやセラミックスなどが適している。
絶縁性基板の場合には、絶縁性基板上に金属や透明導電膜などを堆積して、絶縁性基板上を導電処理する必要がある。ガラスなどの透光性基板を使用して、基板上に透明導電膜を堆積して光起電力素子を形成した場合、光は半導体側に入射するのみならず、透光性基板側から入射することも可能である。
導電処理としては、Al、Ag、Cuなどの金属単体、またはそれらの合金を反射層として堆積することが挙げられる。反射層の厚さとしては、金属そのものの反射率が得られる厚さ以上の厚さに堆積することが必要である。
反射層の表面ができるだけ平坦であるように形成するには、比較的低い温度で数10nm以上300nm以下の厚さで形成することが好ましい。また、反射層の表面が凹凸であるように形成するには、300nmより厚く、数μ以下の厚さで形成することが好ましい。
〈反射増加層〉
また、半導体層で吸収される光量を多くするための反射増加層を上記の金属基板または反射層上に設けることが望ましい。反射増加層の層厚としては、100nm以上5000nm以下の範囲が最適な範囲として挙げられる。
反射増加層は、入射光及び反射光の乱反射を増大し、半導体層内での光路長を伸ばす役割を有する。また、反射層の元素が半導体層へ拡散あるいはマイグレーションを起こし、光起電力素子がシャントすることを防止する役割を有する。さらに、適度な抵抗をもつことにより、半導体層のピンホール等の欠陥によるショートを防止する役割を有する。さらに、反射増加層は、反射層と同様にその表面に凸凹を有していることが望ましい。反射増加層は、酸化インジウム、酸化錫、酸化亜鉛、酸化インジウム錫(ITO)等の導電性酸化物からなることが好ましい。そして、蒸着、スパッタ、CVD、電析等の方法を用いて形成されることが好ましい。またこれらの形成方法を適宜組み合わせて行うこともできる。これらの導電性酸化物に導電率を変化させる物質を添加してもよい。反射増加層を形成する場合には、反射層と接する領域では、反射増加層の形成速度を小さくする方法が好ましいものである。また、反射層と接する領域では、形成雰囲気中に酸素を含有させることも好ましいものである。
スパッタ法によって反射層、反射増加層を形成する条件は、方法やガスの種類と流量、内圧、投入電力、成膜速度、基板温度等が大きく影響を及ぼす。例えばDCマグネトロンスパッタ法で、酸化亜鉛ターゲットを用いて酸化亜鉛膜を形成する場合には、ガスの種類としてはAr、Ne、Kr、Xe、Hg、Oなどがあげられる。これらのガスの流量は、装置の大きさと排気速度によって異なる。例えば成膜空間の容積が20リットルの場合、1sccmから100sccmが望ましい。また成膜時の内圧は10mPaから10Paが望ましい。投入電力は、ターゲットの大きさにもよるが、直径15cmの場合、10Wから10kWが望ましい。また基板温度は、成膜速度によって好適な範囲が異なるが、1μm/hで成膜する場合は、70℃から450℃であることが望ましい。
また電析法によって酸化亜鉛膜を形成する条件は、耐腐食性容器内に、硝酸イオン、亜鉛イオンを含んだ水溶液を用いるのが好ましい。硝酸イオン、亜鉛イオンの濃度は、0.001mol/lから1.0mol/lの範囲にあるのが望ましい。そして、0.01mol/lから0.5mol/lの範囲にあるのがより望まい。そして、0.1mol/lから0.25mol/lの範囲にあるのがさらに望ましい。硝酸イオン、亜鉛イオンの供給源としては特に限定するものではなく、両方のイオンの供給源である硝酸亜鉛でもよい。また、硝酸イオンの供給源である硝酸アンモニウムなどの水溶性の硝酸塩と、亜鉛イオンの供給源である硫酸亜鉛などの亜鉛塩の混合物であってもよい。さらに、これらの水溶液に、異常成長を抑制したり密着性を向上させるために、炭水化物を加えることも好ましいものである。炭水化物の種類は特に限定されるものではないが、グルコース(ブドウ糖)、フルクトース(果糖)などの単糖類を用いることができる。さらに、マルトース(麦芽糖)、サッカロース(ショ糖)などの二糖類、デキストリン、デンプンなどの多糖類などや、これらを混合したものを用いることができる。
また酸化亜鉛膜の結晶粒径、傾斜核等を制御するために、フタル酸、イソフタル酸、マレイン酸、ナフタル酸あるいはこれらのエステルなどを適宜添加することができる。これらの多価カルボン酸の濃度は、0.5μmol/l以上500μmol/l以下の範囲とすることが好ましい。そして、50μmol/l以上500μmol/l以下の範囲とすることがより好ましく、150μmol/l以上500μmol/l以下の範囲とすることがさらに好ましい。多価カルボン酸の濃度をこのように制御することにより、光閉じ込め効果に適したテクスチャー構造の酸化亜鉛膜を効率よく形成できる。
水溶液中の炭水化物の量は、炭水化物の種類にもよるが概ね、0.001g/lから300g/lの範囲にあるのが望ましい。そして、0.005g/lから100g/lの範囲にあるのがより望ましく、0.01g/lから60g/lの範囲にあることがさらに望ましい。電析法により酸化亜鉛膜を堆積する場合には、前記の水溶液中に酸化亜鉛膜を堆積する基体を陰極にし、亜鉛、白金、炭素などを陽極とするのが好ましい。このとき負荷抵抗を通して流れる電流密度は、10mA/dmから10A/dmであることが好ましい。
〈p型層、n型層〉
p型層またはn型層は、光起電力素子の特性を左右する重要な層である。p型層またはn型層のアモルファス材料、微結晶や多結晶材料としては、以下のものが挙げられる。例えばa−Si:H、a−Si:HX、a−SiC:H、a−SiC:HX、a−SiGe:H、a−SiGeC:H、a−SiO:H、a−SiN:H、a−SiON:HX、a−SiOCN:HXが挙げられる。さらに、μc−Si:H、μc−SiC:H、μc−Si:HX、μc−SiC:HX、μc−SiGe:H、μc−SiO:H、μc−SiGeC:H、μc−SiN:Hが挙げられる。さらに、μc−SiON:HX、μc−SiOCN:HX、poly−Si:H、poly−Si:HX,poly−SiC:H、poly−SiC:HXが挙げられる。さらに、poly−SiGe:H、poly−Si、poly−SiC、poly−SiGeが挙げられる。そしてこれらにp型の価電子制御剤(周期率表第III族原子B、Al、Ga、In、Tl)やn型の価電子制御剤(周期率表第V族原子P、As、Sb、Bi)を高濃度に添加した材料が挙げられる。
特に、光入射側のp型層またはn型層には、光吸収の少ない結晶性の半導体層かバンドギャップの広い非晶質半導体層が適している。
p型層への周期率表第III族原子の添加量、およびn型層への周期率表第V族原子の添加量は、0.1at%以上50at%以下の範囲が最適量として挙げられる。
また、p型層またはn型層に含有される水素原子(H,D)またはハロゲン原子は、p型層またはn型層の未結合手を補償する働きをし、p型層またはn型層のドーピング効率を向上させるものである。p型層またはn型層へ添加される水素原子またはハロゲン原子は、0.1at%以上40at%以下の範囲が最適量として挙げられる。特に、p型層またはn型層が結晶性の場合、水素原子またはハロゲン原子は0.1at%以上8at%以下の範囲が最適量として挙げられる。
さらに、p型層/i型層、n型層/i型層の各界面側で水素原子または/およびハロゲン原子の含有量が多く分布しているものが好ましい分布形態として挙げられる。該界面近傍での水素原子または/およびハロゲン原子の含有量はバルク内の含有量の1.1から2倍の範囲が好ましい範囲として挙げられる。このようにp型層/i型層、n型層/i型層の各界面近傍で水素原子またはハロゲン原子の含有量を多くすることによって、該界面近傍の欠陥準位や機械的歪を減少させることができる。そして、本発明の積層型光起電力素子の光起電力や光電流を増加させることができる。
光起電力素子のp型層およびn型層の電気特性としては、活性化エネルギーが0.2eV以下のものが好ましく、0.1eV以下のものが最適である。また、非抵抗としては100Ωcm以下が好ましく、1Ωcm以下が最適である。さらに、p型層およびn型層の層厚は1nm以上50nm以下の範囲が好ましく、3nm以上10nm以下の範囲が最適である。
光起電力素子のp型層またはn型層の堆積に適した原料ガスとしては、シリコン原子を含有するガス化し得る化合物、ゲルマニウム原子を含有するガス化し得る化合物を挙げることができる。さらに、炭素原子を含有するガス化し得る化合物、およびこれらの化合物の混合ガスなどを挙げることができる。
シリコン原子を含有するガス化し得る化合物としては、SiH、Si、SiF、SiFH、SiF、SiFH、Siが挙げられる。さらに、SiD、SiHD、SiH、SiHD、SiFD、SiF、SiDH、Siなどが挙げられる。
ゲルマニウム原子を含有するガス化し得る化合物としては、GeH、GeD、GeF、GeFH、GeF、GeFH、GeHD、GeH、GeHD、Ge、Geなどが挙げられる。
炭素原子を含有するガス化し得る化合物としては、CH、CD、CnH2n+2(nは整数)、CnH2n(nは整数)、C、C、CO、COなどが挙げられる。
窒素含有ガスとしては、N、NH、ND、NO、NO、NOなどが挙げられる。
酸素含有ガスとしては、O、CO、CO、NO、NO、NO、CHCHOH、CHOHなどが挙げられる。
価電子制御するためにp型層またはn型層に導入される物質としては、周期率表第III族原子および第V族原子が挙げられる。
第III族原子導入用の出発物質として有効に使用されるものとしては、ホウ素原子導入用として、B、B10、B、B11、B10、B12、B14などの水素化ホウ素が挙げられる。さらに、BF、BClなどのハロゲン化ホウ素などが挙げられる。その他には、AlCl、GaCl、InCl、TlClなどを挙げることができ、特にB、BFが適している。
第V族原子導入用の出発物質として有効に使用されるのは、燐原子導入用として、PH、Pなどの水素化燐が挙げられる。さらに、PHI、PF、PF、PCl、PCl、PBr、PBr、PIなどのハロゲン化燐が挙げられる。その他、AsH、AsF、AsCl、AsBr、AsF、SbH、SbF、SbF、SbCl、SbCl、BiH、BiCl、BiBrなどを挙げることができ、特にPH、PFが適している。
光起電力素子に適したp型層またはn型層の堆積方法は、RFプラズマCVD法、VHFプラズマCVD法、マイクロ波プラズマCVD法などである。特に、RFプラズマCVD法又はVHFプラズマCVD法で堆積する場合、容量結合型のプラズマCVD法が適している。RFプラズマCVD法、又はVHFプラズマCVD法でp型層またはn型層を堆積する場合、堆積室内の基板温度、圧力、パワー、堆積速度は以下の範囲が好ましい。即ち100℃以上350℃以下、内圧は10Pa以上2000Pa以下、RF又はVHFパワーは0.01W/cm以上5.0W/cm以下である。そして、堆積速度は0.1nm/sec以上10nm/sec以下の範囲が最適条件として挙げられる。
また、上記のガス化し得る化合物をH、He、Ne、Ar、Xe、Krなどのガスで適宜希釈して堆積室に導入しても良い。
特に、微結晶半導体やa−SiC:H等の光吸収の少ないかバンドギャップの広い層を堆積する場合には以下の条件とすることが好ましい。即ち、水素ガスで2から100倍に原料ガスを希釈し、RFおよびVHFパワーは比較的高いパワーを導入するのが好ましい。本発明においてRFの周波数としては1MHz以上30MHz以下の範囲が適した範囲であり、特に13.56MHz近傍の周波数が最適である。またVHFの範囲としては30MHz以上500MHz以下、より好ましくは40MHz以上450MHz以下、最適には50MHz以上400MHz以下である。
p型層またはn型層をマイクロ波プラズマCVD法で堆積する場合、マイクロ波プラズマCVD装置は、堆積室に誘電体窓(アルミナセラミックス等)を介して導波管でマイクロ波を導入する方法が適している。マイクロ波プラズマCVD法でp型層またはn型層を堆積する場合、本発明の堆積膜形成方法も適した堆積方法であるが、更に広い堆積条件で光起電力素子に適用可能な堆積膜を形成することができる。
マイクロ波プラズマCVD法によりp型層またはn型層を堆積する場合、堆積室内の基板温度は100℃以上400℃以下、内圧は0.05Pa以上300Pa以下が好ましい。マイクロ波パワーは0.01W/cm以上1W/cm以下、マイクロ波の周波数は0.5GHz以上10GHz以下が好ましい範囲として挙げられる。
また、上記のガス化し得る化合物をH、He、Ne、Ar、Xe、Krなどのガスで適宜希釈して堆積室に導入しても良い。
微結晶半導体やa−SiC:H等の光吸収の少ないかバンドギャップの広い層を堆積する場合には、水素ガスで2から100倍に原料ガスを希釈し、マイクロ波パワーは比較的高いパワーを導入するのが好ましい。
〈微結晶i型層〉
本発明の光起電力素子の微結晶シリコンを含むの堆積に好適な方法は、RFプラズマCVD法、VHFプラズマCVD法、マイクロ波プラズマCVD法などが挙げられる。特に、微結晶シリコンの堆積速度は使用する電磁波に依存し、同一の投入エネルギーでは周波数が高い方が堆積速度が速くなる。
本発明における微結晶シリコンに適したシリコン原子供給用の原料ガスとしては、SiH、Si、SiF、SiHF、SiH、SiHF、SiHCl、SiHCl、SiHCl、SiClなどのシラン系原料ガスが挙げられる。さらに、SiD、SiHD、SiH、SiHD、SiFD、SiF、SiDH、SiH3などのシラン系原料ガスが挙げられる。
また、微結晶シリコンゲルマニウムに適したゲルマニウム供給用の原料ガスとしては、GeH、GeF、GeHF、GeH、GeHF、GeHCl、GeHCl、GeHClなどが挙げられる。さらに、GeHD、GeH、GeHD、Ge、Geなどが挙げられる。
原料ガスは、良好な微結晶半導体を形成するために、水素ガスで希釈する必要があり、その希釈率は10倍以上が好ましい。特に好ましい希釈率の範囲は、10倍から100倍の範囲である。希釈率が小さい場合には微結晶が形成されず、アモルファスが形成される。一方、希釈率を高くし過ぎた場合には、微結晶の堆積速度が低くなり過ぎて実用上の問題が生じる。また、水素希釈に加えてヘリウムガスで希釈することも可能である。
本発明に適した微結晶を作成するための基板温度は、100℃以上500℃以下の範囲である。特に堆積速度を大きくする場合には、基板温度は比較的高い温度に設定することが望ましい。
本発明の積層型光起電力素子の微結晶半導体に適する平均結晶粒径は、10nm以上500nm以下の範囲が適した範囲として挙げられる。微結晶半導体中に含有されるアモルファスの割合は、ラマンスペクトルで見た場合に堆積膜の結晶成分に起因するラマン散乱強度とアモルファス成分に起因するラマン散乱強度との比が3倍以上が望ましい。
平均結晶粒径が10nmよりも小さいと、結晶粒界にアモルファスが多く存在するようになり、光劣化を示すようになる。また、結晶粒径が小さいと電子や正孔の移動度や寿命が小さくなり、半導体としての特性が低下する。一方、平均結晶粒径が500nmよりも大きいと、結晶粒界の緩和が十分に進まず結晶粒界に未結合手等の欠陥が生じ、該欠陥が電子や正孔の再結合中心として働き、その結果微結晶半導体の特性が低下する。
また、微結晶の形状としては、電荷の移動方向に沿って細長い形状が適したものである。加えて、本発明における微結晶中に含有される水素原子またはハロゲン原子の割合は、30%以下が望ましい範囲である。
光起電力素子において、i型層は照射光に対してキャリアを発生輸送する重要な層である。i型層としては、僅かにp型、僅かにn型の層も使用することができる(p型になるか、あるいはn型になるかは、テールステイト等の固有欠陥の分布による。)。
本発明の光起電力素子のi型層としては、バンドギャップが均一な半導体の他に、シリコン原子とゲルマニウム原子とを含有してi型層の層厚方向にバンドギャップが滑らかに変化するものが適している。具体的には、バンドギャップの極小値がi型層の中央の位置よりp型層とi型層の界面方向に片寄っているものも適している。また、i型層中にドナーとなる価電子制御剤とアクセプターとなる価電子制御剤とが同時にドーピングされているものも適している。
特に、p型層/i型層、n型層/i型層の各界面側で水素原子または/およびハロゲン原子の含有量が多く分布しているものが好ましい分布形態として挙げられる。そして、該界面近傍での水素原子または/およびハロゲン原子の含有量はバルク内の含有量の1.1から2倍の範囲が好ましい範囲として挙げられる。さらに、シリコン原子の含有量に対応して、水素原子または/およびハロゲン原子の含有量が変化していることが好ましい。シリコン原子の含有量が最小のところでの水素原子または/およびハロゲン原子の含有量は1at%以上10at%以下が好ましい範囲である。そして、水素原子または/およびハロゲン原子の含有量の最大の領域の0.3から0.8倍が好ましい範囲である。
水素原子または/およびハロゲン原子の含有量をシリコン原子に対応させて変化させる。すなわち、バンドギャップに対応して、バンドギャップの狭いところで水素原子または/およびハロゲン原子の含有量が少なくなっているものである。
メカニズムの詳細については不明ではあるが、本発明者らは以下のように考えている。即ち、本発明の堆積膜形成方法によれば、シリコン原子とゲルマニウム原子を含有する合金系半導体の堆積において、シリコン原子とゲルマニウム原子のイオン化率が異なる。そして当該イオン化率の違いによってそれぞれの原子が獲得する電磁波エネルギーに差が生じる。その結果、合金系半導体において水素含有量または/およびハロゲン含有量が少なくても十分に緩和が進み、良質な合金系半導体を堆積することができるものと考えられる。
i型層の層厚は、光起電力素子の構造(例えば、シングルセル、タンデムセル、トリプルセルなど)、およびi型層のバンドギャップに大きく依存する。本発明の第1及び第3のi型層の層厚は好ましくは10nm以上50nm以下であり、より好ましくは15nm以上40nm以下であり、最適には20nm以上30nm以下である。また本発明の第2のi型層の層厚は好ましくは50nm以上5μm以下であり、より好ましくは100nm以上4μm以下であり、最適には150nm以上3μm以下以下である。
本発明の堆積膜形成方法によるシリコン原子またはゲルマニウム原子を含有するi型層は、堆積速度を2nm/sec以上に上げても価電子帯側のテイルステイトが少ないものである。そして、テイルステイトの傾きは60meV以下であり、かつ電子スピン共鳴(esr)による未結合手の密度は1017/cm以下である。
また、i型層のバンドギャップは、p型層/i型層、n型層/i型層の各界面方向で広くなるように設計することが好ましい。このように設計することによって、光起電力素子の光起電力、光電流を大きくすることができ、更に長時間使用した場合の光劣化等を防止することができる。
〈アモルファスi型層〉
本発明においては必要に応じて微結晶シリコンi型層を含むpin接合を有する単位素子と、アモルファスシリコンi型層を含むpin接合を有する単位素子との積層型光起電力素子とすることができる。この場合アモルファスシリコンの堆積に好適な方法は、RFプラズマCVD法、VHFプラズマCVD法、マイクロ波プラズマCVD法などが挙げられる。特に、アモルファスシリコンの堆積速度は使用する電磁波に依存し、同一の投入エネルギーでは周波数が高い方が堆積速度が速くなる。
本発明におけるアモルファスシリコンに適したシリコン原子供給用の原料ガスとしては、SiH、Si、SiF、SiHF、SiH、SiHFなどのシラン系原料ガスが挙げられる。さらに、SiHCl、SiHCl、SiHCl、SiCl、SiD、SiHD、SiH、SiHD、SiFD、SiF、SiDH、Siなどのシラン系原料ガスが挙げられる。
また、アモルファスシリコンゲルマニウムに適したゲルマニウム供給用の原料ガスとしては、GeH、GeF、GeHF、GeH、GeHFなどが挙げられる。さらに、GeHCl、GeHCl、GeHCl、GeHD、GeH、GeHD、Ge、Geなどが挙げられる。
原料ガスは、良好なアモルファス半導体を形成するために、水素ガスで希釈する必要があり、その希釈率は5倍以上が好ましい。特に好ましい希釈率の範囲は、5倍から50倍の範囲である。また、水素希釈に加えてヘリウムガスで希釈することも可能である。
本発明に適したアモルファスを作成するための基板温度は、100℃以上500℃以下の範囲である。特に堆積速度を大きくする場合には、基板温度は比較的高い温度に設定することが望ましい。
本発明のアモルファスを堆積するときのチャンバー内の圧力としては、0.05Pa以上500Pa以下の範囲が好適な範囲として挙げられる。特に、VHFプラズマCVD法でアモルファス半導体を堆積する場合には、圧力は50Pa以上300Pa以下の範囲が好ましい。マイクロ波プラズマCVD法でアモルファス半導体を堆積する場合には、圧力は0.1Pa以上10Pa以下の範囲が好ましい圧力である。
本発明におけるアモルファス半導体を堆積する場合のチャンバーヘの投入パワーとしては、0.01W/cm以上5W/cm以下の範囲が好適な範囲として挙げられる。また、原料ガスの流量と投入パワーの関係で示すと、堆積速度が投入パワーに依存するパワーリミテッドの領域が適している。ガス利用効率を重視する場合は堆積速度が導入ガス流量に依存するフローリミテッドの領域が適している。
アモルファス半導体の堆積速度を早くした場合には、基板にイオンが衝突するようにバイアスを制御するのが好ましいものである。
加えて、本発明におけるアモルファス中に含有される水素原子またはハロゲン原子の割合は、5%以上30%以下の範囲が望ましい範囲である。
光起電力素子において、i型層は照射光に対してキャリアを発生輸送する重要な層である。i型層としては、僅かにp型、僅かにn型の層も使用することができる(p型になるか、あるいはn型になるかは、テールステイト等の固有欠陥の分布による)。
本発明の積層型光起電力素子のi型層としては、バンドギャップが均一な半導体の他に、シリコン原子とゲルマニウム原子とを含有してi型層の層厚方向にバンドギャップが滑らかに変化するものが適している。具体的には、バンドギャップの極小値がi型層の中央の位置よりp型層とi型層の界面方向に片寄っているものも適している。また、i型層中にドナーとなる価電子制御剤とアクセプターとなる価電子制御剤とが同時にドーピングされているものも適している。
特に、p型層/i型層、n型層/i型層の各界面側で水素原子または/およびハロゲン原子の含有量が多く分布しているものが好ましい分布形態として挙げられる。そして、当該界面近傍での水素原子または/およびハロゲン原子の含有量はバルク内の含有量の1.1から2倍の範囲が好ましい範囲として挙げられる。さらに、シリコン原子の含有量に対応して、水素原子または/およびハロゲン原子の含有量が変化していることが好ましい。シリコン原子の含有量が最小のところでの水素原子または/およびハロゲン原子の含有量は1at%以上10at%以下の範囲が好ましい範囲である。そして、水素原子または/およびハロゲン原子の含有量の最大の領域の0.3から0.8倍が好ましい範囲である。水素原子とハロゲン原子を同時に含有量している場合、ハロゲン原子の含有量は、水素原子の含有量よりも1/10以下であるのが好ましいものである。
水素原子または/およびハロゲン原子の含有量をシリコン原子に対応させて変化させる。すなわち、バンドギャップに対応して、バンドギャップの狭いところで水素原子または/およびハロゲン原子の含有量が少なくなっているものである。
メカニズムの詳細については不明ではあるが、本発明者らは以下のように考えている。本発明の堆積膜形成方法によれば、シリコン原子とゲルマニウム原子を含有する合金系半導体の堆積において、シリコン原子とゲルマニウム原子のイオン化率が異なる。そして当該イオン化率の違いによってそれぞれの原子が獲得する電磁波エネルギーに差が生じる。その結果、合金系半導体において水素含有量または/およびハロゲン含有量が少なくても十分に緩和が進み、良質な合金系半導体を堆積することができるものと考えられる。
i型層の層厚は、光起電力素子の構造(例えば、シングルセル、タンデムセル、トリプルセルなど)、およびi型層のバンドギャップにも依存するが0.05μm以上5μm以下の範囲が最適な層厚として挙げられる。
本発明の堆積膜形成方法によるシリコン原子またはゲルマニウム原子を含有するi型層は、堆積速度を2nm/sec以上に上げても価電子帯側のテイルステイトが少ない。そして、テイルステイトの傾きは60meV以下であり、かつ電子スピン共鳴(esr)による未結合手の密度は5×1017/cm以下である。
また、i型層のバンドギャップは、p型層/i型層、n型層/i型層の各界面方向で広くなるように設計することが好ましい。このように設計することによって、光起電力素子の光起電力、光電流を大きくすることができ、更に長時間使用した場合の光劣化等を防止することができる。
〈透明電極〉
透明電極は、インジウム酸化物、インジウム−スズ酸化物などの透明電極が適している。
透明電極の堆積には、スパッタリング法と真空蒸着法が最適な堆積方法として挙げられる。DCマグネトロンスパッタリング装置において、基板上にインジウム酸化物からなる透明電極を堆積する場合、ターゲットには金属インジウム(In)やインジウム酸化物(In)などが用いられる。
また、基板上にインジウム−スズ酸化物からなる透明電極を堆積する場合には以下の材料が適宜組み合わされて用いられる。即ち、ターゲットには金属スズ、金属インジウム、金属スズと金属インジウムの合金、スズ酸化物、インジウム酸化物、インジウム−スズ酸化物などが適宜組み合わされて用いられる。
スパッタリング法で堆積する場合、基板温度は重要な因子であって、25℃以上600℃以下の範囲が好ましい範囲として挙げられる。また、スパッタリング用のガスとしては、アルゴンガス(Ar)、ネオンガス(Ne)、キセノンガス(Xe)、ヘリウムガス(He)などの不活性ガスが挙げられ、特にArガスが最適である。また、上記の不活性ガスに酸素ガス(O2)を必要に応じて添加することが好ましい。特に、金属をターゲットにしている場合には、酸素ガス(O)を添加することは必須である。
さらに、上記の不活性ガスによって効果的にスパッタリングを行うためには、放電空間の圧力は0.05Pa以上10Pa以下の範囲であることが好ましい。加えて、スパッタリングの電源としてはDC電源やRF電源が適しており、スパッタリング時の電力としては10W以上1000W以下の範囲が適している。
透明電極の堆積速度は、放電空間内の圧力や放電電力に依存し、最適な堆積速度は0.01nm/sec以上10nm/sec以下の範囲である。
透明電極の層厚は、反射防止膜の条件を満たすような条件で堆積するのが好ましく、具体的には50nm以上300nm以下の範囲が好ましい範囲として挙げられる。
真空蒸着法により透明電極を堆積するに適した蒸着源としては、金属スズ、金属インジウム、インジウム−スズ合金などが挙げられる。
また、透明電極を堆積するときの基板温度としては、25℃以上600℃以下の範囲が適している。
さらに、透明電極を堆積するとき、堆積室を10−4Pa以下に減圧した後に、酸素ガス(O)を5×10−3Pa以上9×10−2Pa以下の範囲で導入することが必要である。この範囲で酸素を導入することによって、蒸着源から気化した金属が気相中の酸素と反応して良好な透明電極が堆積される。
また、上記の圧力でRF電力を導入してプラズマを発生させ、該プラズマを介して蒸着を行ってもよい。
上記の条件による透明電極の堆積速度は、0.01nm/sec以上10nm/sec以下の範囲であることが好ましい。堆積速度が0.01nm/sec未満であると生産性が低下し、10nm/secより大きくなると粗な膜となり透過率、導伝率や密着性が低下するからである。
〈集電電極〉
本発明において、集電電極115は、透明電極114の抵抗率を充分低くできない場合に必要に応じて透明電極114上の一部分に形成され、電極の抵抗率を下げ、光起電力素子の直列抵抗を下げる働きをする。
集電電極の材料としては、金、銀、銅、アルミニウム、ニッケル、鉄、クロム、モリブデン、タングステン、チタン、コバルト、タンタル、ニオブ、ジルコニウムなどの金属などが挙げられる。さらに、ステンレス鋼などの合金、または粉末状金属を用いた導電ペーストなどが挙げられる。そして、その形状は、できるだけ半導体層への入射光を遮らないように、櫛状に形成される。
また、光起電力装置の全体の面積に対して、集電電極の占める面積は、好ましくは15%以下、より好ましくは10%以下、最適には5%以下が望ましい。
集電電極のパターンの形成にはマスクを用い、形成方法としては蒸着法、スパッタリング法、メッキ法、印刷法などが用いられる。
なお、本発明の積層型光起電力素子を用いて、所望の出力電圧、出力電流の光起電力装置を製造する場合には、本発明の光起電力素子を直列あるいは並列に接続し、表面と裏面に保護層を形成し、出力の取り出し電極等が取り付けられる。また、本発明の光起電力素子を直列接続する場合、必要に応じて逆流防止用のダイオードを組み込むことができる。
以下に実施例を用いて本発明をさらに詳細に説明するが、本発明はこれらによって何ら限定されるものではない。
以下に示す実施例1から4及び比較例1から2は、本発明の微結晶シリコン膜を図1に示したpinシングル構成を有する光起電力素子のi型層として採用した場合の太陽電池特性を測定したものである。
尚、上記i型層形成に際しては、予めi型層、p/iバッファ層及びn/iバッファ層形成条件とスパークの発生状況との関係を予備実験で求めておいた。そして、予備実験で求めた関係に基づき堆積膜形成条件を調整し、スパークの発生回数を変化させた異なるサンプルを作成し、比較した。
即ち、高周波電極又は基板に発生するスパークを、例えばオシロスコープなどのスパーク検知手段を用いて検知(検知工程)し、その検知結果をデータとしてメモリに保存しておく。そして、半導体素子の生産時には、上記メモリに保存されたスパークの検知結果に基づいて、下記の堆積膜形成条件を決定して成膜を行う。具体的には、スパークの発生状況が、継続時間が100msec以上のスパークの発生回数が1回/min以下となるように、高周波電力、バイアス電圧、バイアス電流、圧力、ガス流量、電極間距離の少なくとも1つを調整するように制御する(制御工程)。
上記本発明の検知工程及び制御工程について図11を用いてさらに具体的に説明する。図11は本発明の半導体素子の形成方法の工程をフローチャートである。
まず、本発明の半導体素子をプラズマCVD法で形成する際に、高周波電極又はマッチングボックスに接続したオシロスコープ等のスパーク検出装置によって堆積膜形成時のバイアス電圧値及びバイアス電流値の変化を観察する。そして当該バイアス電流値及びバイアス電圧値の変化から、スパークの発生を検知する。(検知工程)検知したスパークの継続時間から、本発明により抑制すべきスパーク(堆積膜に悪影響を与えるスパーク)に該当するか、該当しないかを判定する。本発明により抑制すべきスパークに該当しない(例えば継続時間が20μsec以下のスパーク)である場合には、高周波電力、バイアス電圧、バイアス電流、圧力、ガス流量、電極間距離から選択されるパラメータの制御は行わないか、よりスパークが発生し難い条件に微調整する。そして再びスパークの監視を続ける。
本発明により抑制すべきスパーク(堆積膜に悪影響を与えるスパーク)に該当するスパークが検知された場合には、スパークが抑制される条件となるように高周波電力、バイアス電圧、バイアス電流、圧力、ガス流量、電極間距離の少なくとも1つを制御する。(制御工程)このとき、予め測定またはシミュレーション等によって求めておいた、堆積膜形成条件とスパークとの相関データ(どのようにパラメータを変化させればスパークが抑制されるかの相関データ)に基づいて前記各パラメータを制御する。各パラメータの制御後再びスパークを監視する。そしてスパークが抑制される(継続時間が100msec以上のスパークの発生回数が1回/min以下となる)まで当該操作を繰り返す。このようにすることで微小なスパークを効果的に抑制することができる。
尚、各パラメータの制御方法については前述した方法と同様に行うことができる。
[実施例1]
ステンレス(SUS430BA)からなる帯状の基体(幅40cm、長さ200m、厚さ0.125mm)を十分に脱脂、洗浄した。そして、不図示の連続スパッタリング装置に装着し、Ag電極をターゲットとして、厚さ100nmのAg膜をスパッタ蒸着させた。さらにZnOターゲットを用いて、厚さ1.2μmのZnO膜をAg膜の上にスパッタ蒸着し、帯状の導電性基板501を形成した。
次いで、図5の装置を用い、先に示した手順により、表1に記載の条件により基板側から順にnipの各半導体層を堆積した。その後不図示のスパッタリング装置及び蒸着装置によりnip光電変換ユニット上には、前面電極114として、厚さ80nmの透明導電性ITO膜をスパッタリング法にて堆積した。その上に電流取出のための櫛形Ag電極115を蒸着法にて堆積することにより、図1に示すpin構造よりなる太陽電池(シングルセル)のサンプルを作製した。
またこのときi型層、p/iバッファ層及びn/iバッファ層の成膜時には前述の予備実験の結果に基づいて成膜圧力とガス流量とを変化させた。そして、継続時間が100msec以上のスパークの発生回数が実質的に0回であり、かつ継続時間が20μsec以上50μsec以下のスパークの発生回数が10回/min以下となるように制御した。
また各層の膜厚は、n型層の層厚を20nm、n/iバッファ層の層厚を10nm、p/iバッファ層の層厚を10nm、p型層の層厚を5nmとした。
またi型層に対する本発明の効果確認するため、バッファ層形成時にはバイアスを印加しなかった。
尚、表1において、高周波電力としてRFと記載のあるものは周波数13.56MHzのRF電力であり、VHFと記載のあるものは周波数60MHzのVHF電力である。またバイアス電圧は高周波電極にアース電位に対して負の電位を印加した。
Figure 2008115460
作製した各サンプルについてソーラーシミュレータ(AM1.5、100mw/cm)により、光電変換効率、短絡電流(Jsc)、開放電圧(Voc)、フィルファクタを測定した。その後、各サンプルは50℃に保たれた状態で、AM1.5のスペクトルを1sunの光強度で1000時間光照射を行った。光照射後の各サンプルについて光照射前と同様に各特性を測定し、光劣化率を求めた。
また、i型層については上記pin構成の太陽電池サンプルとは別にi型層のみ表1と同一条件で基板上に作製したサンプルを作製した。
結果を表2に示す。
表2において表中の記号は、
Jsc(短絡電流)
◎・・・25mA/cm以上
○・・・20mA/cm以上25mA/cm未満
△・・・15mA/cm以上20mA/cm未満
×・・・15mA/cm2未満又は測定不能
Voc(開放電圧)
◎・・・0.5V以上
○・・・0.4V以上0.5V未満
△・・・0.3V以上0.4V未満
×・・・0.3V未満又は測定不能
FF(フィルファクタ)
◎・・・0.5以上
○・・・0.4以上0.5未満
△・・・0.3以上0.4未満
×・・・0.3未満又は測定不能
η(光電変換効率)
◎・・・7%以上
○・・・6%以上7%未満
△・・・5%以上6%未満
×・・・5%未満又は測定不能
光劣化率
◎・・・5%未満
○・・・5%以上7%未満
△・・・7%以上10%未満
×・・・10%以上又は測定不能
を示す。
Figure 2008115460
[実施例2]
実施例1において、i型層、p/iバッファ層及びn/iバッファ層の成膜時には前述の予備実験の結果に基づいて成膜圧力とガス流量とを変化させた。そして、継続時間が100msec以上のスパークの発生回数が実質的に0回であり、かつ継続時間が50μsec以上20msec以下のスパークの発生回数が5回/min以下となるように制御した。これ以外の条件は実施例1と同様にサンプルを作製し、実施例1と同様に評価した。
結果を実施例1の結果と合わせて表2に示す。
[実施例3]
実施例1において、i型層、p/iバッファ層及びn/iバッファ層の成膜時には前述の予備実験の結果に基づいて成膜圧力とガス流量とを変化させた。そして、継続時間が100msec以上のスパークの発生回数が実質的に0回であり、かつ継続時間が20msec以上100msec以下のスパークの発生回数が3回/min以下となるように制御した。これ以外の条件は実施例1と同様にサンプルを作製し、実施例1と同様に評価した。
結果を実施例1の結果と合わせて表2に示す。
[実施例4]
実施例1において、i型層、p/iバッファ層及びn/iバッファ層の成膜時には前述の予備実験の結果に基づいて成膜圧力とガス流量とを変化させた。そして、継続時間が100msec以上のスパークの発生回数が1回/min以下となるように制御した。これ以外の条件は実施例1と同様にサンプルを作製し、実施例1と同様に評価した。
結果を実施例1の結果と合わせて表2に示す。
[比較例1]
実施例1において、i型層、p/iバッファ層及びn/iバッファ層の成膜時には前述の予備実験の結果に基づいて成膜圧力とガス流量とを変化させた。そして、継続時間が100msec以上1sec以下のスパークの発生回数が2回/min以上となるように制御した。これ以外の条件は実施例1と同様にサンプルを作製し、実施例1と同様に評価した。
結果を実施例1の結果と合わせて表2に示す。
[比較例2]
実施例1において、i型層、p/iバッファ層及びn/iバッファ層の成膜時には前述の予備実験の結果に基づいて成膜圧力とガス流量とを変化させた。そして、継続時間が1sec以上のスパークの発生回数が1回/min以上となるように制御した。これ以外の条件は実施例1と同様にサンプルを作製し、実施例1と同様に評価した。
結果を実施例1の結果と合わせて表2に示す。
表2から明らかなように、本発明の堆積膜形成条件において作製した光起電力素子は変換効率が高く、光劣化率が小さい太陽電池を得ることができた。
[実施例5]
実施例1において、サンプルを図2に示すpin構造よりなる太陽電池(ダブルセル)とした。これ以外の条件は実施例1と同様にスパークの継続時間及び発生回数を制御してサンプルを作製し、実施例1と同様に評価したところ、実施例1と同様に良好な結果を得た。
[実施例6]
実施例1において、サンプルを図3に示すpin構造よりなる太陽電池(トリプルセル)とした以外は実施例1と同様にスパークの継続時間及び発生回数を制御してサンプルを作製した。そして、実施例1と同様に評価したところ、実施例1と同様に良好な結果を得た。
[実施例7]
実施例1において、サンプルを図4に示すpin構造よりなる太陽電池(ダブルセル)とした以外は実施例1と同様にスパークの継続時間及び発生回数を制御してサンプルを作製した。そして、実施例1と同様に評価したところ、実施例1と同様に良好な結果を得た。
[実施例8から12]
実施例1において、p/iバッファ層及びn/iバッファ層の形成時に陽イオンダメージを低減させるため、前記各層に表3に示す範囲内でバイアス電圧を変化させた。そして、実施例1と同様に図1に示すシングルセルを作製した。またこのときi型層に印加するバイアス電圧は−60Vとした。
作製したサンプルの太陽電池特性を実施例1と同様に測定し、実施例1と同様に評価した。またバッファ層のバイアスを変化させた際のスパークの発生状況も調べた。比較のため実施例1の結果と合わせて結果を表4に示す。
尚、表中スパーク欄のAからDの記号は以下の内容を表す。
A:継続時間が100msec以上のスパークの発生回数が実質的に0回であり、かつ継続時間が20μsec以上50μsec以下のスパークの発生回数が10回/min以下
B:継続時間が100msec以上のスパークの発生回数が実質的に0回であり、かつ継続時間が50μsec以上20msec以下のスパークの発生回数が5回/min以下
C:継続時間が100msec以上のスパークの発生回数が実質的に0回であり、かつ継続時間が20msec以上100msec以下のスパークの発生回数が3回/min以下
D:継続時間が100msec以上のスパークの発生回数が1回/min以下
E:継続時間が100msec以上のスパークの発生回数が2回/min以上
尚、陽イオンダメージはバイアス電圧のみで一義的に決まるものではなく、例えば電極間距離や圧力等によっても変化する。しかし、本実施例においては陽イオンダメージの大小がバイアス電圧が支配的となる条件で行った。
Figure 2008115460
Figure 2008115460
[比較例3]
実施例8から12と同様にp/iバッファ層及びn/iバッファ層の形成時に印加するバイアス電圧を変化させた際にスパークの発生回数及び継続時間が本発明の範囲外となったサンプルを比較例3とした。実施例8から12と同様に評価し、実施例8から12の結果と合わせて表4に示す。
表4から明らかなようにp/i又はn/iバッファ層形成時のバイアス電圧を、i型層のバイアス電圧よりも高くする。そしてバッファ層(界面層)形成時の陽イオンダメージをi型層(バルク層)形成時の陽イオンダメージよりも小さくすることでFFが向上し、及び光劣化率が低減することが確認された。
[実施例13]
実施例8から12において、サンプルを図2から4に示すpin構造よりなる太陽電池(ダブルセル又はトリプルセル)とした。そしてこれ以外の条件は実施例8から12と同様にスパークの継続時間及び発生回数を制御してサンプルを作製した。そして、実施例8から12と同様に評価したところ、実施例8から12と同様に良好な結果を得た。
このように太陽電池の層構成によらず本発明の効果が得られることが確認された。
本発明の太陽電池の層構成を示す図 本発明の太陽電池の層構成を示す図 本発明の太陽電池の層構成を示す図 本発明の太陽電池の層構成を示す図 本発明の製造装置の一形態を表す図 i型層成膜室の拡大図 スパーク発生時の電流値と電圧値との変化を示す図 バイアス電圧印加による微結晶膜のイオンダメージ抑制効果を説明する図 ポリシランの発生状況を確認するために用いた測定システムを示す図 DCバイアス電圧値増加に基づくバイアス電流値の増加に対するレーザー散乱光強度(ポリシランの発生量)の変化を示す図 本発明の半導体素子の形成方法の工程をフローチャート
符号の説明
101 基板
102 反射層
103 反射増加層
104 n又はp型層
105 n/i又はp/iバッファ層
106 i型層
107 p/i又はn/iバッファ層
108 p又はn型層
110 透明電極
111 集電電極
112 裏面反射層
113 第一の光起電力素子
201 基板
202 反射層
203 反射増加層
204 n又はp型層
205 n/i又はp/iバッファ層
206 i型層
207 p/i又はn/iバッファ層
208 p又はn型層
209 n又はp型層
210 n/i又はp/iバッファ層
211 i型層
212 p/i又はn/iバッファ層
213 p又はn型層
214 透明電極
215 集電電極
301 基板
302 反射層
303 反射増加層
304 n又はp型層
305 n/i又はp/iバッファ層
306 i型層
307 p/i又はn/iバッファ層
308 p又はn型層
309 n又はp型層
310 n/i又はp/iバッファ層
311 i型層
312 p/i又はn/iバッファ層
313 p又はn型層
314 n又はp型層
315 n/i又はp/iバッファ層
316 i型層
317 p/i又はn/iバッファ層
318 p又はn型層
319 透明電極
320 集電電極
321 裏面反射層
322 第一の光起電力素子
323 第二の光起電力素子
324 第三の光起電力素子
401 透光性基板
402 透明電極
403 p又はn型層
404 p/i又はn/iバッファ層
405 i型層
406 n/i又はp/iバッファ層
407 n又はp型層
408 p又はn型層
409 p/i又はn/iバッファ層
410 i型層
411 n/i又はp/iバッファ層
412 n又はp型層
413 反射増加層
414 裏面電極
415 第一の光起電力素子
416 第二の光起電力素子
417 裏面反射層
501 基板
502 ガスゲート
503 巻き出しボビン
504 巻き出し室
505 巻き取りボビン
506 巻き取り室
507 n型層成膜室
508 i型層成膜室
509 p型層成膜室
510 プレヒータ
511 温度制御ユニット
512 カソード(高周波電極)
601 i型層成膜室
602 基板
603 ガスゲート
604 第1の真空容器
605 ゲートガス導入管
606 排気口
607 マグローラー
608 ランプヒーター
609 温度制御ユニット
610 冷却手段
611 加熱手段
612 マグネット
613 開口調整板
614 第2の真空容器(放電空間)
615 シャワーカソード
616 中間板
617 原料ガス導入管
618 ガイシ
619 フローティング板
620 誘電体板
801 高周波電極
802 高周波電極上に堆積した堆積膜
803 放電空間
804 陽イオン
805 放電空間中の電界
806 基板上に堆積した微結晶シリコン膜
807 基板
808 高周波電源
809 DCバイアス電源
901 CCDカメラ
902 バンドパスフィルタ
903 ポリシランを含む排気ガス
904 散乱光
905 レーザー光

Claims (12)

  1. 結晶質を含むシリコン系堆積膜からなる半導体層を含む半導体素子のプラズマCVD法による製造方法において、
    前記半導体層の形成時に高周波電極側が負となるように高周波電極と基板との間にバイアス電圧を印加する工程と、
    前記、高周波電極又は前記基板に発生するスパークを検知する工程と、
    前記検知結果に基づいて、継続時間が100msec以上のスパークの発生回数が1回/min以下となるように、高周波電力、バイアス電圧、バイアス電流、圧力、ガス流量、電極間距離の少なくとも1つを制御する工程と、を含むことを特徴とする半導体素子の形成方法。
  2. 前記結晶質を含むシリコン系堆積膜からなる半導体層はi型の半導体層であり、p型の半導体層又はn型の半導体層との半導体接合を含むことを特徴とする請求項1に記載の半導体素子の形成方法。
  3. 前記i型層は2以上の工程により形成され、前記p型層又はn型層と接する第1のi型層を形成する第1の工程は、該第1のi型層の上に第2のi型層を形成する第2の工程よりもスパークによる陽イオンダメージが小さい条件とすることを特徴とする請求項2に記載の半導体素子の形成方法。
  4. 前記スパークによる陽イオンダメージが小さい条件は、バイアス電圧、バイアス電流の中から選ばれる少なくとも1つの条件を制御することであることを特徴とする請求項3に記載の半導体素子の形成方法。
  5. 前記i型層を形成する際の圧力は1000Pa以上であり、電極間距離は10mm以下であることを特徴とする請求項3に記載の半導体素子の形成方法。
  6. 前記第1のi型層の層厚を前記第2のi型層の層厚よりも薄くすることを特徴とする請求項3に記載の半導体素子の形成方法。
  7. 前記第1のi型層の層厚は10nm以上50nm以下であり、前記第2のi型層の層厚は50nm以上5μm以下であることを特徴とする請求項3に記載の半導体素子の形成方法。
  8. 前記i型層は3以上の工程により形成され、前記n型層と接する第1のi型層を形成する第1の工程とp型層と接する第3のi型層を形成する第3の工程は、前記第1のi型層と前記第3のi型層との間に形成される第2のi型層を形成する第2の工程よりもスパークによる陽イオンダメージが小さい条件とすることを特徴とする請求項2に記載の半導体素子の形成方法。
  9. 前記スパークによる陽イオンダメージが小さい条件は、バイアス電圧、バイアス電流の中から選ばれる少なくとも1つの条件を制御することであることを特徴とする請求項8に記載の半導体素子の形成方法。
  10. 前記i型層を形成する際の圧力は1000Pa以上であり、電極間距離は10mm以下であることを特徴とする請求項8に記載の半導体素子の形成方法。
  11. 前記第1のi型層及び前記第3のi型層の層厚を前記第2のi型層の層厚よりも薄くすることを特徴とする請求項8に記載の半導体素子の形成方法。
  12. 前記第1のi型層及び前記第3のi型層の層厚は10nm以上50nm以下であり、前記第2のi型層の層厚は50nm以上5μm以下であることを特徴とする請求項8に記載の半導体素子の形成方法。
JP2007219926A 2006-10-12 2007-08-27 半導体素子の形成方法及び光起電力素子の形成方法 Pending JP2008115460A (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2007219926A JP2008115460A (ja) 2006-10-12 2007-08-27 半導体素子の形成方法及び光起電力素子の形成方法
US11/871,534 US7534628B2 (en) 2006-10-12 2007-10-12 Method for forming semiconductor device and method for forming photovoltaic device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2006278918 2006-10-12
JP2007219926A JP2008115460A (ja) 2006-10-12 2007-08-27 半導体素子の形成方法及び光起電力素子の形成方法

Publications (1)

Publication Number Publication Date
JP2008115460A true JP2008115460A (ja) 2008-05-22

Family

ID=39318407

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007219926A Pending JP2008115460A (ja) 2006-10-12 2007-08-27 半導体素子の形成方法及び光起電力素子の形成方法

Country Status (2)

Country Link
US (1) US7534628B2 (ja)
JP (1) JP2008115460A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012512534A (ja) * 2008-12-18 2012-05-31 フォルシュングスツェントルム・ユーリッヒ・ゲゼルシャフト・ミット・ベシュレンクテル・ハフツング 基材上での微結晶シリコン堆積方法
WO2013051519A1 (ja) * 2011-10-04 2013-04-11 旭硝子株式会社 薄膜太陽電池モジュール及び薄膜太陽電池モジュールの製造方法
US8614438B2 (en) 2010-02-25 2013-12-24 Fujifilm Corporation Photoelectric conversion device, imaging device, method for manufacturing imaging device, and imaging apparatus

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7666766B2 (en) * 2005-09-27 2010-02-23 Semiconductor Energy Laboratory Co., Ltd. Film formation apparatus, method for forming film, and method for manufacturing photoelectric conversion device
US7501305B2 (en) * 2006-10-23 2009-03-10 Canon Kabushiki Kaisha Method for forming deposited film and photovoltaic element
JP4137161B1 (ja) * 2007-02-23 2008-08-20 キヤノン株式会社 光電変換装置の製造方法
JP5305696B2 (ja) * 2008-03-06 2013-10-02 キヤノン株式会社 半導体素子の処理方法
JP2011192966A (ja) * 2010-02-17 2011-09-29 Sony Corp 光電変換素子、光電変換装置及び固体撮像装置
JP2010135636A (ja) * 2008-12-05 2010-06-17 Mitsubishi Heavy Ind Ltd 光電変換装置
WO2010077622A1 (en) * 2008-12-08 2010-07-08 Arizona Board Of Regents, Acting For And On Behalf Of Arizona State University Electrical devices including dendritic metal electrodes
US8895352B2 (en) * 2009-06-02 2014-11-25 International Business Machines Corporation Method to improve nucleation of materials on graphene and carbon nanotubes
ES2385871B1 (es) * 2011-01-07 2013-06-12 Universidad Politécnica De Valencia Material fotovoltaico multiunión tipo p-i-n, dispositivo cerámico fotovoltaico que lo comprende y métodos de obtención de los mismos.
US8927857B2 (en) 2011-02-28 2015-01-06 International Business Machines Corporation Silicon: hydrogen photovoltaic devices, such as solar cells, having reduced light induced degradation and method of making such devices
US8766330B2 (en) * 2011-10-28 2014-07-01 Georgetown University Method and system for generating a photo-response from MoS2 Schottky junctions
EP4080588A1 (en) * 2021-04-23 2022-10-26 Pixquanta Limited Short-wave infra-red radiation detection device

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09266097A (ja) * 1996-03-29 1997-10-07 Seiko Epson Corp プラズマ処理方法及びプラズマ処理装置
JP2002235175A (ja) * 2001-02-07 2002-08-23 Sony Corp 成膜装置および成膜方法
JP2002371358A (ja) * 2001-06-14 2002-12-26 Canon Inc シリコン系薄膜の形成方法、シリコン系薄膜及び半導体素子
JP2003318115A (ja) * 2002-04-24 2003-11-07 Japan Science & Technology Corp 窓型プローブ、プラズマ監視装置、及び、プラズマ処理装置
WO2005015964A1 (ja) * 2003-08-07 2005-02-17 Hitachi Kokusai Electric Inc. 基板処理装置及び基板処理方法
JP2005228727A (ja) * 2003-04-24 2005-08-25 Tokyo Electron Ltd プラズマモニタリング方法、プラズマモニタリング装置及びプラズマ処理装置
JP2006202861A (ja) * 2005-01-19 2006-08-03 Canon Inc 高周波プラズマcvd装置による機能性薄膜形成方法

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57159070A (en) 1981-03-26 1982-10-01 Sumitomo Electric Ind Ltd Manufacture of photo electromotive force element
JPS5997514A (ja) 1982-11-22 1984-06-05 Agency Of Ind Science & Technol 太陽電池の製造法
EP0151754B1 (en) 1984-02-14 1991-12-18 Energy Conversion Devices, Inc. An improved method of making a photoconductive member
JPS61119030A (ja) 1984-11-14 1986-06-06 Nippon Soken Inc 水素化アモルフアス半導体薄膜の製造方法
JPH0815220B2 (ja) 1987-03-10 1996-02-14 三井東圧化学株式会社 光電変換素子の製造方法
US5238546A (en) * 1990-03-01 1993-08-24 Balzers Aktiengesellschaft Method and apparatus for vaporizing materials by plasma arc discharge
JPH0685291A (ja) 1992-08-28 1994-03-25 Kanegafuchi Chem Ind Co Ltd 半導体装置およびその製造法
JP3113750B2 (ja) 1992-11-02 2000-12-04 キヤノン株式会社 静圧気体軸受
JPH0799776A (ja) 1993-09-28 1995-04-11 Toshiba Corp 電源回路
JP3437386B2 (ja) * 1996-09-05 2003-08-18 キヤノン株式会社 光起電力素子、並びにその製造方法
JP3754815B2 (ja) * 1997-02-19 2006-03-15 キヤノン株式会社 光起電力素子、光電変換素子、光起電力素子の製造方法及び光電変換素子の製造方法
EP1041646B1 (en) * 1997-11-10 2012-12-12 Kaneka Corporation Method of producing silicon thin-film photoelectric transducer
JP4208281B2 (ja) * 1998-02-26 2009-01-14 キヤノン株式会社 積層型光起電力素子
JP3768672B2 (ja) * 1998-02-26 2006-04-19 キヤノン株式会社 積層型光起電力素子
JPH11330520A (ja) 1998-03-09 1999-11-30 Kanegafuchi Chem Ind Co Ltd シリコン系薄膜光電変換装置の製造方法とその方法に用いられるプラズマcvd装置
JP2000183377A (ja) 1998-12-17 2000-06-30 Kanegafuchi Chem Ind Co Ltd シリコン系薄膜光電変換装置の製造方法
JP2000243992A (ja) 1999-02-22 2000-09-08 Kanegafuchi Chem Ind Co Ltd シリコン系薄膜光電変換装置の製造方法
JP3046965B1 (ja) * 1999-02-26 2000-05-29 鐘淵化学工業株式会社 非晶質シリコン系薄膜光電変換装置の製造方法
US6472248B2 (en) * 1999-07-04 2002-10-29 Canon Kabushiki Kaisha Microcrystalline series photovoltaic element and process for fabrication of same
US7166853B2 (en) * 2002-09-11 2007-01-23 Varian Semiconductor Equipment Associates, Inc. Active method and system of establishing electrical contact
US7740736B2 (en) * 2006-06-08 2010-06-22 Lam Research Corporation Methods and apparatus for preventing plasma un-confinement events in a plasma processing chamber

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09266097A (ja) * 1996-03-29 1997-10-07 Seiko Epson Corp プラズマ処理方法及びプラズマ処理装置
JP2002235175A (ja) * 2001-02-07 2002-08-23 Sony Corp 成膜装置および成膜方法
JP2002371358A (ja) * 2001-06-14 2002-12-26 Canon Inc シリコン系薄膜の形成方法、シリコン系薄膜及び半導体素子
JP2003318115A (ja) * 2002-04-24 2003-11-07 Japan Science & Technology Corp 窓型プローブ、プラズマ監視装置、及び、プラズマ処理装置
JP2005228727A (ja) * 2003-04-24 2005-08-25 Tokyo Electron Ltd プラズマモニタリング方法、プラズマモニタリング装置及びプラズマ処理装置
WO2005015964A1 (ja) * 2003-08-07 2005-02-17 Hitachi Kokusai Electric Inc. 基板処理装置及び基板処理方法
JP2006202861A (ja) * 2005-01-19 2006-08-03 Canon Inc 高周波プラズマcvd装置による機能性薄膜形成方法

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012512534A (ja) * 2008-12-18 2012-05-31 フォルシュングスツェントルム・ユーリッヒ・ゲゼルシャフト・ミット・ベシュレンクテル・ハフツング 基材上での微結晶シリコン堆積方法
US8614438B2 (en) 2010-02-25 2013-12-24 Fujifilm Corporation Photoelectric conversion device, imaging device, method for manufacturing imaging device, and imaging apparatus
WO2013051519A1 (ja) * 2011-10-04 2013-04-11 旭硝子株式会社 薄膜太陽電池モジュール及び薄膜太陽電池モジュールの製造方法

Also Published As

Publication number Publication date
US20080096291A1 (en) 2008-04-24
US7534628B2 (en) 2009-05-19

Similar Documents

Publication Publication Date Title
US7534628B2 (en) Method for forming semiconductor device and method for forming photovoltaic device
US7501305B2 (en) Method for forming deposited film and photovoltaic element
US7700165B2 (en) Method of forming deposited film and method of forming photovoltaic element
US7074641B2 (en) Method of forming silicon-based thin film, silicon-based thin film, and photovoltaic element
JP4954014B2 (ja) 堆積膜形成方法及び光起電力素子の形成方法
JP3768672B2 (ja) 積層型光起電力素子
US6855621B2 (en) Method of forming silicon-based thin film, method of forming silicon-based semiconductor layer, and photovoltaic element
JP2004165394A (ja) 積層型光起電力素子
EP1475843A2 (en) Photovoltaic element and method of forming photovoltaic element
US6488995B1 (en) Method of forming microcrystalline silicon film, method of fabricating photovoltaic cell using said method, and photovoltaic device fabricated thereby
JP2002299670A (ja) シリコン系薄膜及び光起電力素子
JP2001345272A (ja) シリコン系薄膜の形成方法、シリコン系薄膜及び光起電力素子
US7514342B2 (en) Method and apparatus for forming deposited film
JP2001345273A (ja) シリコン系薄膜の形成方法、シリコン系薄膜及び光起電力素子
JP3406959B2 (ja) マイクロ波プラズマcvd法による堆積膜形成方法
TW201201396A (en) Method for manufacturing a solar panel
JP2005244037A (ja) シリコン膜の製造方法及び太陽電池の製造方法
JPH11135814A (ja) 非晶質シリコン太陽電池
JP2003258286A (ja) 薄膜太陽電池とその製造方法
JP2005259853A (ja) 薄膜形成装置、光電変換装置、及び薄膜製造方法
JP2016219854A (ja) 光起電力装置及び光電変換装置の製造方法
JPH06204518A (ja) 光起電力素子及びその製造方法、並びに発電システム
Rath Nanocystalline silicon solar cells
JP2002371358A (ja) シリコン系薄膜の形成方法、シリコン系薄膜及び半導体素子
JP2005294326A (ja) 光起電力素子及びその製造方法

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20081028

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20090105

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20090519