JP2007506145A - Circuit and method for driving an array of light emitting pixels - Google Patents

Circuit and method for driving an array of light emitting pixels Download PDF

Info

Publication number
JP2007506145A
JP2007506145A JP2006527247A JP2006527247A JP2007506145A JP 2007506145 A JP2007506145 A JP 2007506145A JP 2006527247 A JP2006527247 A JP 2006527247A JP 2006527247 A JP2006527247 A JP 2006527247A JP 2007506145 A JP2007506145 A JP 2007506145A
Authority
JP
Grant status
Application
Patent type
Prior art keywords
terminal
feedback
transistor
connected
current
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2006527247A
Other languages
Japanese (ja)
Inventor
ユリー ヴィグラネンコ,
シャヒン ジャファバラディアシティアニ,
ペイマン セルヴァティ,
アロキア ネイサン,
Original Assignee
イグニス イノベーション インコーポレーテッドIgnis Innovation Inc.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • G09G3/3241Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3291Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/088Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements using a non-linear two-terminal element
    • G09G2300/0885Pixel comprising a non-linear two-terminal element alone in series with each display pixel element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/029Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/029Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel
    • G09G2320/0295Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel by monitoring each display pixel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/14Detecting light within display terminals, e.g. using a single or a plurality of photosensors
    • G09G2360/145Detecting light within display terminals, e.g. using a single or a plurality of photosensors the light originating from the display screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/14Detecting light within display terminals, e.g. using a single or a plurality of photosensors
    • G09G2360/145Detecting light within display terminals, e.g. using a single or a plurality of photosensors the light originating from the display screen
    • G09G2360/147Detecting light within display terminals, e.g. using a single or a plurality of photosensors the light originating from the display screen the originated light output being determined for each pixel
    • G09G2360/148Detecting light within display terminals, e.g. using a single or a plurality of photosensors the light originating from the display screen the originated light output being determined for each pixel the light being detected by light detection means within each pixel

Abstract

発光エレメントを含むピクセルの列を駆動する技術が提供される。 Technique for driving a column of pixels including a light emitting element is provided. 該技術は、アレイのデータ線及び帰還線に接続された帰還データ源から供給される帰還データ、並びに帰還経路を備えるピクセル駆動回路を含む。 The technique includes a pixel driving circuit with feedback data, and feedback path supplied from the feedback data source connected to the data line and the return line of the array. 該技術は、入力信号の補正のために基準エレメントのブロックを含むこともできる。 The technique may also include a block of the reference element for the correction of the input signal.
【選択図】 図1 .FIELD 1

Description

本発明は、広くは発光デバイス表示器技術に係り、更に詳細には、発光エレメントを駆動する技術であって、ピクセルの不安定さ及び不均一さを補償するためにプログラミングの間に帰還アーキテクチャを使用する技術に関する。 The present invention generally relates to a light emitting device display technologies, more particularly, to a technique for driving the light emitting element, a feedback architecture during programming to compensate for instability and unevenness in pixels It relates to a technique for use.

近年、従来の液晶フラット表示器を超える利点のために、アクティブマトリクス型有機発光ダイオード(OLED)表示器が一層魅力的となってきている。 Recently, because of advantages over conventional LCD flat display, active matrix organic light emitting diode (OLED) display it has become more attractive. これらの利点は、OLED表示器を比較的安価に且つ高効率で製造することができる能力を含む。 These advantages include the ability to be manufactured at relatively low cost and high efficiency OLED display. 更に、斯かる表示器はバックライト照明を必要とせず、広い視野角を提供する。 Further, such a display requires no backlighting, provide a wide viewing angle.

アクティブマトリクス型有機発光ダイオード(AMOLED)表示器はピクセルの行及び列のアレイを有し、各ピクセルはOLEDと薄膜トランジスタ等の幾つかの能動デバイスとを有する。 The active matrix organic light emitting diode (AMOLED) display includes an array of rows and columns of pixels, each pixel having a number of active devices, such as OLED and TFT. OLEDは電流駆動型(current OLED is a current-driven (current
driven)デバイスであるので、AMOLEDのピクセル回路は一貫した均一な輝度を達成するために正確且つ一定の駆動電流を供給することができなければならない。 driven) Since in the device, the pixel circuit of the AMOLED should be capable of supplying an accurate and constant drive current to achieve consistent uniform brightness.

特許文献1に開示されているように、簡単なピクセル回路は2つの薄膜トランジスタ(TFT)とOLEDとを有している。 As disclosed in Patent Document 1, a simple pixel circuit has the the OLED 2 two thin film transistors (TFT). この回路において、OLEDは駆動TFTのドレイン端子に接続され、該駆動TFTのゲート端子はスイッチングTFTを介して列線に接続されている。 In this circuit, OLED is connected to the drain terminal of the driving TFT, the gate terminal of the driving TFT is connected to the column line through the switching TFT. 当該ピクセル回路が列線から切断された場合に、上記駆動TFTのゲート端子における電圧を維持するために、該駆動TFTのゲート端子と接地点との間に接続された記憶キャパシタが使用される。 When the pixel circuit is disconnected from the column line, in order to maintain the voltage at the gate terminal of the driving TFT, connected storage capacitor between the ground point and the gate terminal of the driving TFT is used. この回路の場合、OLEDを経る電流は上記駆動TFTの特性パラメータに強く依存する。 In this circuit, the current through the OLED is strongly dependent on the characteristic parameters of the driving TFT. TFTの特性パラメータ、特にバイアスストレス下での閾電圧は時間と共に変化し、斯かる変化はピクセル毎に相違するので、誘起される画像歪は許容できないほど高い。 Characteristic parameters of the TFT, in particular the bias threshold voltage under stress varies with time, since such changes are different for each pixel, the image distortion is induced unacceptably high.

電流駆動回路を閾電圧のずれに対して一層不感にさせるために採用された方法の1つは、電圧の代わりに電流でピクセルをプログラミングすることである。 One of the adopted methods in order to further insensitive current driving circuit with respect to deviation of the threshold voltage is to program the pixels at a current instead of voltage. この方法においては、OLED電流は駆動トランジスタの電圧/電流特性に余り依存しない。 In this way, OLED current does not depend much on the voltage / current characteristics of the driving transistor. OLED用の電流プログラム型ピクセル回路の構成は、例えば、2000年12月のIEEE電子デバイス文献、第21巻、第12号の第590〜592頁におけるYi Configuration of the current programmed pixel circuit for an OLED, for example, IEEE Electronic Device literature December 2000, Vol. 21, Yi in the 590-592 pp No. 12
HE他による“アクティブマトリクス型有機発光表示器用の電流源a-Si:H薄膜トランジスタ回路”に開示されている。 HE "of an active matrix organic light emitting display dexterity current source a-Si: H thin-film transistor circuit" et disclosed. 電流プログラミング方法の欠点は、大きな線容量により、特に低プログラミング電流レベルに対して遅いことである。 A disadvantage of the current programming method, the large line capacity is particularly slow for low programming current levels. 結果として、速度を考慮すると、電圧プログラミング方法が望ましい。 As a result, considering the speed, the voltage programming method desirable. これは、特に、大面積TV及び表示器の場合に当てはまる。 This is particularly true in the case of large area TV and display.

駆動電流をトランジスタパラメータに対して一層不感にさせる他の方法は、電流帰還を使用することである。 Another method to further insensitive to drive current to transistor parameters is to use the current feedback. 特許文献2は、電流帰還を備える駆動システムを示している。 Patent Document 2 shows a drive system comprising a current feedback. 外部電流比較器が、ピクセル電流を基準電流と比較し、該ピクセル電流を制御するための適切な信号を発生する。 External current comparator compares the reference current pixel current, generates appropriate signals for controlling the pixel current. 該開示された方法の1つの欠点は、制御信号が電流であり、これがプログラミング速度を制限し得る点にある。 One disadvantage of disclosed methods are control signal current, which is in that it can limit the programming speed. 該方法の他の欠点は、各OLEDのアノード及びカソード電極がパターン化されねばならず、これが現在使用されているOLED製造工程において信頼性の問題を生じさせる点にある。 Another disadvantage of the method, the anode and cathode electrodes of each OLED is not must be patterned, which lies in causing reliability problems in OLED manufacturing process that is currently being used.

輝度帰還は、OLEDの輝度を安定させるために使用されている他の方法である。 Brightness feedback is another method that has been used to stabilize the luminance of the OLED. 特許文献3に記載されているように、OLEDの光出力を表す帰還信号に応答する帰還読出回路を、輝度制御を行うために使用することができる。 As described in Patent Document 3, a feedback readout circuit responsive to a feedback signal representative of the light output of the OLED, can be used to perform the brightness control. 該開示された方法の欠点は、各ピクセルが、当該OLEDに光学的に結合されたフォトセンサを必要とする点にある。 A disadvantage of the disclosed methods, each pixel is in that they require photosensor optically coupled to the OLED. この結果、集積化問題が生じる。 As a result, integration problems. 他の欠点は、フォトセンサにより発生される上記帰還信号の低いレベルが、劣った信号対雑音比につながり得、これにより当該システムのダイナミックレンジを狭くさせる点にある。 Another drawback is that low levels of the feedback signal generated by the photosensor is obtained lead to poor signal-to-noise ratio, thereby lies in to narrow the dynamic range of the system.
米国特許第5,748,160号明細書 US Pat. No. 5,748,160 米国特許出願公開第2002/0101172号明細書 U.S. Patent Application Publication No. 2002/0101172 Pat 米国特許出願公開第2003/0151569号明細書 U.S. Patent Application Publication No. 2003/0151569 Pat

本発明は、発光デバイスの列を駆動するために使用することができ、AMOLED表示器に使用するのに適した、帰還制御系アーキテクチャを有する幾つかの駆動回路を提供するものである。 The present invention can be used to drive a row of light emitting devices, suitable for use in AMOLED display, it is to provide several driving circuit having a feedback control system architecture. 本発明においては、帰還電圧がピクセル上の(on-pixel)帰還回路又はエレメントにより発生される。 In the present invention, the feedback voltage is generated by (on-pixel) feedback circuits or elements on the pixels. この電圧は、当該ピクセルのプログラム電圧を調整するために使用される。 This voltage is used to adjust the program voltage of the pixel.

本発明の一態様によれば、当該列における各ピクセルは、信号線及び帰還線を介して帰還型制御ユニットに接続されると共に、選択線接続端子を介して走査クロック信号を受ける。 According to one aspect of the present invention, each pixel in the row is connected to the feedback control unit via a signal line and the return line, it receives a scan clock signal via a selection line connecting terminal. 信号線を介して当該ピクセルに印加されるプログラム電圧は、当該発光エレメントを通る駆動電流を設定する。 Program voltage applied to the pixel through the signal line sets a driving current through the light-emitting element. 該プログラム電圧は、上記ピクセル上帰還回路によって発生される帰還電圧の使用を介して外部制御ユニットにより正確に調整することができる。 The program voltage can be adjusted accurately by an external control unit through the use of feedback voltage generated by the pixel on the feedback circuit. 該帰還電圧は、上記発光エレメントの駆動電流に比例し、如何なる不安定性(トランジスタ及び発光エレメントの特性のずれ)及びピクセルにわたる不均一さが存在しても所望の駆動電流を達成すべく上記プログラム電圧を設定するように使用される。 The feedback voltage is proportional to the drive current of the light emitting element, any instability (transistors and deviation in the characteristics of the light-emitting elements) and the program voltage to achieve the desired drive current even non-uniformity is present across the pixel used to set the.

上記列制御ユニットは、ピクセル構成要素の不正確さ又は温度のドリフトに起因する出力電流レベルのエラーを補正するために、当該表示器基板上に形成された基準エレメントのブロックに接続することもできる。 The column control unit, to correct the output current level errors due to drift of imprecision or the temperature of the pixel elements can also be connected to the block of the display reference element formed on the substrate . 該基準エレメントのブロックは、有機材料の不安定性又は温度変化により誘起される輝度変化に対する輝度帰還補償を行うために、上記発光エレメントに光学的に結合されたフォトセンサを含むこともできる。 Block of the reference element, in order to perform luminance feedback compensation for luminance change induced by instability or temperature variation of the organic material may also include a photo-sensor optically coupled to the light emitting element.

本発明の他の態様によれば、表示器に使用するためのピクセル回路が提供される。 According to another aspect of the present invention, the pixel circuit for use in a display device is provided. 該表示器は複数のピクセルを有し、各ピクセルは選択線、信号線及び帰還線を有する。 The indicator has a plurality of pixels, each pixel has a selection line, the signal line and the return line. 該ピクセル回路は、発光エレメントと;該発光エレメントに駆動電流を供給する駆動部であって、該駆動部が記憶キャパシタ及びスイッチ用トランジスタを有し、該スイッチ用トランジスタが前記選択線に接続されたゲート端子、前記信号線に接続された第1端子及び第2端子を有するような駆動部と;前記発光エレメントに供給される駆動電流を表すような帰還電圧を発生するピクセル上の帰還エレメントであって、該帰還信号が前記帰還線に供給されるような帰還エレメントとを有する。 The pixel circuit includes a light emitting element and; a driver for supplying a driving current to the light emitting element, the drive unit has a storage capacitor and a switching transistor, for the switch transistor is connected to the select line there the feedback elements on the pixels for generating a feedback voltage which represents the drive current supplied to the light emitting element; a gate terminal, the driving portion and that has a first terminal and a second terminal coupled to the signal line Te, and a return element such as the feedback signal is supplied to the feedback line.

本発明の他の態様によれば、表示器に使用するためのピクセル回路が提供される。 According to another aspect of the present invention, the pixel circuit for use in a display device is provided. 該表示器は複数のピクセルを有し、各ピクセルは第1選択線、第2選択線、信号線及び帰還線を有する。 The indicator has a plurality of pixels, each pixel has first select line, the second select line, the signal line and the return line. 該ピクセル回路は、発光エレメントと;前記発光エレメントに駆動電流を供給する駆動部であって、記憶キャパシタと、前記第1選択線に接続されたゲート端子、前記信号線に接続された第1端子及び第2端子を有するスイッチ用トランジスタと、前記スイッチ用トランジスタの第2端子に接続されたゲート端子、第1端子及び前記発光エレメントに接続された第2端子を有する駆動用トランジスタとを有するような駆動部と;前記発光エレメントに供給される駆動電流を表すような帰還電圧を発生するピクセル上の帰還回路とを有する。 The pixel circuit includes a light emitting element and; a driver for supplying a driving current to the light emitting element, a storage capacitor, said gate terminal coupled to a first select line, a first terminal connected to the signal line and a switching transistor having a second terminal, such as a second gate terminal connected to the terminal, the driving transistor having a second terminal connected to the first terminal and the light emitting element of the switching transistor a driving unit; and a feedback circuit on the pixels for generating a feedback voltage which represents the drive current supplied to the light emitting element. 上記帰還回路は、前記駆動用トランジスタの第2端子と或る電位との間に接続された抵抗と、前記第2選択線に接続されたゲート、前記駆動用トランジスタの第1端子に接続された第1端子及び前記帰還線に接続された第2端子を有する帰還トランジスタとを有する。 The feedback circuit includes a resistor connected between the second terminal and the certain potential of the driving transistor, the second connection to the selected line gates, connected to the first terminal of the driving transistor and a feedback transistor having a second terminal connected to the first terminal and the return line.

本発明の他の態様によれば、表示器に使用するためのピクセル回路が提供される。 According to another aspect of the present invention, the pixel circuit for use in a display device is provided. 該表示器は複数のピクセルを有し、各ピクセルは選択線、信号線及び帰還線を有する。 The indicator has a plurality of pixels, each pixel has a selection line, the signal line and the return line. 該ピクセル回路は、発光エレメントと;該発光エレメントに駆動電流を供給する駆動部であって、記憶キャパシタと、前記選択線に接続されたゲート端子、前記信号線に接続された第1端子及び第2端子を有するスイッチ用トランジスタと、該スイッチ用トランジスタの第2端子に接続されたゲート端子、第1端子及び前記発光エレメントに接続された第2端子を有する駆動用トランジスタとを有するような駆動部と;前記発光エレメントに供給される駆動電流を表すような帰還電圧を発生するピクセル上の帰還回路とを有する。 The pixel circuit includes a light emitting element and; a driver for supplying a driving current to the light emitting element, a storage capacitor, gate terminal coupled to said select line, a first terminal and a connected to the signal line a switching transistor having two terminals, the second gate terminal coupled to terminal, the driving portion as having a driving transistor having a second terminal connected to the first terminal and the light emitting element of the transistor the switch When; and a feedback circuit on the pixels for generating a feedback voltage which represents the drive current supplied to the light emitting element. 上記帰還回路は、前記駆動用トランジスタの第2端子と或る電位との間に接続された抵抗と、前記選択線に接続されたゲート、前記駆動用トランジスタの第1端子に接続された第1端子及び前記帰還線に接続された第2端子を有する帰還トランジスタとを有する。 The feedback circuit includes a resistor connected between the second terminal and the certain potential of the driving transistor, connected to said select line gate, a first connected to the first terminal of the driving transistor and a feedback transistor having a second terminal connected to the terminal and the return line.

本発明の他の態様によれば、表示装置が提供される。 According to another aspect of the present invention, the display device is provided. 該表示装置は、選択線と;輝度及び帰還情報の両方に基づく電圧信号が供給される信号線と;駆動電流の電流レベルに基づく帰還電圧信号が供給される帰還線と;ピクセルのアレイを形成する複数のピクセルであって、該複数のピクセルにおける各ピクセルが基板上において前記走査線と前記信号線及び帰還線との交差部に形成され、各ピクセルが、発光エレメントと、記憶キャパシタ及びスイッチ用トランジスタを有する電流駆動回路と、該電流駆動回路の電流出力を表す帰還信号を供給する帰還回路とを有するような複数のピクセルと;入力信号を受けると共に、該入力信号を前記基板上において各列に形成された基準回路を用いて調整し、且つ、該入力信号を当該列におけるピクセルからの前記帰還信号に応答して修正することにより The display device, selecting line and; forming an array of pixels; return line and the feedback voltage signal based on the current level of the driving current is supplied; voltage signal based on both the brightness and the feedback information signal lines and supplied a plurality of pixels, each pixel in the plurality of pixels are formed at intersections between the signal lines and the feedback lines and the scanning lines on the substrate, each pixel includes a light emitting element, a storage capacitor and a switch a current driving circuit having a transistor, a plurality of pixels and such and a feedback circuit for supplying a feedback signal representative of the current output of the current driver circuit; with receiving an input signal, each column of the input signal on said substrate reference circuit formed adjusted with the, and, by modifying in response to input signals to the feedback signal from the pixels in the column 選択されたピクセルにおける前記発光エレメントの所望の輝度レベルを生成するような表示列制御回路と;選択線を順次駆動する選択線駆動回路とを有する。 And a selection-line driving circuit for sequentially driving a select line; and a display column control circuit in order to generate the desired brightness level of the light emitting element in a selected pixel.

本発明の他の態様によれば、列に配列された複数の発光エレメントを所望の輝度で駆動する方法が提供される。 According to another aspect of the present invention, a method for driving a plurality of light emitting elements arranged in rows at a desired luminance is provided. 該方法は、前記列における複数のピクセルのうちの1つのピクセルを選択するステップと、基準発光エレメントの所望の輝度を、該発光エレメントを介して流れる基準電流を前記基準発光エレメントに光学的に結合されたフォトセンサからのフォト電流に応答して調整することにより確立するステップと、前記基準電流を対応する電圧レベルに変換するステップと、該電圧レベルを前記選択されたピクセルに伝達するステップと、前記電圧レベルを駆動電流に変換すると共に、駆動電流レベルを表すような帰還信号を発生するステップと、前記電圧レベルを、前記選択されたピクセルからの前記帰還信号に応答して調整することにより、前記基準電流に実質的に等しい駆動電流を確立するステップと、前記調整された電圧レベルを記憶するス The method optically coupled to the step of selecting one pixel of the plurality of pixels in the column, the desired brightness of the reference light-emission element, a reference current flowing through the light emitting element to the reference emission element and establishing by adjusting in response to the photo current from photo sensors, and converting the reference current into a corresponding voltage level, the step of communicating the voltage level to the selected pixel, converts the voltage level to the drive current, and generating a feedback signal as representative of the drive current level, the voltage level, by adjusting in response to the feedback signal from the selected pixel, establishing a substantially equal driving current to the reference current, the scan for storing a voltage level that the adjusted ップと、前記発光エレメントを前記調整された電圧レベルに基づく駆動電流により駆動して、当該ピクセルにおける所望の輝度レベルを生成するステップとを有する。 And-up, the light emitting element is driven by a driving current based on the voltage level the adjusted, and a step of generating a desired luminance level in the pixel.

本発明の利点は、時間にわたり上記発光エレメントに安定した電流を供給することができ、これにより画像品質を維持することができる能力を含む。 An advantage of the present invention, it is possible to supply a stable current to the light emitting element over time, thereby including the ability to maintain image quality. 更に、ピクセルのプログラミングのための上記外部電流帰還と、データ信号前処理のための輝度帰還との組み合わせは、ピクセルの不安定さ及び不均一さに拘わらず、輝度の制御及び補償を提供する。 Furthermore, combination of the external current feedback for programming pixels, the luminance feedback for the data signal preprocessing, regardless of the instability and nonuniformity of a pixel, to provide control and compensation of the brightness. 当該回路は、小さな面積しか占めず、電圧帰還により電圧でプログラムされる。 The circuit, small area only accounts, are programmed with a voltage by voltage feedback. プログラミング及び帰還のための電圧の使用は、大面積表示器及びTVにとり必要なプログラミング速度を改善する。 Using programming and voltage for feedback improves the required programming speed taken up a large area display and TV.

この本発明の開示は、必ずしも本発明の全てのフィーチャを記載したものではない。 The disclosure of this invention is not intended to necessarily describe all features of the present invention.

本発明の上記及び他のフィーチャは、添付図面を参照する下記の説明から一層明らかになるであろう。 These and other features of the present invention will become more apparent from the following description which refers to the accompanying drawings.

本発明は、ピクセルの列を駆動する方法であって、各ピクセルが発光素子、特には有機発光ダイオード(OLED)を有するような方法を含むものである。 The present invention provides a method of driving the columns of pixels, each pixel light-emitting element, in particular those comprising a method as having an organic light-emitting diode (OLED).

図1は、帰還制御系アーキテクチャ10及びアドレス指定可能なピクセル11のアレイを有する表示装置を示している。 Figure 1 shows a display device having an array of feedback control system architecture 10 and addressable pixel 11. ピクセル11は、選択線ドライバ12及びデータドライバ13により制御される。 Pixel 11 is controlled by a select line driver 12 and the data driver 13. 図1に示すように、当該アレイの各列線上には別個の帰還制御ユニット14が設けられている。 As shown in FIG. 1, a separate feedback control unit 14 is provided on each column line of the array. 所与の列の帰還制御ユニット14は、当該列における各ピクセルに信号線15及び帰還線16を介して接続されている。 Given column of the feedback control unit 14 is connected via a signal line 15 and the return line 16 to each pixel in that column. 表示器基板上に配置される、基準エレメント17のブロックも設けることができる。 Is disposed on the display substrate, the block of the reference element 17 can also be provided. 該基準エレメント17のブロックは、当該ピクセル回路の入力信号補正用の幾つかのエレメントを含むと共に、輝度帰還を実施するために発光素子に光学的に結合されたフォトセンサも含むことができる。 Block of the reference element 17, as well as including several elements of the input signal correction of the pixel circuit may also include a photosensor optically coupled to the light emitting element to implement the brightness feedback.

本発明の一実施例による所与のピクセル11の構成が図2に示されている。 Construction of a given pixel 11 according to an embodiment of the present invention is shown in FIG. 図2に示すように、当該ピクセルはOLED21と、記憶キャパシタ23を用いて記憶された電圧レベルにより制御される電流駆動回路22と、帰還回路24と、スイッチS1及びS2とを有している。 As shown in FIG. 2, the pixel is the OLED 21, the current driver circuit 22 which is controlled by the voltage level stored using a storage capacitor 23, a feedback circuit 24, and a switch S1 and S2. スイッチS1及びS2は、如何なる好適なスイッチングデバイスとすることもできるが、好ましくは絶縁ゲート型電界効果トランジスタとする。 Switches S1 and S2, which can be any suitable switching device, preferably an insulating gate type field effect transistor. ピクセル11は書込及び保持モードで動作する。 Pixel 11 operates in write and hold mode. 選択線(又は複数の選択線)が駆動される書込モードにおいて、スイッチS1及びS2はオンされ、電流駆動回路22が制御ユニット14から信号電圧を受ける一方、ピクセル上の(on-pixel)帰還回路24が電圧帰還信号を供給する。 In the write mode select line (or more selected lines) are driven, the switches S1 and S2 are turned on, while the current driving circuit 22 receives a signal voltage from the control unit 14, on the pixel (on-pixel) feedback supplying a voltage feedback signal circuit 24. これにより、当該OLED21を経る駆動電流は、負帰還の使用により正確に制御することができる。 Thus, the drive current through the OLED21 can be accurately controlled by the use of negative feedback. 保持モードにおいては、スイッチS1及びS2はオフされ、駆動回路22は記憶キャパシタ23に対する電圧レベルに従うような電流レベルを持つ駆動電流を供給する。 In holding mode, switches S1 and S2 are turned off, the drive circuit 22 supplies a driving current having a current level that follows the voltage level to the storage capacitor 23.

図3Aは、他の実施例によるピクセル駆動回路及び前記制御回路14の回路図を示している。 Figure 3A shows a circuit diagram of a pixel driving circuit and the control circuit 14 according to another embodiment. 制御する信号は図3Bに示されている。 Signals for controlling is illustrated in Figure 3B.

該ピクセル駆動回路は、3つのトランジスタ34、36及び38と、抵抗32と、記憶キャパシタCsと、OLED31とを有している。 The pixel driving circuit includes three transistors 34, 36 and 38, a resistor 32, a storage capacitor Cs, and a OLED31. 該ピクセル駆動回路は選択線、帰還線及び信号線に接続されている。 The pixel drive circuit selecting line is connected to the return line and the signal line. 正の電位Vddを有する電源ノード及び共通接地点も図示されている。 Power supply node and a common ground point having a positive potential Vdd is also shown.

トランジスタ34、36及び38は、アモルファスシリコン、ポリシリコン、適切な有機半導体及びNMOS又はCMOS技術を用いて製造することができる。 Transistors 34, 36 and 38, amorphous silicon, polysilicon, can be produced using suitable organic semiconductors and NMOS or CMOS technology. 当該ピクセル上帰還回路は、如何なる好適な材料及び技術からも製造することが可能な薄膜抵抗32からなり、該抵抗は充分な安定性を提供する。 The pixel on the feedback circuit, any becomes a thin film resistor 32 which can be made from suitable materials and technologies, the resistor provides a sufficient stability. 例えば、アモルファスシリコン技術においては、抵抗32はN+アモルファスシリコン又はN+微結晶シリコンを用いて製造することができる。 For example, in the amorphous silicon technology, resistor 32 can be prepared using the N + amorphous silicon or N + microcrystalline silicon.

駆動トランジスタ36のドレイン端子はOLED31のカソードに接続されている。 The drain terminal of the driving transistor 36 is connected to the cathode of OLED31. トランジスタ36のソース端子は抵抗32に接続され、ゲート端子はトランジスタ34を介して信号線に接続されている。 The source terminal of the transistor 36 is connected to the resistor 32, the gate terminal is connected to the signal line via the transistor 34. 抵抗32はトランジスタ36のソース端子と共通接地点との間に接続されている。 Resistor 32 is connected between the common ground point to the source terminal of the transistor 36.

トランジスタ34及び38は、各々、駆動スイッチトランジスタ及び帰還スイッチトランジスタである。 Transistors 34 and 38 are each a drive switch transistor and the feedback switch transistor. トランジスタ34及び38のゲート端子は選択線に接続されている。 The gate terminals of the transistors 34 and 38 are connected to the selection line. トランジスタ34のソース端子は信号線に接続され、ドレイン端子はトランジスタ36のゲート端子に接続されている。 The source terminal of the transistor 34 is connected to the signal line, the drain terminal is connected to the gate terminal of the transistor 36. トランジスタ38のソース端子は帰還線に接続され、ドレイン端子は抵抗32に接続されている。 The source terminal of the transistor 38 is connected to the return line, the drain terminal is connected to the resistor 32. 異なるピクセルの全てのOLEDは共通のアノード電極を有し、電源ノード(Vdd)に接続されている。 All OLED of different pixel have a common anode electrode, is connected to the power supply node (Vdd). 記憶キャパシタCsは、トランジスタ36のゲート端子と共通接地点との間に接続されている。 Storage capacitor Cs is connected between the common ground point with the gate terminal of the transistor 36. 該記憶キャパシタは、トランジスタ36のゲート端子とソース端子との間に接続することができる。 The storage capacitor may be connected between the gate terminal and the source terminal of the transistor 36. 後者の場合、キャパシタCsは該トランジスタ36のゲート/ソース間容量により構成することができる。 In the latter case, the capacitor Cs may be configured by the gate / source capacitance of the transistor 36.

外部制御ユニット33は、最も簡単な形では、負帰還接続を備える高利得、低オフセットの差分増幅器である。 External control unit 33, in its simplest form, is a high gain, low offset differential amplifier having a negative feedback connection.

書込モードの間において、選択線はハイとなり、トランジスタ34及び38をオンにする。 During the write mode, select line goes high, turning on transistor 34 and 38. 結果として、駆動トランジスタ36は、外部差分増幅器33及び抵抗32と共に、負帰還を伴う回路を形成する。 As a result, the driving transistor 36, together with the external differential amplifier 33 and a resistor 32, to form a circuit with negative feedback. 入力信号電圧と抵抗32の両端間の電圧降下との間の電圧レベルの差が、差分増幅器33により増幅され、トランジスタ36のゲート上の電位を調整する。 The difference in voltage level between the input signal voltage and the voltage drop across the resistor 32 is amplified by the differential amplifier 33, to adjust the potential on the gate of transistor 36. 初期の過渡状態の後、出力電流は安定し、高利得帰還ループの場合、OLED31を通過する電流は: After the initial transient, the output current is stabilized, when the high gain feedback loop, the current through the OLED31 is:
OLED = V inp /Rf (1) I OLED = V inp / Rf ( 1)
となる。 To become. 保持モードの間においては、選択線はローとなるので、トランジスタ34及び38はオフされ、当該ピクセルは切断される。 In between the holding mode, since the selection line goes low, the transistors 34 and 38 are turned off, the pixel is cut. 駆動トランジスタ36のゲート電圧はキャパシタCsに記憶されるので、該保持モードの間において駆動電流は変化しない。 Since the gate voltage of the driving transistor 36 is stored in the capacitor Cs, the driving current does not vary in between said hold mode.

図3Aに示す構成において、ピクセル31の電流は抵抗32の絶対抵抗値に依存するが、これは集積化される抵抗の可能性のある本来的な不正確さ及び劣った熱的安定性により望ましくない。 In the configuration shown in Figure 3A, although the current pixel 31 depends on the absolute resistance value of the resistor 32, which is preferably the inherent inaccuracy and poor thermal stability of potential resistance to be integrated Absent. 図4は、本発明の他の実施例による、基準抵抗42及び外部データ電流源41を実施化することにより上記問題に対処するアーキテクチャを示している。 4, according to another embodiment of the present invention, shows an architecture that addresses the above problems by implementing the reference resistor 42 and the external data current source 41. 基準抵抗42は、集積化抵抗と同一の材料により作製され、当該表示器基板上に形成される。 Reference resistor 42 is made of the same material and integrated resistors, are formed on the display substrate. この構成は、当該回路の温度安定性を向上させる。 This arrangement improves the temperature stability of the circuit. この回路の駆動電流のプログラムされるレベルは: I programmed the level of the driving current of the circuit:
OLED = I inp (Rr/Rf) (2) I OLED = I inp (Rr / Rf) (2)
であり、ここで、Rrは基準抵抗42の抵抗値、Rfは帰還抵抗32の抵抗値である。 , And the where, Rr is the resistance of the reference resistor 42, Rf is the resistance value of the feedback resistor 32. 上記式は、温度変化に対する抵抗比の不感性により、プログラム電流の精度の大幅な改善を示している。 The above equation is the insensitivity of the resistance ratio with respect to temperature changes, it shows a significant improvement in the program current accuracy.

本発明の他の実施例による電流ピクセル駆動回路及び列ドライバ回路の一部が図5に示されている。 Some other embodiments according to the current pixel drive circuit and a column driver circuit of the present invention is shown in FIG. 該回路は図3Aの回路と類似しているが、図5の回路においてはOLED51のカソードが共通であり、負の電源電位V ssに接続されている。 Although the circuit is similar to the circuit of Figure 3A, in the circuit of FIG. 5 is a common cathode for OLED51, it is connected to the negative supply potential V ss. 結果として、該OLEDのカソードはパターン化されない。 As a result, the cathode of the OLED is not patterned.

OLED51のアノードはトランジスタ56のソース端子に接続されている。 The anode of OLED51 is connected to the source terminal of the transistor 56. 帰還抵抗32は、トランジスタ56のドレイン端子と接地ノードとの間に接続されている。 Feedback resistor 32 is connected between the drain terminal and the ground node of the transistor 56. 書込モードの間における選択線の電圧レベルは、トランジスタ54が全出力電流範囲に対して“オン”状態となるのを保証するほど充分に高くなければならない。 The voltage level of the selected line during the write mode, the transistor 54 must be sufficiently high to ensure that the "on" state for all output current range. この構成における帰還線は、負帰還を供給するために差分増幅器33の非反転入力端子に接続されている。 Return line in this configuration, it is connected to the non-inverting input terminal of the differential amplifier 33 to provide negative feedback.

図6A、7及び8は、本発明の他の態様によるピクセル駆動回路を示し、該態様においてはpチャンネルMOSトランジスタが使用されている。 Figure 6A, 7 and 8 show a pixel driving circuit according to another aspect of the present invention, p-channel MOS transistors are used in said embodiment.

図6Aは、本発明の他の実施例によるピクセル回路を示す。 6A shows a pixel circuit according to another embodiment of the present invention. 帰還スイッチ用トランジスタ68はpチャンネルトランジスタである。 Feedback switch transistor 68 is a p-channel transistor. 該回路は図5の回路と類似しているが、PMOSトランジスタの構成は追加の選択線を必要とする。 Although the circuit is similar to the circuit of Figure 5, the configuration of PMOS transistors requires an additional selection line. 図6Bは選択線A及び選択線Bに対する対応する波形を示している。 Figure 6B shows the corresponding waveform for the selected lines A and select line B. この回路の図5の回路に対する利点は、必要とされる選択線に対する電圧の振れが一層小さいことである。 The advantage for the circuit of Figure 5 of this circuit, the voltage swing for the selected line is required is that smaller.

図7は、本発明の他の実施例によるピクセル回路を示している。 Figure 7 shows a pixel circuit according to another embodiment of the present invention. トランジスタ76及び74はpチャンネルトランジスタであり、トランジスタ78はnチャンネルトランジスタである。 The transistors 76 and 74 are p-channel transistors, the transistor 78 is an n-channel transistor. 図7の実施例として、この回路も、A及びBとして印す、低減された電圧の振れを持つ2つの選択線を有する。 As an example of FIG. 7, this circuit also, Sils as A and B, having two select lines with the deflection of the reduced voltage.

図8に示すピクセル回路においては、全てのトランジスタがpチャンネルトランジスタである。 In the pixel circuit shown in FIG. 8, all the transistors are p-channel transistors. この場合、OLED51のアノードはトランジスタ86のドレイン端子に接続され、該OLED51の共通カソード電極は負の電源電位V ssに接続されている。 In this case, the anode of OLED51 is connected to the drain terminal of the transistor 86, the common cathode electrode of the OLED51 is connected to the negative power supply potential V ss.

図9及び10は本発明の代替実施例によるピクセル回路の構成を示している。 9 and 10 show the configuration of a pixel circuit according to an alternative embodiment of the present invention. これらのピクセル回路において、当該電流駆動回路はカレントミラーのアーキテクチャ、即ちトランジスタ95及び97並びに106及び110に基づくものとなっている。 In these pixel circuits, the current drive circuit has a current mirror architecture, i.e. those based on transistors 95 and 97 as well as 106 and 110. 信号電流の電流レベルと駆動電流の電流レベルとは比例する。 Proportional to the current level of the current level and the driving current of the signal current. 図9の回路においては全てのトランジスタがnチャンネルトランジスタであり、図10の回路においては全てのトランジスタがpチャンネルトランジスタである。 All transistors in the circuit of FIG. 9 is an n-channel transistor, all transistors in the circuit of FIG. 10 is a p-channel transistor.

図10において、帰還抵抗32はトランジスタ106のドレイン端子と共通接地点との間に接続されている。 10, feedback resistor 32 is connected between the common ground point between the drain terminal of the transistor 106. トランジスタ106及び110のゲートは接続されている。 The gates of transistors 106 and 110 are connected. 図9の回路において、OLED31のカソード電極はトランジスタ97のドレイン端子に接続され、アノードは共通となっている。 In the circuit of FIG. 9, the cathode electrode of OLED31 is connected to the drain terminal of the transistor 97, the anode is common. 該トランジスタ97は駆動トランジスタであり、OLED31に接続されている。 The transistor 97 is a driving transistor connected OLED31. 図10の回路において、OLED51のカソードは共通であり、アノードはトランジスタ110のドレイン端子に接続されている。 In the circuit of FIG. 10, the cathode of OLED51 are common, the anode is connected to the drain terminal of the transistor 110.

書込モードの間において、トランジスタ104及び108は“オン”状態となり、かくして、トランジスタ106は帰還抵抗32及び外部制御ユニット(差分増幅器33)と共に帰還ループを形成する。 During the write mode, the transistors 104 and 108 is turned "on" state, thus, the transistor 106 form a feedback loop with a feedback resistor 32 and the external control unit (differential amplifier 33). トランジスタ110は該帰還ループには直接的には関与しないが、トランジスタ110及び106は同一のゲート/ソース間電圧を有するので、トランジスタ110の電流はトランジスタ106の電流に比例する。 Transistor 110 is not involved directly in the feedback loop, the transistors 110 and 106 because it has a voltage between the same gate / source current of the transistor 110 is proportional to the current of the transistor 106. トランジスタ110対106の電流の比は、これらトランジスタのアスペクト比により決まる。 The ratio of the current of the transistor 110 pair 106 is determined by the aspect ratios of these transistors. これらの回路において、帰還抵抗32と図9のOLED31及び図10のOLED51とは同一の電流経路内にないので、一層大きな寿命が期待される。 In these circuits, it is not the same current path from the OLED51 of OLED31 and 10 of the feedback resistor 32 and 9, the greater life is expected.

集積回路における電荷注入及びクロックのフィードスルー効果(feed-through effects)を低減するために、幾つかの方法が使用されている。 To reduce the charge injection and clock feedthrough effects in integrated circuits (feed-through effects), several methods have been used. 最も簡単な方法として、駆動トランジスタのゲートに接続される選択線の反転信号により駆動されるダミートランジスタが、駆動スイッチにより生じる電荷注入及びクロックフィードスルーエラーの両方を低減することができる。 The easiest way, dummy transistor driven by the inverted signal of the selection lines connected to the gate of the driving transistor, it is possible to reduce both the charge injection and clock feedthrough error caused by the drive switch. 該ダミートランジスタのドレイン及びソース端子は上記駆動トランジスタのゲートに接続される。 Drain and source terminals of the dummy transistor is connected to the gate of the drive transistor. 図11は、図3の実施例に対する斯様な変形の一例を示している。 Figure 11 shows an example of Such modifications to the embodiment of FIG. ダミートランジスタ118の幅は、駆動トランジスタ116の幅の半分である。 The width of the dummy transistor 118 is half the width of the drive transistor 116. 当業者にとり、ダミートランジスタ118の幅を如何なる適切な大きさにすることもできることは明らかであろう。 To the skilled artisan, it will be apparent that the width of the dummy transistors 118 may be any suitable size.

図12は、本発明の他の実施例によるピクセル回路、列制御ユニット及び基準セルの概略回路図である。 12, the pixel circuit according to another embodiment of the present invention, is a schematic circuit diagram of a column control unit and the reference cell. この場合、実施化された輝度帰還は、ビデオ信号の光出力特性のリニアリティを改善すると共に、有機材料の不安定性、経年変化、温度変化又は他の環境的ストレスに起因する輝度不安定性も補償する。 In this case, the brightness feedback is implemented, as well as improving the linearity of the light output characteristics of the video signal, instability of organic materials, aging, the luminance instability due to temperature changes or other environmental stress compensating . 輝度帰還を備える該補償回路は、制御ユニットの一部である抵抗R1、差分増幅器121及びNMOSトランジスタ122と、OLED124及びフォトダイオード125を含む基準セル123のエレメントとを含む。 Wherein the compensation circuit comprises a brightness feedback comprises resistors R1, which is part of the control unit, the difference amplifier 121 and the NMOS transistor 122, and the element of the reference cell 123 including OLED124 and photodiode 125. フォトダイオード125は基準OLED124と光学的に結合されて、放出される光に応答するような帰還電流信号を形成する。 Photodiode 125 is a reference OLED124 optically coupled, to form a feedback current signal to respond to the emitted light. 該回路は、抵抗R1を通過する入力電流がフォトダイオード125により発生される帰還電流と等しい場合に平衡状態になる。 The circuit, an input current through the resistor R1 is in equilibrium when equal feedback current generated by the photodiode 125. トランジスタ122と抵抗42とを介してOLED124に流れる電流が、当該装置の次段に対する入力信号であり、該次段は図4の実施例と同様である。 Current flowing through the OLED124 through the transistor 122 and the resistor 42 is an input signal to the next stage of the device, this next stage is the same as the embodiment of FIG.

図13は、図4の実施例の代替実施例の概略図である。 Figure 13 is a schematic view of an alternative embodiment of the embodiment of FIG. この実施例において、ダイオードD1及びD2は、図4の帰還抵抗R1及び基準抵抗R2の代わりに各々使用されている。 In this embodiment, the diodes D1 and D2 are respectively used in place of the feedback resistor R1 and the reference resistor R2 in FIG. 4. プログラム電流レベルのエラーが合理的に低い回路機能は、基準ダイオードとピクセルダイオードとの間の良好な整合を必要とするから、当該製造技術は、再現可能な順方向電流/電圧特性を持つダイオードのアレイの製造に対して効率的でなければならない。 Error reasonably low circuit functionality of the program current level, because requires a good match between the reference diode and the pixel diode, the manufacturing technology, the diode having a forward current / voltage characteristics reproducible It must be efficient for the production of the array.

本発明の他の実施例による回路の概略図が図14に示されている。 Schematic diagram of a circuit according to another embodiment of the present invention is shown in Figure 14. この回路は、共通カソードOLEDアレイ構成を実施化するものである。 This circuit is intended to implement the common cathode OLED array configuration. 書込モードにおいて、外部電流データ源41からの入力電流は、基準OLED141の両端間に電圧降下を生成する。 In write mode, the input current from an external current data source 41 generates a voltage drop across the reference OLED141. 負帰還接続部内の差分増幅器33は、ピクセルOLED142上に同一の電圧レベルを維持するように設計されている。 Difference amplifier 33 in the negative feedback connection unit is designed to maintain the same voltage level on the pixel OLED142. 保持モードの間においては、キャパシタCsに記憶された電圧により、プログラムされた電流レベルを持つ電流がトランジスタ146及びOLED142の両方を介して流れる。 In between the holding mode, the voltage stored in the capacitor Cs, a current having a programmed current level flows through both transistors 146 and OLED142.

尚、本発明の実施例をOLEDに関連して説明したが、発光ダイオード(LED)等の他の同様な表示エレメントが他の実施例において使用され得ることも考えられる。 Although the embodiment of the invention has been described in connection with the OLED, it is conceivable that other similar display elements such as light emitting diodes (LED) may be used in other embodiments.

以上、本発明を1以上の実施例を参照して説明した。 The present invention has been described above with reference to one or more embodiments. しかしながら、当業者にとっては、請求項に記載された本発明の範囲を逸脱することなしに多数の変形及び変更をなすことができることは明らかであろう。 However, those skilled in the art it will be obvious that the same may be made numerous variations and modifications without departing from the scope of the invention as claimed.

図1は、本発明の一実施例による帰還制御系アーキテクチャを備える表示装置の構成の一例のブロック図である。 Figure 1 is a block diagram of an example of a configuration of a display apparatus including a feedback control system architecture according to an embodiment of the present invention. 図2は、本発明の一実施例によるピクセルアーキテクチャのブロック図である。 Figure 2 is a block diagram of a pixel architecture according to an embodiment of the present invention. 図3Aは、本発明の一実施例によるピクセル回路及び列制御ユニットの回路図である。 Figure 3A is a circuit diagram of a pixel circuit and a column control unit according to an embodiment of the present invention. 図3Bは、本発明の一実施例による図3Aの回路の対応する波形を示す。 Figure 3B shows the corresponding waveform of the circuit of Figure 3A according to one embodiment of the present invention. 図4は、図3Aの実施例の変形例の回路図である。 Figure 4 is a circuit diagram of a modification of the embodiment of Figure 3A. 図5は、本発明の一実施例による共通カソードOLED構成用のピクセル回路の概略図である。 Figure 5 is a schematic diagram of a pixel circuit for a common cathode OLED structure according to an embodiment of the present invention. 図6Aは、本発明の一実施例によるpチャンネル型トランジスタを持つピクセル回路及び列制御ユニットの回路図である。 Figure 6A is a circuit diagram of a pixel circuit and a column control unit having a p-channel transistor according to an embodiment of the present invention. 図6Bは、本発明の一実施例による図6Aの回路の対応する波形を示す。 Figure 6B shows the corresponding waveform of the circuit of Figure 6A according to an embodiment of the present invention. 図7は、本発明の一実施例によるpチャンネル型トランジスタスイッチを備えるピクセル回路及び列制御ユニットの回路図である。 Figure 7 is a circuit diagram of a pixel circuit and a column control unit comprising a p-channel transistor switch according to an embodiment of the present invention. 図8は、本発明の一実施例によるpチャンネル及びnチャンネル型トランジスタを持つピクセル回路並びに列制御ユニットの回路図である。 Figure 8 is a circuit diagram of a pixel circuit and the column control unit having a p-channel and n-channel transistors according to an embodiment of the present invention. 図9は、本発明の一実施例による電流駆動回路としてのカレントミラーを備えるピクセル回路及び列制御ユニットの回路図である。 Figure 9 is a circuit diagram of a pixel circuit and a column control unit comprising a current mirror as a current drive circuit according to an embodiment of the present invention. 図10は、図9の実施例の変形例の回路図である。 Figure 10 is a circuit diagram of a modification of the embodiment of FIG. 図11は、図3の実施例の変形例の回路図である。 Figure 11 is a circuit diagram of a modification of the embodiment of FIG. 図12は、本発明の一実施例による実施化された輝度帰還を備えるピクセル回路、列制御ユニット及び基準セルの回路図である。 Figure 12 is a pixel circuit comprising an embodiment of luminance feedback according to an embodiment of the present invention, is a circuit diagram of a column control unit and the reference cell. 図13は、本発明の一実施例による基準ダイオードを備える列制御ユニット及びピクセル回路の回路図である。 Figure 13 is a circuit diagram of a column control unit and the pixel circuit comprising a reference diode according to an embodiment of the present invention. 図14は、本発明の一実施例による基準OLEDを備える列制御ユニット及びピクセル回路の回路図である。 Figure 14 is a circuit diagram of a column control unit and the pixel circuit comprising a reference OLED according to an embodiment of the present invention. 図15は、図14の実施例の変形例の回路図である。 Figure 15 is a circuit diagram of a modification of the embodiment of FIG. 14.

符号の説明 DESCRIPTION OF SYMBOLS

10 帰還制御系アーキテクチャ11 ピクセル12 選択線ドライバ13 データドライバ14 帰還制御ユニット 10 feedback control system architecture 11 pixel 12 selection line driver 13 data driver 14 feedback control unit

Claims (21)

  1. 表示器に使用するピクセル回路であって、該表示器が複数のピクセルを有し、各ピクセルが選択線、信号線及び帰還線を有するようなピクセル回路において、該ピクセル回路が、 A pixel circuit for the display device having the display device is a plurality of pixels, each pixel selection line, the pixel circuit having a signal line and a return line, the pixel circuit,
    発光エレメントと、 And a light-emitting element,
    前記発光エレメントに駆動電流を供給する駆動部であって、該駆動部が記憶キャパシタとスイッチ用トランジスタとを有し、該スイッチ用トランジスタが前記選択線に接続されたゲート端子と、前記信号線に接続された第1端子と、第2端子とを有するような駆動部と、 A light emitting element to the drive unit supplies a drive current, and a said drive unit is a storage capacitor and a switching transistor, a gate terminal for the switch transistor is connected to the selection line, the signal line a first terminal connected, a driving unit such as a second terminal,
    前記発光エレメントに供給される駆動電流を表すような帰還信号を発生して、前記信号線に供給される信号を調整するピクセル上の帰還エレメントであって、前記帰還信号が2以上のピクセルにより共用される前記帰還線に供給されるような帰還エレメントと、 And generating a feedback signal as representative of the drive current supplied to the light emitting element common to a return element on pixels for adjusting the signals supplied to the signal line, the feedback signal by two or more pixels a feedback element such as is supplied to the feedback line being,
    を有することを特徴とするピクセル回路。 Pixel circuit characterized in that it comprises a.
  2. 請求項1に記載のピクセル回路において、前記帰還エレメントが帰還回路であることを特徴とするピクセル回路。 In the pixel circuit according to claim 1, the pixel circuit wherein the feedback element is a feedback circuit.
  3. 請求項1に記載のピクセル回路において、前記駆動部が駆動用トランジスタを更に有し、該駆動用トランジスタが前記スイッチ用トランジスタの第2端子に接続されたゲート端子と、前記発光エレメントに接続された第1端子と、第2端子とを有することを特徴とするピクセル回路。 In the pixel circuit according to claim 1, wherein the drive unit further includes a drive transistor, the drive transistor and the gate terminal connected to the second terminal of the transistor for the switch, which is connected to the light emitting element pixel circuitry and having a first terminal and a second terminal.
  4. 請求項3に記載のピクセル回路において、前記帰還回路が、 In the pixel circuit according to claim 3, wherein the feedback circuit,
    前記駆動用トランジスタの第2端子と或る電位との間に接続されて、前記駆動電流に比例するレベルの帰還電圧を持つような前記帰還信号を供給する抵抗と、 Wherein connected between the second terminal and the certain potential of the driving transistor, resistor and supplies the feedback signal, such as with a feedback voltage level proportional to the driving current,
    前記選択線に接続されたゲートと、前記駆動用トランジスタの第2端子に接続された第1端子と、前記帰還線に接続された第2端子とを有する帰還トランジスタと、 A feedback transistor having a connected to said selection line gate, a first terminal connected to the second terminal of the driving transistor, and a second terminal connected to the feedback line,
    を有することを特徴とするピクセル回路。 Pixel circuit characterized in that it comprises a.
  5. 請求項1に記載のピクセル回路において、前記駆動部は、ゲート端子、第1端子及び第2端子を有する第1トランジスタと、ゲート端子、第1端子及び第2端子を有する第2駆動用トランジスタとを更に有し、前記第1トランジスタ及び第2駆動用トランジスタはカレントミラー構造を形成するように配置されると共に、各ゲート端子が前記スイッチ用トランジスタの第2端子に接続され、前記第1トランジスタの第1端子及び前記第2駆動用トランジスタの第1端子は電源ノードに接続され、前記第2駆動用トランジスタの第2端子が前記発光エレメントに接続されることを特徴とするピクセル回路。 In the pixel circuit according to claim 1, wherein the drive unit includes a first transistor having a gate terminal, a first terminal and a second terminal, and a gate terminal, a second driving transistor having a first terminal and a second terminal further comprising a first transistor and a second driving transistor while being arranged to form a current mirror structure, the gate terminal is connected to the second terminal of the transistor for the switch, said first transistor the first terminal of the first terminal and the second driving transistor is connected to the power supply node, the pixel circuit second terminal and being connected to the light emitting element of the second driver transistor.
  6. 請求項5に記載のピクセル回路において、前記帰還回路が、前記第1トランジスタの第2端子と或る電位との間に接続されて前記駆動電流の電流レベルに比例する電圧レベルの形態で前記帰還信号を供給する抵抗と、前記第1トランジスタの第2端子と前記帰還線との間に接続されると共に、前記選択線に接続されたゲートを有する帰還トランジスタとを更に有することを特徴とするピクセル回路。 In the pixel circuit according to claim 5, wherein the feedback circuit, the feedback voltage level in the form proportional to the current level of the connected the drive current between the second terminal and the certain potential of the first transistor pixels resistor supplying a signal, is connected between the second terminal and the return line of the first transistor, and further comprising a feedback transistor having a gate connected to said selection line circuit.
  7. 請求項1に記載のピクセル回路において、前記駆動部は、ゲート端子、第1端子及び第2端子を有する第1トランジスタと、ゲート端子、第1端子及び第2端子を有する第2駆動用トランジスタとを更に有し、前記第1トランジスタ及び第2駆動用トランジスタはカレントミラー構造を形成するように配置されると共に、各ゲート端子が前記スイッチ用トランジスタの第2端子に接続され、前記第1トランジスタの第2端子が前記帰還線に接続され、前記第2駆動用トランジスタの第1端子が前記発光エレメントに接続され、該駆動用トランジスタの第2端子が接地点に接続されていることを特徴とするピクセル回路。 In the pixel circuit according to claim 1, wherein the drive unit includes a first transistor having a gate terminal, a first terminal and a second terminal, and a gate terminal, a second driving transistor having a first terminal and a second terminal further comprising a first transistor and a second driving transistor while being arranged to form a current mirror structure, the gate terminal is connected to the second terminal of the transistor for the switch, said first transistor the second terminal is connected to the return line, the first terminal of the second driving transistor is connected to the light emitting element, a second terminal of the driving transistor, characterized in that it is connected to a ground point pixel circuit.
  8. 請求項5に記載のピクセル回路において、前記帰還エレメントは、前記駆動電流に比例した電流レベルの形の帰還信号を供給する、前記第1トランジスタの第2端子と前記帰還線との間の導電経路と、前記第1トランジスタの第1端子と前記電源ノードとの間に接続されると共に、前記選択線に接続されたゲート端子を有する帰還トランジスタとを有するような帰還回路であることを特徴とするピクセル回路。 In the pixel circuit according to claim 5, wherein the feedback element is a conductive path between the drive current to supply the feedback signal in the form of a current level proportional, second terminal and the return line of the first transistor When, wherein the is connected between the first terminal and the power supply node of the first transistor, a feedback circuit that includes a feedback transistor having a gate terminal coupled to said select line pixel circuit.
  9. 請求項3に記載のピクセル回路において、前記帰還エレメントは、前記駆動用トランジスタの第2端子と所定の電位との間に接続されて前記帰還信号を電圧レベル又は電流レベルの形で供給するダイオードを有するような帰還回路であり、前記帰還スイッチは、前記駆動用トランジスタの第2端子と前記帰還線との間に接続されると共に前記選択線に接続されたゲートを有するような絶縁ゲート型電界効果トランジスタであることを特徴とするピクセル回路。 In the pixel circuit according to claim 3, wherein the feedback element, a second terminal and a predetermined of connected diodes supplied in the form of a voltage level or current level the feedback signal between the potential of the driving transistor a feedback circuit having the feedback switch, a second terminal and said select line to the connected insulated gate field effect such as those having a gate which is connected between the feedback line of the driving transistor pixel circuit which is a transistor.
  10. 請求項3に記載のピクセル回路において、前記駆動用トランジスタの第2端子と前記帰還線との間に接続されると共に、第1選択線に接続されたゲートを有するような帰還トランジスタを更に有し、前記帰還回路は、第2選択線に接続されたゲートと、前記駆動用トランジスタの第2端子に接続された第1端子と、接地電位に接続された第2端子とを有して、前記帰還信号を前記駆動電流に等しい電流レベルの形で供給するようなスイッチトランジスタを更に有していることを特徴とするピクセル回路。 In the pixel circuit according to claim 3, further comprising a second said is connected between the feedback line and the terminal, the feedback transistor as having a gate connected to the first selection line of the driving transistor the feedback circuit includes a gate connected to the second select line, a first terminal connected to the second terminal of the driving transistor, and a second terminal connected to a ground potential, said pixel circuit characterized in that further comprises a switching transistor that supplies a feedback signal in the form of equal current level to the drive current.
  11. 請求項1に記載のピクセル回路において、前記発光エレメントが有機発光ダイオードであることを特徴とするピクセル回路。 In the pixel circuit according to claim 1, the pixel circuit, wherein the light emitting element is an organic light emitting diode.
  12. 請求項5に記載のピクセル回路において、前記トランジスタが、nチャンネル型及びpチャンネル型トランジスタを有する絶縁ゲート型電界効果トランジスタであることを特徴とするピクセル回路。 In the pixel circuit according to claim 5, wherein the transistor is a pixel circuit, characterized in that an insulated gate field effect transistor having an n-channel type and p-channel transistors.
  13. 表示器に使用するピクセル回路であって、該表示器が複数のピクセルを有し、各ピクセルが第1選択線、第2選択線、信号線及び帰還線を有するようなピクセル回路において、該ピクセル回路が、 A pixel circuit for the display device, the display device having a plurality of pixels, each pixel first select line, the second select line, the pixel circuit having a signal line and a return line, the pixel circuit,
    発光エレメントと、 And a light-emitting element,
    前記発光エレメントに駆動電流を供給する駆動部であって、 A driver for supplying a driving current to the light emitting element,
    記憶キャパシタと、 A storage capacitor,
    前記第1選択線に接続されたゲート端子と、前記信号線に接続された第1端子と、第2端子とを有するスイッチ用トランジスタと、 A gate terminal connected to the first select line, a first terminal connected to the signal line, a switching transistor and a second terminal,
    前記スイッチ用トランジスタの第2端子に接続されたゲート端子と、第1端子と、前記発光エレメントに接続された第2端子とを有する駆動用トランジスタと、 A gate terminal connected to the second terminal of the switching transistor, a first terminal, a driving transistor and a second terminal connected to the light emitting element,
    を有するような駆動部と、 A driving portion having a
    前記発光エレメントに供給される駆動電流を表すような帰還電圧を発生するピクセル上の帰還回路であって、 A feedback circuit on pixels for generating a feedback voltage which represents the drive current supplied to the light emitting element,
    前記駆動用トランジスタの第2端子と、或る電位との間に接続された抵抗と、 A second terminal of the driving transistor, a resistor connected between a certain potential,
    前記第2選択線に接続されたゲートと、前記駆動用トランジスタの第1端子に接続された第1端子と、前記帰還線に接続された第2端子とを有する帰還トランジスタと、 A feedback transistor having a second connected to the selected line gate, a first terminal connected to a first terminal of the driving transistor, and a second terminal connected to the feedback line,
    を有するような帰還回路と、 A feedback circuit having a
    を有することを特徴とするピクセル回路。 Pixel circuit characterized in that it comprises a.
  14. 請求項13に記載のピクセル回路において、前記スイッチ用及び駆動用トランジスタがn型であり、前記帰還トランジスタがp型であることを特徴とするピクセル回路。 In the pixel circuit according to claim 13, wherein a and the driving transistor is an n-type switch, the pixel circuit, wherein said feedback transistor is a p-type.
  15. 請求項13に記載のピクセル回路において、前記スイッチ用及び駆動用トランジスタがp型であり、前記帰還トランジスタがn型であることを特徴とするピクセル回路。 In the pixel circuit according to claim 13, wherein a and the driving transistor is a p-type switch, the pixel circuit, wherein said feedback transistor is an n-type.
  16. 表示器に使用するピクセル回路であって、該表示器が複数のピクセルを有し、各ピクセルが選択線、信号線及び帰還線を有するようなピクセル回路において、該ピクセル回路が、 A pixel circuit for the display device having the display device is a plurality of pixels, each pixel selection line, the pixel circuit having a signal line and a return line, the pixel circuit,
    発光エレメントと、 And a light-emitting element,
    前記発光エレメントに駆動電流を供給する駆動部であって、 A driver for supplying a driving current to the light emitting element,
    記憶キャパシタと、 A storage capacitor,
    前記選択線に接続されたゲート端子と、前記信号線に接続された第1端子と、第2端子とを有するスイッチ用トランジスタと、 A gate terminal connected to the selection line, a first terminal connected to the signal line, a switching transistor and a second terminal,
    前記スイッチ用トランジスタの第2端子に接続されたゲート端子と、第1端子と、前記発光エレメントに接続された第2端子とを有する駆動用トランジスタと、 A gate terminal connected to the second terminal of the switching transistor, a first terminal, a driving transistor and a second terminal connected to the light emitting element,
    を有するような駆動部と、 A driving portion having a
    前記発光エレメントに供給される駆動電流を表すような帰還電圧を発生するピクセル上の帰還回路であって、 A feedback circuit on pixels for generating a feedback voltage which represents the drive current supplied to the light emitting element,
    前記駆動用トランジスタの第2端子と、或る電位との間に接続された抵抗と、 A second terminal of the driving transistor, a resistor connected between a certain potential,
    前記選択線に接続されたゲートと、前記駆動用トランジスタの第1端子に接続された第1端子と、前記帰還線に接続された第2端子とを有する帰還トランジスタと、 A feedback transistor having a connected to said selection line gate, a first terminal connected to a first terminal of the driving transistor, and a second terminal connected to the feedback line,
    を有するような帰還回路と、 A feedback circuit having a
    を有することを特徴とするピクセル回路。 Pixel circuit characterized in that it comprises a.
  17. 請求項16に記載のピクセル回路において、前記スイッチ用トランジスタ、前記駆動用トランジスタ及び前記帰還トランジスタがp型であることを特徴とするピクセル回路。 In the pixel circuit according to claim 16, the pixel circuit wherein the switching transistor, the driving transistor and the feedback transistor is characterized in that it is a p-type.
  18. 選択線と、 And a select line,
    輝度及び帰還情報の両方に基づく電圧信号が供給される信号線と、 A signal line voltage signal based on both the brightness and the feedback information is supplied,
    駆動電流の電流レベルに基づく帰還電圧信号が供給される帰還線と、 A feedback line feedback voltage signal based on the current level of the driving current is supplied,
    ピクセルのアレイを形成すると共に列に配列された複数のピクセルであって、該複数のピクセルにおける各ピクセルが基板上において前記選択線と前記信号線及び帰還線との交差部に形成され、各ピクセルが、 A plurality of pixels arranged in columns so as to form an array of pixels, each pixel in the plurality of pixels are formed at intersections between the signal lines and the feedback lines and the select lines on the substrate, each pixel But,
    発光エレメントと、 And a light-emitting element,
    記憶キャパシタ及びスイッチ用トランジスタを有する電流駆動回路と、 A current driving circuit having a storage capacitor and a switching transistor,
    前記電流駆動回路の電流出力を表す帰還信号を供給する帰還回路と、 A feedback circuit for supplying a feedback signal representative of the current output of the current drive circuit,
    を有するような複数のピクセルと、 A plurality of pixels that have a,
    前記ピクセルの列に対して設けられ、入力信号を受けると共に、該入力信号を前記基板上において各列に形成される基準回路を用いて調整し、且つ、該入力信号を当該列におけるピクセルからの前記帰還信号に応答して修正することにより、選択されたピクセルにおける前記発光エレメントの所望の輝度レベルを生成するような表示列制御回路と、 It provided for the columns of the pixels, with receiving an input signal, the input signal adjusted with reference circuit formed in each row on the substrate, and the input signal from the pixels in the column by modifying in response to the feedback signal, and a display column control circuit in order to generate the desired brightness level of the light emitting element in a selected pixel,
    選択線を順次駆動する選択線駆動回路と、 And selection-line driving circuit for sequentially driving the select lines,
    を有することを特徴とする表示装置。 Display device characterized by having.
  19. 請求項18に記載の表示装置において、前記帰還回路は前記帰還信号を前記駆動電流に比例する電圧レベルの形で供給するための抵抗を含み、前記基準回路は前記抵抗と同一の材料から形成された基準抵抗を含むことを特徴とする表示装置。 The display device according to claim 18, wherein the feedback circuit includes a resistor for supplying in the form of a voltage level proportional to the feedback signal to the drive current, the reference circuit is formed of the same material as that of the resistor display device characterized by comprising a reference resistor was.
  20. 請求項18に記載の表示装置において、前記基準回路は輝度制御用の基準発光エレメントに光学的に結合されたフォトセンサを含み、前記表示列制御回路は、発生されたフォト電流を入力電流レベルと比較すると共に前記基準発光エレメントを経る電流を調整して所望の輝度レベルを達成する補償部を含んでいることを特徴とする表示装置。 The display device according to claim 18, wherein the reference circuit is a photosensor optically coupled to the reference emission elements for luminance control, wherein the display column control circuit has an input current level to the generated photo current display device characterized by comprising a compensator to achieve a desired brightness level by adjusting the current through the reference emission element with comparison.
  21. 列に配列された複数の発光エレメントを所望の輝度で駆動する方法において、 A method for driving a plurality of light emitting elements arranged in rows at a desired luminance,
    前記列における複数のピクセルのうちの1つのピクセルを選択するステップと、 Selecting one pixel of the plurality of pixels in the row,
    基準発光エレメントの所望の輝度を、前記基準発光エレメントに光学的に結合されたフォトセンサからのフォト電流に応答して該発光エレメントを介して流れる基準電流を調整することにより確立するステップと、 And establishing by the desired brightness of the reference light-emitting element, adjusting the reference current flowing through the light emitting element in response to the photocurrent from the photosensor optically coupled to the reference light-emitting element,
    前記基準電流を、対応する電圧レベルに変換するステップと、 Converting said reference current, the corresponding voltage level,
    該電圧レベルを前記選択されたピクセルに伝達するステップと、 A step of transmitting the voltage level to the selected pixel,
    前記電圧レベルを駆動電流に変換すると共に、駆動電流レベルを表すような帰還信号を発生するステップと、 A step converts the voltage level to the drive current to generate a feedback signal that represents the driving current level,
    前記電圧レベルを、前記選択されたピクセルからの前記帰還信号に応答して調整することにより、前記基準電流に実質的に等しい駆動電流を確立するステップと、 Said voltage level, by adjusting in response to the feedback signal from the selected pixel, and establishing a substantially equal driving current to the reference current,
    前記調整された電圧レベルを記憶するステップと、 Storing a voltage level that the adjusted,
    前記発光エレメントを前記調整された電圧レベルに基づく駆動電流により駆動して、当該ピクセルにおける所望の輝度レベルを生成するステップと、 Driven by a drive current based the light emitting element to a voltage level above the adjusted, and generating the desired luminance level in the pixel,
    を有することを特徴とする方法。 Method characterized by having a.
JP2006527247A 2003-09-23 2004-09-23 Circuit and method for driving an array of light emitting pixels Pending JP2007506145A (en)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CA 2443206 CA2443206A1 (en) 2003-09-23 2003-09-23 Amoled display backplanes - pixel driver circuits, array architecture, and external compensation
CA 2472689 CA2472689A1 (en) 2004-06-29 2004-06-29 Circuit and method for driving an array of light emitting pixels
PCT/CA2004/001742 WO2005029456A1 (en) 2003-09-23 2004-09-23 Circuit and method for driving an array of light emitting pixels

Publications (1)

Publication Number Publication Date
JP2007506145A true true JP2007506145A (en) 2007-03-15

Family

ID=34378583

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2006527247A Pending JP2007506145A (en) 2003-09-23 2004-09-23 Circuit and method for driving an array of light emitting pixels

Country Status (3)

Country Link
EP (1) EP1676257A4 (en)
JP (1) JP2007506145A (en)
WO (1) WO2005029456A1 (en)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005331933A (en) * 2004-04-20 2005-12-02 Dainippon Printing Co Ltd Organic el display
JP2006293370A (en) * 2005-04-14 2006-10-26 Thomson Licensing Active-matrix display and driving method
JP2007156430A (en) * 2005-11-30 2007-06-21 Lg Philips Lcd Co Ltd Organic light emitting diode display element and its driving method
JP2008224958A (en) * 2007-03-12 2008-09-25 Canon Inc Drive circuit and drive method of light emitting display apparatus
JP2014026287A (en) * 2013-09-02 2014-02-06 Canon Inc Drive circuit for light emitting display device

Families Citing this family (50)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CA2443206A1 (en) 2003-09-23 2005-03-23 Ignis Innovation Inc. Amoled display backplanes - pixel driver circuits, array architecture, and external compensation
CA2472671A1 (en) 2004-06-29 2005-12-29 Ignis Innovation Inc. Voltage-programming scheme for current-driven amoled displays
EP1622120A1 (en) * 2004-07-29 2006-02-01 Thomson Licensing Active matrix display device and method of driving such a device
US9275579B2 (en) 2004-12-15 2016-03-01 Ignis Innovation Inc. System and methods for extraction of threshold and mobility parameters in AMOLED displays
US10013907B2 (en) 2004-12-15 2018-07-03 Ignis Innovation Inc. Method and system for programming, calibrating and/or compensating, and driving an LED display
US10012678B2 (en) 2004-12-15 2018-07-03 Ignis Innovation Inc. Method and system for programming, calibrating and/or compensating, and driving an LED display
JP5128287B2 (en) 2004-12-15 2013-01-23 イグニス・イノベイション・インコーポレーテッドIgnis Innovation Incorporated The method for real-time calibration for a display array and system
US9280933B2 (en) 2004-12-15 2016-03-08 Ignis Innovation Inc. System and methods for extraction of threshold and mobility parameters in AMOLED displays
CA2510855A1 (en) * 2005-07-06 2007-01-06 Ignis Innovation Inc. Fast driving method for amoled displays
KR100698699B1 (en) 2005-08-01 2007-03-23 삼성에스디아이 주식회사 Data Driving Circuit and Driving Method of Light Emitting Display Using the same
KR100703463B1 (en) 2005-08-01 2007-04-03 삼성에스디아이 주식회사 Data Driving Circuit and Driving Method of Organic Light Emitting Display Using the same
KR100754131B1 (en) 2005-08-01 2007-08-30 삼성에스디아이 주식회사 Data Driving Circuit and Driving Method of Organic Light Emitting Display Using the same
KR100698700B1 (en) 2005-08-01 2007-03-23 삼성에스디아이 주식회사 Light Emitting Display
CA2518276A1 (en) 2005-09-13 2007-03-13 Ignis Innovation Inc. Compensation technique for luminance degradation in electro-luminance devices
KR20090006198A (en) 2006-04-19 2009-01-14 이그니스 이노베이션 인크. Stable driving scheme for active matrix displays
US7719494B2 (en) 2006-04-14 2010-05-18 Au Optronics Corporation Brightness adjustment circuit and electroluminescent display using the same
CA2556961A1 (en) 2006-08-15 2008-02-15 Ignis Innovation Inc. Oled compensation technique based on oled capacitance
US8390536B2 (en) 2006-12-11 2013-03-05 Matias N Troccoli Active matrix display and method
EP2109807A4 (en) * 2006-12-11 2011-03-16 Univ Lehigh Active matrix display and method
JP4816653B2 (en) 2008-02-04 2011-11-16 ソニー株式会社 Display device and a driving method thereof and electronic apparatus
CA2669367A1 (en) 2009-06-16 2010-12-16 Ignis Innovation Inc Compensation technique for color shift in displays
KR20170119735A (en) 2009-10-21 2017-10-27 가부시키가이샤 한도오따이 에네루기 켄큐쇼 Analog circuit and semiconductor device
CA2688870A1 (en) 2009-11-30 2011-05-30 Ignis Innovation Inc. Methode and techniques for improving display uniformity
US9311859B2 (en) 2009-11-30 2016-04-12 Ignis Innovation Inc. Resetting cycle for aging compensation in AMOLED displays
US9384698B2 (en) 2009-11-30 2016-07-05 Ignis Innovation Inc. System and methods for aging compensation in AMOLED displays
US8803417B2 (en) 2009-12-01 2014-08-12 Ignis Innovation Inc. High resolution pixel architecture
CA2687631A1 (en) 2009-12-06 2011-06-06 Ignis Innovation Inc Low power driving scheme for display applications
US9881532B2 (en) 2010-02-04 2018-01-30 Ignis Innovation Inc. System and method for extracting correlation curves for an organic light emitting device
CA2692097A1 (en) 2010-02-04 2011-08-04 Ignis Innovation Inc. Extracting correlation curves for light emitting device
CA2696778A1 (en) 2010-03-17 2011-09-17 Ignis Innovation Inc. Lifetime, uniformity, parameter extraction methods
US8907991B2 (en) 2010-12-02 2014-12-09 Ignis Innovation Inc. System and methods for thermal compensation in AMOLED displays
US9171500B2 (en) 2011-05-20 2015-10-27 Ignis Innovation Inc. System and methods for extraction of parasitic parameters in AMOLED displays
US9530349B2 (en) 2011-05-20 2016-12-27 Ignis Innovations Inc. Charged-based compensation and parameter extraction in AMOLED displays
US8576217B2 (en) 2011-05-20 2013-11-05 Ignis Innovation Inc. System and methods for extraction of threshold and mobility parameters in AMOLED displays
US9799246B2 (en) 2011-05-20 2017-10-24 Ignis Innovation Inc. System and methods for extraction of threshold and mobility parameters in AMOLED displays
US9466240B2 (en) 2011-05-26 2016-10-11 Ignis Innovation Inc. Adaptive feedback system for compensating for aging pixel areas with enhanced estimation speed
JP2014517940A (en) 2011-05-27 2014-07-24 イグニス・イノベイション・インコーポレーテッドIgnis Innovation Incorporated System and method for aging compensation in Amoled display
US8937632B2 (en) 2012-02-03 2015-01-20 Ignis Innovation Inc. Driving system for active-matrix displays
US9747834B2 (en) 2012-05-11 2017-08-29 Ignis Innovation Inc. Pixel circuits including feedback capacitors and reset capacitors, and display systems therefore
US8922544B2 (en) 2012-05-23 2014-12-30 Ignis Innovation Inc. Display systems with compensation for line propagation delay
US9786223B2 (en) 2012-12-11 2017-10-10 Ignis Innovation Inc. Pixel circuits for AMOLED displays
US9336717B2 (en) 2012-12-11 2016-05-10 Ignis Innovation Inc. Pixel circuits for AMOLED displays
WO2014108879A1 (en) 2013-01-14 2014-07-17 Ignis Innovation Inc. Driving scheme for emissive displays providing compensation for driving transistor variations
US9830857B2 (en) 2013-01-14 2017-11-28 Ignis Innovation Inc. Cleaning common unwanted signals from pixel measurements in emissive displays
EP2779147B1 (en) 2013-03-14 2016-03-02 Ignis Innovation Inc. Re-interpolation with edge detection for extracting an aging pattern for AMOLED displays
US9324268B2 (en) 2013-03-15 2016-04-26 Ignis Innovation Inc. Amoled displays with multiple readout circuits
CN107452314A (en) 2013-08-12 2017-12-08 伊格尼斯创新公司 Method And Device Used For Images To Be Displayed By Display And Used For Compensating Image Data
US9741282B2 (en) 2013-12-06 2017-08-22 Ignis Innovation Inc. OLED display system and method
US9761170B2 (en) 2013-12-06 2017-09-12 Ignis Innovation Inc. Correction for localized phenomena in an image array
CA2892714A1 (en) 2015-05-27 2016-11-27 Ignis Innovation Inc Memory bandwidth reduction in compensation system

Citations (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10254410A (en) * 1997-03-12 1998-09-25 Pioneer Electron Corp Organic electroluminescent display device, and driving method therefor
JPH11219146A (en) * 1997-09-29 1999-08-10 Mitsubishi Chemical Corp Active matrix light emitting diode picture element structure and method
GB2360870A (en) * 2000-03-31 2001-10-03 Seiko Epson Corp Driver circuit for organic electroluminescent device
JP2002278513A (en) * 2001-03-19 2002-09-27 Sharp Corp Electro-optical device
JP2003043994A (en) * 2001-07-27 2003-02-14 Canon Inc Active matrix display
JP2003058106A (en) * 2001-08-09 2003-02-28 Nec Corp Driving circuit for display device
JP2003076331A (en) * 2001-08-31 2003-03-14 Seiko Epson Corp Display device and electronic equipment
JP2003140613A (en) * 2001-11-08 2003-05-16 Canon Inc Active matrix display
JP2003150107A (en) * 2001-11-09 2003-05-23 Sharp Corp Display device and its driving method
JP2003202837A (en) * 2001-12-28 2003-07-18 Pioneer Electronic Corp Device and method for driving display panel
JP2003308046A (en) * 2002-02-18 2003-10-31 Sanyo Electric Co Ltd Display device
JP2004004675A (en) * 2002-03-29 2004-01-08 Seiko Epson Corp Electronic device, driving method for the same, electro-optical device, and electronic apparatus
JP2004045674A (en) * 2002-07-11 2004-02-12 Hitachi Ltd Display device
JP2004125852A (en) * 2002-09-30 2004-04-22 Pioneer Electronic Corp Display panel and display device
JP2004192000A (en) * 2002-11-22 2004-07-08 Univ Stuttgart Drive circuit for light emitting diode
JP2004264793A (en) * 2003-01-10 2004-09-24 Kodak Kk Organic el display device
JP2004287345A (en) * 2003-03-25 2004-10-14 Casio Comput Co Ltd Display driving device and display device, and driving control method thereof
JP2004309924A (en) * 2003-04-09 2004-11-04 Matsushita Electric Ind Co Ltd Display device, source driving circuit and display panel
JP2006502433A (en) * 2002-10-08 2006-01-19 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィKoninklijke Philips Electronics N.V. Electroluminescent display device
JP2006502432A (en) * 2002-10-08 2006-01-19 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィKoninklijke Philips Electronics N.V. Electroluminescent display device

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61161093A (en) * 1985-01-09 1986-07-21 Sony Corp Device for correcting dynamic uniformity
US6097360A (en) * 1998-03-19 2000-08-01 Holloman; Charles J Analog driver for LED or similar display element
JP2002162934A (en) * 2000-09-29 2002-06-07 Eastman Kodak Co Flat-panel display with luminance feedback
US6320325B1 (en) * 2000-11-06 2001-11-20 Eastman Kodak Company Emissive display with luminance feedback from a representative pixel
US6580657B2 (en) * 2001-01-04 2003-06-17 International Business Machines Corporation Low-power organic light emitting diode pixel circuit
KR100743103B1 (en) * 2001-06-22 2007-07-27 엘지.필립스 엘시디 주식회사 Electro Luminescence Panel
US7133012B2 (en) * 2002-01-17 2006-11-07 Nec Corporation Semiconductor device provided with matrix type current load driving circuits, and driving method thereof
US6720942B2 (en) * 2002-02-12 2004-04-13 Eastman Kodak Company Flat-panel light emitting pixel with luminance feedback

Patent Citations (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10254410A (en) * 1997-03-12 1998-09-25 Pioneer Electron Corp Organic electroluminescent display device, and driving method therefor
JPH11219146A (en) * 1997-09-29 1999-08-10 Mitsubishi Chemical Corp Active matrix light emitting diode picture element structure and method
GB2360870A (en) * 2000-03-31 2001-10-03 Seiko Epson Corp Driver circuit for organic electroluminescent device
JP2002278513A (en) * 2001-03-19 2002-09-27 Sharp Corp Electro-optical device
JP2003043994A (en) * 2001-07-27 2003-02-14 Canon Inc Active matrix display
JP2003058106A (en) * 2001-08-09 2003-02-28 Nec Corp Driving circuit for display device
JP2003076331A (en) * 2001-08-31 2003-03-14 Seiko Epson Corp Display device and electronic equipment
JP2003140613A (en) * 2001-11-08 2003-05-16 Canon Inc Active matrix display
JP2003150107A (en) * 2001-11-09 2003-05-23 Sharp Corp Display device and its driving method
JP2003202837A (en) * 2001-12-28 2003-07-18 Pioneer Electronic Corp Device and method for driving display panel
JP2003308046A (en) * 2002-02-18 2003-10-31 Sanyo Electric Co Ltd Display device
JP2004004675A (en) * 2002-03-29 2004-01-08 Seiko Epson Corp Electronic device, driving method for the same, electro-optical device, and electronic apparatus
JP2004045674A (en) * 2002-07-11 2004-02-12 Hitachi Ltd Display device
JP2004125852A (en) * 2002-09-30 2004-04-22 Pioneer Electronic Corp Display panel and display device
JP2006502433A (en) * 2002-10-08 2006-01-19 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィKoninklijke Philips Electronics N.V. Electroluminescent display device
JP2006502432A (en) * 2002-10-08 2006-01-19 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィKoninklijke Philips Electronics N.V. Electroluminescent display device
JP2004192000A (en) * 2002-11-22 2004-07-08 Univ Stuttgart Drive circuit for light emitting diode
JP2004264793A (en) * 2003-01-10 2004-09-24 Kodak Kk Organic el display device
JP2004287345A (en) * 2003-03-25 2004-10-14 Casio Comput Co Ltd Display driving device and display device, and driving control method thereof
JP2004309924A (en) * 2003-04-09 2004-11-04 Matsushita Electric Ind Co Ltd Display device, source driving circuit and display panel

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005331933A (en) * 2004-04-20 2005-12-02 Dainippon Printing Co Ltd Organic el display
JP2006293370A (en) * 2005-04-14 2006-10-26 Thomson Licensing Active-matrix display and driving method
JP2007156430A (en) * 2005-11-30 2007-06-21 Lg Philips Lcd Co Ltd Organic light emitting diode display element and its driving method
JP2008224958A (en) * 2007-03-12 2008-09-25 Canon Inc Drive circuit and drive method of light emitting display apparatus
US8610695B2 (en) 2007-03-12 2013-12-17 Canon Kabushiki Kaisha Drive circuit and drive method of light emitting display apparatus
JP2014026287A (en) * 2013-09-02 2014-02-06 Canon Inc Drive circuit for light emitting display device

Also Published As

Publication number Publication date Type
EP1676257A1 (en) 2006-07-05 application
WO2005029456A1 (en) 2005-03-31 application
EP1676257A4 (en) 2007-03-14 application

Similar Documents

Publication Publication Date Title
US7245277B2 (en) Display panel and display device
CA2550102C (en) Method and system for driving a pixel circuit in an active matrix display
US8026876B2 (en) OLED luminance degradation compensation
US7589707B2 (en) Active matrix light emitting device display pixel circuit and drive method
US6744414B2 (en) Electro-luminescence panel
US20060208971A1 (en) Active matrix oled display device with threshold voltage drift compensation
US7236149B2 (en) Pixel circuit, display device, and driving method of pixel circuit
US20050067970A1 (en) Active-matrix light emitting display and method for obtaining threshold voltage compensation for same
US20060092183A1 (en) System and method for setting brightness uniformity in an active-matrix organic light-emitting diode (OLED) flat-panel display
US20100045650A1 (en) Active matrix display device with optical feedback and driving method thereof
US6441560B1 (en) Active matrix electroluminescent display device
US6433488B1 (en) OLED active driving system with current feedback
US20040100430A1 (en) Active matrix drive circuit
US20060232521A1 (en) Circuit and method for driving organic light-emitting diode
US20060232522A1 (en) Active-matrix display, the emitters of which are supplied by voltage-controlled current generators
WO2010041426A1 (en) Image display device and method for controlling the same
US6873117B2 (en) Display panel and display device
US6693388B2 (en) Active matrix display
US20070063932A1 (en) Compensation technique for luminance degradation in electro-luminance devices
US20060082528A1 (en) Organic light emitting diode circuit having voltage compensation function and method for compensating
US20060028407A1 (en) Light emitting device display circuit and drive method thereof
US20040095338A1 (en) Electronic circuit, method of driving electronic circuit, electro-optical device, method of driving electro-optical device, and electronic apparatus
US20040095298A1 (en) Electronic circuit, method of driving electronic circuit, electro-optical device, method of driving electro-optical device, and electronic apparatus
US7554512B2 (en) Electroluminescent display devices
US20060256048A1 (en) Active matrix display devices

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100315

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20100528

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20100604

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100714

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110614

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20120301