JP2006084758A - Drive circuit and method for optoelectronic device, optoelectronic device, and electronic equipment - Google Patents

Drive circuit and method for optoelectronic device, optoelectronic device, and electronic equipment Download PDF

Info

Publication number
JP2006084758A
JP2006084758A JP2004269291A JP2004269291A JP2006084758A JP 2006084758 A JP2006084758 A JP 2006084758A JP 2004269291 A JP2004269291 A JP 2004269291A JP 2004269291 A JP2004269291 A JP 2004269291A JP 2006084758 A JP2006084758 A JP 2006084758A
Authority
JP
Japan
Prior art keywords
signal
image
identity
scanning
frequency
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP2004269291A
Other languages
Japanese (ja)
Inventor
Hiroshi Horiuchi
Hiroaki Jo
Toshiyuki Kasai
Takeshi Nozawa
宏明 城
浩 堀内
利幸 河西
武史 野澤
Original Assignee
Seiko Epson Corp
セイコーエプソン株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp, セイコーエプソン株式会社 filed Critical Seiko Epson Corp
Priority to JP2004269291A priority Critical patent/JP2006084758A/en
Publication of JP2006084758A publication Critical patent/JP2006084758A/en
Application status is Withdrawn legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/10Special adaptations of display systems for operation with variable images
    • G09G2320/103Detection of image changes, e.g. determination of an index representative of the image change
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0435Change or adaptation of the frame rate of the video stream
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes

Abstract

<P>PROBLEM TO BE SOLVED: To drive an optoelectronic device such as an organic EL display device having lower electric power, by reducing writing operation when a static image is being displayed. <P>SOLUTION: The optoelectronic device is equipped with a plurality of pixel parts which are arranged corresponding to intersections of scanning lines and data lines and each includes a display element driven with a scanning signal and an image signal. A drive circuit for the optoelectronic device is equipped with a scanning line drive circuit, a data line drive circuit, a detection means of detecting identity between frame images to be displayed successively, and a supply frequency control means of controlling at least either of a scanning line drive circuit or a data line drive circuit so that at least one drive frequencies of the scanning line drive circuit and data line drive circuit is decreased, when the identity is detected. <P>COPYRIGHT: (C)2006,JPO&NCIPI

Description

本発明は、例えばアクティブマトリクス駆動の有機EL(Electro-Luminescence)表示装置、液晶装置、電子ペーパーなどの電気泳動装置等の電気光学装置に用いられる駆動回路及び方法の技術分野に関する。 The present invention is, for example, active matrix drive organic EL (Electro-Luminescence) display device, a liquid crystal device, relates to the technical field of the driving circuits and methods used in the electro-optical device such as an electrophoretic device such as electronic paper. また、本発明は、このような駆動回路を具備してなる電気光学装置及び電子機器の技術分野にも関する。 The invention also relates to the technical field of electro-optical device and an electronic apparatus including such a driving circuit.

この種の駆動回路は、データ線駆動回路及び走査線駆動回路から、画像表示領域に縦横に配線された複数のデータ線及び複数の走査線に対して画像信号及び走査信号を夫々供給することで、画像表示領域に配列された複数の画素部をアクティブマトリクス駆動するように構成されている。 Driving circuit of this type, from the data line driving circuit and the scan line driving circuit, an image signal and a scanning signal respectively by supplying to a plurality of data lines and a plurality of scanning lines arranged in a matrix in the image display area , a plurality of pixel units arrayed in the image display area is configured to active matrix driving. 画素部は、例えば、有機EL素子、液晶素子等の表示素子を含み、該表示素子における発光動作等の表示動作を掌る、スイッチング制御や駆動制御するための一又は複数種類の薄膜トランジスタ(以下適宜“TFT”という)を備える。 Pixel unit, for example, an organic EL element includes a display element such as a liquid crystal device, a display operation of the light emitting operation and the like in the display device Tenohiraru, one or more kinds for controlling switching and drive control TFT (hereinafter appropriately comprising a) that "TFT". このうち画素スイッチング用のTFT(本願では適宜単に“スイッチングTFTという)のゲートには走査線が接続されており、走査線を介して走査信号が供給されることで、スイッチングTFTのオンオフが制御される。データ線及びこのようにオンとされたスイッチングTFTを通じて画像信号が供給されることで、画像信号に応じた駆動電流が、例えば表示素子にドレインが接続されており該駆動電流を流すためのTFT(本願では適宜単に“駆動TFTという)を介して、表示素子に流れる。 Among (in this application referred to as appropriate just "switching TFT) TFT for pixel switching is connected to a scan line to the gate of, by a scan signal is supplied through the scanning line, on-off switching TFT is controlled that. by data lines and image signal through this way on the by the switching TFT is supplied, the driving current corresponding to the image signal, for supplying the drive current and the drain is connected to, for example, a display device via the TFT (referred to in this application as appropriate simply "driving TFT), it flows through the display element. この際、電流プログラム方式又は電圧プログラム方式により画像信号に応じた駆動電流が流れるように制御が行われ、各画素において所望の発光動作が行われる(例えば、特許文献1参照)。 At this time, control such drive current corresponding to the image signal is performed by the current programming or voltage program method, the desired light emission operation is performed in each pixel (e.g., see Patent Document 1).

このような各画素部への画像信号の書き込みは、これに接続された走査線上の走査信号がハイレベルとされる期間、即ち、この走査線が選択される期間においてのみ行われ、それ以外の期間たる、非選択期間においては、例えば電圧プログラム方式や電流プログラム方式で書き込まれた画像信号に応じて、表示素子の駆動が行われる。 Writing such image signals to the pixel unit, the period in which the scanning signal of the scanning line is set to the high level, which is connected thereto, i.e., is performed only in a period in which the scanning line is selected, the other period serving, in the non-selection period, for example in accordance with the written image signal voltage programming method or a current programming, the driving of the display element takes place. ここで、画像信号の元になるデータ信号は、表示画像の一枚分たるフレーム単位で、画像信号源から、例えば30Hzといったフレーム周波数で逐次供給される。 Here, the data signal comprising the original image signal, a frame unit serving one sheet of the displayed image, from an image signal source, for example, are sequentially supplied with a frame frequency such 30 Hz. そして、1フレームの周期を走査線の本数で割った時間よりも若干短い時間が、各走査線の選択期間とされる。 Then, slightly shorter than divided by time the number of scanning lines of a frame period is the selection period of each scanning line. そこで、この種の電気光学装置は、各画素部に設けられたストレージキャパシタ等の電荷保持手段或いは電圧保持手段によって、このような選択期間よりも遥かに長い非選択期間の間中、表示素子の駆動が続けられるように構成されている。 Therefore, such an electro-optical device, the charge holding means or the voltage holding means of the storage capacitor or the like provided in each pixel unit, during the much longer non-selection period than this selection period, the display device drive is configured to continue.

特開平7−239463号公報 JP-7-239463 discloses

しかしながら、上述の如くフレーム単位で逐次供給されるデータ信号をそのまま画像信号として用いて、データ線駆動回路によってデータ線を駆動したのでは、無駄な電力が消費されてしまうおそれがある。 However, by using directly as image signal data signals are sequentially supplied in units of frames as described above, than to drive the data lines by the data line driving circuit, there is a risk that unnecessary power is consumed. 例えば、表示画像の中には、時間が経過しても全く内容が変化しない静止画像や、あるいは変化があったとしても視認者の目には変化がないものと映るような準静止画像などがある。 For example, in the display image, a still image or not changed at all contents over time, or in the eyes of the viewer even if there is variation and quasi-static images as reflected that there is no change is there. このような場合において、前述のような走査線の選択期間毎に、各画素部への画像信号の書き込み動作を繰り返すのは、無駄となり得る。 In such a case, for each selection period of the scan line as described above, it repeats the image signal writing operation to the pixel portion can be a waste. 何故なら、新たに同じ画像信号を書き込まなくても、各画素部においてストレージキャパシタ等に以前書き込まれた画像信号の情報をそのまま使える場合があるからである。 Because without writing a new same picture signal, because the information of the previously written image signals in the storage capacitor or the like in each pixel portion in some cases it is used. このような場合であるにも拘わらず、改めて書き込み動作を行うので、その書き込みに必要となる電力がいわば余計に消費されているという技術的問題点がある。 Despite this is the case, because once again performs the write operation, there is a technical problem that the power required for the writing is so to speak extra consumption.

本発明は、例えば上記問題点に鑑みてなされたものであり、画像信号の書き込み動作において無駄に消費される電力を低減可能な電気光学装置用駆動回路及び方法、電気光学装置、並びに電子機器を提供することを課題とする。 The present invention is, for example, has been made in view of the above problems, a driving circuit and method for reducing possible electro-optical device the power wasted in a write operation of the image signal, the electro-optical device, and electronic equipment it is an object of the present invention to provide.

本発明の電気光学装置用駆動回路は上記課題を解決するために、(i)画像表示領域に配線された複数の走査線及び複数のデータ線と(ii)前記画像表示領域に前記走査線及び前記データ線の交点に対応して夫々配置されており、前記走査線を介して供給される走査信号及び前記データ線を介して供給される画像信号により駆動される表示素子を夫々含む複数の画素部とを備えた電気光学装置を駆動する電気光学装置用駆動回路であって、前記走査線に前記走査信号を供給する走査線駆動回路と、画像信号源から供給される所定のフレーム周波数を持つデータ信号に基づいて、前記データ線に前記画像信号を供給するデータ線駆動回路と、前記データ信号に基づいて相前後して表示されるべきフレーム画像相互間の同一性を検出する検出手 For electro-optical apparatus driving circuit of the present invention is to solve the above problems, (i) wired to the image display region was a plurality of scanning lines and a plurality of data lines (ii) the scanning lines on the image display area and wherein correspond to intersections of the data lines are respectively disposed, a plurality of pixels of the display device comprises respectively driven by image signals supplied via the scanning signal and the data line is supplied via the scanning lines an electro-optical apparatus driving circuit for driving an electro-optical device and a section, having a scanning line driving circuit for supplying the scanning signal to the scanning lines, a predetermined frame frequency supplied from an image signal source based on the data signal, the data line in the image signal data line driving circuit for supplying a detection hand for detecting the identity between the frame image cross to be displayed behind the other on the basis of the data signal と、前記同一性が検出された場合に、前記走査線駆動回路の駆動周波数及び前記データ線駆動回路の駆動周波数のうち少なくとも一方の駆動周波数を低下させるように、前記走査線駆動回路及び前記データ線駆動回路のうち少なくとも一方を制御する供給周波数制御手段とを備える。 If, when the identity is being detected, to reduce at least one of the driving frequency of the driving frequency of the driving frequency and the data line driving circuit of the scan line driving circuit, the scanning line driving circuit and the data and a supply frequency control means for controlling at least one of the line driver circuit.

本発明の電気光学装置用駆動回路によれば、走査線及びデータ線と、これらにより夫々供給される走査信号及び画像信号により駆動される表示素子を含む画素部を有する電気光学装置を駆動する。 According to the electro-optical device driver circuit of the present invention, the scanning lines and the data lines, these by driving an electro-optical device having a pixel portion including a display element driven by a scanning signal and an image signal are respectively supplied. 本発明に係る「表示素子」は、例えば、有機EL素子、液晶素子であり、本発明に係る「電気光学装置」は、例えばアクティブマトリクス駆動型の有機EL表示装置、液晶装置等である。 "Display device" of the present invention, for example, an organic EL element, a liquid crystal element, according to the present invention, "electro-optical device", for example, active matrix driving type organic EL display device, a liquid crystal device or the like. このような電気光学装置の画素部の構成は、走査線及び画像信号が供給されることで表示素子が駆動される限りにおいて任意であり、例えばスイッチングTFT、駆動TFT、消灯用TFT等の各種薄膜トランジスタや、ストレージキャパシタ等の蓄積容量などの電子素子、更に各種配線、各種電極等を含んで構成される。 Structure of a pixel portion of such an electro-optical device, a display device by scanning lines and image signals are supplied is arbitrary as long as it is driven, for example switching TFT, driving TFT, various thin film transistors, such as off a TFT and, an electronic device such as the storage capacity of such storage capacitors, further various wirings configured to include a variety of electrodes and the like. 例えば、電流プログラム方式の画素部、電圧プログラム型の画素部、電圧比較方式の画素部、サブフレーム方式の画素部等の各種方式の画素部の構成が考えられる。 For example, a pixel portion of the current programming, the pixel portion voltage-programmed pixel portion voltage comparison method, the structure of a pixel portion of the various types of the pixel portion or the like of the sub-frame method is considered.

駆動時には、走査線駆動回路により走査線が駆動される。 During driving, the scanning lines are driven by the scanning line driving circuit. 即ち、例えば線順次など所定順番で、走査信号が走査線を介して各画素部に対して、その駆動周波数に応じたタイミングで供給される。 That is, in a predetermined order for example line sequential etc., the scanning signal to each pixel unit through the scanning line, are supplied at a timing corresponding to the drive frequency. これと並行して、データ線駆動回路によりデータ線が駆動される。 In parallel with this, the data line is driven by the data line driving circuit. 即ち、例えば30Hzといった所定のフレーム周波数を持つデータ信号に基づいて、画像信号がデータ線を介して各画素部に対して、その駆動周波数に応じたタイミングで供給される。 That is, for example, based on the data signal having a predetermined frame frequency, such as 30 Hz, the image signal to each pixel unit through the data line is supplied at a timing corresponding to the drive frequency. これらにより、アクティブマトリクス駆動が行われる。 These active matrix driving is performed.

ここで特に、検出手段によって、データ信号に基づいて相前後して表示されるべきフレーム画像相互間の同一性が検出される。 Here, in particular, by the detection means, the identity of the inter-frame image cross to be displayed in succession on the basis of the data signal is detected. ここに、本発明に係る「同一性」とは、フレーム画像が完全に同一である、即ち、完全な静止画である意味の他、画像表示領域に表示される画像を視認した場合に同一として視認される、即ち、実質的に同一である或いは準静止画である意味も含む。 Here, the "identity" of the present invention, the frame image is completely the same, i.e., other means a complete still image, as the same when viewing the image displayed on the image display area visually recognized, i.e., including substantially means a certain or quasi still image identical. いずれにせよ、同一性の基準を設定しておき、これに従って、検出手段によって同一性を検出する限りにおいて、本発明における以下に説明する利益は相応に得られる。 In any case, previously set standards of identity, accordingly, the extent of detecting the identity of the detecting means, the benefits described below in the present invention can be obtained correspondingly.

このように「同一性あり(静止画)」と検出された場合には、同一のフレーム画像を表示し続ける限り、表示上は何ら問題ない。 Thus when it is detected that "there is identity (still picture)", unless keeps displaying the same frame image, display on the no problem. しかるに、各画素部において一回の走査線駆動及び一回のデータ線駆動によって、言い換えれば、各画素部において一回の走査信号の供給及び一回の画像信号の供給によって、書き込まれる画像信号は、本来のフレーム周波数を有するデータ信号に基づいて、一枚のフレーム画像が表示される期間である、1フレーム期間以上の期間に亘って、保持される場合が通常である。 However, by a single drive scan line and one data line driving each pixel unit, in other words, the supply of feed and a single image signal of one scan signal in each pixel portion, an image signal to be written , based on the data signal having the original frame frequency, a period in which one frame image is displayed, for a period of more than one frame period, when held it is usual. 或いは、一般にそのような場合が多い。 Or, generally in such cases often. 例えば、有機EL表示装置の場合には、1フレーム期間の10倍程度の期間に亘って、一度書き込まれた画像信号によって、表示素子を駆動することも可能である。 For example, in the case of the organic EL display device, over a period of 10 times of one frame period, the once-written image signals, it is also possible to drive the display element.

そこで、本発明では、このように検出手段によって、フレーム画像相互間の同一性が検出された場合には、供給周波数制御手段によって、走査線駆動回路の駆動周波数及びデータ線駆動回路の駆動周波数のうち少なくとも一方の駆動周波数を低下させるように、走査線駆動回路及びデータ線駆動回路のうち少なくとも一方が制御される。 Therefore, in the present invention, by such detection means, if the identity between the frame image cross is detected, the supply frequency control means, the driving frequency of the driving frequency and the data line driving circuit of the scan line driver circuit out to reduce at least one of the driving frequency, at least one of the scan line driver circuit and the data line driving circuit is controlled. 即ち、走査線駆動回路及びデータ線駆動回路のうち少なくとも一方による駆動動作は、この場合、間延びされた形で実行されることになる。 That is, the driving operation of the at least one scan line driver circuit and the data line driving circuit in this case will be executed in the slow form. これにより、各画素部への画像信号の書き込みの動作が、通常より削減される。 Thus, the operation of writing the image signals to the pixel portion is reduced from the normal. 言い換えれば、各画素部に対して走査信号が供給されなくても或いは画像信号が供給されなくても、画像信号の書き込みは行われないので、各画素部への画像信号の書き込みの頻度が、通常より低下する。 In other words, even if it is not supplied even or image signals without scanning signal is supplied to each pixel unit, the writing of the image signal is not performed, the frequency of writing of the image signals to the pixel portion, lower than normal. このように駆動周波数を低下させても、静止画が表示されるのであれば、各画素部に画像信号を書き込む周波数を、表示素子を駆動するのに最低限必要な書き込みの頻度に対応する周波数と同等かそれ以上に設定しておけば、同一のフレーム画像を表示し続けられる限り、表示上は何ら問題ない。 Be thus reduced the driving frequency, if the still image is displayed, the frequency of the frequency of writing the image signal to each pixel unit, corresponding to the frequency of minimum required write to drive the display element Once you have set to be equal to or greater than the, as long as they continue to display the same frame image, display on is not any problem. 即ち、静止画或いは準静止画を、表示品位を落とすことなく表示し続けられる。 In other words, the still image or quasi-static image, continues to be displayed without degrading the display quality.

尚、走査線駆動回路の駆動周波数を低下させれば、静止画像の表示品位を低下させることを避けつつ、走査線における無駄な充放電を低減できる。 Incidentally, if lowering the driving frequency of the scan line driver circuit, while avoiding reducing the display quality of the still image can be reduced unnecessary discharge in the scan line. 他方、データ線駆動回路の駆動周波数を低下させれば、やはり静止画像の表示品位を低下させることを避けつつ、データ線における無駄な充放電を低減できる。 On the other hand, if reducing the driving frequency of the data line driving circuit, while avoiding thereby also lowering the display quality of the still image can be reduced unnecessary discharge in the data line. 好ましくは、走査線駆動回路の駆動周波数及びデータ線駆動回路の駆動周波数の両者を低下させれば、静止画像の表示品位を低下させることを避けつつ、走査線及びデータ線の両者における無駄な充放電を低減できるので、低消費電力化を図る上では最も有利である。 Preferably, if lower both the drive frequency of the drive frequency and the data line driving circuit of the scan line driving circuit, while avoiding reducing the display quality of a still image, unnecessary charge in both of the scanning lines and data lines the discharge can be reduced, in terms of reduction of power consumption it is most advantageous. 但し、いずれか一方の駆動周波数を低下させるだけでも、相応の利益は得られる。 However, alone reduces either of the driving frequency, profit correspondingly obtained.

以上の結果、本発明の電気光学装置用駆動回路によれば、静止画或いは準静止画を表示する際に、データ線駆駆動回路や走査線駆動回路の駆動周波数を低下させることで、表示画像の品位低下を避けつつ、データ線や走査線における無駄な充放電量を低減することができ、よって装置全体として低消費電力化を図ることが可能である。 As a result, according to the electro-optical device driver circuit of the present invention, when displaying a still image or quasi static image, by decreasing the driving frequency of the data line driving driver circuit and the scanning line driver circuit, a display image while avoiding the quality reduction, it is possible to reduce the wasteful discharge amount in the data lines and scanning lines, thus it is possible to reduce power consumption as a whole system.

本発明の電気光学装置用駆動回路の一態様では、前記供給周波数制御手段は、前記同一性が検出されない場合に、前記少なくとも一方の駆動周波数を既定値に維持するか又は戻すように制御する。 In one aspect of the electro-optical device driver circuit of the present invention, the supply frequency control means, when said identity is not detected, controls so that the return or maintain at least one of the drive frequency to the default value.

この態様によれば、検出手段によって同一性が検出されない場合には、供給周波数制御手段によって、走査線駆動回路の駆動周波数及びデータ線駆動回路の駆動周波数のうち少なくとも一方の駆動周波数を既定値に維持するか又は戻すように、走査線駆動回路及びデータ線駆動回路のうち少なくとも一方が制御される。 According to this embodiment, if the identity by the detection means is not detected, the supply frequency control means, at least one of the driving frequency of the driving frequency of the driving frequency and the data line driving circuit of the scan line driver circuit to the default value either or returned as maintain, at least one of the scan line driver circuit and the data line driving circuit is controlled. 即ち、動画を表示する際には、駆動周波数を低下させる特別な処理が行われることは無い。 That is, when displaying a video, a special treatment for reducing the driving frequency is never performed. このため、動画を表示する際には、通常通りの駆動周波数で表示動作が行われるので、表示画像の品位低下が発生することはない。 Therefore, when displaying a video, since the display operation at the drive frequency as usual is carried out, quality deterioration of the display image is not generated.

本発明の電気光学装置用駆動回路の他の態様では、前記供給周波数制御手段は、前記同一性が連続して検出される場合に、前記少なくとも一方の駆動周波数を、予め設定された最低周波数より低下させないように制御する。 In another aspect of the electro-optical device driving circuit of the present invention, the supply frequency control means, when the identity is detected continuously, said at least one of the driving frequency, from lowest frequency to a preset It is controlled so as not to lower.

この態様によれば、検出手段により同一性が連続して検出される場合には、供給周波数制御手段によって、その制御対象である駆動周波数が、予め設定された最低周波数より低下させられることはない。 According to this embodiment, if the identity by the detection means is detected in succession, the supply frequency control means, the drive frequency which is a control target, is not to be reduced below the minimum frequency set in advance . このため、各画素部に供給された後、表示素子を駆動するために消費される結果、画像信号が不足或いは消滅してしまう事態を未然に防止できる。 Therefore, after being supplied to the respective pixel portions, the result to be consumed for driving the display element, a situation in which an image signal is insufficient or disappeared can be prevented. 実際には、各画素部に供給された後に、表示素子を駆動するために消費される画像信号が、表示素子を駆動するのに必要な最低量となるような供給頻度に対応するように、最低周波数を予め設定しておき、これよりも高い駆動周波数で駆動を行うように制御することで、静止画或いは準静止画を、表示品位を落とすことなく表示し続けられる。 In fact, after being supplied to the pixel portions, so that the image signal to be consumed for driving the display element, corresponding to the supplied frequency such that the minimum amount required for driving the display element, have set up the minimum frequency in advance, by controlling to perform driving at a high driving frequency than this, a still image or quasi still image is continuously displayed without reducing the display quality.

本発明の電気光学装置用駆動回路の他の態様では、前記検出手段は更に、前記同一性が検出された場合に、前記相前後して表示されるべきフレーム画像のうち後に表示されるべきフレーム画像に係るデータ信号の、前記データ線駆動回路への供給を停止する。 In another aspect of the electro-optical device driving circuit of the present invention, the detection unit further, when the identity is being detected, the frame to be displayed after out of the frame image to be displayed one after the phase data signals according to the image, the supply to the data line driving circuit is stopped.

この態様によれば、検出手段によって、同一性が検出された場合には更に、相前後して表示されるべきフレーム画像のうち後に表示されるべきフレーム画像に係るデータ信号の供給が停止される。 According to this aspect, by the detecting means, further, the supply of the data signals according to the frame image to be displayed on the latter of the frame image to be displayed one after the stops when the identity is detected . よって、当該データ信号の供給に係る電力消費を削減できることになる。 Therefore, it becomes possible to reduce the power consumption of the supply of the data signal. 尚、このように、静止画或いは準静止画を構成する「後に表示されるべきフレーム画像」に係るデータ信号に基づいて、画像信号を供給する動作は、データ線駆動回路において行われないので、このようにデータ信号のデータ線駆動回路への供給を停止しても、表示上の不都合はない。 In this way, based on the data signal according to the "frame image to be displayed after" constituting a still image or quasi still image, since the operation to supply the image signal is not performed in the data line driving circuit, stopping the supply to the data line driving circuit of such data signals, there is no inconvenience on the display.

本発明の電気光学装置用駆動回路の他の態様では、前記検出手段は、前記画像信号源から供給され、前記相前後して表示されるべきフレーム画像に係るデータ信号を逐次記憶すると共に前記データ線駆動回路に逐次供給するフレームメモリと、該フレームメモリに相前後して記憶されるデータ信号を相互に比較することで、前記同一性を検出するコンパレータとを備える。 The data with the another aspect of the electro-optical device driving circuit of the present invention, said detecting means, said supplied from the image signal source, sequentially stores the data signal according to the frame image to be displayed one after the phase and sequentially supplies the frame memory to the line drive circuit, by comparing with each other the data signal stored in succession in the frame memory, and a comparator for detecting the identity.

この態様によれば、検出手段においては、フレームメモリによって、相前後して表示されるべきフレーム画像に係るデータ信号を逐次記憶され、データ線駆動回路に逐次供給される。 According to this embodiment, the detection means, the frame memory is sequentially stored data signal according to the frame image to be displayed in tandem, it is sequentially supplied to the data line driving circuit. この際、コンパレータによって、該フレームメモリに相前後して記憶されるデータ信号が相互に比較される。 At this time, by the comparator, the data signals stored in succession in the frame memory are compared with each other. これにより、相前後するフレーム画像間における同一性の検出を確実且つ迅速に実行できる。 This enables running the detection of identity between frame images preceding and succeeding reliably and quickly.

この態様では、前記検出手段は、前記コンパレータにより同一性が検出された場合に、その旨を示す第1の値に格納内容が更新され、前記同一性が検出されない場合に、その旨を示す第2の値に前記格納内容が更新されるレジスタと、該レジスタに前記第1の値が連続して更新される回数をカウントすると共に、(i)前記レジスタの格納内容が前記第1の値とされた場合には、前記カウントされた回数が所定回数に達しない限り、前記同一性が検出された旨を示す検出結果信号を前記供給周波数制御手段へ出力し、且つ前記カウントされた回数が前記所定回数に達すると、前記同一性が検出されない旨の検出結果信号を前記供給周波数制御手段へ出力し、(ii)前記レジスタの格納内容が前記第2の値とされた場合には、前記カウントさ In this embodiment, the detecting device, when the identity is detected by the comparator, when the stored contents to a first value indicating the fact is updated, the identity is not detected, the indicating such a register in which the contents stored in the second value is updated, as well as counting the number of times the in the register the first value is continuously updated and stored contents of the first value of (i) the register is the case were as long as the counted number does not reach the predetermined number of times, the detection result signal indicating that the identity is being detected and outputs to the supply frequency control means, and said counted number of the Upon reaching the predetermined number of times, if the identity of the detection result signal indicating that not detected output to said supply frequency control means, which is the stored contents said second value of (ii) the register, the count た回数によらずに、前記同一性が検出されない旨の検出結果信号を前記供給周波数制御手段へ出力るカウンタ装置とを更に備え、前記供給周波数制御手段は、前記検出結果信号に応じて前記少なくとも一方の駆動周波数を低下させるように制御するように構成してもよい。 And regardless of the number of times, further comprising an output Ru counter device to the supply frequency control means a detection result signal indicating that identity is not detected, the supply frequency control means, wherein in response to said detection result signal at least it may be configured to control so as to lower the one driving frequency.

このように構成すれば、検出手段において、レジスタの格納内容は、コンパレータにより同一性が検出された場合に、例えば“0”である第1の値に更新され、同一性が検出されない場合に、例えば“1”である第2の値に更新される。 According to this structure, the detecting means, storing the contents of the register, if the identity is detected by the comparator, is updated to the first value, for example "0", if the identity is not detected, it is updated to the second value, for example "1". カウンタによって、このレジスタに第1の値が連続して更新される回数がカウントされる。 By the counter, the number of times the first value is continuously updated in this register is counted. 更に、カウンタによって、レジスタの格納内容が第1の値とされた場合に、カウントされた回数が所定回数に達しない限り、同一性が検出された旨を示す検出結果信号(例えば、スロースキャン制御信号)が供給周波数制御手段へ出力される。 Furthermore, the counter by, when the contents stored in the register is a first value, as long as the counted number does not reach the predetermined number of times, the detection result signal (e.g., slow-scan control indicating that identity is detected signal) is outputted to the supply frequency control means. 他方、レジスタの格納内容が第1の値とされた場合に、カウントされた回数が所定回数に達すると、同一性が検出されない旨の検出結果信号が供給周波数制御手段へ出力される。 On the other hand, the contents stored in the register when it is the first value, when the counted number reaches a predetermined number of times, the detection result signal indicating that identity is not detected is output to the supply frequency control means. 或いは、カウンタによって、レジスタの格納内容が第2の値とされた場合にも、カウントされた回数によらずに、同一性が検出されない旨の検出結果信号が供給周波数制御手段へ出力される。 Alternatively, the counter, the contents stored in the register in each case, which is the second value, irrespective of the counted number, the detection result signal indicating that identity is not detected is output to the supply frequency control means. このような検出結果信号に応じて、供給周波数制御手段は駆動周波数を低下させるように制御するので、静止画又は準静止画の場合には、確実に、駆動周波数を低下させることが可能となり、動画の場合には、確実に、駆動周波数を低下させないことが可能となる。 In response to such detection result signal, the supply frequency control means controls to reduce the drive frequency, in the case of a still image or quasi still image, certainly, it is possible to lower the driving frequency, for a movie, surely, it is possible not to lower the driving frequency. 更に、静止画が所定回数以上に亘って連続する場合には、走査線駆動回路及びデータ線駆動回路による駆動が適当な頻度で実行されるように制御できるので、各画素部に供給される画像信号の不足によって、表示素子が駆動されずに表示画像の品位低下が引き起こされる事態を、効率的に未然防止できる。 Further, when the still image is continuously over a predetermined number of times or more, since the driving by the scanning line driving circuit and the data line driving circuit can be controlled to run at an appropriate frequency, the image to be supplied to the pixel portions by the lack of signal, a situation in which the display element is quality reduction of the display image not driven is caused, can be efficiently prevent.

本発明の電気光学装置用駆動回路の他の態様では、前記検出手段は、前記フレーム画像のうち所定の部分的な領域内の画像部分についてのみ前記同一性を検出する。 In another aspect of the electro-optical device driving circuit of the present invention, the detection means is only to detect the identity for the image portion of the predetermined partial area of ​​the frame image.

この態様によれば、フレーム画像の全体でなく、そのうち所定の部分的な領域内の画像部分についてのみ同一性を検出すれば足りるので、検出手段による処理負担を軽減でき、迅速且つ簡易な検出動作が可能となる。 According to this embodiment, not the entire frame image, because of which it is sufficient to detect the identity of only the image portion of the predetermined partial region, it can reduce the processing load by the detection means, rapid and simple detection operation it is possible. 例えば、所定の部分的な領域として、フレーム画像中における偶数ラインのみや奇数ラインのみ、中央領域のみなどについて、同一性を検出すればよい。 For example, as the predetermined partial region, only the even lines only and odd lines in the frame image, for such only the central region, may be detected identity.

尚、このような検出手段による同一性の検出は、フレーム画像全域について行うにしろ、画像部分についてのみ行うにしろ、相前後して供給されるフレーム画像を構成する同一画素部(或いは、同一の画素アドレス)に係る画像信号の相互間で、同一性を検出することによって行うことができる。 The detection of the identity by such detection means, white to do the frame entire image, white to perform the image portion only, the same pixel portion for frame image supplied one after (or same between each other of the image signal according to the pixel address) it can be performed by detecting the identity. その際、画像信号の輝度についての同一性を検出すればよい。 At that time, it may be detected the identity of the luminance of the image signal.

本発明の電気光学装置用駆動回路の他の態様では、前記検出手段は、前記相前後して表示されるべきフレーム画像が、予め設定された基準を満たす場合には、前記同一性があると検出し、該基準を満たさない場合には、前記同一性がないと検出する。 In another aspect of the electro-optical device driving circuit of the present invention, the detecting device, a frame image to be displayed one after the phase, when meeting the preset reference, if the there is identity detecting, if not met the criteria for detecting said no identity.

この態様によれば、相前後して供給されるフレーム画像を構成する同一画素部(或いは、同一の画素アドレス)に係る画像信号の相互間で、厳密に同一性を検出することに限らず、予め設定された基準を満たす場合には、同一性があると検出する。 According to this embodiment, the same pixel portion for frame image supplied one after (or same pixel address) between each other of the image signal according to, not limited to strictly detect the identity, if it meets the predetermined criterion, it detects that there is identity. 他方で、該基準を満たさない場合には、同一性がないと検出する。 On the other hand, when not satisfied the criterion detects that there is no identity. よって、より柔軟性を持って、静止画或いは特に準静止画を検出することができ、その検出結果に応じて駆動周波数を低下させることが可能となる。 Therefore, more have flexibility, still or especially can be detected quasi static image, it is possible to lower the driving frequency according to the detection result.

例えば、画素部夫々についての前のフレーム画像に係る第1の値のヒストグラムと、当該画素部夫々についての後のフレーム画像に係る第2の値のヒストグラムとの比較を行うことで、同一性を検出してもよい。 For example, a histogram of the first value of the previous frame image for people pixel portion respectively, by performing a comparison between the histograms of the second value of the frame image after the people the pixel portion respectively, the identity it may be detected. また例えば、フレーム画像間で画素部毎の差の中で所定の閾値を超えるものの個数が所定値未満となる場合には、同一性ありとしてもよい。 Further, for example, when the number of those exceeding the predetermined threshold value in the difference in each pixel portion between the frame images is less than the predetermined value may be located identity. 更に例えば、走査線のある1本について連なる画素部における、前のフレーム画像に係る第1の値の加算値と、当該画素部における、後のフレーム画像に係る第2の値の加算値との比較を行うことで、同一性を検出してもよい。 Further, for example, in a pixel portion continuous for one with a scanning line, a sum of the first value of the previous frame image, the sum of the second value in accordance with in the pixel portion, after the frame image comparison by performing may detect the identity. 更にまた例えば、画素部夫々についての、前のフレーム画像に係る第1の値の平均値と、当該画素部夫々についての、後のフレーム画像に係る第2の値の平均値との比較を行うことで、同一性を検出してもよい。 Further example, performed for people pixel portion respectively, and the average value of the first value of the previous frame image, for people the pixel portion respectively, compared with the average value of the second value of the subsequent frame image it is, it may detect the identity. 加えて、画像表示領域の一部分については、他の部分と比較の方法を変えてもよい。 In addition, for the portion of the image display area, it may be changed method compared to other portions.

本発明の電気光学装置用駆動回路の他の態様では、前記走査線駆動回路は、前記走査信号として、前記画素部における前記画像信号の書き込み制御、点灯制御、及び消灯制御のうち、少なくとも画像信号の書き込み制御を行うための信号を供給する。 In another aspect of the electro-optical device driving circuit of the present invention, the scanning line driving circuit as the scanning signal, the write control of the image signal in the pixel unit, lighting control, and of the off control, at least the image signal supplying a signal for the write control.

この態様によれば、走査線駆動回路により走査信号が各画素部へ供給されることによって、各画素部における画像信号の書き込み制御、点灯制御、及び消灯制御のうち少なくとも画像信号の書き込み制御が行われる。 According to this embodiment, by a scan signal is supplied to each pixel section by the scanning line driving circuit, the write control of the image signal in each pixel unit, lighting control, and the write control of at least the image signal line of the off control divide. よって、これらのうち少なくとも画像信号の書き込み制御の頻度については、供給周波数制御手段による制御下で、静止画或いは準静止画を表示する際に、落とすことが可能となり、これにより消費電力の低減を図れる。 Thus, for the frequency of the write control of at least the image signals of these, under the control by the supply frequency control means, when displaying a still image or quasi static image, it is possible to drop, thereby reducing the power consumption achieved. 更に、これらのうち点灯制御及び消灯制御の頻度については、供給周波数制御手段による制御下で、落とさないようにすることも可能である。 Moreover, for the frequency of the lighting control and extinguishing control of these, under the control by the supply frequency control means, it is possible to not drop.

本発明の電気光学装置は上記課題を解決するために、画像表示領域に配線された複数の走査線及び複数のデータ線と、前記画像表示領域に前記走査線及び前記データ線の交点に対応して夫々配置されており、前記走査線を介して供給される走査信号及び前記データ線を介して供給される画像信号により駆動される表示素子を夫々含む複数の画素部と、前記走査線に前記走査信号を供給する走査線駆動回路と、画像信号源から供給される所定のフレーム周波数を持つデータ信号に基づいて、前記データ線に前記画像信号を供給するデータ線駆動回路と、前記データ信号に基づいて相前後して表示されるべきフレーム画像相互間の同一性を検出する検出手段と、前記同一性が検出された場合に、前記走査線駆動回路の駆動周波数及び前記データ線 For the electro-optical device of the present invention to solve the above problems, a plurality of scanning lines and a plurality of data lines arranged in the image display area, corresponding to the intersection of the scanning lines and the data lines in the image display area are respectively arranged Te, a plurality of pixel portions of the display device comprises respectively driven by image signals supplied via the scanning signal and the data line is supplied via the scanning lines, the said scan line a scanning line driving circuit for supplying a scanning signal, based on the data signal having a predetermined frame frequency supplied from an image signal source, and a data line driving circuit for supplying the image signal to the data lines, the data signal detecting means for detecting the identity between the frame image cross to be displayed one after the basis, if the identity is being detected, the driving frequency and the data lines of the scanning line driving circuit 動回路の駆動周波数のうち少なくとも一方の駆動周波数を低下させるように、前記走査線駆動回路及び前記データ線駆動回路のうち少なくとも一方を制御する供給周波数制御手段とを備える。 As reducing at least one of the driving frequency of the driving frequency of the dynamic circuit, and a supply frequency control means for controlling at least one of the scanning line driving circuit and the data line driving circuit.

本発明の電気光学装置によれば、上述した本発明の電気光学装置用駆動回路を含むので、データ線や走査線における無駄な充放電量を低減することができ、よって装置全体として低消費電力化を図ることが可能である。 According to the electro-optical device of the present invention, because it contains an electro-optical device driver circuit of the present invention described above, it is possible to reduce the wasteful discharge amount in the data lines and scanning lines, thus lower power consumption as a whole system it is possible to achieve reduction.

尚、本発明の電気光学装置では、上述した本発明の電気光学装置用駆動回路の各種態様と同様の各種態様を採ることも可能である。 In the electro-optical device of the present invention, it is also possible to adopt the same various aspects as the electro-optical device driver circuit of the present invention described above.

本発明の電気光学装置の一態様では、前記画素部は、前記走査線を介して供給される前記走査信号がそのゲートに印加されると共にそのソース・ドレインを介して、前記データ線から供給される前記画像信号を供給するスイッチング用薄膜トランジスタと、該スイッチング用薄膜トランジスタから供給される前記画像信号がそのゲートに印加されると共にそのソース・ドレインを介して、駆動電流を前記表示素子に供給する駆動用薄膜トランジスタとを更に含む。 In one aspect of the electro-optical device of the present invention, the pixel unit, the scan signal supplied through the scanning line through the source-drain while being applied to its gate is supplied from the data line wherein the switching thin film transistor for supplying an image signal that, via the source-drain together with the image signal supplied from the switching thin film transistor is applied to the gate, for driving supplying a driving current to the display element further comprising a thin film transistor.

この態様によれば、表示素子を駆動するために、電圧プログラム方式等により、スイッチング用薄膜トランジスタ及び駆動用薄膜トランジスタを含む画素部をアクティブマトリクス駆動する際に、走査線やデータ線における無駄な充放電を低減できる。 According to this embodiment, in order to drive the display element, the voltage programming method or the like, a pixel portion including a switching thin film transistor and a driving thin film transistor when active matrix driving, wasteful discharge of the scanning lines and data lines It can be reduced.

この態様では、前記画素部は、他の走査線を介して供給される他の走査信号がそのゲートに印加されると共にそのソース・ドレインが、前記駆動用薄膜トランジスタと前記表示素子との間に介在する消灯用薄膜トランジスタを更に含み、前記走査線駆動回路は、前記他の走査線に前記他の走査信号を、前記少なくとも一方の駆動周波数が変更されるか否かに拘わらずに不変である周波数で供給するように構成してもよい。 In this embodiment, the pixel portion has its source and drain with the other of the scanning signal supplied via another scan line is applied to its gate, interposed between the display device and the driving thin film transistor further comprising a off thin film transistor to the scanning line driving circuit, the other scanning signal to the other scanning lines, said at least one frequency driving frequency is unchanged regardless of whether it changes it may be configured to supply.

このように構成すれば、消灯用薄膜トランジスタによって、例えば1フレーム期間中の一部の期間は、表示素子によって発光を行うが残りの期間は消灯するなどといった、時分割による階調制御を行うことが可能となる。 According to this structure, the off TFT, for example, a portion of the period of one frame period, such as but emits light by the display device and the remaining period is turned off, is possible to perform gradation control by time division It can become. よって、きめ細かな中間調表示等が可能になる。 Thus, it is possible to fine-grained gray scale display and the like. しかも、消灯用薄膜トランジスタによる消灯動作については、データ信号本来のフレーム周波数に対応して固定された周波数で行われるので、走査線やデータ線における無駄な充放電を低減しつつ、このようにきめ細かな中間調表示等が可能になる。 Moreover, for the OFF operation of the Off TFT, since carried out at a frequency that is fixed in correspondence with the original frame frequency data signals, while reducing the unnecessary discharge of the scanning lines and data lines, thus fine-grained it is possible to halftone display and the like.

本発明の電気光学装置用駆動方法は上記課題を解決するために、(i)画像表示領域に配線された複数の走査線及び複数のデータ線と(ii)前記画像表示領域に前記走査線及び前記データ線の交点に対応して夫々配置されており、前記走査線を介して供給される走査信号及び前記データ線を介して供給される画像信号により駆動される表示素子を夫々含む複数の画素部とを備えた電気光学装置を駆動する電気光学装置用駆動方法であって、走査線駆動回路によって、前記走査線に前記走査信号を供給するステップと、データ線駆動回路によって、画像信号源から供給される所定のフレーム周波数を持つデータ信号に基づいて、前記データ線に前記画像信号を供給するステップと、前記データ信号に基づいて相前後して表示されるべきフレー For electro-optical device driving method of the present invention is to solve the above problems, (i) wired to the image display region was a plurality of scanning lines and a plurality of data lines (ii) the scanning lines on the image display area and wherein correspond to intersections of the data lines are respectively disposed, a plurality of pixels of the display device comprises respectively driven by image signals supplied via the scanning signal and the data line is supplied via the scanning lines an electro-optical apparatus driving method for driving an electro-optical device and a part, by the scanning line drive circuit, and supplying the scanning signal to the scan lines, the data line driving circuit, an image signal source based on the data signal having a predetermined frame frequency supplied, and supplying the image signal to the data line, to be displayed in succession on the basis of the data signal frame 画像相互間の同一性を検出するステップと、前記同一性が検出された場合に、前記走査線駆動回路の駆動周波数及び前記データ線駆動回路の駆動周波数のうち少なくとも一方の駆動周波数を低下させるステップとを備える。 Detecting the identity between image cross, when the identity is detected, the step of reducing at least one of the driving frequency of the driving frequency of the driving frequency and the data line driving circuit of the scan line driver circuit provided with a door.

本発明の電気光学装置用駆動方法によれば、上述した本発明の電気光学装置用駆動回路の場合と同様に、データ線や走査線における無駄な充放電量を低減することができ、よって装置全体として低消費電力化を図ることが可能である。 According to the electro-optical apparatus driving method of the present invention, as in the case of the electro-optical apparatus driving circuit of the present invention described above, it is possible to reduce the wasteful discharge amount in the data lines and scanning lines, thus device overall it is possible to reduce power consumption.

尚、本発明の電気光学装置用駆動方法では、上述した本発明の電気光学装置用駆動回路の各種態様と同様の各種態様を採ることも可能である。 In the electro-optical device driving method of the present invention, it is also possible to adopt the same various aspects as the electro-optical device driver circuit of the present invention described above.

本発明の電子機器は上記課題を解決するために、上述した本発明の電気光学装置(但し、その各種態様も含む)を具備する。 Electronic device of the present invention in order to solve the above problems, comprises an electro-optical device of the present invention described above (including its various aspects).

本発明の電子機器は、上述した本発明の電気光学装置を具備してなるので、低消費電力の、テレビ、携帯電話、電子手帳、ワードプロセッサ、ビューファインダ型又はモニタ直視型のビデオテープレコーダ、ワークステーション、テレビ電話、POS端末、タッチパネルなど、更には電気光学装置を露光用ヘッドとして用いたプリンタ、コピー、ファクシミリ等の画像形成装置など、各種電子機器を実現できる。 Electronic device of the present invention, since it comprises an electro-optical device of the present invention described above, the low power consumption, television, cellular phone, an electronic organizer, a word processor, a view finder type or monitor direct view type video tape recorder, a work stations, videophones, POS terminals, and touch panels, and more printer using the electro-optical device as an exposure head, copy, image forming apparatus such as a facsimile, it is possible to realize various electronic apparatuses. また、本発明の電子機器として、例えば電子放出装置(Field Emission Display及びConduction Electron-Emitter Display)等を実現することも可能である。 Further, as the electronic apparatus of the present invention, it is also possible to realize electron emission device (Field Emission Display and Conduction Electron-Emitter Display) or the like.

本発明のこのような作用及び他の利得は次に説明する実施の形態から明らかにされる。 These effects and other advantages of the present invention will become more apparent from the embodiments described below.

(電気光学装置の第1実施形態) (First embodiment of an electro-optical device)
以下では、本発明の電気光学装置に係る第1実施形態について図1から図6を参照しつつ説明する。 Hereinafter, a description will be given of a first embodiment of the electro-optical device of the present invention from FIG. 1 with reference to FIG. 以下の実施形態は、本発明の電気光学装置用駆動回路を備えた電気光学装置を、有機EL表示装置に適用したものである。 The following embodiments, an electro-optical device including an electro-optical device driver circuit of the present invention, is applied to the organic EL display device.

先ず、第1実施形態における有機EL表示装置の構成について図1から図3を参照して説明する。 First, it will be described with reference to FIGS configuration of an organic EL display device in the first embodiment. ここに図1は、本実施形態の有機EL表示装置の電気回路構成を示すブロック図である。 Here, FIG. 1 is a block diagram showing an electric circuit configuration of an organic EL display device of the present embodiment. また、図2は、表示パネル部を構成する画素部の構成を示す回路図であり、図3は、静止画像検出回路の構成を示す回路図である。 Also, FIG. 2 is a circuit diagram showing a configuration of a pixel portion for display panel unit, FIG. 3 is a circuit diagram showing the configuration of a still image detection circuit.

図1の有機EL表示装置は、表示パネル部100、走査線駆動回路201、データ線駆動回路202、フレームレート制御回路310、及び静止画像検出回路320を備える。 The organic EL display device of FIG. 1 includes a display panel unit 100, the scanning line driving circuit 201, the data line driving circuit 202, the frame rate control circuit 310, and the still image detection circuit 320.

先ず、表示パネル部100は、図1及び図2に示すように、データ線駆動回路202に接続された複数のデータ線120及び走査線駆動回路201に接続された複数の走査線110の夫々が縦横に配置されている。 First, the display panel unit 100, as shown in FIGS. 1 and 2, each of the plurality of scan lines 110 connected to a plurality of data lines 120 and the scan line driver circuit 201 connected to the data line driving circuit 202 They are arranged vertically and horizontally. 表示パネル部100の画像表示領域には、走査線110及びデータ線120の交点に対応してマトリクス状に複数の画素部100pが設けられている。 In the image display region of the display panel unit 100, a plurality of pixel portions 100p it is provided in a matrix corresponding to the intersections of the scanning lines 110 and the data line 120. 画素部100pは、画像表示領域を構成する各画素或いは各画素領域に一つずつ設けられている。 Pixel portion 100p is provided one for each pixel or each pixel region constituting the image display area. 図2に示すように、各画素部100pに含まれる、本発明に係る「スイッチング用薄膜トランジスタ」の一例たるスイッチングTFT101に対して、走査線110及びデータ線120が接続されている。 As shown in FIG. 2, it included in each pixel portion 100p, against which is an example switching TFT101 of the present invention "switching thin film transistor", the scanning lines 110 and the data line 120 is connected. そして、複数の走査線110を介して走査信号ScLn1が線順次に供給され、複数のデータ線120を介して画像信号Dpが一つの走査線110に対応する画素列毎に(即ち、ライン単位で)まとめて供給されるように構成されている。 Then, the scanning signal ScLn1 through a plurality of scanning lines 110 is supplied sequentially line, corresponding to each pixel column in the image signal Dp is one scanning line 110 through a plurality of data lines 120 (i.e., line by line ) collectively it is configured to be supplied.

図2において、スイッチングTFT101のゲートは走査線110に接続されており、ソースはデータ線120に接続されている。 2, the gate of the switching TFT101 is connected to the scan line 110, the source is connected to the data line 120. また、スイッチングTFT101のドレインは、本発明に係る「駆動用薄膜トランジスタ」の一例たる駆動TFT103のゲートに接続されている。 The drain of the switching TFT101 is connected to the gate of which is an example drive TFT103 of the present invention, "the driving thin film transistor". 駆動TFT103のソースは、固定電源電位Vddが供給される電源線105に接続されており、ドレインは、本発明に係る「表示素子」の一例である有機EL層を含んでなる発光部104に接続されている。 The source of drive TFT103 is connected to a power supply line 105 to the fixed power supply voltage Vdd is supplied, and a drain, connected to the light emitting portion 104 comprising an organic EL layer is an example of the "display device" of the present invention It is. また、その一端に電源線105が接続されると共にその他端にスイッチングTFT101のドレイン及び駆動TFT103のゲートが接続されたストレージキャパシタ102が配置されている。 The storage capacitor 102 connected with the gate of the drain and drive TFT103 switching TFT101 the other end with the power source line 105 at one end thereof is connected is arranged.

上述のうち発光部104は、例えば、アノード及びカソード並びにこれらに挟持されてなる有機EL層を備えており、アノード及びカソード間に電位差が生じさせられることによって、アノードから正孔が、カソードから電子が有機EL層に注入され、これにより有機EL層自らが発光するように構成されている。 Emitting unit 104 of the above, for example, comprises an anode and a cathode and an organic EL layer formed by pinched thereto, by a potential difference is caused between the anode and the cathode, from the anode holes, electrons from the cathode There are injected into the organic EL layer, thereby the organic EL layer itself is configured to emit.

画素部100pでは、ストレージキャパシタ102にスイッチングTFT101を介して書き込まれる画像信号Dpの電圧値の大小に応じて、駆動TFT103を流れる駆動電流が変化する。 In the pixel portion 100p, in accordance with the magnitude of the voltage value of the image signal Dp to be written through the switching TFT101 in the storage capacitor 102, the drive current changes through the driving TFT 103. 即ち、画像信号Dpの電圧値或いは階調値に応じて、発光部104に流れる駆動電流の大小は変化する。 That is, the voltage value of the image signal Dp or according to the gradation values, the magnitude of the driving current flowing through the light-emitting unit 104 changes. これにより、画素部100pにおける発光量を、画像信号Dpの電圧値によって変化させることができる。 Accordingly, the light emission amount in the pixel portion 100p, can be changed by the voltage value of the image signal Dp. 更に、このような発光現象を、画像表示領域を構成する全画素部100pで画像信号Dpに応じて行うことによって、表示パネル部100では、所望の画像を表示することが可能になる。 In addition, such a light-emitting phenomenon, by performing in accordance with an image signal Dp in all pixel portions 100p which constitutes an image display region, the display panel unit 100, it is possible to display a desired image.

尚、有機EL層を構成する有機化合物は低分子系でも高分子系でもかまわない。 The organic compound constituting the organic EL layer may be a polymer-based in low-molecular-weight. また、有機層の構成としては、単一層からなるものでもよいし、電子輸送層、或いは正孔輸送層をもつ二層或いは三層構造からなるものとしてもよい。 As the structure of the organic layer may be made of a single layer, an electron transport layer, or may consist of two layers or three-layer structure having a hole transporting layer. さらに、発光部104は、必要に応じて、カラーフィルタを備えたり、或いはR、G及びB夫々に対応した、アノード、有機層及びカソードを1セットとする積層構造を、複数層備えた構成を採用してもよい。 Further, the light emitting unit 104, if necessary, or a color filter, or R, corresponding to s G and B respectively, the anode, the laminated structure of the organic layer and the cathode a set, a configuration in which a plurality of layers it may be adopted.

静止画像検出回路320は、図1に示すように、画像信号Dpの元となる、階調情報を含む8ビットのデータ信号InDat[7:0](即ち、InDat7〜InDat0)を、画像信号供給源からフレーム単位で受け、相前後するフレーム画像に係るデータ信号InDat[7:0]の同一性を検出する。 Still image detecting circuit 320, as shown in FIG. 1, the original image signal Dp, the data signal of 8 bits including gray scale information InDat [7: 0] (i.e., InDat7~InDat0) an image signal supply received from a source in a frame unit, a data signal InDat according to frame images preceding and succeeding [7: 0] to detect the identity of the. ここで、同一性が検出されなければ、即ち、データ信号InDat[7:0]が基本的に動画に係るものであれば、フレーム周波数を下げる旨のスロースキャン信号SlwScnをフレームレート制御回路310に送信しないか、又はフレーム周波数を下げない旨のスロースキャン信号SlwScnを、フレームレート制御回路310に送信する。 Here, if identity is detected, i.e., the data signal InDat [7: 0] is equal to that according to the basic video, the slow scan signal SlwScn indicating that lowering the frame frequency of the frame rate control circuit 310 do not send, or slow scan signal SlwScn indicating that without lowering the frame frequency, and transmits the frame rate control circuit 310. この際、フレーム周波数のままで、8ビットのデータ信号RdDat[7:0](即ち、RdDat7〜RdDat0)を、データ線駆動回路202に出力する。 In this case, while the frame frequency, 8-bit data signal RdDat [7: 0] (i.e., RdDat7~RdDat0), and outputs to the data line driving circuit 202. 他方、同一性が検出されれば、即ち、データ信号InDat[7:0]が基本的に静止画に係るものであれば、フレーム周波数を下げる旨のスロースキャン信号SlwScnを、フレームレート制御回路310に送信するように構成されている。 On the other hand, if identity is detected, i.e., the data signal InDat [7: 0] is equal relate essentially still image, a slow scan signal SlwScn indicating that lowering the frame frequency, the frame rate control circuit 310 It is configured to send to.

尚、静止画像検出回路320は、このように同一性が検出された場合に、例えばフレーム周波数の1/5や1/10といった、フレーム周波数より低い周波数で、データ信号RdDat[7:0]を出力するように構成してもよい。 Incidentally, the still image detecting circuit 320, In such a case where identity is found, for example, such as 1/5 or 1/10 of the frame frequency, a frequency lower than the frame frequency, the data signal RdDat [7: 0] to it may be configured to output.

図3に例示するように、静止画像検出回路320は、フレームメモリ321、アドレス回路322、コンパレータ323、フレームアップデートレジスタ324及びフレームアップデートカウンタ325を備える。 As illustrated in FIG. 3, the still image detection circuit 320 includes a frame memory 321, address circuit 322, a comparator 323, a frame update register 324 and the frame update counter 325.

フレームメモリ321は、外部の画像信号源から入力される1フレーム分のデータ信号InDat[7:0]を逐次記憶する。 Frame memory 321, the data signal InDat for one frame inputted from an external image signal source [7: 0] sequentially stored. アドレス回路322は、表示パネル100の画像表示領域を水平走査するための、本来の水平同期信号HSOrg(即ち、水平同期信号HSYNCの周波数の既定値を有する信号)に基づいて、フレームメモリ321におけるデータ信号InDat[7:0]と表示パネル部100における画素部100pとの対応付けを実現し、画素部100p夫々に対応する形でのデータ信号InDat[7:0]の入力及び出力を可能にする。 Address circuit 322 for horizontal scanning an image display area of ​​the display panel 100, the original horizontal synchronization signal HSOrg (i.e., a signal having a predetermined value of the frequency of the horizontal synchronization signal HSYNC) on the basis of the data in the frame memory 321 signal InDat [7: 0] and realizing the correspondence between the pixel portion 100p of the display panel unit 100, the data signal InDat in the form corresponding to the s pixel portion 100p respectively: to allow [7 0] inputs and outputs of the .

コンパレータ323は、フレームメモリ321に入力される前後のデータ信号である入力データ信号Wr及び出力データ信号Rdの相互比較を、各画素部100pについて実施する。 The comparator 323, the mutual comparison of the input data signal Wr and the output data signal Rd is a before and after the data signal input to the frame memory 321 are performed for each pixel portion 100p. そして、フレーム画像の全体について、相互比較されたデータ信号が「同一」である場合(言い換えれば、静止画像表示中という判断が肯定される場合)には、フレームアップデートレジスタ324に、“同一”の旨の信号として、“0”を示す制御信号MisMchを送る。 Then, the entire frame image, cross-compared data signal is when the "identical" in the (in other words, if the determination that the still image display in is positive), the frame update register 324, the "same" as effect of the signal, it sends a control signal MisMch indicating "0". 他方、「異なる」場合には、フレームアップデートレジスタ324に、“異なる”旨の信号として、 “1”を示す制御信号MisMchを送る。 On the other hand, when the "different" is the frame update register 324, "different" as a signal indicating that sends a control signal MisMch indicating "1".

フレームアップデートレジスタ324は、本発明に係る「レジスタ」の一例を構成しており、更新フラグを格納する。 Frame update register 324 constitutes one example of the "register" of the present invention, stores the update flag. 更新フラグの値は、制御信号MisMchの値に応じて、フレーム画像に係るデータ信号の比較の都度に、即ちフレーム周期で更新又は維持される。 The value of the update flag, the control signal depending on the value of MisMch, each time the comparison of the data signals according to the frame image, that is, updated or maintained at the frame period. よって、フレームアップデートレジスタ324に格納されている、現在の更新フラグの値“0”又は“1”を参照すれば、本実施形態の有機EL表示装置が、現在において、本来のフレーム周期で静止画像を表示中であるかどうかを確認することができる。 Therefore, stored in the frame update register 324, referring to the current value of the update flag "0" or "1", an organic EL display device of the present embodiment, in the current, the still image in the original frame period it is possible to confirm whether or not it is being displayed. フレームアップデートレジスタ324は、制御信号MisMchに応じて更新フラグの値が更新又は維持される都度に、(i)更新フラグの値が同一性を示す“0”に更新又は維持された旨を“0”で示すと共に、(ii)更新フラグの値が非同一性を示す“1”に更新又は維持された旨を “1”で示す、制御信号FlmUpdを、フレームアップデートカウンタ325に送信する。 Frame update register 324, a control signal each time the value of the update flag is updated or maintained according to MisMch, (i) the fact that the value of the update flag has been updated or maintained to "0" indicating the identity "0 "together shown in, (ii) the value of the update flag indicates non-identity" indicated by 1 "in the update or sustained to that" 1 ", the control signal FlmUpd, and transmits the frame update counter 325.

フレームアップデートカウンタ325は、本発明に係る「カウンタ装置」の一例を構成している。 Frame update counter 325 constitute an example of a "counter unit". フレームアップデートカウンタ325は、表示パネル100の画像表示領域を垂直走査するための、本来の垂直同期信号VSOrg(即ち、垂直同期信号VSYNCの周波数の既定値を有する信号)がアサート(assert)される、即ち有効とされるタイミングでのみ動作する。 Frame update counter 325, for vertical scanning of the image display area of ​​the display panel 100, the original vertical synchronizing signal VSOrg (i.e., a signal having a predetermined value of the frequency of the vertical synchronizing signal VSYNC) is asserted (assert), that only works effectively with the the timing. フレームアップデートカウンタ325は、制御信号FlmUpdを参照することで、フレームアップデートレジスタ324の更新フラグ値が“0”に更新又は維持された際には、“1”が加算され、フレームアップデートレジスタ324の更新フラグ値が““1”に更新又は維持された際には、“0”に初期化されるように構成されている。よって、相前後するフレーム画像に係るデータ信号間で同一性が、何フレームに亘るか、即ち、現在、何フレーム分の静止画像を連続して表示しているかが、例えば4ビット構成である、そのカウント値(FlmUpdCnt)によって常時把握される。フレームアップデートカウンタ325は、例えば5回や10回など、所定回数未満だけフレームアップデートレジスタ324の更新フラグの値が、 Frame update counter 325, the control signal FlmUpd by referring to the, when the update flag value of the frame update register 324 is updated or maintained to "0", "1" is added, updated frame update register 324 when the flag value is updated or maintained in "" 1 "is configured to be initialized to" 0 ". Thus, identity between the data signal according to the frame images preceding and succeeding, what or over the frame, i.e., current, what are viewing the still image for one frame is continuously, for example, a 4-bit configuration, is grasped at all times by the counted value (FlmUpdCnt). frame update counter 325, for example, 5 times or 10 times, the value of the update flag of the frame update register 324 by less than a predetermined number of times, 一性を示す“0”に更新又は維持された際には、フレーム周波数を低下させる旨のスロースキャン制御信号SlwScnを、フレームレート制御回路310(図1参照)に送信する。他方、フレームアップデートカウンタ325は、フレームアップデートレジスタ324の更新フラグの値が、非同一性を示す“1”に更新又は維持された際には、フレーム周波数を垂直同期信号VSOrgに対応する既定値に戻す旨のスロースキャン制御信号SlwScnを、フレームレート制御回路310(図1参照)に送信する。加えて、例えば5回や10回など所定回数だけ連続してフレームアップデートレジスタ324の更新フラグの値が、同一性を示す“0”に更新又は維持された際には、後に詳述するように(図4参照)、最低限の頻度で画素 When it is updated or maintained to "0" showing an property transmits the slow-scan control signal SlwScn indicating that decreasing the frame frequency, the frame rate control circuit 310 (see FIG. 1). On the other hand, the frame update counter 325, the value of the update flag of the frame update register 324, when it is updated or maintained to "1" indicating non-identity, slow scan indicating that back to the default value corresponding to the frame frequency to a vertical synchronizing signal VSOrg the control signal SlwScn, and transmits the frame rate control circuit 310 (see FIG. 1). in addition, the value of the update flag of the frame update register 324, for example, a predetermined number of times such as five or ten times in a row, indicating the identity when it is updated or maintained to "0" as will be described later (see FIG. 4), the pixel with minimum frequency 100pへの画像信号Dp書き込みが行われるように、変則的にスロースキャン制御信号SlwScnを、フレームレート制御回路310に送信するように構成されている。 So that the image signal Dp writing to 100p are performed, the anomalously slow scan control signal SlwScn, is configured to transmit the frame rate control circuit 310.

尚、フレームメモリ321は、このようなスロースキャン制御信号SlwScnによるフレーム周波数を低下させる動作に連動して、所定回数未満だけフレームアップデートレジスタ324の更新フラグの値が、同一性を示す“0”に更新又は維持された際には、これに対応する入力データ信号Wrについては、静止画像を表示するために不要であるので、データ信号RdDat[7:0]として、データ線駆動回路202に出力しないように構成されてもよい。 The frame memory 321, in conjunction with the operation of lowering the frame frequency by such slow scan control signal SlwScn, the value of the update flag of the frame update register 324 by less than a predetermined number of times, indicating the identity to "0" when the updated or maintained, for the input data signal Wr corresponding thereto, because it is not necessary to display a still image, data signals RdDat [7: 0] as, not output to the data line driving circuit 202 it may be configured to. 他方、所定回数以上連続してフレームアップデートレジスタ324の更新フラグの値が、同一性を示す“0”に更新又は維持された際と、フレームアップデートレジスタ324の更新フラグの値が、非同一性を示す“1”に更新又は維持された際とには、これに対応する入力データ信号Wrについては、動画像を表示するために必要であるので、データ信号RdDat[7:0]として、データ線駆動回路202に出力するように構成されている。 On the other hand, the value of the update flag of the frame update register 324 consecutively more than a predetermined number of times, and when it is updated or maintained to "0" indicating the identity, the value of the update flag of the frame update register 324, a non-identity the a time that is updated or maintained to "1" indicating, for the input data signal Wr corresponding thereto, because it is required to display the moving image, the data signal RdDat: as [7 0], the data line and it is configured to output to the drive circuit 202.

但し、フレームメモリ321は、このようなスロースキャン制御信号SlwScnによるフレーム周波数を低下させる動作に連動せずに、常時、データ信号RdDat[7:0]として、データ線駆動回路202に出力するように構成されてもよい。 However, the frame memory 321, without conjunction with the operation of lowering the frame frequency by such slow scan control signal SlwScn, always the data signal RdDat [7: 0] as, to output to the data line driving circuit 202 configuration may be. この場合、所定回数未満だけフレームアップデートレジスタ324の更新フラグの値が、同一性を示す“0”に更新又は維持された際にフレームメモリ321から出力されたデータ信号RdDat[7:0]は、周波数を低下させた水平同期信号HSYNCに基づいて駆動しているデータ線駆動回路202によって、データ線120に供給されることはない。 In this case, the value of the update flag of the frame update register 324 by less than a predetermined number of times, indicating the identity "0" is output from the frame memory 321 when it is updated or maintained in the data signal RdDat [7: 0] is the data line driving circuit 202 that is driven based on a horizontal synchronizing signal HSYNC having a reduced frequency, it will not be supplied to the data line 120.

静止画像検出回路320は、以上説明したように、フレーム画像の全域についての静止画の検出(即ち、相前後するフレーム画像間の同一性の検出)、或いは、同様の手法により、フレーム画像のうち中央寄りの領域に係る画像部分のみや、偶数ライン又は奇数ラインに相当する画像部分のみなど、一部の領域に係る画像部分ついての静止画の検出を行うことができる。 Still image detecting circuit 320, as described above, still image detection for the entire frame image (i.e., the detection of identity between frame images preceding and succeeding), or by a similar method, among the frame images or only part of the image near the center of the region, such as only the image portion corresponding to the even lines or odd lines, it is possible to perform the still image detection with part of the image in a partial area.

このような静止画像検出回路320についての、より詳しい動作及び変形形態については後述することにする(図4以降参照)。 For such still image detecting circuit 320, to be described later for more operations and variations (see FIG. 4 and later).

再び図1において、フレームレート制御回路310は、静止画像検出回路320により上述の如くフレーム画像間の同一性が検出されない場合に、即ち、動画を表示する場合に、フレーム周波数を低下させない旨のスロースキャン制御信号SlwScnを受けて、垂直同期信号VSYNCの周波数を既定値としたままで、これを走査線駆動回路201に供給する。 In Figure 1, the frame rate control circuit 310, if the identity between above as a frame image by the still image detection circuit 320 is not detected, i.e., to display the moving, slow indicating not to lower the frame frequency receiving a scan control signal SlwScn, while the frequency of the vertical synchronization signal VSYNC and the default value, and supplies it to the scanning line driving circuit 201. この供給と並行して、水平同期信号HSYNCの周波数を既定値としたままで、これをデータ線駆動回路202に供給する。 In parallel with this feed, while the frequency of the horizontal synchronization signal HSYNC from the default value, and supplies it to the data line driving circuit 202. 他方、静止画像検出回路320によりフレーム画像間の同一性が検出された場合に、即ち、静止画を表示する場合に、フレーム周波数を低下させる旨のスロースキャン制御信号SlwScnを受けて、垂直同期信号VSYNCの周波数を、例えば1/5や1/10に低下させた上で、これを走査線駆動回路201に供給する。 On the other hand, if the identity between frame images by the still image detection circuit 320 is detected, i.e., when a still image is displayed, in response to slow-scan control signal SlwScn the effect that lowering the frame frequency, the vertical synchronizing signal the frequency of the VSYNC, in terms of reduced to, for example, 1/5 or 1/10, and supplies it to the scanning line driving circuit 201. この供給と並行して、水平同期信号HSYNCの周波数を、同じく例えば1/5や1/10に低下させた上で、これをデータ線駆動回路202に供給する。 In parallel with this supply, and supplies the frequency of the horizontal sync signal HSYNC, in terms of reduced also for example 1/5 or 1/10, which the data line driving circuit 202. そして、このようなフレームレート制御回路310及び静止画像検出回路320の各種動作は、フレームレート制御回路310から静止画像検出回路320へ送信される、本来の垂直同期信号VSOrgに基づいて、同期して行われるように構成されている。 The various operations of such a frame rate control circuit 310 and the still image detection circuit 320 is transmitted from the frame rate control circuit 310 to the still image detection circuit 320, based on the original vertical synchronizing signal VSOrg, synchronously It is configured to be performed.

データ線駆動回路202は、静止画像検出回路320からのデータ信号RdDat[7:0]を、外部供給されるクロック信号DCK及びフレームレート制御回路310からの水平同期信号HSYNC(即ち、本来の又は低下された水平同期周波数を有する信号)に応じたタイミングで、画像信号Dpとして、表示パネル部100のデータ線120に送り出す。 The data line driving circuit 202, a still image detection circuit 320 data from the signal RdDat [7: 0], and the horizontal synchronizing signal HSYNC (i.e., original or lowered from the clock signal DCK and the frame rate control circuit 310 is externally supplied at a timing corresponding to a signal) having a horizontal synchronizing frequency which is, as an image signal Dp, sending the data line 120 of the display panel unit 100. 本実施形態の有機EL表示装置では、表示パネル部100の解像度が、例えば640×480RGBとされており、カラー表示を実現する関係上、都合640×3個分の階調情報を含む画像信号Dpが、選択された一本の走査線110について、即ちライン単位で一斉に送り出されるように構成されている。 In the organic EL display device of this embodiment, the resolution of the display panel unit 100, for example, is a 640 × 480RGB, of the need to realize a color display, image signal Dp including gradation information convenience 640 × 3 pieces of but for one scan line 110 is selected, that is, is configured to be sent out simultaneously on a line basis.

走査線駆動回路201は、スイッチングTFT101をオフするための電圧値(以下適宜単に「ローレベルの電圧値」という)と、スイッチングTFT101をオンするための電圧値(以下適宜単に「ハイレベルの電圧値」という)との2値の走査信号ScLn1を、外部供給されるクロック信号DCK及びフレームレート制御回路310からの垂直同期信号VSYNC(即ち、本来の又は低下された垂直同期周波数を有する信号)に応じたタイミングで、表示パネル部100の走査線110に送り出す。 Scanning line drive circuit 201, the voltage value to turn off the switching TFT 101 (hereinafter appropriately referred to simply as "voltage value of the low level"), the voltage value to turn on the switching TFT 101 (hereinafter also referred simply the voltage value of the "high level a scanning signal ScLn1 of two values ​​of "hereinafter), according to the vertical synchronizing signal VSYNC from the clock signal DCK and the frame rate control circuit 310 is externally supplied (i.e., a signal having the original or reduced by the vertical synchronization frequency) in timing, it sends the scan lines 110 of the display panel unit 100. このように2値の走査信号ScLnc1によって、ある1本の走査線110に連なるスイッチングTFT101は一斉にオン又はオフとなるように構成されている。 A scanning signal ScLnc1 of the thus binary switching TFT101 leading to a certain one of the scanning lines 110 are configured to be turned on or off simultaneously. 尚、垂直同期信号VSYNCは、各フレームの先頭を示す信号であり、走査線110を線順次に選択するタイミングは、水平同期信号HSYNCに基づく。 The vertical synchronizing signal VSYNC is a signal indicating the head of each frame, the timing of selecting the scanning line 110 line-sequentially are based on the horizontal synchronization signal HSYNC.

図2において、画素部100pでは、データ線120を通じて供給された画像信号Dpが、走査線110を通じて走査信号ScLn1が供給されることでオンされたスイッチングTFT101のソース側からドレイン側に伝達される。 2, in the pixel portion 100p, the image signal supplied through the data line 120 Dp is, the scanning signal ScLn1 through the scanning line 110 is transmitted from the source side of the switching TFT101 which is turned on by being supplied to the drain side. すると、その電圧値がストレージキャパシタ102に保持される。 Then, the voltage value is held in the storage capacitor 102. このように保持された画像信号Dpの電圧値は、例えば、フレーム周波数が30Hz程度であるとすると、例えば5〜10フレーム程度の期間、即ちコンマ数秒程度であれば、十分に保持可能である。 Voltage value of the thus retained image signal Dp, for example, when the frame frequency is assumed to be about 30 Hz, for example 5 to 10 frame about a period, i.e. if the comma several seconds, it is sufficient to be able to hold. そこで、次に説明するように本実施形態では、静止画を表示する場合には、このように一度保持された画像信号Dpの電圧値が、例えば5フレーム程度の連続期間に亘って、駆動TFT103を流れる駆動電流を規定するゲート電圧値として利用されるのである。 Therefore, in the present embodiment as described below, when a still image is displayed, a voltage value of such a time held image signal Dp is, for example, over a continuous period of about 5 frames, driving TFT103 than it is used as a gate voltage value that defines the driving current flowing through.

以下では、上述のような構成となる有機EL表示装置の動作について、図4から図6を参照しながら説明する。 Hereinafter, the operation of the organic EL display device having a configuration described above will be described with reference to FIGS. 4-6. ここに図4は、本実施形態の有機EL表示装置の動作の流れを示すフローチャートである。 Here, FIG. 4 is a flowchart showing a flow of operation of the organic EL display device of the present embodiment. また、図5は、図4のフローチャートに沿って各種発信される信号のタイミングチャートであり、図6は、図5の一部拡大図であるとともに(図5におけるフレーム4と5との間を含む付近)、図5には示されない、説明に必要な各種信号を書き足したタイミングチャートである。 Further, FIG. 5 is a timing chart of signals various outgoing to the flowchart in FIG. 4, FIG. 6, between with a partially enlarged view of FIG. 5 and the frame 4 in (FIG. 5 and 5 around including), not shown in FIG. 5 is a timing chart plus write various signals necessary for the description.

図4において先ず、本来の垂直同期信号VSOrgがアサートされたかどうかが確認される(ステップS101)。 First, in FIG. 4, if the original vertical synchronizing signal VSOrg is asserted is checked (step S101). ここで、本実施形態における“VSOrg”とは、いわば正規の垂直同期信号を意味しており(“VSOrg”は、VSYNC・Orginalの謂である。)、通常の状態では、データ線駆動回路202も走査線駆動回路201も、この本来の垂直同期信号VSOrg(より正確には、本来の垂直同期信号VSOrgと同じ周期を持つ垂直同期信号VSYNC。後の図5及び図6に関する説明参照)に基づいて動作するようになっている。 Here, the "VSOrg" in the present embodiment, so to speak means a regular vertical synchronizing signal ( "VSOrg" is called the VSYNC · Orginal.), In the normal state, the data line driving circuit 202 scanning line drive circuit 201 is also based on the original vertical synchronizing signal VSOrg (more precisely, see description related to FIGS. 5 and 6 after the vertical synchronizing signal VSYNC. with the same period as the original vertical synchronizing signal VSOrg) It is supposed to work Te. 一方、本実施形態において “VSYNC”は(図1参照)、本来の垂直同期信号VSOrgに適宜、変化を加えた垂直同期信号であって、これにより、データ線駆動回路202及び走査線駆動回路201は、本来の垂直同期信号VSOrgに対応するタイミングでの動作からみれば、静止画を表示する際には、適当に間引かれた形で動作させられるようになっている。 On the other hand, "VSYNC" (see FIG. 1) in the present embodiment, appropriate to the original vertical synchronizing signal VSOrg, a vertical synchronizing signal plus the change, thereby, the data line driving circuit 202 and the scanning line driving circuit 201 It is, from the perspective of the operation at the timing corresponding to the original vertical synchronizing signal VSOrg, when displaying a still image is adapted to be operated by appropriately thinned form. これらの点については後に詳細に説明する。 It will be described in detail later these points. 後に言及する本来の水平同期信号“HSOrg”及び水平同期信号“HSYNC”の関係も同様である。 After the relation of the original horizontal synchronizing signal mentioned "HSOrg" and the horizontal synchronizing signal "HSYNC" is similar.

次にステップS101における判断が否定であれば(ステップS101:No)、それが肯定されるまで待ち、肯定であれば(ステップS101:Yes)、フレームアップデートレジスタ324の更新フラグの値(FlmUpdReg)が“0”であるかどうかが確認される(ステップS102)。 Then if the negative judgment at step S101 (step S101: No), wait until it is affirmative, if affirmative (step S101: Yes), the value of the update flag of the frame update register 324 (FlmUpdReg) is "0" whether it is confirmed (step S102). ここでフレームアップデートレジスタ324の更新フラグの値が“0”であるということは、既に図3を参照して説明したように、それ時点までにおける入力データ信号Wrと出力データ信号Rdとの比較によって両者間に相違が発見されていない、つまり有機EL表示装置に表示されるフレーム画像は、静止画であることを意味する(ステップS104についての説明参照)。 Here the fact that the value of the update flag of the frame update register 324 is "0", as already described with reference to FIG. 3, by comparing the input data signal Wr at far point and the output data signal Rd differences are not found between the two, i.e. the frame image displayed on the organic EL display device is meant to be a still image (see description of step S104). また、フレームアップデートレジスタ324の更新フラグの値(FlmUpdReg)が“1”であれば、そうではない、つまり動画であることを意味する。 Further, if the value of the update flag of the frame update register 324 (FlmUpdReg) is "1", it means that Otherwise not, that is, moving.

そして、フレームアップデートレジスタ324の更新フラグの値が、“0”である場合には(ステップS102:Yes)、フレームアップデートレジスタ324から出力される制御信号FlmUpdに応じて、フレームアップデートカウンタ325の値FlmUpdCntに、“1”が加算される(ステップS131)。 Then, the value of the update flag of the frame update register 324, if a "0" (step S102: Yes), in response to a control signal FlmUpd output from the frame update register 324, the value of the frame update counter 325 FlmUpdCnt to "1" is added (step S131). この際、フレームアップデートレジスタ324の更新フラグの値は、“0”として維持される。 At this time, the value of the update flag of the frame update register 324 is maintained as "0".

他方、ステップS102の判定において、フレームアップデートレジスタ324の更新フラグの値が、“1”である場合には(ステップS102:No)、フレームアップデートレジスタ324から出力される制御信号FlmUpdに応じて、フレームアップデートカウンタ325の値FlmUpdCntは“0”に初期化される(ステップS132)。 On the other hand, in the judgment of step S102, when the value of the update flag of the frame update register 324 is "1" (step S102: No), in response to a control signal FlmUpd output from the frame update register 324, a frame value FlmUpdCnt update counter 325 is initialized to "0" (step S132).

このようなフレームアップデートレジスタ324についての処理が完了すると、処理の流れは二手に分かれる。 When the processing for such a frame update register 324 is completed, the process flow is divided into two hands.

このうち一方の処理は次のようである(図4中左方に示される流れ)。 Processing these one are as follows (flow shown in the left in FIG). 先ず、静止画像検出回路320のコンパレータ323において入力データ信号Wrと出力データ信号Rdとの相互比較が、各画素部について行われる(ステップS104)。 First, compared to one another in the comparator 323 of the still image detection circuit 320 and the input data signal Wr and the output data signal Rd is performed for each pixel unit (step S104). この比較は、アドレス回路322が本来の垂直同期信号VSOrg及び本来の水平同期信号HSOrgから入力データ信号Wr及び出力データ信号Rdの入出力に同期したタイミング信号を生成することで、同一アドレス、即ち一つの画素部を単位として行われる(尚、アドレス回路322は、出力データ信号Rdの出力のためのアクセスを先に行い、入力データ信号Wrの入力のためのアクセスを後に行う。)。 This comparison is to generate a timing signal synchronized from the original vertical synchronizing signal VSOrg address circuit 322 and the original horizontal synchronizing signal HSOrg the input and output of the input data signal Wr and the output data signal Rd, the same address, i.e. one One of the pixel portion are performed in units of (Incidentally, the address circuit 322 performs access for the output of the output data signal Rd above, performed after the access for the input of the input data signal Wr.). 即ち、本実施形態の表示パネル部100における各画素部をG(a,b)で表すとすれば、フレームメモリ321には、このG(a,b)の各々に対応するMo(a,b)なるデータ信号が記憶されている。 In other words, if representing each pixel portion of the display panel unit 100 of the present embodiment in G (a, b), the frame memory 321, the G (a, b) corresponding to each of Mo (a, b ) becomes data signal is stored. これは、現にいま表示画像を構成するためのデータ信号(出力データ信号Rd)である。 This is a data signal for configuring the currently now display image (output data signal Rd). 一方、フレームメモリ321には、画素部G(a,b)に対応した、次のフレームの表示画像を構成するためのデータ信号Mi(a,b)(入力データ信号Wr)が入力されてくる(出力データ信号Rdの出力後、この入力データ信号Wrがフレームメモリ321に新たに記憶される。)。 On the other hand, the frame memory 321, corresponding to the pixel portion G (a, b), the data signal Mi for constituting a display image of the next frame (a, b) (the input data signal Wr) comes is input (after output of the output data signal Rd, the input data signal Wr is newly stored in the frame memory 321.). 本実施形態においては、図3に示す構成からも明らかなように、コンパレータ323において、上述のMo(a,b)とMi(a,b)とが比較の対象とされることになる。 In the present embodiment, as is apparent from the configuration shown in FIG. 3, the comparator 323, the above-mentioned Mo (a, b) and Mi (a, b) and is to be subjected to comparison. そして、本実施形態におけるコンパレータ323では特に、Mo(a,b)とMi(a,b)との間で、厳密な一致が確認される場合にのみ(ステップS104:Yes)、両者が同一であると判断し、そうでない場合には(ステップS104:No)、両者が相違すると判断するようになっている。 And in particular in the comparator 323 in this embodiment, between the Mo (a, b) and Mi (a, b), only when the exact match is confirmed (step S104: Yes), both at the same It determines that, if not (step S104: no), adapted to determine the two are different. 即ち、コンパレータ323は、後者の場合に(ステップS104:No)、制御信号MisMchを送ることで、フレームアップデートレジスタ324の更新フラグの値(FlmUpdReg)を、“1”に更新又は維持する(ステップS105)。 That is, the comparator 323, when the latter (step S104: No), by sending a control signal MisMch, the value of the update flag of the frame update register 324 (FlmUpdReg), updates or maintained to "1" (step S105 ).

本実施形態では、このような処理が、各画素G(a,b)について、つまりa=1,2,…,640及びb=1,2,…,480の全てについて行われるまで繰り返される(ステップS106)。 In the present embodiment, such processing for each pixel G (a, b), ie a = 1, 2, ..., 640 and b = 1, 2, ..., are repeated until performed for all 480 ( step S106). ここで、全ての画素G(a,b)について、即ち、フレーム画像の全域について、Mo(a,b)=Mi(a,b)が成立するならば、現時点における有機EL表示装置は、静止画像を表示中である(より正確に言えば、比較に係るフレーム画像によって、静止画を表示しようとしている最中である)ことを意味する。 Here, all the pixels G (a, b) for, i.e., the entire frame image, Mo (a, b) = Mi (a, b) holds, the organic EL display device in the present time is still is being displayed image (more precisely, the frame image according to the comparison, in the process of trying to display the still picture) means that. この場合には、フレームアップデートレジスタ324は、更新フラグの値として“0”を有することになる。 In this case, the frame update register 324 will have a "0" as the value of the update flag. 他方、画素G(a,b)のうち一つでもMo(a,b)≠Mi(a,b)なる判断がなされる限りは、有機EL表示装置はいわば動画を表示中である(より正確に言えば、比較に係るフレーム画像によって、動画を表示しようとしている最中である)ことを意味する。 On the other hand, as long as the pixel G (a, b) one at even Mo (a, b) of ≠ Mi (a, b) becomes a determination is made, the organic EL display device is a so-called Showing video (more accurately speaking, the frame image according to the comparison, in the process of trying to display the video) means that. この場合には、フレームアップデートレジスタ324は、更新フラグの値として“1”を有することになる。 In this case, the frame update register 324 will have a "1" as the value of the update flag.

次に、ステップS131ないしステップS132以降に分かれる二手の処理のうちの他方の処理は次のようである(図4中右方に示される流れ)。 Next, other processing of the processing of the two-hand to fall into step S131 to step S132 and subsequent is as follows (flow shown in FIG. 4 right). 先ず、フレームアップデートカウンタ325のカウント値(FlmUpdCnt)が、“5”よりも小さいか否かが確認される(ステップS201)。 First, the count value of the frame update counter 325 (FlmUpdCnt) is whether smaller is confirmed than "5" (step S201). これが肯定される場合には(ステップS201:Yes)、フレームアップデートカウンタ325は、スロースキャン(SlwScn)を命令する旨のスロースキャン制御信号SlwScnとして “0”を発信する(ステップS210)。 If this is affirmative (step S201: Yes), the frame update counter 325, transmits "0" as the slow scan control signal SlwScn indicating commanding slow scan (SlwScn) (step S210). この場合、フレームアップデートカウンタ325が初期化されてから、5フレームを経ていない状態である。 In this case, the frame update counter 325 from being initialized, a state in which no through 5 frames. かかる期間は、いわば、今後、有機EL表示装置が静止画像を表示し続けることになるか否かの予行判断期間ということができ、その間においては、データ線駆動回路202及び走査線駆動回路201は夫々、通常通りの駆動周波数で駆動されることになる。 Such periods, so to speak, the future, the organic EL display device a still image can be said that whether a dry run determination period will continue to display the, in the meantime, the data line driving circuit 202 and the scan line driver circuit 201 respectively, it will be driven at a drive frequency of normal. 即ち、フレームレート制御回路310によるフレーム周波数を低下させる処理は、未だ行われない。 That is, the process of reducing the frame frequency by the frame rate control circuit 310 is not yet performed.

他方、ステップS201の判定において否定される場合には(ステップS201:No)、フレームアップデートカウンタ325の値が“10”よりも小さいか否かが確認される(ステップS220)。 On the other hand, if the result is negative in the judgment at the step S201 (step S201: No), whether the value of the frame update counter 325 is smaller than "10" is confirmed (step S220). そして、これが肯定される場合には(ステップS220:Yes)、フレームアップデートカウンタ325は、スロースキャン制御信号SlwScnとして“1”を発信する(ステップS221)。 Then, if this is affirmative (Step S220: Yes), the frame update counter 325 transmits a "1" as the slow scan control signal SlwScn (step S221).

他方、このステップS220の判定で否定される場合には(ステップS220:No)、フレームアップデートカウンタ325は、スロースキャン制御信号SlwScnとして“0”を発信すると共に、フレームアップデートカウンタ325のカウント値(FlmUpdCnt)を、“5”とする(ステップS222)。 On the other hand, this is the case where a negative determination in step S220 (step S220: No), the frame update counter 325 is configured to transmit a "0" as the slow scan control signal SlwScn, the count value of the frame update counter 325 (FlmUpdCnt ) and, to a "5" (step S222). この場合には、以降はカウント値が“5”から加算されることになるので、仮に、以降に静止画が連続するとすれば、ステップS131における加算によってステップS201における判定では、カウント値が5以上となる(ステップS201:No)。 Since in this case, since would count value is added to "5", if, when a still image after the continuous, in the judgment in the step S201 by addition in step S131, the count value is 5 or more become (step S201: No). よって、この場合には、ステップS220の判定を経て、再びステップS221又はS222に分岐することになる。 Therefore, in this case, through the determination of the step S220, so that the branch back to step S221 or S222. このように、静止画が10フレーム以上に亘って連続する場合、フレームアップデートカウンタ325のカウント値(FlmUpdCnt)が再び“5”にリセットされるので、結局、静止画が長期に亘って連続する場合には、フレームアップデートカウンタ325のカウント値が、5から10の間で変化しつつ、5フレーム毎にスロースキャン制御信号SlwScnとして“0”が発信されることになる。 Thus, if the still image is continuously for more than 10 frames, the count value of the frame update counter 325 (FlmUpdCnt) is reset again "5", after all, if the still image is continuously over a long the count value of the frame update counter 325, changing between 5 and 10, so that the "0" as the slow scan control signal SlwScn originated every five frames.

このステップS222で発信される“0”を示すスロースキャン制御信号SlwScnに応じて、5フレーム毎に画像信号Dpがデータ線駆動回路202からデータ線120を介して各画素部100pに供給される。 This according to the slow scan control signal SlwScn indicating the being is "0" originated in the step S222, the image signal Dp every five frames are supplied to the pixel portions 100p via the data line 120 from the data line driving circuit 202. 即ち、静止画が長期間に亘って連続する場合にも、各画素部100pにおけるストレージキャパシタ102に蓄積される画像信号Dpの電圧は、5フレーム期間毎にリフレッシュされることになり、この電圧の経時低下による表示画像への悪影響は、殆ど又は実践上全くない。 That is, when the still image is continuously over a long period of time also, the voltage of the image signal Dp stored in the storage capacitor 102 in each pixel unit 100p becomes to be refreshed every 5 frame periods, the voltage adverse effect on the display image over time decrease, no on little or practice.

以上のように、ステップS106で最終ラインの最終データである場合(ステップS106:Yes)、又はステップS210、S221若しくはS222の処理を終了した場合には、一連のデータ信号についての表示終了であるか否かが判定され(ステップS107)、表示終了でなければ(ステップS107:No)、ステップS101に戻り、以上の処理が繰り返して実行される。 As described above, when the final data of the last line in step S106 (step S106: Yes), or step S210, when it is completed to process S221 or S222 is the end of displaying the series of data signals whether it is determined (step S107), if not the display end (step S107: No), the process returns to step S101, it is performed the above processing is repeated. 他方、表示終了であれば(ステップS107:Yes)、一連の処理を終える。 On the other hand, if the display termination (step S107: Yes), terminates the series of processes.

以下では、このようなスロースキャン制御信号SlwScnが関わる処理について、図5及び図6を参照しながら、より詳しく説明する。 In the following, a process of such a slow-scan control signal SlwScn serves, with reference to FIGS. 5 and 6, will be described in more detail.

先ず、図5の当初(図中左方)において、本来の垂直同期信号VSorgと垂直同期信号VSYNCとは、相互に完全に一致している。 First, at the beginning (left in the figure) in FIG. 5, the original vertical synchronizing signal VSorg vertical synchronizing signal VSYNC, exactly match each other. ここで、本来の垂直同期信号VSOrgは、画像信号源から入力されるデータ信号InDat[7:0]に係る正規の垂直同期信号である。 Here, the original vertical synchronizing signal VSOrg a data signal InDat inputted from the image signal source [7: 0] is a regular vertical synchronizing signal in accordance with. 垂直同期信号VSYNCは、本来の垂直同期信号VSOrgに、上述の如く静止画の際に適宜に変化を加えた垂直同期信号である。 Vertical synchronizing signal VSYNC is the original vertical synchronizing signal VSOrg, an appropriate vertical synchronization signal plus a change in a still image as described above. 当初に両者が完全に一致しているということは、同図に示すスロースキャン制御信号SlwScnが、スロースキャンを実行する旨の“1”に、立ち上がっていないことに対応している。 That both are exactly the same for initially slow scan control signal SlwScn shown in the figure, it corresponds to the "1" indicating that performing the slow scan, do not rise. そして、この場合、データ線駆動回路202は、本来の水平同期信号HSOrgに対応するタイミングで画像信号Dpをデータ線120に供給し、走査線駆動回路201は、本来の垂直同期信号VSOrgに対応するタイミングで走査信号ScLn1を走査線110に供給する。 In this case, the data line driving circuit 202 supplies an image signal Dp to the data line 120 at a timing corresponding to the original horizontal synchronizing signal HSOrg, the scanning line driving circuit 201 corresponds to the original vertical synchronizing signal VSOrg supplying a scan signal ScLn1 to the scanning line 110 at the timing. よって、画像信号InDat[7:0]に係る本来のフレーム周波数で、アクティブマトリクス動作が行われていることになる。 Therefore, the image signal InDat [7: 0] at the original frame frequency according to, so that the active matrix operation is performed.

さて、図5では、かかる状況から、フレームアップデートカウンタ325のカウント値FlmUpdCnt=“5”で示されたフレームの始まる部分で、スロースキャン制御信号SlwScnが“1”に立ち上がっている。 Now, in FIG. 5, from such situation, the portion beginning of the frame indicated by the count value FlmUpdCnt = "5" of the frame update counter 325, the slow scan control signal SlwScn is up to "1". これは、図4を参照して説明したように、フレームアップデートカウンタ325のカウント値FlmUpdCntが、“5”以上であり且つ “10”よりも小さい場合に実現される(図4のステップS201、ステップS220及びステップS221参照)。 This is because, as described with reference to FIG. 4, the count value FlmUpdCnt frame update counter 325, "5" or higher in it and "10" is realized is smaller than (step S201 in FIG. 4, step S220 and see step S221). ここで、そもそもフレームアップデートカウンタ325のカウント値FlmUpdCntが増加していくのは、フレームアップデートレジスタ324の更新フラグの値が“0”のとき、つまり入力データ信号Wrと出力データ信号Rdとの間に同一性が検出されるときである(図4のステップS102からステップS131参照)。 Here, first place count FlmUpdCnt frame update counter 325 increases when the value of the update flag of the frame update register 324 is "0", i.e. between the input data signal Wr and the output data signal Rd it is when the identity is detected (see step S131 from step S102 in FIG. 4). そして、フレームアップデートカウンタ325は、本来の垂直同期信号VSOrgがアサートされたときに動作するようになっているのであるから(図4のステップS101及び図3参照)、そのカウント値FlmUpdCntが“5”以上であるということは、本実施形態の有機EL表示装置が、5フレーム以上静止画像を表示し続けているということを意味しているのである。 Then, the frame update counter 325 (see step S101 and FIG. 3 in FIG. 4) because it has become to work when the original vertical synchronizing signal VSOrg is asserted, the count value FlmUpdCnt is "5" that is at least an organic EL display device of this embodiment is that mean that continues to display a still image 5 frames or more.

このような場合において、スロースキャン制御信号SlwScnは、“1”に立ち上がる。 In such a case, the slow scan control signal SlwScn rises to "1". そして、このスロースキャン制御信号SlwScnの立ち上がりに応じて、垂直同期信号VSYNCの本来の垂直同期信号VSOrgに対する変化が生じる。 Then, in response to the rise of the slow scan control signal SlwScn, changes to the original vertical synchronizing signal VSOrg of the vertical synchronization signal VSYNC occurs. 即ち、図5に示すように、垂直同期信号VSYNCは、本来の垂直同期信号VSOrgが5回発信されるごとに1回発信されるようになる。 That is, as shown in FIG. 5, a vertical synchronization signal VSYNC will be originated once per original vertical synchronizing signal VSOrg is transmitted five times. つまり、図1に示したフレームレート制御回路310によって、垂直同期信号VSYNCは、本来の垂直同期信号VSOrgに対して5倍間延びされた形で、即ち、1/5の周波数で発信されるようになるのである。 That is, by the frame rate control circuit 310 shown in FIG. 1, the vertical synchronizing signal VSYNC is a 5-fold prolongation has been shaped respect to the original vertical synchronizing signal VSOrg, i.e., as transmitted at a frequency of 1/5 it is made of. 一方、同様な処理が、水平同期信号に関しても行われる。 On the other hand, the same processing is performed also with respect to the horizontal synchronizing signal. 即ち、図6に示すように、5フレーム目が始まってから後、フレームレート制御回路310によって、水平同期信号HSYNCは、本来の水平同期信号HSorgに対して5倍間延びされた形で、即ち、1/5の周波数で発信されるようになる。 That is, as shown in FIG. 6, after since the start of the fifth frame, the frame rate control circuit 310, the horizontal sync signal HSYNC, in 5-fold prolongation has been shaped respect to the original horizontal synchronizing signal HSorg, i.e., 1/5 will be transmitted at a frequency of.

このような制御が実行されることにより、データ線駆動回路202及び走査線駆動回路201の動作は従前に比べて5倍間延びされた形で、即ち1/5のフレーム周波数で行われることとなる。 By such control is executed, the operation of the data line driving circuit 202 and the scan line driver circuit 201 is five times slow to form than previously, namely that the carried out at a frame frequency of 1/5 . 従ってまた、表示パネル部100における各画素部100pには、やはり5倍間延びされた形で書き込み動作が行われることになる。 Thus addition, each pixel portion 100p of the display panel unit 100, so that the write operation is performed in the still 5-fold prolongation form. 言い換えると、静止画が表示される場合には、走査線110の駆動周波数が、図6で走査信号ScLn1_1、走査信号ScLn1_1、…として示すように、1/5に低下させられる。 In other words, when the still image is displayed, the driving frequency of the scan line 110, a scanning signal in FIG. 6 ScLn1_1, scanning signals ScLn1_1, as shown as ..., is lowered to 1/5. 同様に、データ線120についても、駆動周波数が、1/5に低下させられるのである。 Similarly, the data lines 120 also drive frequency is of being reduced to 1/5.

尚、図6における走査信号Scln1_0、Scln1_1、…に示したように、各画素部100pにおける画像信号Dpの書き込み動作の時間自体は、フレーム周波数を低下させるか否かによらずに不変である。 The scanning signal Scln1_0 in FIG 6, Scln1_1, as indicated ... in, the time itself of the write operation of the image signal Dp in each pixel portion 100p, is unchanged regardless of whether to lower the frame frequency.

以上のように静止画表示の際に、フレーム周波数を低下させることによって、即ち、走査線駆動回路201における駆動周波数及びデータ線駆動回路202における駆動周波数を低下させることによって、各画素部100pにおけるストレージキャパシタ102への書き込み動作の回数を減少することができ、無駄な電力消費を低減することができることになる。 During still image display as described above, by lowering the frame frequency, that is, by lowering the driving frequency of the driving frequency and the data line driving circuit 202 in the scan line driver circuit 201, the storage of each pixel portion 100p it can reduce the number of write operations to the capacitor 102, so that it is possible to reduce wasteful power consumption. 更に、静止画表示の場合に、静止画検出回路320からデータ線駆動回路202へ供給するデータ信号RdDat[7:0]の供給周期についても低下させることが可能であり、これにより無駄な消費電力を一層低減することができる。 Further, in the case of the still image display, is supplied from the still image detection circuit 320 to the data line driving circuit 202 data signal RdDat [7: 0] it is possible to reduce also the supply period of, thereby unnecessary power consumption it is possible to further reduce. この際、表示画像における劣化は、ストレージキャパシタ102の容量値を適当に確保すれば、殆ど又は実践上全くない。 In this case, degradation in the displayed image, if properly secure the capacitance of the storage capacitor 102, no on little or practice. よって、本実施形態によれば、有機EL表示装置を、画質の劣化を招くことなく、より低電力で駆動可能となる。 Therefore, according to the present embodiment, an organic EL display device, without degrading the image quality, it can be driven at lower power.

(電気光学装置の第2実施形態) (Second embodiment of an electro-optical device)
次に本発明の電気光学装置に係る第2実施形態について図7から図9を参照しつつ説明する。 Next, a second embodiment of the electro-optical device of the present invention while referring to describing FIGS. 7-9. ここに図7は、図1と同趣旨の図であり、第2実施形態の有機EL表示装置の電気回路構成を示すブロック図である。 Here, FIG. 7 is a view having the same concept as in FIG. 1 is a block diagram showing an electric circuit configuration of an organic EL display device of the second embodiment. 図8は、図2と同趣旨の表示パネル部を構成する画素部の構成を示す回路図であり、図9は、図6と夫々同趣旨のタイミングチャートである。 Figure 8 is a circuit diagram showing a configuration of a pixel portion for display panel unit having the same concept as in FIG. 2, FIG. 9 is a timing chart of FIG. 6 and respectively the same concept. 尚、図7から図9において、図1、図2及び図6と同様の構成要素又は信号には同様の参照符合を付し、それらの説明は適宜省略する。 Note that in FIGS. 7-9, FIG. 1 are denoted by the same reference numerals are used for the same components or signals as FIG. 2 and FIG. 6, and their explanation is omitted as occasion demands.

図7に示すように、第2実施形態の電気光学装置では、電気光学パネル部100'は、走査線110に加えて消灯用走査線111を備え、走査線駆動回路201'は、消灯用走査線111に消灯用走査信号ScLn2を供給するように構成されている。 As shown in FIG. 7, the electro-optical device of the second embodiment, the electro-optical panel portion 100 ', in addition to the scanning line 110 includes a off scanning lines 111, the scanning line driving circuit 201' is turned off for scanning It is configured to supply off scanning signal ScLn2 line 111. 更に図8に示すように、画素部100p'は、消灯制御用TFT106を備え、そのゲートに対して、消灯用走査線111を介して、消灯用走査信号ScLn2が印加されるように構成されている。 As further shown in FIG. 8, a pixel portion 100p 'is provided with off control TFT 106, relative to its gate, via the off scan line 111, it is configured to turn off scanning signal ScLn2 is applied there. その他の構成については、図1から図6を参照して説明した第1実施形態と同様である。 The other configuration is the same as the first embodiment described with reference to FIGS.

第2実施形態の如く、いわゆる消灯機能を備えた画素部100p'に対しても、上述した第1実施形態の如く静止画の際にフレーム周波数を低下させる構成の適用は可能である。 As in the second embodiment, even for a pixel portion 100p 'having a so-called off function, it is possible applicable configurations lowering the frame frequency when a still image as in the first embodiment described above.

第2実施形態によれば、図7及び図8において、消灯用走査線111を介して消灯用走査信号ScLn2を供給することによって、消灯用TFT106をOFFとすれば、発光部104における発光作用を停止し、消灯することが可能となる。 According to the second embodiment, in FIGS. 7 and 8, by supplying an off scanning signal ScLn2 through the off scan line 111, if the off for TFT106 and OFF, the light-emitting action of the light emitting section 104 stop, it is possible to turn off. これにより、例えば1フレーム期間中の一部の期間は発光部104を発光させるが残りの期間は消灯するなどといった、いわゆる時分割駆動を行うことが可能となり、もってよりきめ細かな中間調表示等が可能になる等の各種の効果が得られる。 Thus, for example, such as a partial period in one frame period is causing the light emitting portion 104 and the remaining period is turned off, it is possible to perform time-division driving so-called, have been finer halftone display or the like various effects of such made possible is obtained.

この場合、図9に示すように、消灯用走査信号ScLn2(図9中、ScLn2_1、ScLn2_2、…)が、走査信号ScLn1(図9中、ScLn1_1、ScLn1_2、…)と共に、水平同期信号HSYNCに同期して発信される。 In this case, as shown in FIG. 9, (in FIG. 9, ScLn2_1, ScLn2_2, ...) off scanning signal ScLn2 found (in FIG. 9, ScLn1_1, ScLn1_2, ...) scanning signal ScLn1 with, synchronized with the horizontal synchronizing signal HSYNC It is to Call. つまり、消灯用TFT106がOFFされると同時に、駆動TFT103がONとされ、ストレージキャパシタ102への画像信号Dpの書き込みが行われる。 That is, at the same time off for TFT106 is turned OFF, the driving TFT103 is the ON, writing of an image signal Dp to the storage capacitor 102 is performed. 続いて、スロースキャン制御信号SlwScnが“1”に立ち上がっていることに対応して、走査信号ScLn1については、上述したように駆動周波数が低下される。 Subsequently, in response to the slow scan control signal SlwScn is up to "1", the scanning signal ScLn1, the drive frequency is reduced as described above. しかし、このとき消灯用走査信号ScLn2については、駆動周波数が低下されることなく、本来の水平同期信号HSOrg信号に同期して、通常通りのタイミングで発信が行われるのである。 However, the turning off scanning signal ScLn2 this time, without the drive frequency is lowered in synchronization with the original horizontal synchronizing signal HSOrg signal is the outgoing timing as usual is carried out.

以上説明したように第2実施形態によれば、第1実施形態と同様の書き込み動作の削減操作が行われるようになっていても、消灯用TFT106の駆動は通常通り行われるので、低電力による有機EL表示装置の駆動という効果が得られるのと同時に、発光部104を消灯することによって得られる前述したような効果も得られることになる。 According to the second embodiment as described above, be adapted to reduce the operation of the same write operation as in the first embodiment is performed, since the drive of the off for TFT106 performed as usual, with low power at the same time as the effect of driving the organic EL display device can be obtained, so that also obtained effects as described above obtained by turning off the light emitting unit 104.

(変形形態) (Variations)
本発明においては、上述の第1及び第2実施形態を基本として、以下のような各種の変形形態を採ることができる。 In the present invention, the basic first and second embodiments described above, it is possible to adopt various variations as described below. 以下、各種変形形態について、図1及び図3に加えて、図10を参照して説明する。 Hereinafter, the various variations, in addition to FIG. 1 and FIG. 3 will be described with reference to FIG. 10. 以下の変形形態は、静止画像検出回路320(図1及び図3参照)における入力データ信号と出力データ信号の比較方法に関するものである。 The following variations relates to method of comparing the input data signal and the output data signal in the still image detection circuit 320 (see FIGS. 1 and 3). ここに、図10は、一の変形形態における静止画検出の際に用いられるヒストグラムの一具体例を示す特性図である。 Here, FIG. 10 is a characteristic diagram showing a specific example of a histogram used in the still image detection in one variant.

上述の実施形態においては、静止画或いは同一性の検出にあたり、各画素部について、入力データ信号Mi(a,b)と出力データ信号Mo(a,b)との比較を行い、これらの厳密な一致が確認される場合にのみ、両者について同一性あり(静止画)と判断される。 In the above embodiment, when a still image or identity detection, for each pixel unit, compares the input data signal Mi (a, b) and the output data signal Mo (a, b), these strict only if a match is confirmed, it is determined that there is identity for both (a still image). このような方法は、いわば厳密な意味における「静止画像」を検出するための方法ということができる。 Such methods can be said that the method for detecting the "still image" in it were strictly. しかしながら、本発明は、このような形態に限定されない。 However, the present invention is not limited to such an embodiment. 以下では、この点についての各種変形形態について説明する。 The following describes the various variations on this point.

第1に、各画素部について、入力データ信号Mi(a,b)と出力データ信号Mo(a,b)との間にある程度の相違があっても、これを無視する方法が考えられる。 First, for each pixel unit, the input data signal Mi (a, b) and the output data signal Mo (a, b) even if there is some difference between the considered method to ignore this. 例えば、所定の閾値Thを導入し、|Mi(a,b)−Mo(a,b)|≦Thが満たされる場合には、各画素部について、入力データ信号Mi(a,b)と出力データ信号Mo(a,b)とは同じであると判断し、満たされない場合には違うと判断するような構成を採用することができる。 For example, by introducing a predetermined threshold value Th, | Mi (a, b) -Mo (a, b) | when ≦ Th is satisfied, for each pixel unit, the input data signal Mi (a, b) and the output data signal Mo (a, b) and determines that is the same, if not met it is possible to adopt a configuration as to determine the different. この場合、前者の場合には、相前後するフレーム画像間に「同一性あり(静止画)」として、走査線110及びデータ線120の駆動周波数が低下されることになる。 In this case, in the former case, the "Yes identity (still image)" between frame images preceding and succeeding, the driving frequency of the scan lines 110 and data lines 120 is to be lowered.

このような構成では、上述の実施形態に比べて、閾値Thの分だけ一致判断が緩められることにはなる。 In such a configuration, as compared to the embodiments described above, it becomes the possible amount corresponding matching determination threshold Th is loosened. しかし、上述の実施形態では、たった1個の画素部G(a,b)について相違があり、しかもその相違する量が極めて小さいなどという場合であっても、通常どおりのタイミングに復帰することになるが、これでは本発明の効果を十分に享受し得ない場合が生じ得る。 However, in the above embodiment, only one pixel portion G (a, b) there are differences for, yet even if that such an amount that the difference is very small, to return to the timing of the usual made, which in may occur may not be enjoyed sufficiently the effects of the present invention. そもそもこのような場合の多くは、画像の視認者の立場からみれば、尚「静止画像」と呼び得る場合(視認者には変更箇所を目視で認識することができない場合)であるのが殆どである。 The first place Often such, from the perspective of the viewer's position image, it noted "still image" and referred obtained if the (in the viewer when it is impossible to visually recognize the changes) are most it is. 従って、かかる場合において、「同一性あり(静止画)」と判断して、走査線110及びデータ線120の駆動周波数を低下させたとしても、特に問題が生じることはない。 Accordingly, in such a case, it is determined that "there is identity (still image)", even reduced the driving frequency of the scan lines 110 and data lines 120, no particular problems. のみならず、このような場合においても駆動周波数を低下させれば、書き込み動作の回数を更に減少することができるから、本発明の効果をより適切かつ効果的に享受することができるのである。 Not only, if also lower the driving frequency in such a case, because it is possible to further reduce the number of write operations, it is possible to enjoy the advantages of the present invention better and effectively.

尚、上述のような比較方法を実現するためには、図3のコンパレータ323において、入力データ信号Mi(a,b)と出力データ信号Mo(a,b)との比較を実施するのではなくて、|Mi(a,b)−Mo(a,b)|とThとの比較が実施される回路を構成しておけばよい。 In order to implement the comparison method as described above, the comparator 323 of FIG. 3, the input data signal Mi (a, b) and the output data signal Mo (a, b) instead of performing the comparison of the Te, | Mi (a, b) -Mo (a, b) | comparison between the Th is it is sufficient to constitute a circuit to be implemented.

第2に、上述の|Mi(a,b)−Mo(a,b)|≦Thを使った判断に加えて、これを満たす、あるいは満たさない画素部の個数を勘案する方法が考えられる。 Second, the above-mentioned | Mi (a, b) -Mo (a, b) | in addition to the determination using ≦ Th, satisfy this, or a method of taking into account the number of pixel portions that do not meet is considered. 即ち、上述の実施形態においては、表示パネル部100の画素部の数は、640×480=307200個存在するが、このうち|Mi(a,b)−Mo(a,b)|≦Thを満たさない画素部の個数が、所定値(例えば1000個)以上存在するという場合においては、入力データ信号Mi(a,b)と出力データ信号Mo(a,b)とは全てのa,bについて違うと判断し、即ち「同一性なし(動画)」と判断し、そうでない場合には、「同一性あり(静止画)」と判断するような構成を採用することができる。 That is, in the embodiment described above, the number of pixels of the display panel section 100, 640 × 480 = 307200 piece is present, this out | Mi (a, b) -Mo (a, b) | a ≦ Th the number of the pixel portion is not satisfied, in the case that there more than a predetermined value (e.g., 1000), the input data signal Mi (a, b) and the output data signal Mo (a, b) and all a, the b Unlike judges, namely it is determined that "no identity (video)", otherwise, it is possible to adopt such a configuration as to determine that "there is identity (still images)".

これによると、一般に、走査線110及びデータ線120の駆動周波数が低下されるケースが、上述の実施形態に比べて、あるいは上述の閾値Thのみを導入する場合に比べてもより多くなる。 According to this, in general, the case where the driving frequency of the scan lines 110 and data lines 120 is reduced, as compared to the embodiments described above, or increases more as compared to the case of introducing only the threshold Th above. したがって、書き込み動作の回数は更に低減されることになり、本発明の効果をより適切かつ効果的に享受することができる。 Accordingly, the number of write operations would be further reduced, it is possible to receive the effect of the present invention better and effectively.

尚、上述のような比較方法を実現するためには、上述と同様に、図3のコンパレータ323において、|Mi(a,b)−Mo(a,b)|とThとの比較が実施される回路を構成するとともに、フレームアップデートレジスタ324にサブカウンタ(不図示)を設けておき、これによりThを超える|Mi(a,b)−Mo(a,b)|の数をカウントする構成を備えておけばよい。 In order to implement the comparison method as described above, similarly to the above, in the comparator 323 of FIG. 3, | Mi (a, b) -Mo (a, b) | comparison between the Th is performed as well as a circuit that, in the frame update register 324 may be provided a sub-counter (not shown), thereby exceeding Th | Mi (a, b) -Mo (a, b) | a configuration for counting the number of it is sufficient to include.

第3に、上述の実施形態では、画素部毎に入力データ信号及び出力データ信号の比較を行っていたが、本発明では、これに代えて夫々を集団的に取り扱う手法を採用することもできる。 Third, in the embodiment described above has been performed comparing the input data signal and an output data signal for each pixel unit, in the present invention, respectively may be employed a method of handling collectively Alternatively . 例えば、1本目の走査線110に連なる画素部G(1,b)に関する入力データ信号の加算値Si(1)=Mi(1,1)+Mi(1,2)+…+Mi(1,640)と、出力データ信号の加算値So(1)=Mo(1,1)+Mo(1,2)+…+Mo(1,640)とを演算し、これを比較するという構成を採用することができる。 For example, a pixel portion G continuous to the first scanning line 110 (1, b) the sum of the input data signal related to Si (1) = Mi (1,1) + Mi (1,2) + ... + Mi (1,640) When the addition value So. (1) of the output data signal = Mo (1,1) + Mo (1,2) + ... + Mo (1,640) and calculates a, it is possible to adopt a configuration that compares this . 以後の行2,3,…,480についても同様である。 Subsequent row 2, 3, ..., is the same for the 480. この場合、前述のように、閾値を導入して同一又は相違の判断を行ったり、それに加えて、閾値を超えるものの個数がいくつあるかという確認を行って同一又は相違の判断を行ったりすることが可能であるのは言うまでもない。 In this case, as described above, or perform the same or different decision by introducing a threshold, in addition, to or perform the same or different judgment performed confirmation of whether the number of ones exceeds the threshold number is It is of course possible.

これによっても、より大きな変動が生じる場合には、「同一性なし(動画)」と判断して、走査線110及びデータ線120の駆動を通常通り実施するが、そうでない場合には、「同一性あり(静止画)」と判断して、即ち、視認者の立場からみれば尚「静止画像」と呼び得る場合には、上述したようなフレーム周波数の低下を行うのである。 This also, if a larger change occurs, if it is determined that "no identity (video)", the driving of the scan lines 110 and data lines 120 will be carried out normally, otherwise, "identity it is determined that there is sex (still picture) ", that is, when viewed from the perspective of the viewer should be noted in the case of obtaining referred to as" still image "is performed to decrease the frame frequency as described above.

第4に、上述の考え方を進めて平均値を用いることもできる。 Fourth, it is also possible to use an average value advancing the concept described above. 即ち、上述の記号を使えば、Ai(1)={Mi(1,1)+Mi(1,2)+…+Mi(1,640)}/640と、Ao(1)={Mo(1,1)+Mo(1,2)+…+Mo(1,640)}/640などといった演算をそれ以外の行2,3,…,480についても行って、これらを適当に比較するという構成を採用することもできる。 That is, use of the above symbols, Ai (1) = a {Mi (1,1) + Mi (1,2) + ... + Mi (1,640)} / 640, Ao (1) = {Mo (1, 1) + Mo (1,2) + ... + Mo (1,640)} / 640 other rows operations, such as 2,3, ..., also performed on 480, a construction is adopted to compare these appropriately it is also possible.

図10に示すように、第5に、ヒストグラムを用いることもできる。 As shown in FIG. 10, the fifth, it may also be used histogram. より具体的には、入力データ信号及び出力データ信号の階調が、0から255で表現されるとした場合、0から5まで、5から10まで、…、250から255までといった区分に応じ、その区分ごとにMi(a,b)及びMo(a,b)を整理すれば、例えば図9に示すようなヒストグラムが得られる。 More specifically, the gray level of the input data signal and an output data signal, when a is represented by 0 to 255, from 0 to 5, from 5 to 10, ..., the categories such as from 250 to 255, as for each category Mi (a, b) and Mo (a, b) if organized, for example, a histogram as shown in FIG. 9 is obtained. ここで、両者の比較方法としては様々なものが考えられ、本発明はこの点について特に限定はしないが、具体的には例えば、図9の区分ごとに適当な閾値を定めておき、ある区分についてのMi(a,b)及びMo(a,b)間の頻度差が、当該区分に固有に定められた閾値を超える場合には、Mi(a,b)及びMo(a,b)は全てのa,bについて相違する(即ち、「同一性なし(動画)」)と判断し、全ての区分についての頻度差の変動が閾値以内であれば、Mi(a,b)及びMo(a,b)は全てのa,bについて同一(即ち、「同一性あり(静止画)」)と判断するなどといった態様を採用することができる(図9においては、参考までに、区分5から10までのMi(a,b)及びMo(a,b)についての各頻度が比較さ Here, considered are various as both comparison method, the present invention is not particularly limited in this regard, specifically, for example, is determined in advance a suitable threshold for each category in FIG. 9, there classification Mi for (a, b) and Mo (a, b) the frequency difference between the, if it exceeds a threshold defined uniquely to the segment, Mi (a, b) and Mo (a, b) is all a, b differs for (i.e., "no identity (video)") is determined and, if it is within the variation of the frequency difference is the threshold for all segments, Mi (a, b) and Mo (a , b) all a, identical for b (i.e., "Yes identity (still image)" can be adopted a mode such as to determine a) (in FIG. 9, for reference, Category 5 to 10 up to Mi (a, b) and Mo (a, b) each frequency of comparison for ている様子、及び、この区分について定められた閾値Hの様子が概念的に図示されている。即ち、この区分において観測された頻度差は、閾値Hを越える。)。 And state and, and, how the threshold H defined for this indicator is conceptually illustrated. That is, the observed frequency difference in this segment, exceeding the threshold H.).

このような構成によっても、各画素部G(a,b)に対応するMi(a,b)及びMo(a,b)が集団的に取り扱われることに変わりはないから、前述したのと略同様な効果が得られることになる。 With such a configuration, the change is not to Mi (a, b) corresponding to each pixel section G (a, b) and Mo (a, b) is handled collectively, substantially as previously described so that the same effect can be obtained.

第6に、全画素部G(a,b)のうち、a≦P及びb≦Qを満たす画素部についてと、その他の画素部についての入力データ信号及び出力データ信号の比較の方法を変更することが考えられる。 Sixth, all pixel portion G (a, b) of, when the pixel portion satisfy a ≦ P and b ≦ Q, changing the method of comparison of the input data signal and the output data signals for the other pixel portions it is conceivable. 例えば、画素部G(1,1),…,G(P,Q)については、上述の実施形態のように、Mi(a,b)とMo(a,b)との厳密な一致なき限り両者が同一であるとは判断しないが、画素部G(P+1,Q+1),…,G(640,480)については、前述の閾値Thを用いた比較方法を採用するなどという形態を採用することができる。 For example, the pixel portion G (1, 1), ..., for the G (P, Q), as in the above-described embodiment, Mi (a, b) and Mo (a, b) and exact matches unless the Although not determine that the both are the same, the pixel portion G (P + 1, Q + 1), ..., that for G (640, 480), to adopt a form of such as adopting a comparison method using the threshold value Th of the foregoing can.

これによれば、ある一連の動画において、その一部分については比較的激しい動きを表現する必要があるが、その他の部分についてはその必要がないという場合にうまく対応することができる。 According to this, in one series of moving, it is necessary to express relatively high motion for a portion thereof, and other parts can be accommodated well when that its is not necessary. 即ち、前者については、上述のようにMi(a,b)とMo(a,b)との厳密な一致を要求し、後者については、それを要求しないなどということが可能となるのである。 That is, for the former, requires strict agreement between Mi as described above (a, b) and Mo (a, b), the latter is the is possible that such does not require it. このような区分を設けることで、後者の事情が勘案される分、本来よりも書き込み動作を緩慢なものとすることができることになるから、その分だけ無駄な電力消費を回避することができるのである。 By providing such a division, amount that the latter circumstances are consideration, because becomes possible to be made slow the write operation than the original, it is possible to avoid that much wasteful power consumption is there.

(電子機器) (Electronics)
次に、上述した有機EL装置が各種の電子機器に適用される場合について図11及び図12を参照して説明する。 Next, with reference to FIGS. 11 and 12 will be described for the case where the above-described organic EL device is applied to various electronic apparatuses.

先ず、この有機EL装置を、モバイル型のパーソナルコンピュータに適用した例について説明する。 First, the organic EL device, for example applied to a mobile personal computer will be described. 図11は、このパーソナルコンピュータの構成を示す斜視図である。 Figure 11 is a perspective view showing a structure of the personal computer. 図において、コンピュータ1200は、キーボード1202を備えた本体部1204と、有機EL装置を用いて構成された表示ユニット1206とを備えている。 In the figure, the computer 1200 includes a main body 1204 having a keyboard 1202, and a display unit 1206 that is configured with an organic EL device.

さらに、この有機EL装置を、携帯電話に適用した例について説明する。 Further, the organic EL device, for example applied to a cellular phone will be described. 図12は、この携帯電話の構成を示す斜視図である。 Figure 12 is a perspective view showing a structure of the cellular phone. 図において、携帯電話1300は、複数の操作ボタン1302とともに有機EL装置を備えるものである。 In the drawing, the portable phone 1300 is provided with the organic EL device with a plurality of operation buttons 1302. 尚、図12中、有機EL装置には符号1005を付して示してある。 In FIG. 12, the organic EL device is shown by reference numeral 1005.

この他にも、有機EL装置は、ノート型のパーソナルコンピュータ、PDA、テレビ、ビューファインダ、モニタ直視型のビデオテープレコーダ、カーナビゲーション装置、ページャ、電子手帳、電卓、ワードプロセッサ、ワークステーション、POS端末、タッチパネルを備えた装置等に、更にはプリンタ、コピー、ファクシミリなどの画像形成装置における露光用ヘッド等に適用することができる。 In addition to this, the organic EL device, a notebook personal computer, PDA, television, view finder or direct-view monitor type video tape recorders, car navigation systems, pagers, electronic notebooks, calculators, word processors, workstations, POS terminals, a device or the like having a touch panel, and further can be applied a printer, copy, exposure head or the like in an image forming apparatus such as a facsimile.

本発明は、上述した実施形態に限られるものではなく、請求の範囲及び明細書全体から読み取れる発明の要旨、あるいは思想に反しない範囲で適宜変更可能であり、そのような変更を伴う電気光学装置用駆動回路及び方法、電気光学装置、並びに電子機器もまた、本発明の技術的範囲に含まれるものである。 The present invention is not limited to the embodiments described above, but various modifications can be made without departing from the essence of the invention read from the claims and the entire specification or spirit, electro-optical devices with such changes use driving circuit and method, an electro-optical device, and electronic equipment are also intended to be within the technical scope of the present invention.

第1実施形態の有機EL表示装置の電気回路構成を示すブロック図である。 Is a block diagram showing an electric circuit configuration of an organic EL display device of the first embodiment. 第1実施形態における表示パネル部を構成する画素部の構成を示す回路図である。 Is a circuit diagram showing a configuration of a pixel portion for display panel unit in the first embodiment. 第1実施形態における静止画像検出回路の構成を示すブロック図である。 Is a block diagram showing the configuration of a still image detection circuit in the first embodiment. 第1実施形態における本実施形態の有機EL表示装置の動作の流れを示すフローチャートである。 It is a flowchart showing a flow of operation of the organic EL display device of this embodiment in the first embodiment. 第1実施形態における図4のフローチャートに沿って各種発信される信号のタイミングチャートである。 In accordance with the flowchart of FIG. 4 in the first embodiment is a timing chart of signals variety originated. 第1実施形態における図5の一部拡大図であるとともに(図5におけるフレーム4と5との間を含む付近)、図5には示されない、説明に必要な各種信号を書き足したタイミングチャートである。 Together is a partially enlarged view of FIG. 5 in the first embodiment (nearby including between the frame 4 and 5 in FIG. 5), not shown in FIG. 5, the timing chart plus write various signals necessary for the description it is. 第2実施形態の有機EL表示装置の電気回路構成を示すブロック図である。 Is a block diagram showing an electric circuit configuration of an organic EL display device of the second embodiment. 第2実施形態における表示パネル部を構成する画素部の構成を示す回路図である。 It is a circuit diagram showing a configuration of a pixel portion for display panel unit in the second embodiment. 第2実施形態における、図6と同趣旨の図であって、画素部に消灯用TFTが存在する場合に適用されて好適なタイミングチャートである。 In the second embodiment, a view having the same concept as in FIG. 6, is a preferred timing diagram is applicable when there is extinguished for TFT in the pixel portion. 変形形態における、入力データ信号と出力データ信号の比較方法の一例として、ヒストグラムを用いる例を説明するための説明図である。 In the modified embodiment, as an example of a method for comparing the input data signal and the output data signal is an explanatory diagram for explaining an example of using the histogram. 電気光学装置を適用した電子機器の一例たるパーソナルコンピュータの構成を示す斜視図である。 Is a perspective view showing the configuration of which is an example personal computer of an electronic apparatus using the electro-optical device. 電気光学装置を適用した電子機器の一例たる携帯電話の構成を示す斜視図である。 Is a perspective view showing a which is an example configuration of a mobile phone of an electronic apparatus using the electro-optical device.

符号の説明 DESCRIPTION OF SYMBOLS

110…走査線、111…消灯用走査線、120…データ線、101…スイッチングTFT、102…ストレージキャパシタ、103…駆動TFT、104…発光部、105…電源線、106…消灯用TFT、201…走査線駆動回路、202…データ線駆動回路、310…フレームレート制御回路、Mi(a,b)…入力データ信号、Mo(a,b)…出力データ信号 110 ... scan line, 111 ... off scanning line, 120 ... data line, 101 ... switching TFT, 102 ... storage capacitor, 103 ... driving TFT, 104 ... light-emitting section, 105 ... power supply line, 106 ... off for TFT, 201 ... scanning line drive circuit, 202 ... data line driving circuit, 310 ... frame rate control circuit, Mi (a, b) ... input data signal, Mo (a, b) ... output data signal

Claims (14)

  1. (i)画像表示領域に配線された複数の走査線及び複数のデータ線と(ii)前記画像表示領域に前記走査線及び前記データ線の交点に対応して夫々配置されており、前記走査線を介して供給される走査信号及び前記データ線を介して供給される画像信号により駆動される表示素子を夫々含む複数の画素部とを備えた電気光学装置を駆動する電気光学装置用駆動回路であって、 (I) wired to the image display region was a plurality of scanning lines and a plurality of data lines (ii) are respectively arranged corresponding to intersections of the scanning lines and the data lines in the image display area, the scan lines in electro-optical apparatus driving circuit for driving an electro-optical device including a plurality of pixel portions of the display element driven by a scanning signal and an image signal supplied through the data lines including respectively supplied through the there,
    前記走査線に前記走査信号を供給する走査線駆動回路と、 A scanning line driving circuit for supplying the scanning signal to the scanning lines,
    画像信号源から供給される所定のフレーム周波数を持つデータ信号に基づいて、前記データ線に前記画像信号を供給するデータ線駆動回路と、 Based on the data signal having a predetermined frame frequency supplied from an image signal source, and a data line driving circuit for supplying the image signal to the data lines,
    前記データ信号に基づいて相前後して表示されるべきフレーム画像相互間の同一性を検出する検出手段と、 Detecting means for detecting the identity between the frame image cross to be displayed in succession on the basis of the data signal,
    前記同一性が検出された場合に、前記走査線駆動回路の駆動周波数及び前記データ線駆動回路の駆動周波数のうち少なくとも一方の駆動周波数を低下させるように、前記走査線駆動回路及び前記データ線駆動回路のうち少なくとも一方を制御する供給周波数制御手段と を備えたことを特徴とする電気光学装置用駆動回路。 If the identity is being detected, to reduce at least one of the driving frequency of the driving frequency of the driving frequency and the data line driving circuit of the scan line driving circuit, the scanning line driving circuit and the data line driving electro-optical apparatus driving circuit comprising the supply frequency control means for controlling at least one of the circuit.
  2. 前記供給周波数制御手段は、前記同一性が検出されない場合に、前記少なくとも一方の駆動周波数を既定値に維持するか又は戻すように制御することを特徴とする請求項1に記載の電気光学装置用駆動回路。 Said supply frequency control means, when said identity is not detected, for the electro-optical device according to claim 1, wherein the control means controls at least one of the drive frequency so as to return or maintain the predetermined value the drive circuit.
  3. 前記供給周波数制御手段は、前記同一性が連続して検出される場合に、前記少なくとも一方の駆動周波数を、予め設定された最低周波数より低下させないように制御することを特徴とする請求項1又は2に記載の電気光学装置用駆動回路。 Said supply frequency control means, when the identity is detected continuously, at least one of the driving frequency, claim 1 or, wherein the controller controls so as not to lower than the lowest frequency that is set in advance electro-optical apparatus driving circuit according to 2.
  4. 前記検出手段は更に、前記同一性が検出された場合に、前記相前後して表示されるべきフレーム画像のうち後に表示されるべきフレーム画像に係るデータ信号の、前記データ線駆動回路への供給を停止することを特徴とする請求項1から3のいずれか一項に記載の電気光学装置用駆動回路。 Said detecting means further, when the identity is detected, the data signal according to the frame image to be displayed on the latter of the frame image to be displayed one after the phase, supply to the data line driving circuit electro-optical apparatus driving circuit according to any one of claims 1 to 3, characterized in that stop.
  5. 前記検出手段は、 It said detecting means,
    前記画像信号源から供給され、前記相前後して表示されるべきフレーム画像に係るデータ信号を逐次記憶すると共に前記データ線駆動回路に逐次供給するフレームメモリと、 The supplied from the image signal source, and a frame memory sequentially supplied to the data line driving circuit together sequentially stores the data signal according to the frame image to be displayed one after the phase,
    該フレームメモリに相前後して記憶されるデータ信号を相互に比較することで、前記同一性を検出するコンパレータと を備えたことを特徴とする請求項1から4のいずれか一項に記載の電気光学装置用駆動回路。 By comparing the data signals stored in succession in the frame memory to one another, according to any one of claims 1 to 4, characterized in that a comparator for detecting the identity an electro-optical device driver circuit.
  6. 前記検出手段は、 It said detecting means,
    前記コンパレータにより同一性が検出された場合に、その旨を示す第1の値に格納内容が更新され、前記同一性が検出されない場合に、その旨を示す第2の値に前記格納内容が更新されるレジスタと、 If the identity is detected by the comparator, the contents stored in the first value is updated indicating that, if the identity is not detected, said stored contents to a second value indicating that update and a register that is,
    該レジスタに前記第1の値が連続して更新される回数をカウントすると共に、(i)前記レジスタの格納内容が前記第1の値とされた場合には、前記カウントされた回数が所定回数に達しない限り、前記同一性が検出された旨を示す検出結果信号を前記供給周波数制御手段へ出力し、且つ前記カウントされた回数が前記所定回数に達すると、前記同一性が検出されない旨の検出結果信号を前記供給周波数制御手段へ出力し、(ii)前記レジスタの格納内容が前記第2の値とされた場合には、前記カウントされた回数によらずに、前記同一性が検出されない旨の検出結果信号を前記供給周波数制御手段へ出力するカウンタ装置と を更に備え、 With counting the number of times the first value is continuously updated in the register, (i) when the stored content of the register is set to the first value, the counted number of the predetermined number of times unless reached and outputs a detection result signal indicating that the identity is detected to the supply frequency control means, it is and the counted number reaches the predetermined number, indicating that the identity is not detected and outputs a detection result signal to the supply frequency control means, when it is the stored contents said second value of (ii) the register, regardless to the number of times counted, said identity is not detected further comprising a counter device for outputting a detection result signal indicating that to the supply frequency control means,
    前記供給周波数制御手段は、前記検出結果信号に応じて前記少なくとも一方の駆動周波数を低下させるように制御することを特徴とする請求項5に記載の電気光学装置用駆動回路。 It said supply frequency control means, an electro-optical device driver according to claim 5, wherein the controller controls to reduce the at least one of the drive frequency in response to the detection result signal.
  7. 前記検出手段は、前記フレーム画像のうち所定の部分的な領域内の画像部分についてのみ前記同一性を検出することを特徴とする請求項1から6のいずれか一項に記載の電気光学装置用駆動回路。 The detecting device, electro-optical device according to any one of claims 1 to 6, characterized in that only detecting the identity for the image portion of the predetermined partial area of ​​the frame image the drive circuit.
  8. 前記検出手段は、前記相前後して表示されるべきフレーム画像が、予め設定された基準を満たす場合には、前記同一性があると検出し、該基準を満たさない場合には、前記同一性がないと検出することを特徴とする請求項1から7のいずれか一項に記載の電気光学装置用駆動回路。 The detection means, a frame image to be displayed one after the phase, when meeting the preset reference, the detected that there is identity, if not satisfied the criterion, the identity electro-optical apparatus driving circuit according to any one of claims 1 to 7, characterized in that to detect that there is no.
  9. 前記走査線駆動回路は、前記走査信号として、前記画素部における前記画像信号の書き込み制御、点灯制御、及び消灯制御のうち、少なくとも画像信号の書き込み制御を行うための信号を供給することを特徴とする請求項1から8のいずれか一項に記載の電気光学装置用駆動回路。 The scanning line driving circuit as the scanning signal, the write control of the image signal in the pixel unit, lighting control, and of the off control, and characterized by supplying a signal for writing control of at least the image signal electro-optical apparatus driving circuit according to any one of claims 1 8.
  10. 画像表示領域に配線された複数の走査線及び複数のデータ線と、 A plurality of scanning lines and a plurality of data lines arranged in the image display area,
    前記画像表示領域に前記走査線及び前記データ線の交点に対応して夫々配置されており、前記走査線を介して供給される走査信号及び前記データ線を介して供給される画像信号により駆動される表示素子を夫々含む複数の画素部と、 The image display are respectively arranged corresponding to intersections of the scanning lines and the data lines in the area are driven by image signals supplied via the scanning signal and the data line is supplied via the scanning lines a plurality of pixel portions including the display elements respectively that,
    前記走査線に前記走査信号を供給する走査線駆動回路と、 A scanning line driving circuit for supplying the scanning signal to the scanning lines,
    画像信号源から供給される所定のフレーム周波数を持つデータ信号に基づいて、前記データ線に前記画像信号を供給するデータ線駆動回路と、 Based on the data signal having a predetermined frame frequency supplied from an image signal source, and a data line driving circuit for supplying the image signal to the data lines,
    前記データ信号に基づいて相前後して表示されるべきフレーム画像相互間の同一性を検出する検出手段と、 Detecting means for detecting the identity between the frame image cross to be displayed in succession on the basis of the data signal,
    前記同一性が検出された場合に、前記走査線駆動回路の駆動周波数及び前記データ線駆動回路の駆動周波数のうち少なくとも一方の駆動周波数を低下させるように、前記走査線駆動回路及び前記データ線駆動回路のうち少なくとも一方を制御する供給周波数制御手段と を備えたことを特徴とする電気光学装置。 If the identity is being detected, to reduce at least one of the driving frequency of the driving frequency of the driving frequency and the data line driving circuit of the scan line driving circuit, the scanning line driving circuit and the data line driving electro-optical device is characterized in that a supply frequency control means for controlling at least one of the circuit.
  11. 前記画素部は、 The pixel portion,
    前記走査線を介して供給される前記走査信号がそのゲートに印加されると共にそのソース・ドレインを介して、前記データ線から供給される前記画像信号を供給するスイッチング用薄膜トランジスタと、 Via its source and drain with the scanning signal to be supplied is applied to its gate via the scanning lines, a switching thin film transistor for supplying the image signal supplied from the data line,
    該スイッチング用薄膜トランジスタから供給される前記画像信号がそのゲートに印加されると共にそのソース・ドレインを介して、駆動電流を前記表示素子に供給する駆動用薄膜トランジスタと を更に含むことを特徴とする請求項10に記載の電気光学装置。 Claims wherein the image signal supplied from the switching thin film transistor is its conjunction is applied to the gate via its source-drain, and further comprising a driving current and a driving thin film transistor for supplying to the display device electro-optical device according to 10.
  12. 前記画素部は、他の走査線を介して供給される他の走査信号がそのゲートに印加されると共にそのソース・ドレインが、前記駆動用薄膜トランジスタと前記表示素子との間に介在する消灯用薄膜トランジスタを更に含み、 The pixel portion has its source and drain with the other of the scanning signal supplied via another scan line is applied to its gate, it turned off for a thin film transistor interposed between the display device and the driving thin film transistor further comprising a,
    前記走査線駆動回路は、前記他の走査線に前記他の走査信号を、前記少なくとも一方の駆動周波数が変更されるか否かに拘わらずに不変である周波数で供給することを特徴とする請求項11に記載の電気光学装置。 The scanning line driving circuit, according to and supplying at the other the other scan signals to the scan lines, the invariant regardless of whether at least one of the driving frequency is changed frequency the electro-optical device according to claim 11.
  13. (i)画像表示領域に配線された複数の走査線及び複数のデータ線と(ii)前記画像表示領域に前記走査線及び前記データ線の交点に対応して夫々配置されており、前記走査線を介して供給される走査信号及び前記データ線を介して供給される画像信号により駆動される表示素子を夫々含む複数の画素部とを備えた電気光学装置を駆動する電気光学装置用駆動方法であって、 (I) wired to the image display region was a plurality of scanning lines and a plurality of data lines (ii) are respectively arranged corresponding to intersections of the scanning lines and the data lines in the image display area, the scan lines in scan signal and an electro-optical device for driving method for driving an electro-optical device including a plurality of pixel portions including each a display device which is driven by an image signal supplied through the data line is supplied through the there,
    走査線駆動回路によって、前記走査線に前記走査信号を供給するステップと、 By the scanning line drive circuit, and supplying the scanning signal to the scanning lines,
    データ線駆動回路によって、画像信号源から供給される所定のフレーム周波数を持つデータ信号に基づいて、前記データ線に前記画像信号を供給するステップと、 The data line driving circuit, based on the data signal having a predetermined frame frequency supplied from an image signal source, and supplying the image signal to the data lines,
    前記データ信号に基づいて相前後して表示されるべきフレーム画像相互間の同一性を検出するステップと、 Detecting the identity between the frame image cross to be displayed in succession on the basis of the data signal,
    前記同一性が検出された場合に、前記走査線駆動回路の駆動周波数及び前記データ線駆動回路の駆動周波数のうち少なくとも一方の駆動周波数を低下させるステップと を備えたことを特徴とする電気光学装置用駆動方法。 If the identity is being detected, the electro-optical device characterized by comprising the step of reducing at least one of the driving frequency of the driving frequency of the driving frequency and the data line driving circuit of the scan line driver circuit use a driving method.
  14. 請求項10から12のいずれか一項に記載の電気光学装置を具備してなることを特徴とする電子機器。 An electronic device characterized by being provided with the electro-optical device according to claims 10 to any one of 12.
JP2004269291A 2004-09-16 2004-09-16 Drive circuit and method for optoelectronic device, optoelectronic device, and electronic equipment Withdrawn JP2006084758A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2004269291A JP2006084758A (en) 2004-09-16 2004-09-16 Drive circuit and method for optoelectronic device, optoelectronic device, and electronic equipment

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2004269291A JP2006084758A (en) 2004-09-16 2004-09-16 Drive circuit and method for optoelectronic device, optoelectronic device, and electronic equipment

Publications (1)

Publication Number Publication Date
JP2006084758A true JP2006084758A (en) 2006-03-30

Family

ID=36163328

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004269291A Withdrawn JP2006084758A (en) 2004-09-16 2004-09-16 Drive circuit and method for optoelectronic device, optoelectronic device, and electronic equipment

Country Status (1)

Country Link
JP (1) JP2006084758A (en)

Cited By (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007225928A (en) * 2006-02-23 2007-09-06 Toshiba Matsushita Display Technology Co Ltd El display device and method of driving el display device
JP2007318193A (en) * 2006-05-23 2007-12-06 Hitachi Ltd Image processing apparatus
WO2008015814A1 (en) * 2006-07-31 2008-02-07 Sharp Kabushiki Kaisha Display controller, display device, display system, and control method for display device
JP2009204814A (en) * 2008-02-27 2009-09-10 Seiko Epson Corp Image redrawing control device and information display device
JP2011059648A (en) * 2009-09-07 2011-03-24 Samsung Mobile Display Co Ltd Organic light emitting display and method of driving the same
JP2011138005A (en) * 2009-12-28 2011-07-14 Nec Lcd Technologies Ltd Image display control device, image display device, image display control method, and image display control program
JP2011522281A (en) * 2008-04-14 2011-07-28 カソリック ヘルスケア ウェスト How to see the target
CN102290038A (en) * 2011-08-30 2011-12-21 中华映管股份有限公司 The liquid crystal display apparatus and a driving method
JP2013092783A (en) * 2009-10-21 2013-05-16 Semiconductor Energy Lab Co Ltd Display device
JP2013127616A (en) * 2009-11-13 2013-06-27 Semiconductor Energy Lab Co Ltd Display device
JP2013167882A (en) * 2008-01-22 2013-08-29 Nec Corp Terminal device, method for controlling display device of terminal device, and recording medium recording display control program
WO2014162792A1 (en) * 2013-04-02 2014-10-09 シャープ株式会社 Display device and method for driving display device
US8860702B2 (en) 2011-09-07 2014-10-14 Samsung Display Co., Ltd. Display device and driving method thereof
US9070332B2 (en) 2011-10-11 2015-06-30 Samsung Display Co., Ltd. Display device with a power saving mode in which operation of either the odd-line gate driver or the even-line gate driver is halted
JP2015127822A (en) * 2010-02-26 2015-07-09 株式会社半導体エネルギー研究所 Display device
KR101621329B1 (en) 2009-09-30 2016-05-17 엘지디스플레이 주식회사 Organic electroluminescent display device and method of driving the same
US9613554B2 (en) 2012-09-24 2017-04-04 Samsung Display Co., Ltd. Display driving method and integrated driving apparatus thereof
JP2017120443A (en) * 2010-04-28 2017-07-06 株式会社半導体エネルギー研究所 Display device
WO2017145753A1 (en) * 2016-02-22 2017-08-31 シャープ株式会社 Display control device, display control method and program
JP2018087994A (en) * 2009-12-04 2018-06-07 株式会社半導体エネルギー研究所 Display device
US10061172B2 (en) 2009-10-16 2018-08-28 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and electronic apparatus having the same

Cited By (40)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007225928A (en) * 2006-02-23 2007-09-06 Toshiba Matsushita Display Technology Co Ltd El display device and method of driving el display device
JP2007318193A (en) * 2006-05-23 2007-12-06 Hitachi Ltd Image processing apparatus
US8107007B2 (en) 2006-05-23 2012-01-31 Hitachi, Ltd. Image processing apparatus
WO2008015814A1 (en) * 2006-07-31 2008-02-07 Sharp Kabushiki Kaisha Display controller, display device, display system, and control method for display device
US8947419B2 (en) 2006-07-31 2015-02-03 Sharp Kabushiki Kaisha Display controller, display device, display system, and method for controlling display device
US8692822B2 (en) 2006-07-31 2014-04-08 Sharp Kabushiki Kaisha Display controller, display device, display system, and method for controlling display device
JP2013167882A (en) * 2008-01-22 2013-08-29 Nec Corp Terminal device, method for controlling display device of terminal device, and recording medium recording display control program
JP2009204814A (en) * 2008-02-27 2009-09-10 Seiko Epson Corp Image redrawing control device and information display device
JP2011522281A (en) * 2008-04-14 2011-07-28 カソリック ヘルスケア ウェスト How to see the target
US8902207B2 (en) 2009-09-07 2014-12-02 Samsung Display Co., Ltd. Organic light emitting display with brightness control and method of driving the same
JP2011059648A (en) * 2009-09-07 2011-03-24 Samsung Mobile Display Co Ltd Organic light emitting display and method of driving the same
KR101621329B1 (en) 2009-09-30 2016-05-17 엘지디스플레이 주식회사 Organic electroluminescent display device and method of driving the same
US10310348B2 (en) 2009-10-16 2019-06-04 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and electronic apparatus having the same
US10061172B2 (en) 2009-10-16 2018-08-28 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and electronic apparatus having the same
KR101582636B1 (en) 2009-10-21 2016-01-07 가부시키가이샤 한도오따이 에네루기 켄큐쇼 Display device and electronic device including display device
KR20140026659A (en) * 2009-10-21 2014-03-05 가부시키가이샤 한도오따이 에네루기 켄큐쇼 Display device and electronic device including display device
JP2016128913A (en) * 2009-10-21 2016-07-14 株式会社半導体エネルギー研究所 Semiconductor device
US8890781B2 (en) 2009-10-21 2014-11-18 Semiconductor Energy Laboratory Co., Ltd. Display device and electronic device including display device
JP2013092783A (en) * 2009-10-21 2013-05-16 Semiconductor Energy Lab Co Ltd Display device
US10083651B2 (en) 2009-10-21 2018-09-25 Semiconductor Energy Laboratory Co., Ltd. Display device and electronic device including display device
US9165502B2 (en) 2009-10-21 2015-10-20 Semiconductor Energy Laboratory Co., Ltd. Display device and electronic device including display device
US9520411B2 (en) 2009-11-13 2016-12-13 Semiconductor Energy Laboratory Co., Ltd. Display device and electronic device including the same
JP2013127616A (en) * 2009-11-13 2013-06-27 Semiconductor Energy Lab Co Ltd Display device
US10332912B2 (en) 2009-11-13 2019-06-25 Semiconductor Energy Laboratory Co., Ltd. Display device and electronic device including the same
JP2018087994A (en) * 2009-12-04 2018-06-07 株式会社半導体エネルギー研究所 Display device
JP2011138005A (en) * 2009-12-28 2011-07-14 Nec Lcd Technologies Ltd Image display control device, image display device, image display control method, and image display control program
US8624881B2 (en) 2009-12-28 2014-01-07 Nlt Technologies, Ltd. Image display control device, image display device, image display control method, and image display control program
JP2015127822A (en) * 2010-02-26 2015-07-09 株式会社半導体エネルギー研究所 Display device
JP2017120443A (en) * 2010-04-28 2017-07-06 株式会社半導体エネルギー研究所 Display device
US10068533B2 (en) 2010-04-28 2018-09-04 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and electronic device
CN102290038A (en) * 2011-08-30 2011-12-21 中华映管股份有限公司 The liquid crystal display apparatus and a driving method
US8860702B2 (en) 2011-09-07 2014-10-14 Samsung Display Co., Ltd. Display device and driving method thereof
US9070332B2 (en) 2011-10-11 2015-06-30 Samsung Display Co., Ltd. Display device with a power saving mode in which operation of either the odd-line gate driver or the even-line gate driver is halted
US9613554B2 (en) 2012-09-24 2017-04-04 Samsung Display Co., Ltd. Display driving method and integrated driving apparatus thereof
CN105074808A (en) * 2013-04-02 2015-11-18 夏普株式会社 Display device and method for driving display device
US9754535B2 (en) 2013-04-02 2017-09-05 Sharp Kabushiki Kaisha Display device and method for driving display device
CN105074808B (en) * 2013-04-02 2017-07-11 夏普株式会社 Display apparatus and driving method thereof
JP6076468B2 (en) * 2013-04-02 2017-02-08 シャープ株式会社 Display device and driving method thereof
WO2014162792A1 (en) * 2013-04-02 2014-10-09 シャープ株式会社 Display device and method for driving display device
WO2017145753A1 (en) * 2016-02-22 2017-08-31 シャープ株式会社 Display control device, display control method and program

Similar Documents

Publication Publication Date Title
US6680580B1 (en) Driving circuit and method for light emitting device
US8564509B2 (en) Display device and driving method thereof
US7425937B2 (en) Device and driving method thereof
KR100625627B1 (en) Electro-optical device, method of driving the same and electronic apparatus
JP4963013B2 (en) Display device
CN101251981B (en) Organic electroluminescence display and its application
US7755585B2 (en) Pixel and organic light emitting display device using the same
EP0651367B1 (en) Arrangement for reducing power consumption in a matrix display based on image change detection
US20090109147A1 (en) Organic light emitting display and power supply method thereof
US6970149B2 (en) Active matrix organic light emitting diode display panel circuit
KR100740160B1 (en) Light-emitting device, method for driving the same, driving circuit and electronic apparatus
JP5652810B2 (en) Organic electroluminescent display device and driving method thereof
CN100345176C (en) Organic electroluminescent display device and driving method thereof
US20040233226A1 (en) Display driver, display device, and display drive method
US20090146926A1 (en) Driving apparatus and driving method for an organic light emitting device
KR100592646B1 (en) Light Emitting Display and Driving Method Thereof
EP0655725B1 (en) Apparatus for reducing power consumption in a matrix display
US20080001934A1 (en) Apparatus and method for self-refresh in a display device
US20100103160A1 (en) Organic light emitting diode display
US7768486B2 (en) Organic light emitting display and method of driving the same
US7071930B2 (en) Active matrix display device, video signal processing device, method of driving the active matrix display device, method of processing signal, computer program executed for driving the active matrix display device, and storage medium storing the computer program
US8368618B2 (en) Organic light emitting display device
US7710367B2 (en) Organic light emitting display and method of driving the same
EP2743910A1 (en) Display device and driving method thereof
US7893933B2 (en) Panel module and the power saving method used thereon

Legal Events

Date Code Title Description
RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20070403

A300 Withdrawal of application because of no request for examination

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 20071204