JP2004516737A - コンパクトなカスコード無線周波数cmos電力増幅器 - Google Patents

コンパクトなカスコード無線周波数cmos電力増幅器 Download PDF

Info

Publication number
JP2004516737A
JP2004516737A JP2002552181A JP2002552181A JP2004516737A JP 2004516737 A JP2004516737 A JP 2004516737A JP 2002552181 A JP2002552181 A JP 2002552181A JP 2002552181 A JP2002552181 A JP 2002552181A JP 2004516737 A JP2004516737 A JP 2004516737A
Authority
JP
Japan
Prior art keywords
terminal
chip
transistor
path
transistors
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2002552181A
Other languages
English (en)
Inventor
ビックラム、アール.バトゥリア
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Koninklijke Philips NV
Original Assignee
Koninklijke Philips Electronics NV
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Koninklijke Philips Electronics NV filed Critical Koninklijke Philips Electronics NV
Publication of JP2004516737A publication Critical patent/JP2004516737A/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/189High-frequency amplifiers, e.g. radio frequency amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/08Modifications of amplifiers to reduce detrimental influences of internal impedances of amplifying elements
    • H03F1/22Modifications of amplifiers to reduce detrimental influences of internal impedances of amplifying elements by use of cascode coupling, i.e. earthed cathode or emitter stage followed by earthed grid or base stage respectively
    • H03F1/223Modifications of amplifiers to reduce detrimental influences of internal impedances of amplifying elements by use of cascode coupling, i.e. earthed cathode or emitter stage followed by earthed grid or base stage respectively with MOSFET's

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)

Abstract

本発明による集積回路チップはカスコード増幅器を含む。このカスコード増幅器は、第一と第二のNMOSトランジスタを備え、第一のNMOSトランジスタのゲートは入力信号を受信し、ソースはインダクタンスを通じてアースに接続され、ドレーンは第二のNMOSトランジスタのソースに接続される。第二のトランジスタのドレーンはもう1つのインダクタンスを通じて電源電圧に接続される。第二のトランジスタのゲートは抵抗を通じてDCバイアス電圧に接続され、加えてオンチップ並列プレートコンデンサの第一のプレートに接続される。このコンデンサの他方のプレートはワイヤボンドパッドに接続され、ワイヤボンドパッドはボンドワイヤを通じて回路ボードに接続される。このコンデンサとボンドワイヤのインダクタンスは一体となってこの増幅器の動作電圧において短絡回路を形成する。

Description

【0001】
本発明はカスコード無線周波数電力増幅器の分野に関する。
【0002】
発明の背景
無線周波数(RF)電力増幅器(PA)の分野においては、アナログ回路のミラー容量(Miller capacitance)を抑圧し、利得及び周波数応答を改善するためにカスコード段が用いられる。これらは入力電力条件の広い範囲に渡って高い利得と効率を実現する。これら増幅器は、しばしば、高い電力出力が要求されるトランシーバシステムにおいて用いられる。このようなトランシーバにおいては、カスコード段は、しばしば、高い電力増幅を得るために並列に接続された複数のトランジスタを含む。
【0003】
トランシーバに対するカスコード無線周波数(RF)電力増幅器(PA)のバイポーラ実現においては、第一の段のトランジスタはエミッタ共通(common−emitter,CE)構成に接続され、第二の段のトランジスタはベース共通(commom−base,CB)構成に接続される。このようなシステムがWenに付与された米国特許第5,274,342号明細書において説明されている。この特許においては、各段内に複数の並列トランジスタが設けられ、各CE段のトランジスタの出力はCB段の対応するトランジスタの入力にのみ接続される。こうして、CE接続されたトランジスタとCB接続されたトランジスタの各ペアは、同相信号の遅延不整合を低減するため、及びこれらトランジスタの1つが他のトランジスタよりヒートアップした際の熱暴走を防止するために他の別個の増幅器と並列な別個の増幅器として動作する。
【0004】
さらに関連する技術としてMashahiro MuraguchiらによってIEEE MTT−S, 793−796,1993に掲載の論文「A Novel MMIC Power Amplifier for Pocket−Size Cellular Telephones(ポケットサイズのセルラ電話機用の新規のMMIC電力増幅器」がある。
【0005】
本明細書を読むに当たっては上述の文献も参照されたい。
【0006】
発明の概要
本発明によると、CMOS集積回路チップは、カスコード無線周波数(RF)電力増幅器(PA)を備え、これは、並列に接続された1つ或いは複数の第一のトランジスタから成る第一のカスコード段と、並列に接続された1つ或いは複数の第二のトランジスタから成る第二のカスコード段を有する。第二の段のトランジスタの入力は第一の段のトランジスタの出力に直列に接続される。第一の段のトランジスタの入力はアースに接続され、第二の段のトランジスタの出力はインピーダンスを通じて参照電圧に接続される。RF入力信号は第一の段のトランジスタのゲートに供給され、信号出力は第二のトランジスタの出力から供給される。バイアス電圧がインピーダンスを通じて第二のトランジスタのゲートに接続される。2つの段を用いることで、各トランジスタのゲートと、入力と出力との間のピーク電圧が低減され、ゲート酸化物の破壊が防がれる。
【0007】
MOSFET実現においては、第一のトランジスタに対して上で説明された接続構成はゲート共通構成(common gate configuration)と呼ばれ、こうして第一の段はゲート共通段(common gate stage)と呼ばれる。同様にして、MOSFE回路においては、第二のトランジスタに対して上で説明された接続構成はソース共通構成(common source configuration)と呼ばれ、こうして電力増幅器(PA)の第二の段はソース共通段(common source stage)と呼ばれる。
【0008】
第二のトランジスタのゲートは、動作周波数において良く制御された共振短絡回路(resonant short circuit)を得るために、小さなオンチップコンデンサとオフチップインダクタンスとの直列の組合せを通じてアースに接続される。この成端(termination)方式は、ゲートの所のインピーダンスを相殺し、第二のトランジスタの出力から第二のトランジスタのゲートへの帰還を除去することで、第二のトランジスタのゲートで負の抵抗の発生を抑圧する。この構成では、さらに、コンパクトな実現が可能で、寄生効果と望ましくない発振を最小に押さえられる。
【0009】
ワイヤボンド実現においては、オフチップインダクタンスは、オンチップコンデンサに接続されたボンドパッドに接続されたボンドワイヤによって実現される。フリップチップ実現においては、インダクタンスは、回路ボードの誘導性トレースによって、或いはフリップチップジョイントを通じてオンチップコンデンサに接続された外部ワイヤコイルによって実現される。好ましくは、オンチップコンデンサと対応するオフチップコンデンサのサイズ及び/或いは数は、CG段の負の抵抗をさらに抑圧するために、動作周波数の一次高調波において良く制御された共振短絡回路が得られるように選択される。
【0010】
好ましくは、これらトランジスタはメタルオンシリコン(metal−on−silicon)電界効果トランジスタ(MOSFET)とされ、より好ましくは、NMOSトランジスタとされる。2段増幅器を用いることで、深サブミクロンCMOS ICにおけるゲート破壊(例えば、0.25ミクロンCMOS技術ではゲートの破壊が6Vにて起こるが、この6Vという値は電力増幅器のゲート端子とドレーン端子の間でRF動作の際に2.5Vという電源電圧であっても簡単に超過される)を阻止することが可能となる。本発明によると、純粋なCMOS設計の使用が可能となり、こうしてトランシーバのコストを最小に押さえることができる。また、好ましくは、CG段のゲートのバイアス入力に対してゲートへの電流を制限するためにオンチップ抵抗が設けられる。
【0011】
本発明と、本発明の追加の目的と利益が、以下の好ましい実施例の説明を、クレームの構成要件を解説する図面を参照しながら読むことで、一層明らかになるものである。
【0012】
ベストモードを含む好適な実施形態の詳細な説明
図1は本発明の無線周波数(RF)カスコード電力増幅器(PA)を備えるCMOS集積回路チップ200の一部を回路図を示す。入力信号路201はRF信号を電力増幅器(PA)に供給し、出力信号路205は電力増幅器(PA)からの増幅されたRF信号出力を送信する。この入力信号はチップ内で発生することも、或いはチップ外で発生することもでき、ボンドワイヤを通じて回路ボードからチップ上に導かれる。この出力信号は電力増幅器(PA)から整合網206と抵抗負荷207から成る回路を通じて送信される。この整合網と負荷抵抗も、チップ上に設けることも、或いはチップ外に設けることもできる。DCバイアス電圧路210はバイアス電圧を電力増幅器(PA)に供給し、参照電圧路215は参照電圧を電力増幅器(PA)に供給する。参照電圧は回路ボードからボンドワイヤを通じて供給される(図2参照)。アース路220は異なる参照電圧を電力増幅器(PA)に供給する。ここでは、アースなる用語は、単に、参照電圧路215を通じて供給される参照電圧とは異なる電圧レベルを有する第二の参照電圧を意味する。バイアス電圧はアース電圧レベルと参照電圧レベルの中間の電圧レベルを有する。
【0013】
RFカスコード電力増幅器(PA)は、1つ或いは複数のオンチップ並列プレートコンデンサ(on−chip parallel−plate capacitors)225,226を含み、各コンデンサの第一のプレート227,228は別個のコネクタ229,230に接続され、これらコネクタは、インダクタンス231,232を通じて回路ボードのアースへと接続される。ワイヤボンドチップの場合は、コネクタ229,230はチップ面上のワイヤボンドパッドであり、インダクタンス227,228はボンドワイヤである。フリップチップの場合は、コネクタ229,230はフリップチップジョイント(flip chip joints)に対する接続パッドであり、インダクタンス227,228は回路ボード上の誘導性トレース(inductive trace)、或いは離散インダクタ(discrete inductors)、例えば、ワイヤコイルである。各オンチップコンデンサ225,226は、更に、第二のコンデンサプレート233,234を含む。
【0014】
この電力増幅器(PA)は更に第一のMOSトランジスタ240を含み、このトランジスタのゲート241は、第一のトランジスタの第一の端子242と第二の端子243との間の電流を制御する。この第一のトランジスタの第一の端子はアース路に接続され、この第一のトランジスタのゲートはRF入力信号を受信するために入力信号路に接続される。
【0015】
この電力増幅器(PA)は更に第二のMOSトランジスタ245を含み、このトランジスタのゲート246はこの第二のトランジスタの第一の端子247と第二の端子248との間の電流を制御する。この第二のトランジスタの第一の端子は、第一のMOSトランジスタの第二の端子に接続される。この第二のトランジスタの第二の端子も出力路に接続され、加えてプルアップインダクタ216を通じて参照電圧路に接続される。この第二のトランジスタのゲートは、各オンチップ並列プレートコンデンサの第二のプレートに接続され、加えて、電流制限要素212を通じてバイアス電圧路に接続される。
【0016】
好ましくは、この電流制限要素212は、第二のトランジスタのゲートとバイアス電圧路の間に接続されたオンチップ抵抗から成る。プルアップインダクタ216は、ドレーン電圧がRF増幅のために概ね供給電圧に達するようにする。このプルアップインダクタは、チップ上に設けることも、チップ外に設けることもできる。例えば、チップ或いは回路ボード上の誘導性トレースとすることも、或いは回路ボードに接続されたワイヤコイルとすることもできる。バイアス電圧は、分圧器212によって参照電圧からチップ内で得ることも、或いは図2との関連で以下に説明するように、ボンドワイヤを通じて回路ボードから得ることもできる。
【0017】
更に、1つの好ましい実施例においては、集積回路はCMOS回路であり、第一と第二のトランジスタはNMOSタイプのMOSFETトランジスタであり、こうして、これらトランジスタの第一の端子はソース端子であり、第二の端子はドレーン端子である。代替の実施例においては、これらトランジスタはPMOSトランジスタであり、この場合は、これらの第一の端子はドレーン端子であり、第二の端子はソース端子である。更に、本発明は、バイポーラトランジスタを用いて実現することもできる。この場合は、ゲートはバイポーラトランジスタのベースであり、NPNトランジスタの場合は、これらの第一の端子はエミッタであり、第二の端子はコレクタであり、PNPトランジスタの場合は、この逆となる。第一のトランジスタはこのカスコード増幅器の第一の段を構成し、第二のトランジスタはこのカスコード増幅器の第二の段を構成する。第一の段は複数の第一のトランジスタを含み、各トランジスタのゲートは同一の入力信号路に接続され、第二の段は複数の第二のトランジスタを含み、各トランジスタのドレーンは増幅信号出力路に接続され、これら第一のトランジスタの出力はこれら第二のトランジスタの入力に接続される。
【0018】
本発明の増幅器チップを形成するための用いられる特定の技術によっては、示される2つのオンチップコンデンサの内の1つのみを必要とされることもある。ただし、好ましくは、複数のオンチップ並列プレートコンデンサが設けられ、各コンデンサの第一のプレートは異なる対応するワイヤボンドパッドに接続され、第二のプレートは第二のトランジスタのゲートに接続される。図1のコンデンサ間の省略符号「・・・」は、1つ或いはそれ以上の追加のコンデンサを設けることができることを示す。更に、好ましくは、これらオンチップコンデンサは、低周波数における第二のトランジスタのゲートの所の入力信号に対する負のインピーダンスを低減するために、動作周波数において常駐短絡回路(resident short circuit)が形成されるように選択された結合キャパシタンスを有し;別の1つ或いは複数のオンチップキャパシタは、低周波数における第二のトランジスタのゲートの所の入力信号に対する負のインピーダンスを低減するために、高調波回路(harmonic circiut)が形成されるように選択されたキャパシタンスを有する。
【0019】
図1にはNMOSFETトランジスタが示されるが、ただし、当業者においては容易に理解できるように、回路の極性を反転させることで、代りに、PMOSFETトランジスタを用いることもできる。更に、当業者においては容易に理解できるように、NMOSトランジスタの代りに、PNP或いはNPNバイポーラトランジスタを用いることもできる。
【0020】
図2は、回路ボードの部分301と、図1の集積回路の部分200を含む本発明の回路ボードアセンブリ300の一部を示す。この回路ボードは、絶縁材の層303を含み、この上に複数のワイヤボンドパッド310〜315が配列される。この回路ボードのアース路320は第一のワイヤボンドパッド312と第三のワイヤボンドパッド311を相互接続する。参照電圧路321がこの回路ボードの第二のワイヤボンドパッド131に接続される。
【0021】
図1の集積回路チップ200が回路ボード上に回路ボードアセンブリが形成されるように搭載され、このチップはこのチップ面上に複数のワイヤボンドパッド331〜334と229〜230を含む。ボンドワイヤ360が回路ボード面上のワイヤボンドパッド332とチップ面上のワイヤボンドパッド313の間に接続され、これによって回路ボードの参照電圧路321とチップ上の参照電圧路215が接続される。ボンドワイヤ361が回路ボード面上のワイヤボンドパッド312とチップ面上のワイヤボンドパッド331の間に接続され、これによってチップのアース路220が回路ボードのアース路320に接続される。図1との関連で上述したように、オンチップ並列プレートコンデンサ225,226の第一のプレート227,228はチップ面上の対応するワイヤボンドパッド229,230に接続され、第二のプレート233,234は抵抗212を通じてバイアス電圧路210に接続される。ボンドワイヤ232、232は、チップ面上のワイヤボンドパッド299,230と、基板面(回路ボード)上のアース路320に接続されたワイヤボンドパッド310,311とを接続する。
【0022】
図3は図1及び図2の実施例と類似するが、ただし、各カスコード段内に複数のトランジスタを有する本発明のカスコード電力増幅器(PA)の1つの特定の実施例を示す。第一のペアのトランジスタ240,245については、第一のトランジスタ240のドレーン端子243は第二のトランジスタ245のソース端子247に接続される。同様にして、第二のトランジスタペア260,261については、第一のトランジスタ260のドレーン端子262は第二のトランジスタ261のソース端子236に接続される。トランジスタ240のソース端子242はトランジスタ260のソース端子264と、アースに接続される。トランジスタ245のドレーン端子248はトランジスタ261のドレーン端子265と、信号出力路205に加えて、プルアップインダクタ266を通じて参照電圧入力路215に接続される。こうして、これらトランジスタの各ペアは互いに直列に接続され、トランジスタの他のペアに対して並列に接続される。
【0023】
第一のトランジスタ240、260のゲート端子241、267は、互いに接続され、入力信号路201に接続される。第二のトランジスタ245、261のゲート端子246、268は互いに接続され、オンチップ抵抗212を通じてバイアス電圧路に接続され、加えてオンチップコンデンサ225、226の第一のプレート233,234に接続される。図1の場合と同様に、コンデンサ225,226の第二のプレート227,228は異なる対応するワイヤボンドパッド229,230に接続され、これらワイヤボンドパッドは異なる対応するボンドワイヤ231,230を通じて回路ボードに接続される。
【0024】
第一と第二のトランジスタペアの間の省略記号「・・・」は、同様なやり方にて接続された追加のペアのトランジスタを設けることができることを意味する。
【0025】
図4は、トランジスタ245、261のゲート246、268が互いに直接に接続されてない点を除いて図3の実施例と類似する本発明のもう1つの特定の実施例を示す。トランジスタ245のゲート246は、オンチップ抵抗212を通じてバイアス電圧路210に接続され、加えて対応するオンチップコンデンサ225,226の第一のプレート233,234に接続される。トランジスタ261のゲート268はオンチップ抵抗270を通じてバイアス電圧路210に接続され、加えて対応するオンチップコンデンサ271,272の第一のプレート273,274に接続される。
【0026】
図5は本発明の送信機300を示す。この送信機は、アンテナからの無線周波数電磁信号を地上或いは衛星放送するための送信機、例えば、携帯無線機(例えば、セルラ電話機)若しくは光ディスクドライブや磁気ハードドライブなどのメモリデバイスであることも;例えば、コンピュータデバイス間でワイヤを通じて電気信号を送信するための送信機であることも、或いは他の周知の無線周波数信号を使用する送信機であることもあり得る。
【0027】
この送信機は、マイクロホンや光ディスクドライブ或いはブロードキャストされるべき信号の信号源などの信号源301を含む。この信号源からの信号は、図1及び図2との関連で上で説明したような集積回路チップ200を含む増幅器302によって増幅される。この増幅された信号は、媒体へと送信するために送信機303に供給される。これには、例えば、ワイヤを通じて伝送する電気接続、光ディスクへの書き込みを行う光ディスクドライブ、空中波を通じて放送するアンテナ、レーザ送信機による光ファイバを通じての送信などが含まれる。
【0028】
上では本発明が特定の実施例との関連で当業者が本発明を製造及び使用できるように、及び本発明を実施するための最良の形態を解説するために開示された。ただし、当業者においては本発明の精神から逸脱することなく、これら実施例を修正或いは追加することも、或いは他の実現を行うことも可能であり、従って、本発明の範囲はクレームによってのみ制限されるものである。
【図面の簡単な説明】
【図1】
本発明のカスコード電力増幅器を備える集積回路チップの一部の回路図。
【図2】
回路ボード基板に接続された図1の集積回路チップの一部を備える回路ボードアセンブリの一部の図。
【図3】
図1のカスコード電力増幅器のもう1つの実施例の構成を示す回路図。
【図4】
図1のカスコード電力増幅器のさらにもう1つの実施例の構成を示す回路図。
【図5】
本発明の送信機の構成を示すブロック図。
【符号の説明】
200 CMOS集積回路チップ
201 入力信号路
205 出力信号路
206 整合網
207 抵抗負荷
210 DCバイアス電圧路
215 参照電圧路
225,226 オンチップ並列プレートコンデンサ
227,228 第一のコンデンサプレート
229,230 コネクタ
233,234 第二のコンデンサプレート
240 第一のMOSトランジスタ
245 第二のMOSトランジスタ
216 プルアップインダクタ
212 電流制限要素
212 分圧器
300 回路ボードアセンブリ
301 回路ボードの部分
303 絶縁材の層
310−315 ワイヤボンドパッド
320 アース路
321 参照電圧路
331−334、229−230 ワイヤボンドパッド
401 信号源
402 増幅器
403 媒体ドライブ

Claims (5)

  1. 入力信号路と、
    増幅出力信号路と、
    DCバイアス電圧路と、
    参照電圧路と、
    アース路と、
    無線周波数カスコード電力増幅器と、を備える集積回路チップであって、この集積回路チップが更に:
    1つ或いは複数のオンチップ並列プレートコンデンサであって、各コンデンサが第一のプレートと第二のプレートを有し、前記第一のプレートが異なる対応する接続パッドに接続され、この接続パッドが誘導性要素を通じて回路ボード上のアース路に接続されるオンチップ並列プレートコンデンサと、
    第一の端子と、第二の端子と、前記第一の端子と前記第二端子の間の電流を制御する制御端子とを有し、前記第一の端子が前記アース路に接続され、前記制御端子がRF周波数入力信号を受信するために前記入力信号路に接続される第一のトランジスタと、
    、第一の端子と、第二の端子と、前記第一の端子と前記第二の端子の間の電流を制御する制御端子を有し、前記第一の端子は前記第一のトランジスタの第二の端子に接続され、前記第二の端子は増幅出力信号路に接続されるとともにプルアップインダクタを通じて参照電圧路に接続され、前記制御端子は、各オンチップ並列プレートコンデンサの第二のプレートに接続されるとともに電流制限要素を通じてバイアス電圧路に接続される第二のトランジスタと、
    を備えたことを特徴とする集積回路チップ。
  2. 前記集積回路がGsAs基板を含み、
    前記電流制限要素がオンチップ抵抗であり、
    前記チップが更に前記参照電圧路からのバイアス電圧を供給するための手段を備え、
    前記集積回路がCMOS回路であり、前記第一と第二のトランジスタがMOSFETトランジスタであり、前記制御端子がこれらMOSFETトランジスタのゲートであり、
    前記第一と第二のトランジスタが両方ともNMOSトランジスタであり、両トランジスタについて、前記第一の端子がソース端子であり、前記第二の端子がドレーン端子であり、
    それぞれの第一のプレートが異なる対応するワイヤボンドパッドに接続され、それぞれの第二のプレートが前記第二のトランジスタの制御端子に接続される複数のオンチップ並列プレートコンデンサが設けられ、
    前記複数のオンチップコンデンサの1つが、低周波数における第二のトランジスタのゲートの所の入力信号に対する負のインピーダンスを低減するために、動作周波数において常駐短絡回路が形成されるように選択されたキャパシタンスを有し、
    前記複数のオンチップコンデンサもう1つが、低周波数における第二のトランジスタのゲートの所の入力信号に対する負のインピーダンスを低減するために、高調波回路が形成されるように選択されたキャパシタンスを有し、
    複数の第一のトランジスタが設けられ、これら各トランジスタの制御端子が前記入力信号路に接続され、更に複数の第二のトランジスタが設けられ、これら第二のトランジスタのそれぞれの第二の端子が前記増幅信号出力路に接続され、前記第一のトランジスタの第二の端子が前記第二のトランジスタの第一の端子に接続されることを特徴とする請求項1記載のチップ。
  3. 回路ボードと、
    前記回路ボードの第一のワイヤボンドパッドと第三のワイヤボンドパッドを相互接続する前記回路ボードのアース路と、
    前記回路ボードの第二のワイヤボンドパッドに接続された参照電圧路と、
    前記回路ボード上に搭載された集積回路チップと、を備える回路ボードアセンブリであって、この集積回路チップが
    このチップ面上の第一のワイヤボンドパッドに接続されたアース路と、
    このチップ面上の第二のワイヤボンドパッド(332)に接続された参照電圧路と、
    DCバイアス電圧路と、
    各々が第一のプレートと第二のプレートを有し、前記第一のプレートが前記チップ面上の異なる第三のワイヤボンドパッドに接続される1つ或いは複数の並列プレートコンデンサと、
    第一の端子と、第二の端子と、前記第一の端子と前記第二の端子の間の電流を制御する制御端子を有し、前記第一の端子が前記アース路に接続され、前記制御端子が無線周波数入力信号を受信するために前記入力信号路に接続される第一のトランジスタと、
    第一の端子と、第二の端子と、前記第一の端子と前記第二の端子の間の電流を制御する制御端子とを有し、前記第一の端子が前記第一のトランジスタの第二の端子に接続され、前記第二の端子が前記増幅信号出力路に接続されるとともにプルアップインダクタを通じて参照電圧路に接続され、前記制御端子が各オンチップ並列プレートコンデンサの第二のプレートに接続される第二のトランジスタと、
    前記バイアス電圧路と前記第二のトランジスタの制御端子の間に接続された電流制限要素とを含み、
    前記回路アセンブリが更に、
    前記チップにアース電位を供給するために前記回路ボード面の第一のワイヤボンドパッドと前記チップ面上の第一のワイヤボンドパッドを接続する第一のボンドワイヤと、
    前記チップに参照電位を供給するために前記回路ボード面の第二のワイヤボンドパッドと前記チップ面上の第二のワイヤボンドパッドを接続する第二のボンドワイヤと、
    1つ或いは複数の第三のボンドワイヤとを備え、各ボンドワイヤによって前記回路ボード面の第三のワイヤボンドパッドの対応する1つと前記チップ面上の第三のワイヤボンドパッドの対応する1つの間が接続され、対応するオンチップ並列プレートコンデンサの第二のプレートとこの回路ボードのアース路との間に接続された誘導性要素が形成されることを特徴とする回路ボードアセンブリ。
  4. 前記集積回路がGaAs基板を含み、
    前記電流制限要素がオンチップ抵抗であり、
    前記チップが更に前記参照電圧路からのバイアス電圧を供給するための手段を含み、
    前記集積回路がCMOS回路であり、前記第一および第二のトランジスタがMOSFETトランジスタであり、前記制御端子が前記トランジスタのゲートであり、
    前記第一および第二のトランジスタが両方ともNMOSトランジスタであり、、前記第一の端子がソース端子であり、前記第二の端子がドレーン端子であり、
    複数のオンチップ並列プレートコンデンサが設けられ、各コンデンサの第一のプレートが異なる対応するワイヤボンドパッドに接続され、第二のプレートが前記第二のトランジスタの制御端子に接続され、
    前記複数のオンチップコンデンサの1つが、それに接続された対応するボンドワイヤとの組合せで、低周波数における第二のトランジスタの制御端子の所の入力信号に対する負のインピーダンスを低減するために、動作周波数において常駐短絡回路が形成されるように選択されたキャパシタンスを有し、
    前記複数のオンチップコンデンサもう1つが、それに接続された対応するボンドワイヤとの組合せで、低周波数における第二のトランジスタの制御端子の所の入力信号に対する負のインピーダンスを低減するために、高調波回路が形成されるように選択されたキャパシタンスを有し、
    複数の第一のトランジスタが存在し、前記第一のトランジスタの各制御端子が前記入力信号路に接続され、更に複数の第二のトランジスタが存在し、前記第二のトランジスタの各第二の端子が前記増幅信号出力路に接続され、前記第一のトランジスタの第二の端子が前記第二のトランジスタの第一の端子に接続されることを特徴とする請求項3記載のアセンブリ。
  5. 請求項1記載の集積回路チップを用いる送信機であって、この送信機が
    入力信号を供給するための手段と、
    前記入力信号を増幅するための手段と、
    前記増幅された信号を伝送媒体上に送信するための手段と、を備え
    前記増幅手段が請求項1記載の集積回路チップを含むことを特徴とする送信機。
JP2002552181A 2000-12-21 2001-12-06 コンパクトなカスコード無線周波数cmos電力増幅器 Pending JP2004516737A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US09/745,620 US6636119B2 (en) 2000-12-21 2000-12-21 Compact cascode radio frequency CMOS power amplifier
PCT/IB2001/002382 WO2002050996A2 (en) 2000-12-21 2001-12-06 Compact cascode radio frequency cmos power amplifier

Publications (1)

Publication Number Publication Date
JP2004516737A true JP2004516737A (ja) 2004-06-03

Family

ID=24997505

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2002552181A Pending JP2004516737A (ja) 2000-12-21 2001-12-06 コンパクトなカスコード無線周波数cmos電力増幅器

Country Status (5)

Country Link
US (1) US6636119B2 (ja)
EP (1) EP1405402A2 (ja)
JP (1) JP2004516737A (ja)
KR (1) KR20030010581A (ja)
WO (1) WO2002050996A2 (ja)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7714664B2 (en) 2008-09-11 2010-05-11 Mitsubishi Electric Corporation Cascode circuit
CN101888215A (zh) * 2010-07-02 2010-11-17 苏州英诺迅科技有限公司 具有可调预失真功能的射频功率放大器电路
JP2011199338A (ja) * 2010-03-17 2011-10-06 New Japan Radio Co Ltd 増幅器
JP2013027036A (ja) * 2011-07-18 2013-02-04 Raytheon Co マイクロ波回路の性能を高めるための共鳴バイパス・コンデンサ
US8659394B2 (en) 2010-06-25 2014-02-25 Samsung Electronics Co., Ltd. RFID tag and method receiving RFID tag signal
JP2018501695A (ja) * 2014-11-13 2018-01-18 クゥアルコム・インコーポレイテッドQualcomm Incorporated 帯域内キャリアアグリゲーションのための受信機フロントエンドアーキテクチャ
WO2019031553A1 (ja) * 2017-08-10 2019-02-14 株式会社村田製作所 カスコード増幅回路

Families Citing this family (37)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0239376A3 (en) * 1986-03-27 1988-05-11 Gec-Marconi Limited Contrast enhanced photolithography
JP2002204129A (ja) * 2000-12-28 2002-07-19 Niigata Seimitsu Kk Am放送用増幅回路
US6804502B2 (en) 2001-10-10 2004-10-12 Peregrine Semiconductor Corporation Switch circuit and method of switching radio frequency signals
US20040012457A9 (en) * 2001-12-18 2004-01-22 Soltan Mehdi Frederik Internal impedance match in integrated circuits
US7190083B1 (en) * 2002-01-07 2007-03-13 Vixs Systems, Inc. High frequency integrated circuit using capacitive bonding
US7088969B2 (en) * 2002-02-12 2006-08-08 Broadcom Corporation Highly linear power amplifier and radio applications thereof
JP2004040735A (ja) * 2002-07-08 2004-02-05 Toyota Industries Corp 半導体集積回路及び半導体集積回路の製造方法
US7719343B2 (en) 2003-09-08 2010-05-18 Peregrine Semiconductor Corporation Low noise charge pump method and apparatus
US7119631B2 (en) * 2004-03-12 2006-10-10 Broadcom Corporation Off-chip LC circuit for lowest ground and VDD impedance for power amplifier
US7248120B2 (en) * 2004-06-23 2007-07-24 Peregrine Semiconductor Corporation Stacked transistor method and apparatus
JP4659826B2 (ja) 2004-06-23 2011-03-30 ペレグリン セミコンダクター コーポレーション Rfフロントエンド集積回路
JP2006101054A (ja) * 2004-09-29 2006-04-13 Oki Electric Ind Co Ltd 増幅回路
USRE48965E1 (en) 2005-07-11 2022-03-08 Psemi Corporation Method and apparatus improving gate oxide reliability by controlling accumulated charge
US7910993B2 (en) 2005-07-11 2011-03-22 Peregrine Semiconductor Corporation Method and apparatus for use in improving linearity of MOSFET's using an accumulated charge sink
US20080076371A1 (en) 2005-07-11 2008-03-27 Alexander Dribinsky Circuit and method for controlling charge injection in radio frequency switches
US7890891B2 (en) 2005-07-11 2011-02-15 Peregrine Semiconductor Corporation Method and apparatus improving gate oxide reliability by controlling accumulated charge
US9653601B2 (en) 2005-07-11 2017-05-16 Peregrine Semiconductor Corporation Method and apparatus for use in improving linearity of MOSFETs using an accumulated charge sink-harmonic wrinkle reduction
US7474158B1 (en) * 2006-04-10 2009-01-06 Rf Micro Devices, Inc. Dynamic match low noise amplifier with reduced current consumption in low gain mode
JP4430685B2 (ja) * 2007-03-26 2010-03-10 株式会社半導体理工学研究センター 高周波発振回路、位相同期ループ回路、半導体装置及び通信装置
US7541876B2 (en) * 2007-08-13 2009-06-02 Infineon Technologies Ag Amplifier and method for operating the same
KR100968206B1 (ko) * 2008-06-13 2010-07-06 전자부품연구원 증폭 장치 및 그 대역폭 조절 방법
CN101888212B (zh) * 2010-04-30 2012-10-31 苏州英诺迅科技有限公司 提高功率放大器线性度及功率附加效率的电路结构
US8350624B2 (en) 2010-09-01 2013-01-08 Peregrine Semiconductor Corporation Amplifiers and related biasing methods and devices
TWI435541B (zh) * 2010-09-07 2014-04-21 Realtek Semiconductor Corp 功率放大器及控制功率放大器的方法
US8368462B2 (en) 2010-10-06 2013-02-05 Peregrine Semiconductor Corporation Method, system, and apparatus for RF switching amplifier
KR101751071B1 (ko) * 2011-05-09 2017-06-26 삼성전기주식회사 전력 증폭기
JP5679061B2 (ja) * 2011-08-01 2015-03-04 株式会社村田製作所 高周波モジュール
US20150236748A1 (en) 2013-03-14 2015-08-20 Peregrine Semiconductor Corporation Devices and Methods for Duplexer Loss Reduction
KR101498787B1 (ko) * 2013-05-31 2015-03-06 포항공과대학교 산학협력단 전력 증폭기
CN103746665B (zh) * 2013-10-17 2017-01-25 天津大学 一种0.1~3GHz CMOS增益可调驱动功率放大器
CN103595359B (zh) * 2013-10-17 2017-01-11 天津大学 一种0.1~5GHz超宽带CMOS功率放大器
JP5861844B2 (ja) * 2013-12-12 2016-02-16 株式会社村田製作所 電力増幅モジュール
CN106712727A (zh) * 2015-10-27 2017-05-24 湖南格兰德芯微电子有限公司 射频功率放大器功率合成装置
DE112017004372T5 (de) * 2016-08-30 2019-05-09 Skyworks Solutions, Inc. Rauscharmer verstärker mit programmierbarer phasenverstärkungsstufe
CN106693184B (zh) * 2017-01-05 2019-08-16 吴国宪 一种同时调理颈椎、肩周和腰椎的低频电磁理疗一体垫
US10461705B2 (en) 2017-03-27 2019-10-29 Skyworks Solutions, Inc. Apparatus and methods for oscillation suppression of cascode power amplifiers
US10739424B2 (en) * 2017-03-27 2020-08-11 Waveguide Corporation Output impedance calibration of integrated switched-mode power amplifiers

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR1535836A (fr) * 1966-11-02 1968-08-09 Rca Corp Amplificateur de haute fréquence
US4586004A (en) * 1983-06-27 1986-04-29 Saber Technology Corp. Logic and amplifier cells
JPS6129203A (ja) * 1984-07-19 1986-02-10 Nec Corp 増巾器
US5043639A (en) * 1990-04-30 1991-08-27 Thomson Consumer Electronics, Inc. Video display apparatus with kinescope spot burn protection circuit
US5274342A (en) * 1992-02-28 1993-12-28 Hughes Aircraft Company Microwave monolithic integrated circuit (MMIC) including distributed cascode bipolar transistor amplifier unit
KR960003560B1 (ko) * 1992-11-26 1996-03-15 삼성전기주식회사 전압제어 발진회로

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7714664B2 (en) 2008-09-11 2010-05-11 Mitsubishi Electric Corporation Cascode circuit
JP2011199338A (ja) * 2010-03-17 2011-10-06 New Japan Radio Co Ltd 増幅器
US8659394B2 (en) 2010-06-25 2014-02-25 Samsung Electronics Co., Ltd. RFID tag and method receiving RFID tag signal
CN101888215A (zh) * 2010-07-02 2010-11-17 苏州英诺迅科技有限公司 具有可调预失真功能的射频功率放大器电路
JP2013027036A (ja) * 2011-07-18 2013-02-04 Raytheon Co マイクロ波回路の性能を高めるための共鳴バイパス・コンデンサ
JP2018501695A (ja) * 2014-11-13 2018-01-18 クゥアルコム・インコーポレイテッドQualcomm Incorporated 帯域内キャリアアグリゲーションのための受信機フロントエンドアーキテクチャ
WO2019031553A1 (ja) * 2017-08-10 2019-02-14 株式会社村田製作所 カスコード増幅回路
US11201594B2 (en) 2017-08-10 2021-12-14 Murata Manufacturing Co., Ltd. Cascode amplifier circuit

Also Published As

Publication number Publication date
KR20030010581A (ko) 2003-02-05
WO2002050996A2 (en) 2002-06-27
WO2002050996A3 (en) 2004-02-12
EP1405402A2 (en) 2004-04-07
US6636119B2 (en) 2003-10-21
US20020079971A1 (en) 2002-06-27

Similar Documents

Publication Publication Date Title
JP2004516737A (ja) コンパクトなカスコード無線周波数cmos電力増幅器
JP5009500B2 (ja) Rfパワーデバイス及びrfパワートランジスタデバイスにおける直線性を改善する方法
KR101429804B1 (ko) 저소모 증폭기
US6437649B2 (en) Microwave amplifier
US6462620B1 (en) RF power amplifier circuitry and method for amplifying signals
US20190097594A1 (en) Power amplifiers with injection-locked oscillator
US7619482B1 (en) Compact low voltage low noise amplifier
US6778016B2 (en) Simple self-biased cascode amplifier circuit
US7439805B1 (en) Enhancement-depletion Darlington device
JP2005143079A (ja) 高周波電力増幅器
US11031910B2 (en) Power amplifier module
US6822518B1 (en) Low noise amplifier
US5844443A (en) Linear high-frequency amplifier with high input impedance and high power efficiency
JP2022067573A (ja) 電力増幅回路
Lee et al. A quasi-four-pair class-E CMOS RF power amplifier with an integrated passive device transformer
US6725030B2 (en) CMOS radio frequency amplifier with inverter driver
JPH01254013A (ja) ガリウム・ひ素・モノリシック・マイクロ波集積回路前置増幅器
CN107615650B (zh) 具有变压器反馈的驱动器
JP2007019585A (ja) 高周波電力増幅器および無線通信装置
US6456163B1 (en) High-frequency amplifier circuit having a directly-connected bias circuit
US7368995B2 (en) Power amplifier with active bias circuit
US6570451B2 (en) High-frequency power amplifier
US8860506B2 (en) Amplifying apparatus
WO2023238483A1 (ja) 増幅回路及び増幅方法
JPH11308058A (ja) 電力増幅回路装置