JP2004235323A - 配線基板の製造方法 - Google Patents

配線基板の製造方法 Download PDF

Info

Publication number
JP2004235323A
JP2004235323A JP2003020436A JP2003020436A JP2004235323A JP 2004235323 A JP2004235323 A JP 2004235323A JP 2003020436 A JP2003020436 A JP 2003020436A JP 2003020436 A JP2003020436 A JP 2003020436A JP 2004235323 A JP2004235323 A JP 2004235323A
Authority
JP
Japan
Prior art keywords
metal layer
laminate
core substrate
layer
substrate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2003020436A
Other languages
English (en)
Other versions
JP2004235323A5 (ja
JP3811680B2 (ja
Inventor
Takashi Shudo
貴志 首藤
Takefumi Kashiwa
武文 柏
Kenji Takano
憲治 高野
Kenji Iida
憲司 飯田
Kenichiro Abe
健一郎 阿部
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP2003020436A priority Critical patent/JP3811680B2/ja
Priority to TW092136864A priority patent/TWI228957B/zh
Priority to CNB2004100019998A priority patent/CN100353821C/zh
Priority to US10/765,209 priority patent/US7152314B2/en
Publication of JP2004235323A publication Critical patent/JP2004235323A/ja
Publication of JP2004235323A5 publication Critical patent/JP2004235323A5/ja
Application granted granted Critical
Publication of JP3811680B2 publication Critical patent/JP3811680B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4644Manufacturing multilayer circuits by building the multilayer layer by layer, i.e. build-up multilayer circuits
    • H05K3/4682Manufacture of core-less build-up multilayer circuits on a temporary carrier or on a metal foil
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/0058Laminating printed circuit boards onto other substrates, e.g. metallic substrates
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/01Tools for processing; Objects used during processing
    • H05K2203/0147Carriers and holders
    • H05K2203/0152Temporary metallic carrier, e.g. for transferring material
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/01Tools for processing; Objects used during processing
    • H05K2203/0147Carriers and holders
    • H05K2203/0156Temporary polymeric carrier or foil, e.g. for processing or transferring
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/08Treatments involving gases
    • H05K2203/085Using vacuum or low pressure
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/15Position of the PCB during processing
    • H05K2203/1536Temporarily stacked PCBs
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/49126Assembling bases
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/4913Assembling to base an electrical component, e.g., capacitor, etc.

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)

Abstract

【課題】薄型で配線パターンが高密度に形成された配線基板を製造可能とする。
【解決手段】コア基板10の基板面上に接着層40aを介して第1の金属層41を接着し、該第1の金属層41に第2の金属層42を真空吸着し、該第2の金属層42の表面上に、ビルドアップ法により絶縁層46を介して層間で配線パターン44が電気的に接続された積層体50を形成した後、前記第1の金属層41と第2の金属層42との間の真空を破ることにより、前記第1の金属層41から、前記第2の金属層42を前記積層体50とともに分離し、該積層体50に所要の処理を施して配線基板を形成することを特徴とする。
【選択図】 図3

Description

【0001】
【発明の属する技術分野】
本発明は配線基板の製造方法に関し、より詳細には、薄型で高密度配線が可能な配線基板の製造方法に関する。
【0002】
【従来の技術】
図8、9は、コア基板の両面にビルドアップ法によって配線パターンを積層して形成するプリント配線板の一般的な製造方法を示す。
図8は、配線パターンを表裏面に積層して形成するコア部の製造工程を示す。図8(a)は、銅張り積層板からなるコア基板10を示す。このコア基板10は、ガラスクロス入りのエポキシ樹脂からなる基材10aの両面に銅箔11を被着したものである。図8(b)は、コア基板10にドリル加工を施し、コア基板10を貫通する貫通孔12を形成した状態を示す。貫通孔12の内径は250μm程度である。図8(c)は、コア基板10の表裏面に形成される配線パターンの電気的導通をとるために、スルーホールめっき(銅めっき)を施した状態を示す。14がスルーホールめっきによって形成された銅めっき層である。
【0003】
図8(d)は、コア基板10の表裏面に配線パターンを形成するため、貫通孔12を孔埋め用の樹脂16によって充填した状態を示す。図8(e)は、次に、蓋めっきとして銅めっきをコア基板10の表面に施した状態である。この蓋めっきにより、樹脂16が露出する端面を含むコア基板10の両面の全面が銅めっき層18によって被覆される。
図8(f)は、コア基板10の両面に被着している銅めっき層18、14および銅箔11をエッチングしてコア基板10の両面に配線パターン20を形成し、コア部22を形成した状態を示す。なお、この場合、配線パターン20はサブトラクト法によって形成するから、配線パターン20の高密度配置が制約されるという問題がある。
【0004】
図9は、コア部22の両面に配線パターンを形成してプリント配線板を製造するまでの製造工程を示す。
図9(a)は、コア部22の両面にビルドアップ法によって配線パターン24を形成した状態を示す。26が絶縁層、28が層間で配線パターン24を電気的に接続するビアである。図9(b)は、配線パターン24が形成された基板の表面に感光性のソルダーレジスト30を塗布し、露光および現像して基板の表面の所要部位をソルダーレジスト30によって被覆した状態である。図9(c)は、配線パターン24の表面に、表面処理として無電解ニッケルめっきと無電解金めっきを施し、配線パターン24の露出面を保護めっき32によって被覆した状態である。図9(d)は、配線パターン24の電極にはんだバンプ34を形成してプリント配線板36を得た状態を示す。
【0005】
【特許文献1】
特開平6−216524号公報
【0006】
【発明が解決しようとする課題】
ところで、半導体装置の小型化、薄型化に対する要請から、半導体チップを搭載する配線基板に対して薄型化、配線パターンの高密度化が強く求められている。しかしながら、上述したドリル加工によって基板に貫通孔を形成する方法の場合は貫通孔の孔径が250μm程度となり、貫通孔の配置間隔を狭間隔に設計することができないことから、配線パターンを高密度に形成することが制約される。このため、コア基板を用いて形成する従来のプリント配線板では、コア基板の一方の面のビルドアップ層で、搭載する半導体チップの電極端子間隔(たとえば、200μm)から外部接続端子の配置間隔(たとえば、500μm)に広げるように配線パターンを引き回して設計する必要があり、プリント配線板の設計上の大きな制約となっている。
【0007】
また、プリント配線板を薄型にするには、コア基板10を薄く形成する必要がある。しかし、薄いコア基板10を扱うには薄い基板を搬送等することができる特殊な製造ラインが必要になるという製造設備上の問題がある。また、薄型材は、配線基板の製造工程で、絶縁層を形成したり、めっき層を形成したりした際に生じる応力によって収縮やうねり等の変形をおこしやすく、基板の寸法コントロールが難しく、高密度に配線パターンを形成するプリント配線板の精度上で問題となる。
【0008】
そこで、本発明はこれらの課題を解決すべくなされたものであり、その目的とするところは、基板の変形等を抑えて所定の寸法精度を確保して好適に薄型化を図ることができるとともに、高密度に配線パターンを形成することができて、半導体装置の小型化、薄型化、高機能化に好適に対応することができる配線基板の製造方法を提供するにある。
【0009】
【課題を解決するための手段】
本発明は、上記目的を達成するため次の構成を備える。
すなわち、配線基板の製造方法において、コア基板の基板面上に、ビルドアップ法により絶縁層を介して層間で配線パターンが電気的に接続された積層体を形成し、前記コア基板の基板面から、前記積層体を分離し、該積層体に所要の処理を施して、絶縁層を介して配線パターンが層間で電気的に接続された配線基板を形成することを特徴とする。
なお、コア基板には樹脂基板、両面銅張り基板、金属板等の所要の強度を有する基板を使用することができる。
【0010】
また、配線基板の製造方法において、コア基板の基板面上に、金属層を真空吸着し、該金属層の表面上に、ビルドアップ法により絶縁層を介して層間で配線パターンが電気的に接続された積層体を形成した後、前記金属層とコア基板との間の真空を破ることにより、前記コア基板から、金属層とともに積層体を分離し、該積層体に所要の処理を施して配線基板を形成することを特徴とする。コア基板の基板面上に金属層を真空吸着する方法としては、たとえば、コア基板の基板面上に金属層を真空吸着した際に、基板の外周に接着剤を塗布する等により真空吸着領域をエアシールする方法がある。後工程で、エアシール部を除去あるいはエアシール部の内側で基板を切断することによって真空吸着領域の真空を破ることができる。
【0011】
また、コア基板の基板面上に接着層を介して第1の金属層を接着し、該第1の金属層に第2の金属層を真空吸着し、該第2の金属層の表面上に、ビルドアップ法により絶縁層を介して層間で配線パターンが電気的に接続された積層体を形成した後、前記第1の金属層と第2の金属層との間の真空を破ることにより、前記第1の金属層から、前記第2の金属層を前記積層体とともに分離し、該積層体に所要の処理を施して配線基板を形成することを特徴とする。
また、第1の金属層よりも大判に形成された第2の金属層を使用し、第1の金属層に第2の金属層を真空吸着するとともに、第2の金属層の外周縁部をコア基板の基板面に設けられた接着層を介してコア基板に接着し、該第2の金属層の表面上に、積層体を形成した後、前記第1の金属層の外周縁よりも内側位置で前記積層体とコア基板とを切断することにより、前記第1の金属層と第2の金属層との真空を破って前記第1の金属層から、第2の金属層を前記積層体とともに分離することを特徴とする。
なお、第1の金属層と第2の金属層とを真空吸着した際に、真空吸着領域の外周部を接着剤等によってエアシールすることにより、真空吸着領域の真空を保持することができる。また、第1の金属層と第2の金属層とを真空吸着するとともに、コア基板の基板面に設けられた接着層に第2の金属層の外周縁部を接着することによって、第1の金属層と第2の金属層との真空吸着領域の真空が保持される。
【0012】
【発明の実施の形態】
以下、本発明の好適な実施の形態について、添付図面と共に詳細に説明する。図1は、本発明に係る配線基板の製造方法を示す説明図である。図1(a)は、本発明において特徴的な製造工程であり、基材10aの両面に銅箔11が被着されたコア基板10の両面に接着フィルム40を介して、第1の金属層41と第2の金属層42を積層して被覆する工程を示す。
【0013】
コア基板10には、ワークを搬送するといった取り扱い操作が容易に可能な保形性を備え、ワークに絶縁層やめっき層を形成した際に生じる応力によって、ワークに収縮や反り等の変形が生じることを抑える強度を備えている材料を選択する。本実施形態では、基材10aとして0.3〜0.4mmの厚さのガラスクロス入りエポキシ樹脂基板を使用し、この樹脂基板の両面に厚さ9μmの銅箔11を被着したものをコア基板10としている。コア基板10は所要の強度を備えているものであれば、ガラスクロス入りエポキシ樹脂等の樹脂基板のみからなるものであっても良いし、樹脂基板以外に金属板のみから成るものであってもよい。
なお、実際の製造工程では、コア基板10には、多数個取りの大判の基板が用いられ、この大判の基板に対して、絶縁層を形成しあるいはめっきを施すといった所要の操作を施して配線基板を製造する。
【0014】
本実施形態においては、接着フィルム40にはエポキシ等の熱硬化性樹脂からなるフィルムを使用し、第1の金属層41には厚さ18μmの銅箔、第2の金属層42には厚さ35μmの銅箔を使用している。
接着フィルム40は第1の金属層41をコア基板10の表面に接着固定する作用をなすとともに、第2の金属層42の外周縁部を接着フィルム40によってコア基板10に接着する作用をなす。このため、接着フィルム40はコア基板10の両面を全面にわたって被覆するように設けるとともに、第1の金属層41の外周縁の位置が第2の金属層42の外周縁の位置よりも若干内側に位置するように、第1の金属層41と第2の金属層42の外形寸法を設定する。いいかえれば、第1の金属層41にくらべて第2の金属層42に大判の金属層を使用する。
【0015】
図1(b)は、コア基板10の両面で、接着フィルム40を介して第1の金属層41と第2の金属層42を真空熱プレスした状態を示す。真空熱プレスとは、図1(a)に示すワーク全体を真空吸引しながら、接着フィルム40を介して第1の金属層41と第2の金属層42を重ねて加熱および加圧する操作である。この真空熱プレスにより、第1の金属層41は接着層40aを介してコア基板10の銅箔11の表面に固着され、第2の金属層42はその外周縁部で接着層40aを介して銅箔11に固着される。
【0016】
図2に、第1の金属層41と第2の金属層42が接着層40aを介してコア基板10に接着されている状態を拡大して示す。同図で太線によって描いたA線の部分が、第1の金属層41と第2の金属層42が接着層40aに接着している部位である。また、同図で破線Bによって示した部位は、第1の金属層41と第2の金属層42が真空吸着している部分を示す。第1の金属層41と第2の金属層42とが真空吸着しているとは、第1の金属層41と第2の金属層42の真空吸着部分の真空が破れた場合に、第1の金属層41と第2の金属層42が剥離するように互いに吸着していることを意味する。
【0017】
図1(c)は、コア基板10の両面の外面に接着された第2の金属層42の表面に、ビルドアップ法により配線パターン44を積層して形成した状態を示す。46が絶縁層、48が層間で配線パターン44を電気的に接続するビアである。
本実施形態では、図のようにビア48をフィルドビアとし、鉛直方向に柱状にビア48が連なるように形成している。もちろん、配線パターン44は層ごとに任意のパターンに形成することができる。
【0018】
図3は、上述した方法によってコア基板10の両面に形成した、配線パターン44を備えたビルドアップ層の部分(積層体)を、コア基板10から分離して、配線パターン44と絶縁層46とビア48とからなる積層体を得るまでの製造工程を示す。
図3(a)は、積層体の第2の金属層42が被着されている面と反対側の絶縁層46の表面に第2の金属層42と同じ厚さに第3の金属層43を形成した状態を示す。この第3の金属層43は配線パターン44、絶縁層46、ビア48からなる積層体をコア基板10から分離した際に、積層体が反らないようにするために設ける。
【0019】
コア基板10から分離する積層体は300〜400μm程度の厚さを有し、それ自体、搬送等の操作が可能な保形性を備えている。しかしながら、積層体の両面での応力のアンバランスによって積層体が湾曲するように反ることが起こり得る。第3の金属層43は、コア基板10から積層体を分離した際に、積層体の両面での応力をバランスさせるために設けるのものである。本実施形態では第2の金属層42に銅箔を使用している。したがって、第3の金属層43は銅めっきによって第2の金属層42と同じ厚さに形成する。
なお、本実施形態では、第2の金属層42と第3の金属層43とで挟まれた積層体部分で、配線パターン44と絶縁層46(5層からなる)が厚さ方向に対称となるように配置している。これもコア基板10から積層体を分離した際に、積層体に作用する応力が上下面でバランスするようにするためである。
【0020】
図3(b)は、ビルドアップ層が形成されたコア基板10の外周縁部を切断して、コア基板10から配線パターン44の積層体50を分離した状態を示す。ビルドアップ層およびコア基板10を切断する位置は、図2におけるC線の位置、すなわち第1の金属層41の外形線位置よりも僅かに内側に入った位置である。このC線の位置に位置合わせしてビルドアップ層およびコア基板10を切断すれば、図3(b)に示すように、第2の金属層42が第1の金属層41から分離し、簡単に積層体50をコア基板10から分離させることができる。
【0021】
実際には、大判の基板の外周縁部に沿って回転刃を動かして基板を切断する。これによって、第2の金属層42と第3の金属層43が両面に被着した大判の積層体50がコア基板10から分離して得ることができる。第2の金属層42と同じ厚さに第3の金属層43を設けておくことによって積層体50は反らずに、平坦状の基板として得ることができる。第1の金属層41と第2の金属層42は単に真空吸着しているだけであるので、第1の金属層42の外周縁位置の近傍で第1の金属層41と第2の金属層42を切断することにより、これらの金属層の間の真空が破られ、簡単に第1の金属層41から第2の金属層42が分離する。
【0022】
なお、配線パターン44を多層に形成する製造工程においては、絶縁層46を形成するために、基板表面に絶縁性フィルムを真空ラミネートするといった真空処理工程がある。このような真空処理工程の際であっても、第1の金属層41と第2の金属層42の真空吸着が確実に保持されるようにするため、第1の金属層41と第2の金属層42を真空吸着する際の真空度は、これらの後工程における真空処理工程での真空度にくらべてより高真空に設定しておく。
【0023】
本実施形態の配線基板の製造方法は、図3(a)に示す工程までは、コア基板10の両面にビルドアップ法によって配線パターン44、絶縁層46、ビア48を形成する。したがって、ビルドアップ層を形成する工程においては、剛性を備えたコア基板10にビルドアップ層を形成することで、ワークの収縮や反りといった製造工程中に生じる寸法誤差をほぼ完全に抑えることが可能となる。このようにワークの寸法コントロールを確実に行うことができることは、高密度に配線パターン44等を形成するうえで非常に有効である。
また、コア基板10の両面にビルドアップ層を形成する工程では、従来の製造ラインがそのまま利用できるという利点もある。
【0024】
図3(c)は、積層体50の両面の全面をエッチングして、絶縁層46の外表面に被着している第2の金属層42と第3の金属層43とを除去した状態を示す。第2の金属層42と第3の金属層43とは、同じエッチング液によって同時にエッチングして除去することができ、第2の金属層42と第3の金属層43とを除去した状態で反り等が生じることはない。図3(c)に示す積層体50aは、複数の絶縁層46が積層して形成され、ある程度の厚さを有しているから、通常ラインによって搬送等を行って所要の加工を施すことが可能である。
【0025】
図4は図3(c)に示す積層体50aを使用して、基板の外表面がソルダーレジストによって被覆された配線基板を製造する製造工程を示す。
図4(a)は、積層体50aの表裏面の絶縁層46の表面にビア48を介して隣接層の配線パターン44と電気的に接続した配線パターン44a、44bを形成した状態を示す。配線パターン44a、44bは、絶縁層46にレーザ光を照射してビア穴を形成し、デスミア処理をした後、無電解銅めっきを施し、ドライフィルムをラミネートして配線パターン44a、44bとなる部位を露出させたレジストパターンを形成し、無電解銅めっき層をめっき給電層とする電解銅めっきを施して配線パターン44a、44bとなる銅層を形成し、レジストパターンを除去した後、基板の外面に露出している無電解銅めっき層の部位を除去することによって形成することができる(セミアディティブ法)。
【0026】
図4(b)は、積層体50bの両面に感光性のソルダーレジスト52を塗布し、露光および現像してパターニングした状態を示す。図4(c)は、配線パターン44a、44bの表面処理として、無電解ニッケルめっきおよび無電解金めっきを施して配線パターン44a、44bの表面を保護めっき54によって被覆した状態を示す。
図4(d)は、配線パターン44aにはんだを印刷し、はんだバンプ56を形成した状態である。この図4(d)に示す配線基板は、はんだバンプ56を形成した面側に半導体チップを搭載するもので、はんだバンプ56が半導体チップの電極端子と同一配置に形成されている。
【0027】
図5は、基板の外表面にソルダーレジストが被着されていない配線基板の製造方法を示す。
図5(a)は、図3(c)に示す積層体50に対しレーザ加工を施して基板の外表面にある絶縁層46にビア穴46a、46bを形成した状態を示す。なお、この実施形態においては、下面側の配線パターン44bについては、実装基板との接続を考慮してあらかじめ所要のパターンに形成されている。
図5(b)は、配線パターン44、44bの表面処理として、無電解ニッケルめっきおよび無電解金めっきを施して配線パターン44a、44bの表面を保護めっき54によって被覆した状態を示す。
図5(c)は、配線パターン44にはんだを印刷し、はんだバンプ56を形成して配線基板を得た状態を示す。
【0028】
図4(d)、図5(c)に示す配線基板は、ともに、はんだバンプ56を形成した面側に半導体チップを搭載するものであり、半導体チップの電極配置と同一配置にはんだバンプ56が形成されている。ビルドアップ法によって配線パターンを形成する方法であれば、微細な配線パターンを形成することが容易であり、半導体チップの電極端子の配置に一致させて接続用の電極を形成することが容易に可能となる。また、図4(d)、図5(c)に示すように、本発明方法によって得られる配線基板は、ビルドアップ層のみから成るから、コア基板10にドリル加工によって貫通孔を形成するといった設計上の制約がなく、任意の配線層で適宜配線パターンを引き回して形成することが可能となる。
【0029】
また、図4(d)に示す配線基板は絶縁層46が5層から成り、図5(c)に示す配線基板は絶縁層46が4層から成る。このように、本実施形態の配線基板の製造方法においては、コア基板10の両面にビルドアップ層を順次形成し、最終的にコア基板10からビルドアップ層を分離する方法によるから、コア基板10の両面に形成するビルドアップ層の層数は任意に選択することができる。従来の配線基板ではコア基板10の両面には同数ずつビルドアップ層を設けているから、ビルドアップ層(絶縁層)の層数は全体として偶数となるのに対して、本実施形態の製造方法によれば、配線基板の絶縁層の総数は偶数、奇数のどちらも選択可能となる。
【0030】
また、本実施形態においてはコア基板10の両面に同数ずつ絶縁層46を形成したが、コア基板10の一方の面と他方の面に形成する絶縁層46の層数を異ならせることも可能である。また、コア基板10の一方の面と他方の面でのビルドアップ層に形成する配線パターンも適宜設計することができる。これによって、コア基板10の両面で異種製品に使用する配線基板を形成することも可能である。
【0031】
図6、7は配線基板の製造方法についての他の実施形態を示す。本実施形態は、コア基板10の両面に形成する第2の金属層42の表面に表面金属層42aを設けて積層体を形成することを特徴とする。表面金属層42aは後工程で第2の金属層42をエッチングによって除去するエッチング液によっては侵されない金属、たとえば第2の金属層42に銅を用いた場合は、Cr、Ti、Ni等の金属によって形成する。
【0032】
図6(a)は、コア基板10の両面に、接着フィルム40と第1の金属層41と表面金属層42aが被着された第2の金属層42とを配置した状態、図6(b)は、コア基板10の両面に接着フィルム40を介して第1の金属層41と第2の金属層42を真空熱プレスした状態を示す。
図6(c)は、コア基板10の両面にビルドアップ法によって配線パターン44を積層して形成した状態を示す。本実施形態では、第2の金属層42の表面に表面金属層42aを設けているから、表面金属層42aの表面にじかに銅層を形成して配線パターン44を形成することができる。なお、表面金属層42aおよびビルドアップ層の外表面に形成する配線パターン44は、積層体の反りを防止するため表面の略全域を被覆するように形成するのがよい。
【0033】
図6(d)は、ビルドアップ層を形成した後、コア基板10の外周縁部を切断し、コア基板10から積層体50を分離した状態を示す。第1の金属層41と第2の金属層42との間の真空が破れることによって、第1の金属層41と第2の金属層42とが分離することは上述した実施形態と同様である。
図7は積層体50から配線基板を形成する製造工程を示す。図7(a)は、積層体50の第2の金属層42のみを選択的にエッチングして除去した状態を示す。第2の金属層42をエッチングして除去する操作は、表面金属層42aを侵さないエッチング液を使用することによって行えばよい。図7(b)は、次に、表面金属層42aのみを選択的にエッチングした状態を示す。このエッチング操作では、銅からなる配線パターン44、ビア48を侵さないエッチング液を使用すればよい。
【0034】
図6(c)は、積層体50を上下反転した状態を示す。これは、配線基板の表面を被覆するソルダーレジストの表面の凹凸を改善するため、配線パターン44の厚さによる影響を受けない平坦面に形成されている下面側をバンプ形成面とするためである。
図6(d)は、積層体50の表面をソルダーレジスト52によって被覆した状態、図6(e)は、保護めっき54により配線パターンの表面を被覆した状態、図6(f)は、積層体50の上面にはんだバンプ56を形成して配線基板を得た状態を示す。
本実施形態の配線基板の製造方法による場合も、コア基板にビルドアップ法によって配線パターンの積層体を形成して配線基板とするから、高密度に配線パターンを配置した高精度の配線基板を得ることができる。
【0035】
【発明の効果】
本発明に係る配線基板の製造方法によれば、上述したように、コア基板を支持体としてビルドアップ法により積層体を形成することにより、積層体の収縮、反り等の変形を防止して正確に寸法をコントロールすることができ、高精度の配線基板を得ることができる。また、積層体はビルドアップ法によって配線パターンを形成したものであるから、積層体から形成される配線基板は、薄型で高密度に配線パターンが形成された基板として提供される。
【図面の簡単な説明】
【図1】コア基板の両面に多層に配線パターンを形成する工程を示す説明図である。
【図2】接着層と第1の金属層および第2の金属層との接着部分を拡大して示す説明図である。
【図3】コア基板から積層体を分離する工程を示す説明図である。
【図4】外表面がソルダーレジストによって被覆された配線基板の製造工程を示す説明図である。
【図5】外表面がソルダーレジストによって被覆されない配線基板の製造工程を示す説明図である。
【図6】コア基板の両面に多層に配線パターンを形成する他の工程を示す説明図である。
【図7】外表面がソルダーレジストによって被覆された配線基板の製造工程を示す説明図である。
【図8】従来のプリント配線板の製造方法を示す説明図である。
【図9】従来のプリント配線板の製造方法を示す説明図である。
【符号の説明】
10 コア基板
10a 基材
11 銅箔
20 配線パターン
22 コア部
24 配線パターン
34 はんだバンプ
40 接着フィルム
40a 接着層
41 第1の金属層
42 第2の金属層
42a 表面金属層
43 第3の金属層
44、44a、44b 配線パターン
46 絶縁層
46a、46b ビア穴
48 ビア
50、50a、50b 積層体
52 ソルダーレジスト
54 保護めっき
56 はんだバンプ

Claims (4)

  1. コア基板の基板面上に、ビルドアップ法により絶縁層を介して層間で配線パターンが電気的に接続された積層体を形成し、
    前記コア基板の基板面から、前記積層体を分離し、
    該積層体に所要の処理を施して、絶縁層を介して配線パターンが層間で電気的に接続された配線基板を形成することを特徴とする配線基板の製造方法。
  2. コア基板の基板面上に、金属層を真空吸着し、
    該金属層の表面上に、ビルドアップ法により絶縁層を介して層間で配線パターンが電気的に接続された積層体を形成した後、
    前記金属層とコア基板との間の真空を破ることにより、前記コア基板から、金属層とともに積層体を分離し、
    該積層体に所要の処理を施して配線基板形成することを特徴とする請求項1記載の配線基板の製造方法。
  3. コア基板の基板面上に接着層を介して第1の金属層を接着し、該第1の金属層に第2の金属層を真空吸着し、
    該第2の金属層の表面上に、ビルドアップ法により絶縁層を介して層間で配線パターンが電気的に接続された積層体を形成した後、
    前記第1の金属層と第2の金属層との間の真空を破ることにより、前記第1の金属層から、前記第2の金属層を前記積層体とともに分離し、
    該積層体に所要の処理を施して配線基板を形成することを特徴とする請求項1記載の配線基板の製造方法。
  4. 第1の金属層よりも大判に形成された第2の金属層を使用し、第1の金属層に第2の金属層を真空吸着するとともに、第2の金属層の外周縁部をコア基板の基板面に設けられた接着層を介してコア基板に接着し、
    該第2の金属層の表面上に、積層体を形成した後、
    前記第1の金属層の外周縁よりも内側位置で前記積層体とコア基板とを切断することにより、前記第1の金属層と第2の金属層との真空を破って前記第1の金属層から、第2の金属層を前記積層体とともに分離することを特徴とする請求項3記載の配線基板の製造方法。
JP2003020436A 2003-01-29 2003-01-29 配線基板の製造方法 Expired - Fee Related JP3811680B2 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP2003020436A JP3811680B2 (ja) 2003-01-29 2003-01-29 配線基板の製造方法
TW092136864A TWI228957B (en) 2003-01-29 2003-12-25 Method of manufacturing circuit board
CNB2004100019998A CN100353821C (zh) 2003-01-29 2004-01-18 制造电路板的方法
US10/765,209 US7152314B2 (en) 2003-01-29 2004-01-28 Method of manufacturing circuit board

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2003020436A JP3811680B2 (ja) 2003-01-29 2003-01-29 配線基板の製造方法

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2006102389A Division JP4332162B2 (ja) 2006-04-03 2006-04-03 配線基板の製造方法

Publications (3)

Publication Number Publication Date
JP2004235323A true JP2004235323A (ja) 2004-08-19
JP2004235323A5 JP2004235323A5 (ja) 2006-03-23
JP3811680B2 JP3811680B2 (ja) 2006-08-23

Family

ID=32950067

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2003020436A Expired - Fee Related JP3811680B2 (ja) 2003-01-29 2003-01-29 配線基板の製造方法

Country Status (4)

Country Link
US (1) US7152314B2 (ja)
JP (1) JP3811680B2 (ja)
CN (1) CN100353821C (ja)
TW (1) TWI228957B (ja)

Cited By (49)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005093979A (ja) * 2003-08-08 2005-04-07 Ngk Spark Plug Co Ltd 配線基板の製造方法、及び配線基板
JP2005243990A (ja) * 2004-02-27 2005-09-08 Ngk Spark Plug Co Ltd 配線基板の製造方法
JP2005243986A (ja) * 2004-02-27 2005-09-08 Ngk Spark Plug Co Ltd 配線基板の製造方法
JP2005244124A (ja) * 2004-02-27 2005-09-08 Ngk Spark Plug Co Ltd 配線基板の製造方法
JP2006019591A (ja) * 2004-07-02 2006-01-19 Ngk Spark Plug Co Ltd 配線基板の製造方法および配線基板
JP2007013048A (ja) * 2005-07-04 2007-01-18 Daiwa Kogyo:Kk 多層配線基板の製造方法
JP2007158174A (ja) * 2005-12-07 2007-06-21 Shinko Electric Ind Co Ltd 配線基板の製造方法及び電子部品実装構造体の製造方法
JP2007158150A (ja) * 2005-12-07 2007-06-21 Shinko Electric Ind Co Ltd 配線基板の製造方法及び電子部品実装構造体の製造方法
WO2007072872A1 (ja) * 2005-12-21 2007-06-28 Ibiden Co., Ltd. プリント配線板の製造方法
JP2007173658A (ja) * 2005-12-26 2007-07-05 Kyocer Slc Technologies Corp 配線基板の製造方法
JP2007300147A (ja) * 2007-08-21 2007-11-15 Shinko Electric Ind Co Ltd 配線基板の製造方法及び電子部品実装構造体の製造方法
JP2007335698A (ja) * 2006-06-16 2007-12-27 Fujitsu Ltd 配線基板の製造方法
US7346982B2 (en) 2004-12-02 2008-03-25 Samsung Electro-Mechanics Co., Ltd. Method of fabricating printed circuit board having thin core layer
JP2008300482A (ja) * 2007-05-30 2008-12-11 Nec Toppan Circuit Solutions Inc 印刷配線板及びその製造方法ならびに半導体装置
WO2009008307A1 (ja) * 2007-07-12 2009-01-15 Sony Chemical & Information Device Corporation 配線基板の製造方法
JP2009076928A (ja) * 2003-08-08 2009-04-09 Ngk Spark Plug Co Ltd 配線基板の製造方法
JP2009088429A (ja) * 2007-10-03 2009-04-23 Nec Toppan Circuit Solutions Inc 印刷配線板及びその製造方法ならびに半導体装置
JP2009088464A (ja) * 2007-09-28 2009-04-23 Samsung Electro-Mechanics Co Ltd 基板製造方法
WO2009119680A1 (ja) * 2008-03-25 2009-10-01 イビデン株式会社 プリント配線板及びその製造方法
JP2009252827A (ja) * 2008-04-02 2009-10-29 Hitachi Chem Co Ltd 回路形成用支持基板と、半導体素子搭載用パッケージ基板及び基板の製造方法
JP2010087524A (ja) * 2009-12-11 2010-04-15 Ngk Spark Plug Co Ltd 配線基板の製造方法
JP2010239012A (ja) * 2009-03-31 2010-10-21 Elna Co Ltd プリント配線板の製造方法およびプリント配線板
JP2010239010A (ja) * 2009-03-31 2010-10-21 Elna Co Ltd プリント配線板の製造方法およびプリント配線板
JP2010251690A (ja) * 2009-04-14 2010-11-04 Samsung Electro-Mechanics Co Ltd 基板製造用キャリア部材及びこれを用いた基板製造方法
JP2010267948A (ja) * 2009-05-12 2010-11-25 Unimicron Technology Corp コアレス・パッケージ基板およびその製造方法
KR101044133B1 (ko) 2009-11-19 2011-06-24 삼성전기주식회사 인쇄회로기판 제조용 캐리어와 그 제조방법 및 이를 이용한 인쇄회로기판의 제조방법
KR101044105B1 (ko) 2009-11-16 2011-06-28 삼성전기주식회사 휨 발생 방지를 위한 기판의 제조방법
JP2011138869A (ja) * 2009-12-28 2011-07-14 Ngk Spark Plug Co Ltd 多層配線基板の製造方法及び多層配線基板
KR101067152B1 (ko) 2009-11-12 2011-09-22 삼성전기주식회사 인쇄회로기판 제조용 캐리어와 그 제조방법 및 이를 이용한 인쇄회로기판의 제조방법
KR101067080B1 (ko) 2011-05-12 2011-09-22 삼성전기주식회사 캐리어를 이용한 인쇄회로기판의 제조방법
KR101067063B1 (ko) 2009-11-12 2011-09-22 삼성전기주식회사 인쇄회로기판 제조용 캐리어와 그 제조방법 및 이를 이용한 인쇄회로기판의 제조방법
KR101067134B1 (ko) 2009-10-26 2011-09-22 삼성전기주식회사 인쇄회로기판 제조용 캐리어 및 이를 이용한 인쇄회로기판의 제조방법
JP2011199077A (ja) * 2010-03-19 2011-10-06 Ngk Spark Plug Co Ltd 多層配線基板の製造方法
KR101077358B1 (ko) 2009-11-09 2011-10-26 삼성전기주식회사 기판 제조용 캐리어 부재 및 이를 이용한 기판의 제조방법
KR101077377B1 (ko) * 2009-11-18 2011-10-26 삼성전기주식회사 기판 제조용 캐리어 부재 및 이를 이용한 기판의 제조방법
JP2012039139A (ja) * 2005-11-02 2012-02-23 Ibiden Co Ltd 多層プリント配線板
KR101119380B1 (ko) * 2009-11-09 2012-03-06 삼성전기주식회사 기판 제조용 캐리어 부재 및 이를 이용한 기판의 제조방법
US8176627B2 (en) 2007-02-28 2012-05-15 Shinko Electric Industries Co., Ltd. Method of manufacturing wiring substrate and method of manufacturing electronic component device
JP2012094682A (ja) * 2010-10-27 2012-05-17 Ngk Spark Plug Co Ltd 多層配線基板の製造方法
JP2012099857A (ja) * 2012-02-06 2012-05-24 Hitachi Chem Co Ltd 回路形成用支持基板、及び半導体素子搭載用パッケージ基板の製造方法
KR101150386B1 (ko) 2007-02-05 2012-06-01 프린코 코포레이션 다층기판 간의 상호 연결 구조 및 그 제조방법
KR101150385B1 (ko) 2007-02-05 2012-06-01 프린코 코포레이션 다층기판 간 상호 결합 구조 제조 방법 및 그 구조
JP2012195614A (ja) * 2007-09-20 2012-10-11 Ibiden Co Ltd 積層体の製造方法
US8344261B2 (en) 2009-12-24 2013-01-01 Samsung Electro-Mechanics Co., Ltd. Carrier substrate, fabrication method thereof, printed circuit board using the same, and fabrication method thereof
WO2014050995A1 (ja) * 2012-09-26 2014-04-03 日立化成株式会社 多層配線板、及び、多層配線板の製造方法
JP2014075549A (ja) * 2012-10-05 2014-04-24 Shinko Electric Ind Co Ltd 配線基板の製造方法
US20140182126A1 (en) * 2012-12-28 2014-07-03 Kyocera Slc Technologies Corporation Method for manufacturing wiring board
US10109571B2 (en) 2015-10-07 2018-10-23 Fujitsu Limited Wiring substrate and manufacturing method of wiring substrate
JP2019102779A (ja) * 2017-11-28 2019-06-24 サムソン エレクトロ−メカニックス カンパニーリミテッド. キャリア基板及び上記キャリア基板を用いた半導体パッケージの製造方法

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100475004C (zh) * 2003-05-23 2009-04-01 富士通株式会社 布线板制造方法
JP2007335700A (ja) 2006-06-16 2007-12-27 Fujitsu Ltd 配線基板の製造方法
US7958627B2 (en) * 2007-09-24 2011-06-14 Kemet Electronics Corporation Method of attaching an electronic device to an MLCC having a curved surface
CN100576976C (zh) * 2007-11-21 2009-12-30 健鼎(无锡)电子有限公司 直接埋入被动组件的电路板制造方法
JP2010118635A (ja) * 2008-11-12 2010-05-27 Ibiden Co Ltd 多層プリント配線板
JP2009143234A (ja) * 2008-12-24 2009-07-02 Nippon Mining & Metals Co Ltd キャリア付金属箔
CN101932196B (zh) * 2009-06-25 2012-07-04 南亚电路板股份有限公司 电路板结构及其制造方法
KR101061240B1 (ko) * 2009-09-10 2011-09-01 삼성전기주식회사 회로기판 제조방법
US8067266B2 (en) * 2009-12-23 2011-11-29 Intel Corporation Methods for the fabrication of microelectronic device substrates by attaching two cores together during fabrication
JP5504149B2 (ja) * 2009-12-28 2014-05-28 日本特殊陶業株式会社 多層配線基板
JP5566720B2 (ja) 2010-02-16 2014-08-06 日本特殊陶業株式会社 多層配線基板及びその製造方法
KR20120035007A (ko) * 2010-10-04 2012-04-13 삼성전기주식회사 인쇄회로기판의 제조방법
US9171739B1 (en) * 2014-06-24 2015-10-27 Stats Chippac Ltd. Integrated circuit packaging system with coreless substrate and method of manufacture thereof
KR20190012485A (ko) * 2017-07-27 2019-02-11 삼성전기주식회사 인쇄회로기판 및 그 제조 방법
TWI693872B (zh) * 2018-10-29 2020-05-11 欣興電子股份有限公司 電路板製造方法

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2915732C2 (de) * 1979-04-19 1983-09-29 Scantron GmbH & Co Elektronische Lesegeräte KG, 6000 Frankfurt Verfahren zum Identifizieren von Gegenständen und Vorrichtung zum Durchführen dieses Verfahrens
JPH0716094B2 (ja) * 1986-03-31 1995-02-22 日立化成工業株式会社 配線板の製造法
JP2899130B2 (ja) * 1991-05-09 1999-06-02 日立テクノエンジニアリング株式会社 高真空ホットプレス
JP3023492B2 (ja) 1992-02-19 2000-03-21 イビデン株式会社 複合プリント配線板の製造方法
US5505321A (en) 1994-12-05 1996-04-09 Teledyne Industries, Inc. Fabrication multilayer combined rigid/flex printed circuit board
EP0801423B1 (en) * 1996-04-08 2008-09-17 Raytheon Company Hdmi decal and fine line flexible interconnect forming methods
US6391220B1 (en) * 1999-08-18 2002-05-21 Fujitsu Limited, Inc. Methods for fabricating flexible circuit structures
JP4300687B2 (ja) * 1999-10-28 2009-07-22 味の素株式会社 接着フィルムを用いた多層プリント配線板の製造法
JP4701506B2 (ja) * 2000-09-14 2011-06-15 ソニー株式会社 回路ブロック体の製造方法、配線回路装置の製造方法並びに半導体装置の製造方法
US6803324B2 (en) 2001-01-31 2004-10-12 Sony Corporation Semiconductor device and its manufacturing method
JP2004087701A (ja) 2002-08-26 2004-03-18 Nec Toppan Circuit Solutions Toyama Inc 多層配線構造の製造方法および半導体装置の搭載方法

Cited By (72)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005093979A (ja) * 2003-08-08 2005-04-07 Ngk Spark Plug Co Ltd 配線基板の製造方法、及び配線基板
JP2009076928A (ja) * 2003-08-08 2009-04-09 Ngk Spark Plug Co Ltd 配線基板の製造方法
JP4549695B2 (ja) * 2003-08-08 2010-09-22 日本特殊陶業株式会社 配線基板の製造方法
JP2005243990A (ja) * 2004-02-27 2005-09-08 Ngk Spark Plug Co Ltd 配線基板の製造方法
JP2005243986A (ja) * 2004-02-27 2005-09-08 Ngk Spark Plug Co Ltd 配線基板の製造方法
JP2005244124A (ja) * 2004-02-27 2005-09-08 Ngk Spark Plug Co Ltd 配線基板の製造方法
JP4549694B2 (ja) * 2004-02-27 2010-09-22 日本特殊陶業株式会社 配線基板の製造方法及び多数個取り基板
JP4549692B2 (ja) * 2004-02-27 2010-09-22 日本特殊陶業株式会社 配線基板の製造方法
JP4549693B2 (ja) * 2004-02-27 2010-09-22 日本特殊陶業株式会社 配線基板の製造方法
JP2006019591A (ja) * 2004-07-02 2006-01-19 Ngk Spark Plug Co Ltd 配線基板の製造方法および配線基板
US7346982B2 (en) 2004-12-02 2008-03-25 Samsung Electro-Mechanics Co., Ltd. Method of fabricating printed circuit board having thin core layer
JP2007013048A (ja) * 2005-07-04 2007-01-18 Daiwa Kogyo:Kk 多層配線基板の製造方法
JP2012039139A (ja) * 2005-11-02 2012-02-23 Ibiden Co Ltd 多層プリント配線板
US8624121B2 (en) 2005-11-02 2014-01-07 Ibiden Co., Ltd. Multilayer printed wiring board for semiconductor devices and method for manufacturing the board
JP2007158150A (ja) * 2005-12-07 2007-06-21 Shinko Electric Ind Co Ltd 配線基板の製造方法及び電子部品実装構造体の製造方法
JP2007158174A (ja) * 2005-12-07 2007-06-21 Shinko Electric Ind Co Ltd 配線基板の製造方法及び電子部品実装構造体の製造方法
TWI399153B (zh) * 2005-12-07 2013-06-11 Shinko Electric Ind Co 配線基板的製造方法及電子組件安裝結構的製造方法(一)
US7543374B2 (en) 2005-12-07 2009-06-09 Shinko Electric Industries Co., Ltd. Method of manufacturing wiring substrate
US7594317B2 (en) 2005-12-07 2009-09-29 Shinko Electric Industries Co., Ltd. Method of manufacturing wiring substrate and method of manufacturing electronic component mounting structure
KR101347608B1 (ko) * 2005-12-07 2014-01-06 신꼬오덴기 고교 가부시키가이샤 배선 기판의 제조 방법 및 전자 부품 실장 구조체의 제조방법
KR101023003B1 (ko) * 2005-12-21 2011-03-22 이비덴 가부시키가이샤 인쇄 배선 기판의 제조 방법
WO2007072872A1 (ja) * 2005-12-21 2007-06-28 Ibiden Co., Ltd. プリント配線板の製造方法
US7736457B2 (en) 2005-12-21 2010-06-15 Ibiden Co., Ltd. Printed wiring board manufacturing method
JP2007173658A (ja) * 2005-12-26 2007-07-05 Kyocer Slc Technologies Corp 配線基板の製造方法
US7441330B2 (en) 2006-06-16 2008-10-28 Fujitsu Limited Process for producing circuit board
JP2007335698A (ja) * 2006-06-16 2007-12-27 Fujitsu Ltd 配線基板の製造方法
KR101150385B1 (ko) 2007-02-05 2012-06-01 프린코 코포레이션 다층기판 간 상호 결합 구조 제조 방법 및 그 구조
KR101150386B1 (ko) 2007-02-05 2012-06-01 프린코 코포레이션 다층기판 간의 상호 연결 구조 및 그 제조방법
US8176627B2 (en) 2007-02-28 2012-05-15 Shinko Electric Industries Co., Ltd. Method of manufacturing wiring substrate and method of manufacturing electronic component device
JP2008300482A (ja) * 2007-05-30 2008-12-11 Nec Toppan Circuit Solutions Inc 印刷配線板及びその製造方法ならびに半導体装置
WO2009008307A1 (ja) * 2007-07-12 2009-01-15 Sony Chemical & Information Device Corporation 配線基板の製造方法
JP4635033B2 (ja) * 2007-08-21 2011-02-16 新光電気工業株式会社 配線基板の製造方法及び電子部品実装構造体の製造方法
JP2007300147A (ja) * 2007-08-21 2007-11-15 Shinko Electric Ind Co Ltd 配線基板の製造方法及び電子部品実装構造体の製造方法
JP2012195614A (ja) * 2007-09-20 2012-10-11 Ibiden Co Ltd 積層体の製造方法
JP2009088464A (ja) * 2007-09-28 2009-04-23 Samsung Electro-Mechanics Co Ltd 基板製造方法
JP2009088429A (ja) * 2007-10-03 2009-04-23 Nec Toppan Circuit Solutions Inc 印刷配線板及びその製造方法ならびに半導体装置
US8263878B2 (en) 2008-03-25 2012-09-11 Ibiden Co., Ltd. Printed wiring board
JP5238801B2 (ja) * 2008-03-25 2013-07-17 イビデン株式会社 プリント配線板及びその製造方法
WO2009119680A1 (ja) * 2008-03-25 2009-10-01 イビデン株式会社 プリント配線板及びその製造方法
JP2009252827A (ja) * 2008-04-02 2009-10-29 Hitachi Chem Co Ltd 回路形成用支持基板と、半導体素子搭載用パッケージ基板及び基板の製造方法
JP2010239012A (ja) * 2009-03-31 2010-10-21 Elna Co Ltd プリント配線板の製造方法およびプリント配線板
JP2010239010A (ja) * 2009-03-31 2010-10-21 Elna Co Ltd プリント配線板の製造方法およびプリント配線板
JP2010251690A (ja) * 2009-04-14 2010-11-04 Samsung Electro-Mechanics Co Ltd 基板製造用キャリア部材及びこれを用いた基板製造方法
JP2010267948A (ja) * 2009-05-12 2010-11-25 Unimicron Technology Corp コアレス・パッケージ基板およびその製造方法
KR101067134B1 (ko) 2009-10-26 2011-09-22 삼성전기주식회사 인쇄회로기판 제조용 캐리어 및 이를 이용한 인쇄회로기판의 제조방법
KR101077358B1 (ko) 2009-11-09 2011-10-26 삼성전기주식회사 기판 제조용 캐리어 부재 및 이를 이용한 기판의 제조방법
KR101119380B1 (ko) * 2009-11-09 2012-03-06 삼성전기주식회사 기판 제조용 캐리어 부재 및 이를 이용한 기판의 제조방법
KR101067063B1 (ko) 2009-11-12 2011-09-22 삼성전기주식회사 인쇄회로기판 제조용 캐리어와 그 제조방법 및 이를 이용한 인쇄회로기판의 제조방법
KR101067152B1 (ko) 2009-11-12 2011-09-22 삼성전기주식회사 인쇄회로기판 제조용 캐리어와 그 제조방법 및 이를 이용한 인쇄회로기판의 제조방법
KR101044105B1 (ko) 2009-11-16 2011-06-28 삼성전기주식회사 휨 발생 방지를 위한 기판의 제조방법
KR101077377B1 (ko) * 2009-11-18 2011-10-26 삼성전기주식회사 기판 제조용 캐리어 부재 및 이를 이용한 기판의 제조방법
KR101044133B1 (ko) 2009-11-19 2011-06-24 삼성전기주식회사 인쇄회로기판 제조용 캐리어와 그 제조방법 및 이를 이용한 인쇄회로기판의 제조방법
JP4542201B2 (ja) * 2009-12-11 2010-09-08 日本特殊陶業株式会社 コアレス配線基板の製造方法
JP2010087524A (ja) * 2009-12-11 2010-04-15 Ngk Spark Plug Co Ltd 配線基板の製造方法
US8344261B2 (en) 2009-12-24 2013-01-01 Samsung Electro-Mechanics Co., Ltd. Carrier substrate, fabrication method thereof, printed circuit board using the same, and fabrication method thereof
US8707554B2 (en) 2009-12-28 2014-04-29 Ngk Spark Plug Co., Ltd. Method of manufacturing multilayer wiring substrate
JP2011138869A (ja) * 2009-12-28 2011-07-14 Ngk Spark Plug Co Ltd 多層配線基板の製造方法及び多層配線基板
KR101375998B1 (ko) * 2009-12-28 2014-03-19 니혼도꾸슈도교 가부시키가이샤 다층 배선기판의 제조방법 및 다층 배선기판
JP2011199077A (ja) * 2010-03-19 2011-10-06 Ngk Spark Plug Co Ltd 多層配線基板の製造方法
JP2012094682A (ja) * 2010-10-27 2012-05-17 Ngk Spark Plug Co Ltd 多層配線基板の製造方法
US8826526B2 (en) 2010-10-27 2014-09-09 Ngk Spark Plug Co., Ltd. Method of manufacturing multilayer wiring substrate
KR101067080B1 (ko) 2011-05-12 2011-09-22 삼성전기주식회사 캐리어를 이용한 인쇄회로기판의 제조방법
JP2012099857A (ja) * 2012-02-06 2012-05-24 Hitachi Chem Co Ltd 回路形成用支持基板、及び半導体素子搭載用パッケージ基板の製造方法
WO2014050995A1 (ja) * 2012-09-26 2014-04-03 日立化成株式会社 多層配線板、及び、多層配線板の製造方法
US10194525B2 (en) 2012-09-26 2019-01-29 Hitachi Chemical Company, Ltd. Multilayer wiring board, and method for manufacturing multilayer wiring board
JP2014075549A (ja) * 2012-10-05 2014-04-24 Shinko Electric Ind Co Ltd 配線基板の製造方法
US20140182126A1 (en) * 2012-12-28 2014-07-03 Kyocera Slc Technologies Corporation Method for manufacturing wiring board
US9502340B2 (en) * 2012-12-28 2016-11-22 Kyocera Corporation Method for manufacturing wiring board
US10109571B2 (en) 2015-10-07 2018-10-23 Fujitsu Limited Wiring substrate and manufacturing method of wiring substrate
JP2019102779A (ja) * 2017-11-28 2019-06-24 サムソン エレクトロ−メカニックス カンパニーリミテッド. キャリア基板及び上記キャリア基板を用いた半導体パッケージの製造方法
US10438884B2 (en) 2017-11-28 2019-10-08 Samsung Electronics Co., Ltd. Carrier substrate and method of manufacturing semiconductor package using the same
US10790224B2 (en) 2017-11-28 2020-09-29 Samsung Electronics Co., Ltd. Carrier substrate and method of manufacturing semiconductor package using the same

Also Published As

Publication number Publication date
JP3811680B2 (ja) 2006-08-23
TW200421953A (en) 2004-10-16
CN1525806A (zh) 2004-09-01
US20040211751A1 (en) 2004-10-28
US7152314B2 (en) 2006-12-26
CN100353821C (zh) 2007-12-05
TWI228957B (en) 2005-03-01

Similar Documents

Publication Publication Date Title
JP3811680B2 (ja) 配線基板の製造方法
JP4332162B2 (ja) 配線基板の製造方法
US10398038B2 (en) Printed wiring board and method for manufacturing printed wiring board
JP5410660B2 (ja) 配線基板及びその製造方法と電子部品装置及びその製造方法
US8238114B2 (en) Printed wiring board and method for manufacturing same
JP5000809B2 (ja) 多層印刷回路基板及びその製造方法並びに多層印刷回路基板を利用したbga半導体パッケージ
JP2006173232A (ja) 半導体装置およびその製造方法
JP2008300636A (ja) プリント配線板及びその製造方法、並びに、このプリント配線板を用いた電子部品収容基板及びその製造方法
JP2011199077A (ja) 多層配線基板の製造方法
TWI463928B (zh) 晶片封裝基板和結構及其製作方法
JP2007335698A (ja) 配線基板の製造方法
JP4143609B2 (ja) 配線基板の製造方法
JP2007335700A (ja) 配線基板の製造方法
TW201334647A (zh) 多層配線基板及其製造方法
JPH1022645A (ja) キャビティ付きプリント配線板の製造方法
JP2016201424A (ja) プリント配線板およびその製造方法
JP5302920B2 (ja) 多層配線基板の製造方法
JP2004119729A (ja) 回路装置の製造方法
JP5432354B2 (ja) 配線基板製造用の仮基板及びその製造方法
JP2004119730A (ja) 回路装置の製造方法
KR100366411B1 (ko) 다층 인쇄회로기판 및 그 제조방법
JP2002305382A (ja) プリント基板およびその製造方法
TW201417663A (zh) 承載板的製作方法
JP5955050B2 (ja) 配線基板の製造方法
JP4610633B2 (ja) 配線基板の製造方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20060123

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20060207

A871 Explanation of circumstances concerning accelerated examination

Free format text: JAPANESE INTERMEDIATE CODE: A871

Effective date: 20060207

A975 Report on accelerated examination

Free format text: JAPANESE INTERMEDIATE CODE: A971005

Effective date: 20060301

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20060307

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20060403

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20060411

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20060523

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20060529

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

Ref document number: 3811680

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100602

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110602

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120602

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120602

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130602

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130602

Year of fee payment: 7

LAPS Cancellation because of no payment of annual fees