JP2003108026A - プラズマディスプレイ装置 - Google Patents

プラズマディスプレイ装置

Info

Publication number
JP2003108026A
JP2003108026A JP2002169541A JP2002169541A JP2003108026A JP 2003108026 A JP2003108026 A JP 2003108026A JP 2002169541 A JP2002169541 A JP 2002169541A JP 2002169541 A JP2002169541 A JP 2002169541A JP 2003108026 A JP2003108026 A JP 2003108026A
Authority
JP
Japan
Prior art keywords
block
case
circuit block
display
panel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2002169541A
Other languages
English (en)
Other versions
JP3744470B2 (ja
Inventor
Kazunobu Kojima
Akira Mizuno
Tomihide Nomoto
一信 児嶋
朗 水野
富英 野本
Original Assignee
Matsushita Electric Ind Co Ltd
松下電器産業株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority to JP2001-181305 priority Critical
Priority to JP2001181305 priority
Application filed by Matsushita Electric Ind Co Ltd, 松下電器産業株式会社 filed Critical Matsushita Electric Ind Co Ltd
Priority to JP2002169541A priority patent/JP3744470B2/ja
Publication of JP2003108026A publication Critical patent/JP2003108026A/ja
Application granted granted Critical
Publication of JP3744470B2 publication Critical patent/JP3744470B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Abstract

(57)【要約】 【課題】 ユーザーの利用目的に応じた信号入力端子構
造を備えたプラズマディスプレイ装置を簡単に提供でき
るようにすることを目的とする。 【解決手段】 本発明においては、表示駆動回路ブロッ
クと映像信号を出力する外部機器との間に接続される入
力信号回路ブロック24と、パネル、表示駆動回路ブロ
ック及び入力信号回路ブロック24が収容される筐体と
を有し、前記入力信号回路ブロック24は、前記シャー
シ部材に配置されかつ筐体の外部に開口した装着口33
を有するケース部材34と、このケース部材34に前記
装着口33より着脱可能に装着されかつケース部材34
に装着することにより前記表示駆動回路ブロックの信号
入力用コネクタ32に着脱可能に接続される信号出力用
コネクタ35を備えるとともに外部機器に接続するため
の接続ケーブルが着脱可能に接続される入力端子部を備
えたブロック本体37とで構成したものである。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、大画面で、薄型、
軽量のディスプレイ装置として知られているプラズマデ
ィスプレイ装置に関するものである。
【0002】
【従来の技術】このプラズマディスプレイ装置では、ガ
ス放電により紫外線を発生させ、この紫外線で蛍光体を
励起して発光させカラー表示を行っている。そして、基
板上に隔壁によって区画された表示セルが設けられてお
り、これに蛍光体層が形成されている構成を有する。
【0003】このプラズマディスプレイ装置には、大別
して、駆動的にはAC型とDC型があり、放電形式では
面放電型と対向放電型の2種類があるが、高精細化、大
画面化および製造の簡便性から、現状では、プラズマデ
ィスプレイ装置の主流は、3電極構造の面放電型のもの
で、その構造は、一方の基板上に平行に隣接した表示電
極対を有し、もう一方の基板上に表示電極と交差する方
向に配列されたアドレス電極と、隔壁、蛍光体層を有す
るもので、比較的蛍光体層を厚くすることができ、蛍光
体によるカラー表示に適している。
【0004】このようなプラズマディスプレイ装置は、
液晶パネルに比べて高速の表示が可能であり、視野角が
広いこと、大型化が容易であること、自発光型であるた
め表示品質が高いことなどの理由から、フラットパネル
ディスプレイの中で最近特に注目を集めており、多くの
人が集まる場所での表示装置や家庭で大画面の映像を楽
しむための表示装置として各種の用途に使用されてい
る。
【0005】一方、プラズマディスプレイ装置は大形の
表示装置として各種の用途に使用されることから、信号
入力端子構造には、パーソナルコンピュータ、テレビジ
ョンチューナ、ビデオなどの各種の情報信号を含む映像
信号を出力する外部機器と接続可能な構成が要求され
る。
【0006】このためプラズマディスプレイ装置におい
ては、必然的に多くの外部信号発生源に接続できるよう
に各種の信号入力端子が設けられているが、一般のユー
ザー側からすれば、全ての信号入力端子を使用するよう
な使い方は少なく、ほとんどが特定の外部機器のみを接
続して使用するため、各種の機器に対応できるように設
置された各種の信号入力端子の一部は不要になることが
ある。
【0007】また、ユーザーに応じた信号入力端子を有
する複数種類のプラズマディスプレイ装置を製造すれば
よいが、上述のように各種の用途に使用されるプラズマ
ディスプレイ装置においては、多品種の製品を生産しな
ければならなくなり、生産効率が悪くなってしまう。
【0008】
【発明が解決しようとする課題】本発明はこのような現
状に鑑みなされたもので、ユーザーの利用目的に応じた
信号入力端子構造を備えたプラズマディスプレイ装置を
簡単に提供できるようにすることを目的とするものであ
る。
【0009】
【課題を解決するための手段】上記目的を達成するため
に本発明のプラズマディスプレイ装置は、パネルと、シ
ャーシ部材に配置されかつ前記パネルに信号を印加して
表示を行う表示駆動回路ブロックと、この表示駆動回路
ブロックと映像信号を出力する外部機器との間に接続さ
れる入力信号回路ブロックと、これらのパネル、表示駆
動回路ブロック及び入力信号回路ブロックが収容される
筐体とを有し、前記入力信号回路ブロックは、前記シャ
ーシ部材に配置されかつ筐体の外部に開口した装着口を
有するケース部材と、このケース部材に前記装着口より
着脱可能に装着されかつケース部材に装着することによ
り前記表示駆動回路ブロックの信号入力用コネクタに着
脱可能に接続される信号出力用コネクタを備えるととも
に外部機器に接続するための接続ケーブルが着脱可能に
接続される入力端子部を備えたブロック本体とで構成し
たものである。
【0010】この構成により、プラズマディスプレイ装
置に接続される外部機器に対応する入力端子部を備えた
ブロック本体を複数種類用意しておくことにより、ユー
ザーの要望に応じてブロック本体を取り替えれば、使用
形態に応じた信号入力端子構造を有するプラズマディス
プレイ装置を簡単に提供できる。
【0011】
【発明の実施の形態】すなわち、本発明の請求項1記載
の発明は、少なくとも前面側が透明な一対の基板を基板
間に放電空間が形成されるように対向配置するとともに
基板に電極群を配置したパネルと、シャーシ部材に配置
されかつ前記パネルに信号を印加して表示を行う表示駆
動回路ブロックと、この表示駆動回路ブロックと映像信
号を出力する外部機器との間に接続される入力信号回路
ブロックと、これらのパネル、表示駆動回路ブロック及
び入力信号回路ブロックが収容される筐体とを有し、前
記入力信号回路ブロックは、前記シャーシ部材に配置さ
れかつ筐体の外部に開口した装着口を有するケース部材
と、このケース部材に前記装着口より着脱可能に装着さ
れかつケース部材に装着することにより前記表示駆動回
路ブロックの信号入力用コネクタに着脱可能に接続され
る信号出力用コネクタを備えるとともに外部機器に接続
するための接続ケーブルが着脱可能に接続される入力端
子部を備えたブロック本体とで構成したものである。
【0012】また、本発明の請求項2に記載の発明は、
前記入力信号回路ブロックは、前記シャーシ部材に配置
されかつ筐体の外部に開口した装着口を有するケース部
材と、このケース部材に前記装着口より着脱可能に装着
されかつケース部材に装着することにより前記表示駆動
回路ブロックの信号入力用コネクタに着脱可能に接続さ
れる信号出力用コネクタを備えた第1のブロック本体
と、前記ケース部材内に配置されかつ前記表示駆動回路
ブロックに接続されるとともに外部機器に接続するため
の接続ケーブルが着脱可能に接続される入力端子部を備
えた第2のブロック本体とで構成している。
【0013】さらに、本発明の請求項3に記載の発明
は、前記入力信号回路ブロックは、前記シャーシ部材に
配置されかつ筐体の外部に開口した装着口を有するケー
ス部材と、このケース部材に前記装着口より着脱可能に
装着されかつケース部材に装着することにより前記表示
駆動回路ブロックの信号入力用コネクタに着脱可能に接
続される信号出力用コネクタを備えた第1のブロック本
体と、前記ケース部材内に配置されかつ前記表示駆動回
路ブロックに接続されるとともに外部機器に接続するた
めの接続ケーブルが着脱可能に接続される入力端子部を
備えた第2のブロック本体とで構成し、かつ前記ケース
部材内に立上り壁を設けてケース部材内の空間を分離
し、一方の空間に前記第1のブロック本体を配置すると
ともに他方の空間に第2のブロック本体を配置したもの
である。
【0014】以下、本発明の一実施の形態によるプラズ
マディスプレイ装置について、図1〜図16を用いて説
明するが、本発明の実施の態様はこれに限定されるもの
ではない。
【0015】まず、プラズマディスプレイ装置における
プラズマディスプレイパネルの構造について図1を用い
て説明する。図1に示すように、ガラス基板などの透明
な前面側の基板1上には、スキャン電極とサステイン電
極とで対をなすストライプ状の表示電極2が複数列形成
され、そしてその電極群を覆うように誘電体層3が形成
され、その誘電体層3上には保護膜4が形成されてい
る。
【0016】また、前記前面側の基板1に対向配置され
る背面側の基板5上には、スキャン電極及びサステイン
電極の表示電極2と交差するように、オーバーコート層
6で覆われた複数列のストライプ状のアドレス電極7が
形成されている。このアドレス電極7間のオーバーコー
ト層6上には、アドレス電極7と平行に複数の隔壁8が
配置され、この隔壁8間の側面およびオーバーコート層
6の表面に蛍光体層9が設けられている。
【0017】これらの基板1と基板5とは、スキャン電
極およびサステイン電極の表示電極2とアドレス電極7
とがほぼ直交するように、微小な放電空間を挟んで対向
配置されるとともに、周囲が封止され、そして前記放電
空間には、ヘリウム、ネオン、アルゴン、キセノンのう
ちの一種または混合ガスが放電ガスとして封入されてい
る。また、放電空間は、隔壁8によって複数の区画に仕
切ることにより、表示電極2とアドレス電極7との交点
が位置する複数の放電セルが設けられ、その各放電セル
には、赤色、緑色及び青色となるように蛍光体層9が一
色ずつ順次配置されている。
【0018】図2にこのプラズマディスプレイパネルの
電極配列を示しており、図2に示すようにスキャン電極
およびサステイン電極とアドレス電極とは、M行×N列
のマトリックス構成であり、行方向にはM行のスキャン
電極SCN1〜SCNMおよびサステイン電極SUS1
〜SUSMが配列され、列方向にはN列のアドレス電極
D1〜DNが配列されている。
【0019】このような電極構成のプラズマディスプレ
イパネルにおいては、アドレス電極とスキャン電極の間
に書き込みパルスを印加することにより、アドレス電極
とスキャン電極の間でアドレス放電を行い、放電セルを
選択した後、スキャン電極とサステイン電極との間に、
交互に反転する周期的な維持パルスを印加することによ
り、スキャン電極とサステイン電極との間で維持放電を
行い、所定の表示を行うものである。
【0020】図3にこのプラズマディスプレイ装置の表
示駆動回路のタイミングチャートの一例を示している。
図3に示すように、書き込み期間では、全てのサステイ
ン電極SUS1〜SUSMを0(V)に保持した後に、
第1行目の表示する放電セルに対応する所定のアドレス
電極D1〜DNに正の書き込みパルス電圧+Vw(V)
を、第1行目のスキャン電極SCN1に負の走査パルス
電圧−Vs(V)をそれぞれに印加すると、所定のアド
レス電極D1〜DNと第1行目のスキャン電極SCN1
との交点部において、書き込み放電が起こる。
【0021】次に、第2行目の表示する放電セルに対応
する所定のアドレス電極D1〜DNに正の書き込みパル
ス電圧+Vw(V)を、第2行目のスキャン電極SCN
2に負の走査パルス電圧−Vs(V)をそれぞれに印加
すると、所定のアドレス電極D1〜DNと第2行目のス
キャン電極SCN2との交点部において書き込み放電が
起こる。
【0022】上記同様の動作が順次に行われて、最後に
第M行目の表示する放電セルに対応する所定のアドレス
電極D1〜DNに正の書き込みパルス電圧+Vw(V)
を、第M行目のスキャン電極SCNMに負の走査パルス
電圧−Vs(V)をそれぞれに印加すると、所定のアド
レス電極D1〜DNと第M行目のスキャン電極SCNM
との交点部において書き込み放電が起こる。
【0023】次の維持期間では、全てのスキャン電極S
CN1〜SCNMを一旦0(V)に保持すると共に、全
てのサステイン電極SUS1〜SUSMに負の維持パル
ス電圧−Vm(V)を印加すると、書き込み放電を起こ
した前記交点部におけるスキャン電極SCN1〜SCN
Mとサステイン電極SUS1〜SUSMとの間に維持放
電が起こる。次に全てのスキャン電極SCN1〜SCN
Mと全てのサステイン電極SUS1〜SUSMとに負の
維持パルス電圧−Vm(V)を交互に印加することによ
り、表示する放電セルにおいて維持放電が継続して起こ
る。この維持放電の発光によりパネル表示が行われる。
【0024】次の消去期間において、全てのスキャン電
極SCN1〜SCNMを一旦0(V)に保持すると共
に、全てのサステイン電極SUS1〜SUSMに消去パ
ルス電圧−Ve(V)を印加すると、消去放電を起こし
て放電が停止する。
【0025】以上の動作により、プラズマディスプレイ
装置において、一画面が表示される。
【0026】図4に上記で説明した構造のパネルを組み
込んだプラズマディスプレイ装置の全体構成の一例を示
している。図において、パネル10を収容する筐体は、
前面枠11と金属製のバックカバー12とから構成さ
れ、前面枠11の開口部には光学フィルターおよびパネ
ル10の保護を兼ねたガラス等からなる前面カバー13
が配置されている。また、この前面カバー13には電磁
波の不要輻射を抑制するために、例えば銀蒸着が施され
ている。さらに、バックカバー12には、パネル10等
で発生した熱を外部に放出するための複数の通気孔12
aが設けられている。
【0027】前記パネル10は、アルミニウム等からな
るシャーシ部材14の前面に熱伝導シート15を介して
接着することにより保持され、そしてシャーシ部材14
の後面側には、パネル10を表示駆動させるための複数
の回路ブロック16が取り付けられている。前記熱伝導
シート15は、パネル10で発生した熱をシャーシ部材
14に効率よく伝え、放熱を行うためのものである。ま
た、回路ブロック16はパネル10の表示駆動とその制
御を行うための電気回路を備えており、パネル10の縁
部に引き出された電極引出部に、シャーシ部材14の四
辺の縁部を越えて延びる複数のフレキシブル配線板(図
示せず)によって電気的に接続されている。
【0028】また、シャーシ部材14の後面には、回路
ブロック16を取り付けたり、バックカバー12を固定
するためのボス部14aがダイカスト等による一体成型
により突設されている。なお、このシャーシ部材14
は、アルミニウム平板に固定ピンで固定して構成しても
よい。
【0029】図5はこのような構成のプラズマディスプ
レイ装置において、バックカバー12を外して内部の配
置構造を示す平面図であり、図5においてスキャンドラ
イバ回路ブロック20はパネル10のスキャン電極に所
定の信号電圧を供給し、サステインドライバ回路ブロッ
ク21はパネル10のサステイン電極に所定の信号電圧
を供給し、アドレスドライバ回路ブロック22はパネル
10のアドレス電極に所定の信号電圧を供給するもの
で、スキャンドライバ回路ブロック20、サステインド
ライバ回路ブロック21はシャーシ部材14の幅方向の
両端部にそれぞれ配置され、またアドレスドライバ回路
ブロック22はシャーシ部材14の高さ方向の上端部お
よび下端部に配置されている。
【0030】制御回路ブロック23は、テレビジョンチ
ューナ等の外部機器に接続するための接続ケーブルが着
脱可能に接続される入力端子部を備えた入力信号回路ブ
ロック24から送られる映像信号に基づき、画像データ
をパネル10の画素数に応じた画像データ信号に変換し
てアドレスドライバ回路ブロック22に供給すると共
に、放電制御タイミング信号を発生し、各々スキャンド
ライバ回路ブロック20およびサステインドライバ回路
ブロック21に供給し、階調制御等の表示駆動制御を行
うもので、シャーシ部材14のほぼ中央部に配置されて
いる。
【0031】電源ブロック25は、前記各回路ブロック
に電圧を供給するもので、前記制御回路ブロック23と
同様、シャーシ部材14のほぼ中央部に配置され、電源
ケーブル(図示せず)が装着されるコネクタ26を有す
る電源入力ブロック27を通して商用電源電圧が供給さ
れる。
【0032】ブラケット28はスタンドポールに装着さ
れるもので、シャーシ部材14の高さ方向の下端部の位
置に取り付けられている。据置用のスタンドに取り付け
たスタンドポールの先端部をブラケット28の孔に挿入
し、ビス等によりスタンドポールをブラケット28に固
定することによりスタンドが取り付けられ、これにより
パネルを立てた状態で保持されることとなる。
【0033】フレキシブル配線板29は、パネル10の
スキャン電極、サステイン電極の電極引出部とスキャン
ドライバ回路ブロック20、サステインドライバ回路ブ
ロック21のプリント配線板とを接続し、フレキシブル
配線板30はパネル10のアドレス電極の電極引出部と
アドレスドライバ回路ブロック22のプリント配線板と
を接続するもので、パネル10の外周部を通して、前面
側より背面側に180度湾曲させて引き回して配置して
いる。
【0034】図6、図7に制御回路ブロック23と入力
信号回路ブロック24の部分の構成を示しており、以下
この部分について詳細に説明する。
【0035】制御回路ブロック23の回路基板31は、
上述したような所定の制御回路を構成するマイクロコン
ピュータ、ドライバIC、電気回路部品等が搭載される
もので、これにより制御回路ブロック23が構成され、
またこの制御回路ブロック23の回路基板31は、前記
パネル10とほぼ平行になるようにシャーシ部材14に
ビス等により固定されている。また、この回路基板31
の端部には、信号入力用のコネクタ32が配置されてお
り、このコネクタ32を通して入力信号回路ブロック2
4から信号が入力される。
【0036】入力信号回路ブロック24は、図6、図7
に示すように、前記パネル10にほぼ平行となるように
シャーシ部材14に配置されかつ筐体のバックカバー1
2より外部に開口するように設けた装着口33を有する
ケース部材34と、このケース部材34に装着口33よ
り着脱可能に装着されかつケース部材34に装着するこ
とにより前記制御回路ブロック23のコネクタ32に着
脱可能に接続される信号出力用のコネクタ35を備える
とともに外部機器に接続するための接続ケーブルが着脱
可能に接続される入力端子36を備えた第1のブロック
本体37とを有している。
【0037】また、ケース部材34内には、チューナや
パソコンなどの別の外部機器に接続するための接続ケー
ブルが着脱可能に接続される入力端子38を備えた別の
第2のブロック本体39が内蔵され、前記制御回路ブロ
ック23のコネクタ32に信号出力用のコネクタ40が
常時接続されている。なお、図6では、ケース部材34
を省略して図示し、また図7では入力端子36およびブ
ロック本体39側を省略して図示している。
【0038】このケース部材34は、金属板を折り曲げ
加工することにより構成されており、図7、図8に示す
ように、シャーシ部材14側の面には、シャーシ部材1
4に取り付けるためのビスが貫通する孔41aを有する
固定片41が任意の個所に一体に設けられ、またこのシ
ャーシ部材14への取り付け面よりほぼ直角に立ち上が
る面には、上述した装着口33およびケース部材34に
内蔵したブロック本体39の入力端子38が配置される
開口42を形成した端子配置部43が設けられている。
そして、ケース部材34は、バックカバー12に設けた
開口(図示せず)より端子配置部43を外部に表出させ
た状態でシャーシ部材14に取り付けられる。
【0039】また、このケース部材34の内壁面には、
前記装着口33に対して直交する方向に延長されかつ金
属板の折り曲げ加工により成形した突条のガイド部材4
4が取り付けられ、装着口33よりブロック本体37を
ケース部材34内に装着したときに、前記制御回路ブロ
ック23のコネクタ32にブロック本体37のコネクタ
35が容易に挿入できるようにガイドしている。
【0040】ここで、このガイド部材44において、装
着口33側の一端部には装着口33に向かって徐々に細
くなるテーパー部44aが設けられ、他端部には突起4
4bが設けられている。
【0041】さらに、このケース部材34の内壁面に
は、ケース部材34の上面に切り込みを設け、その切り
込みにより分離された部分を内側に折り曲げ加工するこ
とにより、ブロック本体37部分とブロック本体39部
分を分離するように立上り壁45が設けられており、こ
の立上り壁45を設けることによりブロック本体39部
分が電磁的にシールドされている。46はケース部材3
4と立上り壁45により囲まれるシールド空間内にブロ
ック本体39をビスにより取り付けるための固定片であ
る。
【0042】図9〜図13にブロック本体37の詳細構
造を示しており、図9は上面から見た図、図10は下面
から見た図、図11は横側面から見た図、図12は後面
のコネクタ35側から見た図、図13は前面の入力端子
36側から見た図である。
【0043】ブロック本体37は、入力信号回路を構成
するICや電気回路部品等の部品が搭載される回路基板
50と、この回路基板50の上面に取り付けられ前記入
力信号回路を構成する部品を電磁的にシールドするとと
もに前記ケース部材34の内壁面に取り付けたガイド部
材44に嵌まり合う凹部によるガイド部51を有するシ
ールド板52と、同じく回路基板50の下面に取り付け
られた前記入力信号回路を構成する部品を電磁的にシー
ルドするシールド板53とを備えている。前記2つのシ
ールド板52、53はほぼ同じ大きさであり、かつ2つ
のシールド板52、53は前記回路基板50上の同一位
置で回路基板50に固定することにより取り付けられて
いる。また、前記シールド板52のガイド部51は、シ
ールド板52を成形加工して凹部を形成することにより
設けられている。
【0044】また、回路基板50の後面側には、コネク
タ35の端子を電気的に接続して固定することにより配
置され、回路基板50の前面側には、回路基板50に電
気的に接続された入力端子36が貫通して突出するよう
に複数の孔54aを形成するとともに、U字金具55を
有する端子板54が取り付けられている。
【0045】図14、図15はシールド板52とシール
ド板53を回路基板50に取り付けるための詳細構造を
示す拡大図であり、図14は図9のA部の拡大図、図1
5は図9のB部の拡大図である。
【0046】図9、図14および図15に示すように、
回路基板50、シールド板52にはビス56が挿入され
る孔50a,52aが設けられ、そしてシールド板53
にはビス56が螺合するネジ部53aが設けられてい
る。また、図9のA部においては図14に示すように、
回路基板50およびシールド板52には孔50a,52
aに隣接させて角孔50b,52bが設けられ、そして
シールド板53にはその角孔50b,52bに挿入され
る位置決め片53bが設けられている。
【0047】すなわち、回路基板50、シールド板52
に設けた角孔50b,52bにシールド板53の位置決
め片53bを挿入することにより、回路基板50に対し
てシールド板52、53を位置決めして配置し、この状
態でビス56を回路基板50、シールド板52の孔50
a,52aを通してシールド板53のネジ部53aに螺
合させることにより、シールド板52、53を回路基板
50に位置決めした状態でビス56のみにより取り付け
ることができる。
【0048】ここで、上記図13に示す実施の形態で
は、入力信号回路ブロック24におけるブロック本体3
7側として、ビデオ、DVDプレーヤー等の機器を接続
できるように、11本のピンジャックを入力端子36と
して使用した例を示したが、これに限定されることな
く、図16(a)〜(f)に示すような構成の端子板5
4としても良い。
【0049】図16(a)に示す例では、チューナに接
続するためのコネクタケーブルを接続するコネクタのみ
を入力端子36として設置した例であり、この場合入力
信号回路ブロック24のブロック本体39側にはパソコ
ンに接続するコネクタを入力端子38としている。
【0050】図16(b)に示す例では、ブロック本体
37側の端子板54に入力端子36を配置しない場合の
例であり、この場合ブロック本体39側の入力端子38
のみより外部機器から信号が入力される。
【0051】図16(c)〜(f)に示す例では、以上
の例で説明した端子板より長さを長くした例であり、図
16(c)は上記図13の例と同じ入力端子構成とした
例、図16(d)は5本のピンジャックとコネクタを入
力端子36として使用した例、図16(e)は12本の
ピンジャックを入力端子として配置した例、図16
(f)は図16(b)に対応させ、ブロック本体37側
に入力端子を配置しない例をそれぞれ示すものである。
【0052】以上の実施の形態で説明したように本発明
においては、入力信号回路ブロック24は、シャーシ部
材14に配置されかつ筐体の外部に開口した装着口33
を有するケース部材34と、このケース部材34に前記
装着口33より着脱可能に装着されかつケース部材34
に装着することにより前記表示駆動回路ブロックの信号
入力用のコネクタ32に着脱可能に接続される信号出力
用のコネクタ35を備えるとともに外部機器に接続する
ための接続ケーブルが着脱可能に接続される入力端子部
を備えたブロック本体37とで構成したものであり、入
力信号回路ブロック24のブロック本体37を交換する
のみで、ユーザーの利用目的に応じた信号入力端子構造
を備えたプラズマディスプレイ装置を提供することがで
きる。
【0053】特に、本発明では、ブロック本体37が着
脱可能に装着されるケース部材34をパネル10に対し
てほぼ平行になるようにシャーシ部材14に取り付けて
いるため、ケース部材34とブロック本体37とからな
る入力信号回路ブロック24をプラズマディスプレイ装
置の背面側の厚みを利用して配置することができ、装置
全体の厚みを厚くすることなく、実現することができ
る。
【0054】また、本発明では、ケース部材34を設
け、そのケース部材34に対してブロック本体37を着
脱可能に配置する構成であり、着脱されるブロック本体
37がケース部材34により保持されるため、ブロック
本体37と制御回路ブロック23との接続部であるコネ
クタ32、35に応力が集中してコネクタ32、35が
破損したり、接続状態が不安定となったりするのを防ぐ
ことができる。
【0055】さらに、ブロック本体37は、入力信号回
路を構成する部品を搭載した回路基板50に配置したシ
ールド板52を有し、かつブロック本体37が装着され
るケース部材34の内壁面に、前記シールド板52を嵌
め合わせることによりブロック本体を位置決めするガイ
ド部材44を配設した構成であり、ブロック本体37を
位置決めしてケース部材34内にスムーズに装填するこ
とができる。
【0056】また、以上の実施の形態で説明したように
本発明においては、前記2つのシールド板52、53を
ほぼ同じ大きさとし、かつ2つのシールド板52、53
を前記回路基板50上の同一位置で回路基板50に固定
することにより取り付けたものであり、一度に両面にシ
ールド板52、53を取り付けることができ、しかも同
一位置で取り付けることができるため、省スペースで取
り付けを行うことができる。
【0057】
【発明の効果】以上の説明から明らかなように本発明に
よるプラズマディスプレイ装置によれば、入力信号回路
ブロックのブロック本体を交換するのみで、ユーザーの
利用目的に応じた信号入力端子構造を備えたプラズマデ
ィスプレイ装置を提供することができ、またケース部材
に対してブロック本体を着脱可能に配置する構成であ
り、着脱されるブロック本体がケース部材により保持さ
れるため、ブロック本体と制御回路ブロックとの接続部
のコネクタ等に応力が集中してコネクタ等が破損した
り、接続状態が不安定となったりするのを防ぐことがで
きる。
【0058】また、ブロック本体は、入力信号回路を構
成する部品を搭載した回路基板に配置したガイド板を有
し、かつブロック本体が装着されるケース部材の内壁面
に、前記ガイド板を嵌め合わせることによりブロック本
体を位置決めするガイド部材を配設した構成とすること
により、ブロック本体を位置決めしてケース部材内にス
ムーズに装填することができるという効果が得られる。
【図面の簡単な説明】
【図1】本発明の一実施の形態によるプラズマディスプ
レイ装置のパネルの概略構成を示す斜視図
【図2】同プラズマディスプレイ装置のパネルの電極配
列を示す説明図
【図3】同プラズマディスプレイ装置の駆動方法の一例
を示す信号波形図
【図4】同プラズマディスプレイ装置の内部の配置構造
を示す分解斜視図
【図5】同プラズマディスプレイ装置の内部の配置構造
を示す平面図
【図6】同プラズマディスプレイ装置の入力信号回路ブ
ロック部分の構成を示す平面図
【図7】同分解斜視図
【図8】同入力信号回路ブロックのケース部材の構成を
示す斜視図
【図9】同入力信号回路ブロックのブロック本体を上面
側から見た平面図
【図10】同入力信号回路ブロックのブロック本体を下
面側から見た平面図
【図11】同入力信号回路ブロックのブロック本体を側
面から見た平面図
【図12】同入力信号回路ブロックのブロック本体を後
面から見た平面図
【図13】同入力信号回路ブロックのブロック本体を前
面から見た平面図
【図14】同入力信号回路ブロックのブロック本体の要
部の拡大図
【図15】同じく入力信号回路ブロックのブロック本体
の要部の拡大図
【図16】(a)〜(f)は入力信号回路ブロックの入
力端子の他の例を示す平面図
【符号の説明】
10 パネル 11 前面枠 12 バックカバー 14 シャーシ部材 23 制御回路ブロック 24 入力信号回路ブロック 31、50 回路基板 32、35、40 コネクタ 33 装着口 34 ケース部材 36、38 入力端子 37、39 ブロック本体 51 ガイド部 52、53 シールド板 54 端子板
───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.7 識別記号 FI テーマコート゛(参考) H05K 9/00 H05K 9/00 F (72)発明者 水野 朗 大阪府門真市大字門真1006番地 松下電器 産業株式会社内 Fターム(参考) 5C058 AA11 AB06 BA35 5E321 AA01 CC22 GG05 5E322 AA03 AB01 5G435 AA17 AA19 BB06 CC09 EE02 EE46 LL04 LL08

Claims (10)

    【特許請求の範囲】
  1. 【請求項1】 少なくとも前面側が透明な一対の基板を
    基板間に放電空間が形成されるように対向配置するとと
    もに基板に電極群を配置したパネルと、シャーシ部材に
    配置されかつ前記パネルに信号を印加して表示を行う表
    示駆動回路ブロックと、この表示駆動回路ブロックと映
    像信号を出力する外部機器との間に接続される入力信号
    回路ブロックと、これらのパネル、表示駆動回路ブロッ
    ク及び入力信号回路ブロックが収容される筐体とを有
    し、前記入力信号回路ブロックは、前記シャーシ部材に
    配置されかつ筐体の外部に開口した装着口を有するケー
    ス部材と、このケース部材に前記装着口より着脱可能に
    装着されかつケース部材に装着することにより前記表示
    駆動回路ブロックの信号入力用コネクタに着脱可能に接
    続される信号出力用コネクタを備えるとともに外部機器
    に接続するための接続ケーブルが着脱可能に接続される
    入力端子部を備えたブロック本体とで構成したことを特
    徴とするプラズマディスプレイ装置。
  2. 【請求項2】 少なくとも前面側が透明な一対の基板を
    基板間に放電空間が形成されるように対向配置するとと
    もに基板に電極群を配置したパネルと、シャーシ部材に
    配置されかつ前記パネルに信号を印加して表示を行う表
    示駆動回路ブロックと、この表示駆動回路ブロックと映
    像信号を出力する外部機器との間に接続される入力信号
    回路ブロックと、これらのパネル、表示駆動回路ブロッ
    ク及び入力信号回路ブロックが収容される筐体とを有
    し、前記入力信号回路ブロックは、前記シャーシ部材に
    配置されかつ筐体の外部に開口した装着口を有するケー
    ス部材と、このケース部材に前記装着口より着脱可能に
    装着されかつケース部材に装着することにより前記表示
    駆動回路ブロックの信号入力用コネクタに着脱可能に接
    続される信号出力用コネクタを備えた第1のブロック本
    体と、前記ケース部材内に配置されかつ前記表示駆動回
    路ブロックに接続されるとともに外部機器に接続するた
    めの接続ケーブルが着脱可能に接続される入力端子部を
    備えた第2のブロック本体とで構成したことを特徴とす
    るプラズマディスプレイ装置。
  3. 【請求項3】 少なくとも前面側が透明な一対の基板を
    基板間に放電空間が形成されるように対向配置するとと
    もに基板に電極群を配置したパネルと、シャーシ部材に
    配置されかつ前記パネルに信号を印加して表示を行う表
    示駆動回路ブロックと、この表示駆動回路ブロックと映
    像信号を出力する外部機器との間に接続される入力信号
    回路ブロックと、これらのパネル、表示駆動回路ブロッ
    ク及び入力信号回路ブロックが収容される筐体とを有
    し、前記入力信号回路ブロックは、前記シャーシ部材に
    配置されかつ筐体の外部に開口した装着口を有するケー
    ス部材と、このケース部材に前記装着口より着脱可能に
    装着されかつケース部材に装着することにより前記表示
    駆動回路ブロックの信号入力用コネクタに着脱可能に接
    続される信号出力用コネクタを備えた第1のブロック本
    体と、前記ケース部材内に配置されかつ前記表示駆動回
    路ブロックに接続されるとともに外部機器に接続するた
    めの接続ケーブルが着脱可能に接続される入力端子部を
    備えた第2のブロック本体とで構成し、かつ前記ケース
    部材内に立上り壁を設けてケース部材内の空間を分離
    し、一方の空間に前記第1のブロック本体を配置すると
    ともに他方の空間に第2のブロック本体を配置したこと
    を特徴とするプラズマディスプレイ装置。
  4. 【請求項4】 ケース部材は、パネルに対してほぼ平行
    となるようにシャーシ部材に配置した請求項1〜3のい
    ずれかに記載のプラズマディスプレイ装置。
  5. 【請求項5】 ケース部材の上面に切り込みを入れ内側
    に折り曲げることにより立上り壁を形成した請求項3に
    記載のプラズマディスプレイ装置。
  6. 【請求項6】 ブロック本体は、入力信号回路を構成す
    る部品を搭載した回路基板に配置したガイド板を有し、
    かつブロック本体が装着されるケース部材の内壁面に、
    前記ガイド板を嵌め合わせることによりブロック本体を
    位置決めするガイド部材を配設した請求項1、請求項2
    または請求項3に記載のプラズマディスプレイ装置。
  7. 【請求項7】 ブロック本体は、電子回路を構成する電
    子部品が両面に搭載された回路基板と、この回路基板上
    の電子部品を覆うように回路基板の両面それぞれに取り
    付けられかつ前記電子部品を電磁的にシールドまたは電
    子部品から発生する熱を放熱するための金属板とを有
    し、前記2つの金属板をほぼ同じ大きさとし、かつ2つ
    の金属板を前記回路基板上の同一位置で回路基板に固定
    することにより取り付けた請求項1に記載のプラズマデ
    ィスプレイ装置。
  8. 【請求項8】 第1のブロック本体は、電子回路を構成
    する電子部品が両面に搭載された回路基板と、この回路
    基板上の電子部品を覆うように回路基板の両面それぞれ
    に取り付けられかつ前記電子部品を電磁的にシールドま
    たは電子部品から発生する熱を放熱するための金属板と
    を有し、前記2つの金属板をほぼ同じ大きさとし、かつ
    2つの金属板を前記回路基板上の同一位置で回路基板に
    固定することにより取り付けた請求項2または3に記載
    のプラズマディスプレイ装置。
  9. 【請求項9】 2つの金属板のうち一方の金属板に、回
    路基板に設けた孔に挿入される位置決め片を設け、かつ
    他方の金属板に前記回路基板の孔と同一位置で前記位置
    決め片が挿入される孔を設けた請求項6または7に記載
    のプラズマディスプレイ装置。
  10. 【請求項10】 2つの金属板のうち一方の金属板およ
    び回路基板にビスが挿入される孔を設け、他方の金属板
    に前記ビスが螺合するネジ部を設け、一方の金属板側よ
    りビスを金属板および回路基板の孔を貫通させて他方の
    金属板のネジ部に螺合させることにより金属板を回路基
    板に固定した請求項6または7に記載のプラズマディス
    プレイ装置。
JP2002169541A 2001-06-15 2002-06-11 プラズマディスプレイ装置 Expired - Fee Related JP3744470B2 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2001-181305 2001-06-15
JP2001181305 2001-06-15
JP2002169541A JP3744470B2 (ja) 2001-06-15 2002-06-11 プラズマディスプレイ装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002169541A JP3744470B2 (ja) 2001-06-15 2002-06-11 プラズマディスプレイ装置

Publications (2)

Publication Number Publication Date
JP2003108026A true JP2003108026A (ja) 2003-04-11
JP3744470B2 JP3744470B2 (ja) 2006-02-08

Family

ID=26616972

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2002169541A Expired - Fee Related JP3744470B2 (ja) 2001-06-15 2002-06-11 プラズマディスプレイ装置

Country Status (1)

Country Link
JP (1) JP3744470B2 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2004107296A1 (ja) * 2003-05-29 2004-12-09 Matsushita Electric Industrial Co., Ltd. 平板型画像表示装置
JP2009081228A (ja) * 2007-09-26 2009-04-16 Funai Electric Co Ltd 薄型モニタ装置のシールド構造

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2004107296A1 (ja) * 2003-05-29 2004-12-09 Matsushita Electric Industrial Co., Ltd. 平板型画像表示装置
KR100714166B1 (ko) * 2003-05-29 2007-05-02 마쯔시다덴기산교 가부시키가이샤 평판형 화상 표시 장치
US7456807B2 (en) 2003-05-29 2008-11-25 Panasonic Corporation Flat panel image display unit
JP2009081228A (ja) * 2007-09-26 2009-04-16 Funai Electric Co Ltd 薄型モニタ装置のシールド構造
JP4525723B2 (ja) * 2007-09-26 2010-08-18 船井電機株式会社 薄型モニタ装置のシールド構造

Also Published As

Publication number Publication date
JP3744470B2 (ja) 2006-02-08

Similar Documents

Publication Publication Date Title
KR100530398B1 (ko) 플라즈마 디스플레이 장치
JP2003338249A (ja) プラズマディスプレイ装置
KR100869415B1 (ko) 플라즈마 디스플레이 장치
JP2002372917A (ja) プラズマディスプレイ装置
JP2003345265A (ja) プラズマディスプレイ装置
JP2003108026A (ja) プラズマディスプレイ装置
JP2004029388A (ja) 表示装置
JP2003043942A (ja) プラズマディスプレイ装置
JP2004069889A (ja) プラズマディスプレイ装置
JP2003173150A (ja) プラズマディスプレイ装置
JP2003043944A (ja) プラズマディスプレイ装置
JP2004054214A (ja) 表示装置
JP2003043988A (ja) プラズマディスプレイ装置
JP2002372923A (ja) 電子回路装置
JP2004020998A (ja) プラズマディスプレイ装置
JP2002353660A (ja) プラズマディスプレイ装置
JP2002374078A (ja) 電子回路装置
JP2004151305A (ja) プラズマディスプレイ装置
JP2005084363A (ja) プラズマディスプレイ装置
JP2003076296A (ja) プラズマディスプレイ装置
JP2004094091A (ja) プラズマディスプレイ装置
JP2004126452A (ja) プラズマディスプレイ装置の製造方法
JP2003029651A (ja) プラズマディスプレイ装置
JP2006039073A (ja) プラズマディスプレイ装置
JP4333097B2 (ja) プラズマディスプレイ装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20040715

RD01 Notification of change of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7421

Effective date: 20050707

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20051011

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20051101

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20051114

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091202

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091202

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101202

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111202

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111202

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121202

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131202

Year of fee payment: 8

LAPS Cancellation because of no payment of annual fees