JP2002185873A - Video signal output device - Google Patents

Video signal output device

Info

Publication number
JP2002185873A
JP2002185873A JP2000378545A JP2000378545A JP2002185873A JP 2002185873 A JP2002185873 A JP 2002185873A JP 2000378545 A JP2000378545 A JP 2000378545A JP 2000378545 A JP2000378545 A JP 2000378545A JP 2002185873 A JP2002185873 A JP 2002185873A
Authority
JP
Japan
Prior art keywords
signal
control signal
cmos
image sensor
video signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP2000378545A
Other languages
Japanese (ja)
Inventor
Naoki Kikuchi
直樹 菊地
Original Assignee
Asahi Optical Co Ltd
旭光学工業株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Asahi Optical Co Ltd, 旭光学工業株式会社 filed Critical Asahi Optical Co Ltd
Priority to JP2000378545A priority Critical patent/JP2002185873A/en
Publication of JP2002185873A publication Critical patent/JP2002185873A/en
Application status is Withdrawn legal-status Critical

Links

Abstract

PROBLEM TO BE SOLVED: To decrease number of transmission cables used for transmission/ reception of a signal between a CMOS image sensor and an external device.
SOLUTION: The CMOS image sensor 11 has an image forming area 22, that generates a pixel signal corresponding to an image formed on a light receiving face and a control signal storage area 23 that is placed at the outside of the image forming area 22. The image forming area 22 generates a pixel signal by an image pickup operation. The control signal storage area 23 stores a control signal to apply white balance adjustment or the like to the pixel signal. The pixel signal is subjected to processing by the control signal in a pixel signal processing circuit 26, and the resulting signal is fed to a microcomputer of an electronic endoscope via the transmission cable as video signal. The microcomputer transmits the control signal to the CMOS image sensor 11 via the transmission cable.
COPYRIGHT: (C)2002,JPO

Description

【発明の詳細な説明】 DETAILED DESCRIPTION OF THE INVENTION

【0001】 [0001]

【発明の属する技術分野】本発明は、例えば電子内視鏡に設けられ、撮像装置として機能するCMOSイメージセンサに関する。 The present invention relates to, for example provided in the electronic endoscope, to a CMOS image sensor which serves as an imaging device.

【0002】 [0002]

【従来の技術】従来電子内視鏡に設けられる撮像装置として、CMOSイメージセンサとCCDが知られている。 2. Description of the Related Art As the image pickup device provided in the conventional electronic endoscope, CMOS image sensor and the CCD are known. CMOSイメージセンサは、CCDとは異なり、システムワンチップ化が可能である。 CMOS image sensor is different from the CCD, it is possible the system one chip. したがって、撮像動作により得た画素信号をCMOSイメージセンサのシステム内で処理することができ、モニタ装置等に適合したフォーマットの映像信号として出力することが可能である。 Thus, a pixel signal obtained by the imaging operation can be processed in the system of a CMOS image sensor, it is possible to output as a video signal in a format compatible with the monitor device or the like.

【0003】CMOSイメージセンサのシステムにおいて実行される処理としては、ホワイトバランス調整、ゲインコントロール、ガンマ補正、ビデオ方式へのフォーマット変換等があり、これらの処理内容はCMOSイメージセンサに接続される機器の種類あるいはCMOSイメージセンサの使用環境によって異なる。 [0003] process performed in the CMOS image sensor system, white balance adjustment, gain control, gamma correction, there are format conversion and the like to video mode, these processing contents are the devices connected to the CMOS image sensor type or different depending on the operating environment of the CMOS image sensor. したがって、 Therefore,
CMOSイメージセンサにおける処理の実行のために、 For execution of the processing in a CMOS image sensor,
CMOSイメージセンサに対して外部から、処理内容に対応した制御信号を伝送する必要がある。 From the outside to the CMOS image sensor, it is necessary to transmit a control signal corresponding to the processing content.

【0004】 [0004]

【発明が解決しようとする課題】すなわちCMOSイメージセンサを用いた電子内視鏡では、電源用と、映像信号のモニタ装置等への出力用の伝送ケーブルに加えて、 In the electronic endoscope is using i.e. CMOS image sensor INVENTION SUMMARY is], the power supply, in addition to the transmission cable for output to the monitor device or the like of the video signal,
制御信号をCMOSイメージセンサに伝送するための伝送ケーブルが必要である。 Is necessary transmission cables for transmitting control signals to the CMOS image sensor. このため内視鏡の可撓管を細径化するには限界があった。 There is a limit to reduce the diameter of the flexible tube of the endoscope for this.

【0005】本発明は、CMOSイメージセンサと外部装置との信号の授受に用いる伝送ケーブルを削減することを目的としている。 [0005] The present invention aims at reducing the transmission cable for use in transfer of signals between the CMOS image sensor and the external device.

【0006】 [0006]

【課題を解決するための手段】本発明に係る映像信号出力装置は、複数のCMOSが格子状に配列されて構成され、結像された画像に対応した画素信号が発生する画像形成領域と、画像形成領域の外側に配列されたCMOS Video signal output apparatus according to the present invention SUMMARY OF THE INVENTION A plurality of CMOS are arranged to be configured in a grid, the image formation region in which the pixel signal corresponding to the image formed is generated, CMOS arranged outside the image forming region
によって構成され、画素信号を処理するための制御信号を格納可能な制御信号格納領域とを有するイメージセンサと、画素信号に対して、制御信号に応じた処理を施して映像信号を得る画素信号処理手段と、制御信号を外部から入力し、かつ映像信号を外部に出力するために設けられた伝送ケーブルとを備えたことを特徴としている。 It is constituted by an image sensor having a retractable control signal storage area control signals for processing a pixel signal, the pixel signal, a pixel signal processing for obtaining a video signal by performing a process corresponding to the control signal means, a control signal is input from the outside, and is characterized in that a transmission cable that is provided for outputting a video signal to an external.

【0007】CMOSイメージセンサは、例えば電子内視鏡の撮像装置として設けられる。 [0007] CMOS image sensor is provided, for example, as an imaging apparatus for an electronic endoscope. これによれば、電子内視鏡の可撓管を細径化することができる。 According to this, it is possible to reduce the diameter of the flexible tube of an electronic endoscope.

【0008】制御信号格納領域は画像形成領域に隣接して設けられ、画像形成領域に含まれる1列のCMOSに平行なCMOSの列によって構成されることが好ましい。 [0008] Control signal storage region is provided adjacent to the image forming region is preferably configured by parallel CMOS columns CMOS one column included in the image forming region. これによれば、制御信号格納領域からの制御信号の読出制御が簡単になる。 According to this, the read control of the control signal from the control signal storage area is simplified.

【0009】画像形成領域の1列のCMOSにおいて発生する画素信号と、制御信号格納手段の1列のCMOS [0009] and the pixel signals generated in one row CMOS of the image forming area, CMOS one row of the control signal storage unit
に格納された制御信号とは、それぞれ1つの水平走査期間毎に外部に出力可能である。 The stored control signal, respectively can be output to the outside for every one horizontal scanning period. この場合、制御信号が外部に出力可能な水平走査期間に、制御信号が外部から入力されて制御信号格納領域に格納可能であるように構成されることが好ましい。 In this case, the horizontal scanning period can output control signals to the external control signal is preferably configured to be input from the outside can be stored in the control signal storage area. また、この場合、映像信号が外部に出力された後、制御信号が外部から入力される。 In this case, after the video signal is output to an external control signal is input from the outside.

【0010】 [0010]

【発明の実施の形態】以下、本発明の実施形態を図面を参照して説明する。 BEST MODE FOR CARRYING OUT THE INVENTION Hereinafter, an embodiment of the present invention with reference to the drawings. 図1は電子内視鏡の構成を概略的に示している。 Figure 1 schematically shows a configuration of an electronic endoscope. 電子内視鏡(電子スコープ)は、生体内に挿入される可撓管10と、可撓管10が接続される操作部50とを有する。 An electronic endoscope (electronic scope) includes a flexible tube 10 which is inserted into a living body, and an operation unit 50 for the flexible tube 10 is connected. 可撓管10の先端には撮像装置であるCMOSイメージセンサ11が設けられている。 The distal end of the flexible tube 10 CMOS image sensor 11 is provided an image pickup apparatus.

【0011】可撓管10は細長く成形され可撓性を有する管である。 [0011] flexible tube 10 is a tube with a molded elongated flexible. 可撓管10内には、生体内を照明するための光を導くライトガイド12と、送気・送水チャネルあるいは吸引・鉗子チャネル等のチャネル13とが設けられている。 The flexible tube 10, a light guide 12 for guiding light for illuminating the inside of a living body, a channel 13 is provided such as the air and water supply channel or suction-forceps channel.

【0012】CMOSイメージセンサ11の受光面には、多数のCMOSが格子状に配列されており、生体内部等の被写体の画像が結像される。 [0012] the light-receiving surface of the CMOS image sensor 11 are arranged a number of CMOS in a grid, the image of the subject living body or the like is imaged. 各CMOSには画像を構成する画素信号(電圧信号)が発生し、この画素信号は雑音除去、AD変換等の種々の処理を施され、映像信号として操作部50へ転送される。 Each CMOS to pixel signals constituting an image (voltage signal) is generated, the pixel signal denoising, subjected to various treatments for AD conversion and the like, is transferred to the operation unit 50 as a video signal. CMOSイメージセンサ11における画素信号の検出動作および種々の処理動作は、クロック発生回路14によって生成されるクロック信号に基づいて行われる。 Detection operation and various processing operations of the pixel signals in the CMOS image sensor 11 is performed based on a clock signal generated by the clock generation circuit 14.

【0013】操作部50には、CMOSイメージセンサ11の撮像動作と画素信号の処理動作等を制御するためのマイクロコンピュータ(CPU)51が設けられている。 [0013] Operation unit 50 includes a microcomputer (CPU) 51 for controlling the processing operations of the image pickup operation and the pixel signals of the CMOS image sensor 11 is provided. CMOSイメージセンサ11とマイクロコンピュータ51は単一の伝送ケーブル15によって接続されている。 CMOS image sensor 11 and the microcomputer 51 are connected by a single transmission cable 15. また操作部50にはモニタ装置52が設けられている。 Also the operating unit 50 monitor device 52 is provided. モニタ装置52には、CMOSイメージセンサ11 The monitor device 52, CMOS image sensor 11
から伝送ケーブル15を介して映像信号が伝送され、画像が表示される。 Video signal is transmitted through the transmission cable 15 from an image is displayed. この画像は、操作部50に設けられたシャッタボタン(図示せず)が押されないときはリアルタイムの動画であるが、シャッタボタンが押されたときはそのときの静止画である。 This image, when the shutter button provided on the operation unit 50 (not shown) is not depressed is a real-time video, when the shutter button is pressed a still image at that time.

【0014】操作部50には光源53が設けられている。 [0014] The light source 53 is provided in the operation unit 50. 光源53から出射された光はライトガイド12を介して可撓管10の先端から照射される。 Light emitted from the light source 53 is irradiated from the distal end of the flexible tube 10 through the light guide 12. さらに操作部5 Furthermore, the operating unit 5
0には、図示しない電源が設けられており、電源によって発生した電力は電源ケーブル16を介してCMOSイメージセンサ11に供給される。 The 0, provided power supply (not shown), the power generated by the power supplied to the CMOS image sensor 11 via a power cable 16. なお電源ケーブル16 The power cable 16
内には、CMOSイメージセンサ11を接地するためのリード線も設けられている。 The inside is also provided leads for grounding the CMOS image sensor 11.

【0015】図2はCMOSイメージセンサ11における各CMOSと、モニタ装置52に表示される水平走査線との関係を示している。 [0015] Figure 2 shows the respective CMOS in the CMOS image sensor 11, the relation between the horizontal scanning lines to be displayed on the monitor device 52. CMOSイメージセンサ11 CMOS image sensor 11
は、複数のCMOS21が格子状に配列されて構成される。 Consists plurality of CMOS21 is arranged in a grid. 図において実線によって囲まれた矩形部分は、CM Rectangular portion surrounded by a solid line in the figure, CM
OSイメージセンサ11の受光面に結像された画像に対応した画素信号が発生する画像形成領域22である。 Pixel signal corresponding to the image formed on the light receiving surface of the OS image sensor 11 is an image forming area 22 to occur. 画像形成領域22の外側に配列されたCMOS21によって構成され、破線によって囲まれた矩形部分は、画素信号を処理するための制御信号を格納するための制御信号格納領域23である。 Is constituted by CMOS21 arranged outside the image forming region 22, a rectangular portion surrounded by a broken line is a control signal storage region 23 for storing the control signals for processing a pixel signal.

【0016】CMOS21は図において、横方向に5 [0016] CMOS21 in FIG, laterally 5
つ、縦方向に6つ設けられるように示されているが、実際には、横方向および縦方向にそれぞれ数100個設けられている。 One is shown to be longitudinally into six provided, in fact, are provided several hundred in the horizontal and vertical directions. 画像形成領域22の各CMOSには、撮像動作によって画素信号が発生する。 Each CMOS image forming region 22, the pixel signal is generated by the imaging operation. 画像形成領域22において、横方向に並ぶCMOSの列のうち、1番上に位置する列(Line 1)はモニタ装置の画面54において1 In the image forming area 22, of the CMOS columns arranged in the horizontal direction and the columns located at the top (Line 1) is the screen 54 of the monitor device 1
番上に表示され水平方向に並ぶ画素から成る映像信号L Image signal L comprising pixels arranged in the horizontal direction is displayed on a turn
1に対応する。 Corresponding to 1. 同様に、2、3、4番目の列(Line 2, Similarly, second, third and fourth columns (Line 2,
Line 3, Line 4)はモニタ装置の画面54において2、 Line 3, Line 4) 2 the screen 54 of the monitor device,
3、4番目の列の映像信号L2、L3、L4にそれぞれ対応する。 3,4-th column of the image signal L2, L3, L4 respectively corresponding to. 一方、制御信号格納領域23において、最も画像形成領域22に近接する列(Line 5)とその下側の列(Line 6)のCMOSは、モニタ装置の画面54には表示されない部分に対応しており、これらのCMOSには上述したように制御信号が格納される。 On the other hand, the control in the signal storage region 23, the CMOS of the most image forming sequence in proximity to the region 22 (Line 5) and its lower row (Line 6), on the screen 54 of the monitor device in response to the portion which is not displayed cage, control signals as described above it is stored in these in CMOS.

【0017】各CMOS21には、横方向(X方向)および縦方向(Y方向)の位置を特定するためのXアドレス指定回路24およびYアドレス指定回路25がそれぞれ接続されている。 [0017] Each CMOS21, the horizontal direction (X direction) and vertical direction (Y-direction) X addressing circuit for identifying the position of 24 and Y addressing circuit 25 are connected. アドレス指定回路24、25によって任意のCMOSを指定することができ、例えば、そのCMOSに所定の電圧信号を供給し、あるいはそのCM Can specify any CMOS by addressing circuits 24 and 25, for example, it supplies a predetermined voltage signal to the CMOS, or the CM
OSから電圧信号を読み出すことができる。 It is possible to read the voltage signal from the OS.

【0018】画素信号処理回路26には、雑音除去回路、AD変換器およびファンクション・レジスタが設けられており、プログラマブル・ファンクション・レジスタ27が接続されている。 [0018] pixel signal processing circuit 26, the noise reduction circuit, AD converter and the function register is provided, the programmable function register 27 is connected. プログラマブル・ファンクション・レジスタ27は、操作部50のマイクロコンピュータ51と伝送ケーブル15を介して接続され(図1参照)、マイクロコンピュータ51から伝送されてきたホワイトバランス調整係数等の制御信号が格納される。 Programmable function register 27 is connected via the microcomputer 51 and the transmission cable 15 of the operating unit 50 (see FIG. 1), control signal such as white balance adjustment coefficient which is transmitted from the microcomputer 51 is stored .

【0019】画素信号処理回路26では、アドレス指定回路24、25によって指定されたCMOS21(Line [0019] In the pixel signal processing circuit 26, CMOS 21 designated by the address designation circuit 24, 25 (Line
1 〜 Line 4)から電圧信号である画素信号が入力され、雑音除去回路によって雑音が除去される。 Pixel signal is a voltage signal from the 1 ~ Line 4) is input, the noise is removed by the noise removal circuit. その後、 after that,
画素信号はAD変換器によってデジタル信号に変換され、ファンクション・レジスタによって、ホワイトバランス調整、ゲイン調整およびガンマ補正を施されるとともに、例えばコンポジットビデオ信号の形式の映像信号に変換される。 Pixel signal is converted into a digital signal by the AD converter, the function register, white balance adjustment, together with is subjected to gain adjustment and gamma correction, for example, is converted into the format of the video signal of the composite video signal. この映像信号は伝送ケーブル15を介してマイクロコンピュータ51に伝送される。 The video signal is transmitted to the microcomputer 51 through the transmission cable 15.

【0020】図3〜図5を参照して、CMOSイメージセンサ11からマイクロコンピュータ51とモニタ装置52へ映像信号を伝送する動作と、マイクロコンピュータ51からCMOSイメージセンサ11へ制御信号を伝送する動作を説明する。 [0020] With reference to FIGS. 3 to 5, an operation for transmitting the video signal from the CMOS image sensor 11 to the microcomputer 51 and the monitor device 52, an operation for transmitting control signals from the microcomputer 51 to the CMOS image sensor 11 explain. なお図3、4では、画素信号処理回路26とプログラマブル・ファンクション・レジスタ27は省略されている。 In FIG. 3 and 4, the pixel signal processing circuit 26 and a programmable function register 27 is omitted.

【0021】送信期間は、CMOSイメージセンサ11 [0021] The transmission period, CMOS image sensor 11
側から映像信号がマイクロコンピュータ51とモニタ装置52に伝送される動作のみが行われる期間である。 Only operating the video signal from the side is transmitted to the microcomputer 51 and the monitor device 52 is a time to be performed. C
MOSイメージセンサ11では、クロック発生回路14 In MOS image sensor 11, a clock generation circuit 14
から出力されるクロック信号にしたがって画素信号が読み出され、画素信号処理回路26(図2)において所定の処理を施されて映像信号に変換される。 Pixel signal is read out in accordance with the clock signal outputted from being subjected to a predetermined process in the pixel signal processing circuit 26 (FIG. 2) is converted into a video signal. 図5に示されるように映像信号L1、L2、・・・は、2つの水平同期信号Hによって区画されている。 Video signals L1, L2 as shown in FIG. 5, ... it is defined by two horizontal synchronizing signals H.

【0022】水平同期信号Hと垂直同期信号(図示せず)は同期分離回路55において映像信号L1、L2、 The video signal L1 in the horizontal synchronizing signal H and a vertical synchronizing signal (not shown) is synchronous separation circuit 55, L2,
・・・から分離される。 It is separated from .... 水平同期信号Hと垂直同期信号は、水平同期信号/垂直同期信号カウンタ56によって計数される。 Horizontal synchronizing signal H and vertical synchronizing signal is counted by the horizontal synchronizing signal / vertical synchronizing signal counter 56. マイクロコンピュータ51では、水平同期信号Hの数をチェックすることによって、何番目の映像信号であるかが特定され、また垂直同期信号を検出することによって、CMOSイメージセンサ11から1画面分の全ての信号が出力されたことが認識される。 The microcomputer 51, by checking the number of the horizontal synchronizing signal H, are identified what number of video signals, and by detecting a vertical synchronization signal from the CMOS image sensor 11 all of one screen that signal is output is recognized.

【0023】遅延回路57では、水平同期信号Hから一定時間だけ遅れて伝送される1列の映像信号(L1、L [0023] In the delay circuit 57, a row of video signal transmitted from the horizontal synchronizing signal H certain time delayed by (L1, L
2、L3またはL4)のみが抽出され、サンプルホールド回路58において保持される。 2, L3 or L4) only are extracted and held in the sample-and-hold circuit 58. 映像信号は、次の列の映像信号が伝送されてくるまでの間に、モニタ装置52 Video signal, until the video signal of the next column is transmitted thereto, monitoring device 52
へ転送される。 It is transferred to. すなわち、映像信号は1つの水平走査期間毎にモニタ装置52に対して出力される。 That is, the video signal is output to the monitor device 52 for every one horizontal scanning period. なおカウンタ56によって、信号L5、L6が伝送されてきたと判断されたとき、これらは制御信号であるので、モニタ装置52に転送する必要はなく、マスク回路59によって遮断される。 The Note Counter 56, when the signal L5, L6 is determined to have been transmitted, since these are the control signals need not be transferred to the monitor device 52, is blocked by the mask circuit 59.

【0024】このように送信期間において、CMOSイメージセンサ11では送信動作のみが行われ、操作部5 [0024] In this way transmission period, only the transmission operation in the CMOS image sensor 11 is performed, the operation unit 5
0では受信動作のみが行われる。 In 0 only reception operation is performed.

【0025】送受信期間は、CMOSイメージセンサ1 [0025] The transmission and reception period, CMOS image sensor 1
1側から映像信号L1〜L4がマイクロコンピュータ5 Video signal L1~L4 from 1 side microcomputer 5
1とモニタ装置52に伝送されるとともに、マイクロコンピュータ51から制御信号L5、L6がプログラマブル・ファンクション・レジスタ27(図2)に伝送される期間である。 While it is transmitted to a monitor device 52, a period in which the control signal L5, L6 from the microcomputer 51 is transmitted to the programmable function register 27 (FIG. 2). CMOSイメージセンサ11では、送信期間と同様に画素信号が読み出され、画素信号は画素信号処理回路26において所定の処理を施され映像信号に変換される。 In the CMOS image sensor 11, are read out pixel signals similarly to the transmission period, the pixel signals are subjected to predetermined processing in the pixel signal processing circuit 26 is converted into a video signal.

【0026】水平同期信号Hと垂直同期信号は、同期信号分離回路55において映像信号L1、L2・・・から分離される。 The horizontal synchronizing signal H and vertical synchronizing signals are separated from the video signal L1, L2 · · · in the synchronous signal separating circuit 55. 映像信号L1〜L4は、上述したように、 Video signal L1~L4, as described above,
遅延回路57(図3)とサンプルホールド回路58(図3)を介してモニタ装置52に転送される。 It is transferred via the delay circuit 57 (FIG. 3) and the sample-and-hold circuit 58 (FIG. 3) to the monitor device 52. これに対して信号L5、L6のタイミングでは、マイクロコンピュータ51において生成された制御信号が加算器60において水平同期信号Hに加算され、CMOSイメージセンサ11側へ伝送され、プログラマブル・ファンクション・レジスタ27(図2)に格納される。 The timing of the signal L5, L6 contrast, the control signal generated in the microcomputer 51 are summed in the adder 60 to the horizontal synchronizing signal H, are transmitted to the CMOS image sensor 11 side, programmable function register 27 ( It is stored in FIG. 2). なお、制御信号L5、L6はマスク回路59の作用によりモニタ装置5 The control signal L5, L6 monitor device 5 by the action of the mask circuit 59
2には転送されない。 Not transferred to the 2.

【0027】制御信号L5、L6はプログラマブル・ファンクション・レジスタ27から読み出されてCMOS The control signal L5, L6 is read from the programmable function register 27 CMOS
イメージセンサ11の制御信号格納領域23に格納され、そのとき画像形成領域22に発生した画素信号に対するホワイトバランス調整等の処理に用いられる。 Stored in the control signal storage region 23 of the image sensor 11, used for processing such as white balance adjustment for the time pixel signals generated in the image formation region 22.

【0028】以上のように本実施形態では、CMOSイメージセンサ11から読み出される画素信号に対してホワイトバランス調整等の処理を行うための制御信号は、 [0028] In this embodiment as described above, control signals for performing processing such as white balance adjustment on the pixel signal read out from the CMOS image sensor 11,
CMOSイメージセンサ11側から映像信号を外部に出力するための伝送ケーブル15を用いてCMOSイメージセンサ11側へ伝送される。 It is transmitted to the CMOS image sensor 11 side by using the transmission cable 15 for outputting a video signal to the outside from the CMOS image sensor 11 side. すなわち映像信号のモニタ装置等への出力用の伝送ケーブルと、制御信号をCM That is, the transmission cable for output to the monitor device or the like of the video signal, the control signal CM
OSイメージセンサに伝送するための伝送ケーブルを兼用したので電子内視鏡の可撓管を細径化することが可能となる。 Having combined the transmission cable for transmitting the OS image sensor it is possible to reduce the diameter of the flexible tube of an electronic endoscope.

【0029】 [0029]

【発明の効果】以上のように本発明によれば、CMOS According to the present invention as described above, according to the present invention, CMOS
イメージセンサと外部装置との信号の授受に用いる伝送ケーブルを削減することができ、本発明を電子内視鏡に適用した場合には、可撓管を細径化することができる。 It is possible to reduce the transmission cable for use in transfer of signals between the image sensor and the external device, when the present invention is applied to an electronic endoscope, it is possible to reduce the diameter of the flexible tube.

【図面の簡単な説明】 BRIEF DESCRIPTION OF THE DRAWINGS

【図1】本発明の一実施形態を適用した電子内視鏡の構成を概略的に示すブロック図である。 1 is a block diagram schematically showing the applied electronic endoscope constitutes an embodiment of the present invention.

【図2】CMOSイメージセンサにおける各CMOS [2] Each of the CMOS image sensor CMOS
と、モニタ装置に表示される水平走査線との関係を示す図である。 When a diagram showing the relationship between the horizontal scanning lines to be displayed on the monitor device.

【図3】CMOSイメージセンサからマイクロコンピュータ側に映像信号を伝送する送信期間の動作を示すブロック図である。 3 is a block diagram illustrating the operation of a transmission period for transmitting a video signal from the CMOS image sensor to the microcomputer side.

【図4】CMOSイメージセンサからマイクロコンピュータ側に映像信号を伝送し、かつマイクロコンピュータからCMOSイメージセンサ側に制御信号を伝送する送受信期間の動作を示すブロック図である。 [4] transmits the video signals from the CMOS image sensor to the microcomputer side, and is a block diagram illustrating the operation of transmitting and receiving period for transmitting control signals from the microcomputer to the CMOS image sensor side.

【図5】送信期間および送受信期間における映像信号と制御信号を示す図である。 5 is a diagram showing a video signal and a control signal in the transmission period and the reception period.

【符号の説明】 DESCRIPTION OF SYMBOLS

11 CMOSイメージセンサ 21 CMOS 22 画像形成領域 23 制御信号格納領域 L1〜L4 映像信号 L5、L6 制御信号 11 CMOS image sensor 21 CMOS 22 the image formation area 23 control signal storage region L1~L4 video signal L5, L6 control signal

Claims (6)

    【特許請求の範囲】 [The claims]
  1. 【請求項1】 複数のCMOSが格子状に配列されて構成され、結像された画像に対応した画素信号が発生する画像形成領域と、前記画像形成領域の外側に配列されたCMOSによって構成され、前記画索信号を処理するための制御信号を格納可能な制御信号格納領域とを有するイメージセンサと、 前記画素信号に対して、前記制御信号に応じた処理を施して映像信号を得る画素信号処理手段と、 前記制御信号を外部から入力し、かつ前記映像信号を外部に出カするために設けられた伝送ケーブルとを備えたことを特徴とする映像信号出力装置。 1. A plurality of CMOS are arranged to be configured in a grid, is configured with an image forming region in which the pixel signals corresponding to the imaged image is generated, the CMOS arranged outside the image forming region an image sensor having a retractable control signal storage area control signal for processing the Esaku signal, to the pixel signal, a pixel signal to obtain a video signal by performing a process corresponding to the control signal processing means and said enter control signal from the outside, and the video signal output apparatus characterized by comprising a transmission cable provided to print out the video signal to the outside.
  2. 【請求項2】 前記イメージセンサが電子内視鏡に設けられることを特徴とする請求項1に記載の映像信号出力装置。 2. A video signal output device as claimed in claim 1, wherein said image sensor is provided in the electronic endoscope.
  3. 【請求項3】 前記制御信号格納領域が前記画像形成領域に隣接して設けられ、前記画像形成領域に含まれる1 Wherein the control signal storage region is provided adjacent to the image forming area, 1 included in the image forming region
    列のCMOSに平行なCMOSの列によって構成されることを特徴とする請求項1に記載の映像信号出カ装置。 Video signal Deca apparatus according to claim 1, characterized in that it is constituted by a row of parallel CMOS to CMOS column.
  4. 【請求項4】 前記画像形成領域の1列のCMOSにおいて発生する画素信号と、前記制御信号格納手段の1列のCMOSに格納された制御信号とが、それぞれ1つの水平走査期間毎に外部に出カ可能であることを特徴とする請求項3に記載の映像信号出力装置。 4. A pixel signal generated in one row CMOS of the imaging region, a row control signal stored in the CMOS of the control signal storage means and are each externally every one horizontal scanning period video signal output apparatus according to claim 3, characterized in that it is output.
  5. 【請求項5】 前記制御信号が外部に出力可能な水平走査期間に、前記制御信号が外部から入力されて前記制御信号格納領域に格納可能であることを特徴とする請求項4に記載の映像信号出カ装置。 5. A horizontal scanning period can output the control signal to the outside, the image of claim 4, wherein the control signal is equal to or input from the outside can be stored in the control signal storage area signal deca apparatus.
  6. 【請求項6】 前記映像信号が外部に出カされた後、前記制御信号が外部から入カされることを特徴とする請求項4に記載の映像信号出力装置。 6. After the image signal is deca outside, the video signal output apparatus according to claim 4, wherein the control signal is characterized in that it is arrived from outside.
JP2000378545A 2000-12-13 2000-12-13 Video signal output device Withdrawn JP2002185873A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2000378545A JP2002185873A (en) 2000-12-13 2000-12-13 Video signal output device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2000378545A JP2002185873A (en) 2000-12-13 2000-12-13 Video signal output device

Publications (1)

Publication Number Publication Date
JP2002185873A true JP2002185873A (en) 2002-06-28

Family

ID=18847094

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000378545A Withdrawn JP2002185873A (en) 2000-12-13 2000-12-13 Video signal output device

Country Status (1)

Country Link
JP (1) JP2002185873A (en)

Cited By (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006319691A (en) * 2005-05-13 2006-11-24 Hitachi Ltd Imaging device
EP2094002A2 (en) 2008-02-25 2009-08-26 FUJIFILM Corporation Electronic communication system and endoscope system
US7955255B2 (en) 2006-04-20 2011-06-07 Boston Scientific Scimed, Inc. Imaging assembly with transparent distal cap
US8052597B2 (en) 2005-08-30 2011-11-08 Boston Scientific Scimed, Inc. Method for forming an endoscope articulation joint
US8083671B2 (en) 2004-09-30 2011-12-27 Boston Scientific Scimed, Inc. Fluid delivery system for use with an endoscope
US8097003B2 (en) 2005-05-13 2012-01-17 Boston Scientific Scimed, Inc. Endoscopic apparatus with integrated variceal ligation device
US8118732B2 (en) 2003-04-01 2012-02-21 Boston Scientific Scimed, Inc. Force feedback control system for video endoscope
US8197400B2 (en) 2004-09-30 2012-06-12 Boston Scientific Scimed, Inc. Selectively rotatable shaft coupler
US8199187B2 (en) 2004-09-30 2012-06-12 Boston Scientific Scimed, Inc. Adapter for use with digital imaging medical device
US8202265B2 (en) 2006-04-20 2012-06-19 Boston Scientific Scimed, Inc. Multiple lumen assembly for use in endoscopes or other medical devices
US8353860B2 (en) 2004-09-30 2013-01-15 Boston Scientific Scimed, Inc. Device for obstruction removal with specific tip structure
US8357148B2 (en) 2004-09-30 2013-01-22 Boston Scientific Scimed, Inc. Multi-functional endoscopic system for use in electrosurgical applications
US8435172B2 (en) 2004-09-30 2013-05-07 Boston Scientific Scimed, Inc. Automated control of irrigation and aspiration in a single-use endoscope
US8888684B2 (en) 2006-03-27 2014-11-18 Boston Scientific Scimed, Inc. Medical devices with local drug delivery capabilities
US9913573B2 (en) 2003-04-01 2018-03-13 Boston Scientific Scimed, Inc. Endoscopic imaging system

Cited By (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8118732B2 (en) 2003-04-01 2012-02-21 Boston Scientific Scimed, Inc. Force feedback control system for video endoscope
US9913573B2 (en) 2003-04-01 2018-03-13 Boston Scientific Scimed, Inc. Endoscopic imaging system
USRE46007E1 (en) 2004-09-30 2016-05-24 Boston Scientific Scimed, Inc. Automated control of irrigation and aspiration in a single-use endoscope
US8435172B2 (en) 2004-09-30 2013-05-07 Boston Scientific Scimed, Inc. Automated control of irrigation and aspiration in a single-use endoscope
US8083671B2 (en) 2004-09-30 2011-12-27 Boston Scientific Scimed, Inc. Fluid delivery system for use with an endoscope
US8353860B2 (en) 2004-09-30 2013-01-15 Boston Scientific Scimed, Inc. Device for obstruction removal with specific tip structure
US8197400B2 (en) 2004-09-30 2012-06-12 Boston Scientific Scimed, Inc. Selectively rotatable shaft coupler
US8199187B2 (en) 2004-09-30 2012-06-12 Boston Scientific Scimed, Inc. Adapter for use with digital imaging medical device
US8357148B2 (en) 2004-09-30 2013-01-22 Boston Scientific Scimed, Inc. Multi-functional endoscopic system for use in electrosurgical applications
US8097003B2 (en) 2005-05-13 2012-01-17 Boston Scientific Scimed, Inc. Endoscopic apparatus with integrated variceal ligation device
JP2006319691A (en) * 2005-05-13 2006-11-24 Hitachi Ltd Imaging device
US9439557B2 (en) 2005-08-30 2016-09-13 Boston Scientific Scimed, Inc. Articulation joint
US8052597B2 (en) 2005-08-30 2011-11-08 Boston Scientific Scimed, Inc. Method for forming an endoscope articulation joint
US10052013B2 (en) 2005-08-30 2018-08-21 Boston Scientific Scimed, Inc. Medical device comprising segments
US8888684B2 (en) 2006-03-27 2014-11-18 Boston Scientific Scimed, Inc. Medical devices with local drug delivery capabilities
US7955255B2 (en) 2006-04-20 2011-06-07 Boston Scientific Scimed, Inc. Imaging assembly with transparent distal cap
US9358363B2 (en) 2006-04-20 2016-06-07 Boston Scientific Scimed, Inc. Multiple lumen assembly for use in endoscopes or other medical devices
US8202265B2 (en) 2006-04-20 2012-06-19 Boston Scientific Scimed, Inc. Multiple lumen assembly for use in endoscopes or other medical devices
US8870753B2 (en) 2006-04-20 2014-10-28 Boston Scientific Scimed, Inc. Imaging assembly with transparent distal cap
EP2094002A2 (en) 2008-02-25 2009-08-26 FUJIFILM Corporation Electronic communication system and endoscope system

Similar Documents

Publication Publication Date Title
US5592237A (en) High resolution image processor with multiple bus architecture
CN102057365B (en) 3d for drawing integrated processor
JP5035987B2 (en) The capsule endoscope, and an operation control method of the capsule endoscope
JPH0583588A (en) Image processor
DE60327004D1 (en) Imaging device
JPH05233125A (en) Multimedia information input device
DE69935640D1 (en) X-ray imaging device
WO2003053241A3 (en) Device, system and method for image based size analysis
JPH04176435A (en) Endoscope apparatus
JP2002181942A (en) Radiation image pickup device and system
WO2003032839A8 (en) Cmos dental x-ray imaging system
JP2002049363A (en) Picture display system
JPH1132986A (en) Endoscope system
EP0905973A3 (en) Television receiver, video signal processing device, image processing method and device
US20120217378A1 (en) Solid-state imaging apparatus
JPS6281193A (en) Endoscope
JP2002055672A (en) Real-size display system
JP2004153682A (en) Solid-state image pickup device
JP2001236181A (en) Pointing device
RU2008111509A (en) The apparatus and method of image processing camera
KR950704902A (en) A solid-state imaging device (Solid-state image pick-up apparatus)
JP6123274B2 (en) Imaging device
JP2009195602A (en) Electronic communication system and endoscope system
JP2008141610A (en) Solid-state imaging apparatus, and imaging system
JPH04341232A (en) Electronic endoscope system

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20040707

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20061205

A761 Written withdrawal of application

Free format text: JAPANESE INTERMEDIATE CODE: A761

Effective date: 20070202