JP2001343629A - Liquid crystal display device - Google Patents

Liquid crystal display device

Info

Publication number
JP2001343629A
JP2001343629A JP2000165642A JP2000165642A JP2001343629A JP 2001343629 A JP2001343629 A JP 2001343629A JP 2000165642 A JP2000165642 A JP 2000165642A JP 2000165642 A JP2000165642 A JP 2000165642A JP 2001343629 A JP2001343629 A JP 2001343629A
Authority
JP
Grant status
Application
Patent type
Prior art keywords
temperature
liquid crystal
code
control voltage
value
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2000165642A
Other languages
Japanese (ja)
Other versions
JP2001343629A5 (en )
JP4580063B2 (en )
Inventor
Kiyoshi Kamiya
潔 神谷
Original Assignee
Citizen Watch Co Ltd
シチズン時計株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date

Links

Abstract

PROBLEM TO BE SOLVED: To provide a temperature compensation system of a liquid crystal display panel whose range of application is wide and whose circuit scale is small.
SOLUTION: In this liquid crystal display device, the temperature range of application of the liquid crystal panel is divided into four temperature regions and a temperature compensation code 109 is generated based on data of inclination values to which a temperature versus a control voltage is linearly approximated in respective temperature regions, that is, approximate segments of a line 1, 2, 3, 4 and an initial value being a control voltage at a specific temperature.
COPYRIGHT: (C)2001,JPO

Description

【発明の詳細な説明】 DETAILED DESCRIPTION OF THE INVENTION

【0001】 [0001]

【発明の属する技術分野】本発明は液晶表示装置に関し、さらに詳しくは液晶パネルの温度補償に関する。 It relates to a liquid crystal display device present invention BACKGROUND OF THE INVENTION, and more particularly relates to a temperature compensation of the liquid crystal panel.

【0002】 [0002]

【従来の技術】携帯電話器など屋外で使用される電子機器の表示装置は広い動作温度範囲が要求され、とくに液晶パネルの場合は液晶状態が維持できる全温度範囲に近い−20℃から60℃程度に設定されることが多い。 BACKGROUND ART Display devices of electronic equipment used outdoors such as mobile telephone is wide operating temperature range requirements, particularly in the case of the liquid crystal panel 60 ° C. from -20 ° C. close to the full temperature range of the liquid crystal state can be maintained it is often set to a degree. このため液晶パネルの多くのパラメータはこの温度範囲内で大きく変動するものが多く、なかでも液晶パネル表示に大きな影響を与えるものとして透過率と電圧に関する閾値特性は固化直前の低温領域において大きく変動する。 Therefore many of the parameters of the liquid crystal panel is much that vary greatly within this temperature range, threshold characteristic regarding the transmittance and the voltage as a major impact on inter alia the liquid crystal panel display varies greatly in a low temperature region immediately before solidification . ところが多くの液晶表示装置が温度に対し液晶パネルの駆動電圧を直線的に変化させ(以下、線形と称する)、輝度調整ボリュームを併用することにより低温時の急激な特性変化に対応しているのが現状である。 However linearly varying the driving voltage of the liquid crystal panel Many liquid crystal display device with respect to temperature (hereinafter, referred to as linear), what corresponds to the sudden change in characteristics at a low temperature by combined use brightness adjustment volume There is at present. 一方これに対し無調整化を目指そうとすると、曲線的に変化(以下非線形と称する)する温度特性に対応した温度補償が必要になる。 On the other hand, when contrary to Aim and adjustment-free, it is necessary to temperature compensation corresponding to the temperature characteristic curve varying (hereinafter referred to as non-linear).

【0003】オープンループ系で非線形温度補償を行う一般的な方法は、最初にアナログ量である温度センサの電圧出力をデジタル化(以下A/D変換と称する)し、 A common method of performing a non-linear temperature compensation in an open-loop system, (hereinafter referred to as A / D conversion) first digitized voltage output of the temperature sensor is an analog quantity, and
デジタル回路(以下コード変換部と称する)でA/Dコンバータ出力(以下温度コードと称する)から補償値(以下補償コードと称する)を作成し、この補償コードを再度アナログ量に戻し(以下D/A変換と称する)という過程を通り、液晶パネルの駆動電圧等を制御するものである。 Compensation value from a digital circuit (hereinafter referred to as code converter) A / D converter output (hereinafter referred to as temperature code) creates a (hereinafter referred to as the compensation code), returned to the compensation code again into an analog amount (hereinafter D / through a process that is referred to as a conversion), and controls the driving voltage of the liquid crystal panel or the like.

【0004】このコード変換部は、ROM(リードオンリメモリ)がよく使われ、ROMに予め補償コードを書き込んでおき、温度コードをアドレス信号として補償コードを読み出して使用する。 [0004] The code conversion unit, ROM is used (read only memory) well in advance written the advance compensation code ROM, use reads the compensation encoding temperature code as an address signal. これは機能的にはルックアップテーブルと呼ばれるものに等しい。 This is equivalent to what is called the look-up table is functionally.

【0005】 [0005]

【発明が解決しようとする課題】コード変換部としてR R a code conversion unit [SUMMARY OF THE INVENTION]
OMを使用する場合、液晶物質や液晶パネルの仕様が変わり温度特性が変化するたびにROMを書き換えなくてはならなず、ひとつのROMの条件で適用できる応用範囲が狭いという課題がある。 When using OM, such should not not rewrite the ROM each time the specifications changes the temperature characteristics of the liquid crystal material and a liquid crystal panel is varied, range of applications that can be applied under the condition of one ROM there is a problem that narrow. これを避けるため温度コードの他にいろいろな条件を示すコードもROMのアドレス信号として採用し適用範囲を広げようとすると、RO When the code is also to Grow the adopted scope as the address signal of the ROM to indicate various conditions in addition to the temperature code to avoid this, RO
Mサイズが増大してしまうという課題が起こる。 A problem that the M size is increased occurs. そこで本発明の目的は、温度補償に対する適用範囲が広く回路規模の小さい非線形温度補償方式を有する液晶表示装置を提供することである。 Accordingly, an object of the present invention is to provide a liquid crystal display device having a small nonlinear temperature compensation system application range of a wide circuit scale for temperature compensation.

【0006】 [0006]

【課題を解決するための手段】上述の目的を達成するため本発明は、温度センサと該温度センサの出力を温度コードに変換するA/D変換器と、該温度コードを温度補償コードに変換するコード変換部と、該温度補償コードに基づいて制御電圧を発生する制御電圧発生部を有し、 Means for Solving the Problems The present order to achieve the above object the invention is converted, the A / D converter for converting the output of the temperature sensor and the temperature sensor to the temperature code, a temperature code to a temperature compensation code It has a code conversion unit, a control voltage generator for generating a control voltage based on the temperature compensation code,
該制御電圧を制御電圧入力部に入力し液晶パネルの駆動電圧を調整する液晶表示装置において、前記コード変換部は、該液晶パネルに対応した温度対制御電圧のデータに基づいて、特定の温度における制御電圧である初期値と、複数に区分された温度領域における温度対制御電圧を直線近似した傾斜値のデータを保持し、該初期値と各温度領域における傾斜値に基づいて液晶パネルの温度における温度補償コードを発生することを特徴とする。 In the liquid crystal display device that adjusts the driving voltage of the input liquid crystal panel control voltage to the control voltage input section, the code conversion unit, based on the data of temperature vs. control voltage corresponding to the liquid crystal panel, at a particular temperature an initial value which is the control voltage, and holds the data of the slope value which is linearly approximated temperature versus control voltage in segmented temperature region into a plurality, in the temperature of the liquid crystal panel based on the inclination value of the initial value and each of the temperature regions characterized by generating a temperature compensation code.

【0007】 [0007]

【発明の実施の形態】以下本発明の実施の形態を図面を用いて説明する。 It will be described with reference to the accompanying drawings embodiments of DETAILED DESCRIPTION OF THE INVENTION The following invention. 図1は、本発明の実施の形態の非線形温度補償の状況を示すグラフ(A)と液晶駆動電圧発生回路のブロック図(B)である。 Figure 1 is a block diagram of the liquid crystal drive voltage generating circuit with the graph (A) indicating the status of the non-linear temperature compensation of the embodiment of the present invention (B). (A)において、縦軸は電圧であり、横軸が温度である。 (A), the vertical axis is voltage, and the horizontal axis represents temperature. 温度補償範囲は−4 Temperature compensation range -4
0℃から80℃であり、−40℃から−10℃、−10 0 ℃ a 80 ℃ from, -10 ℃ from -40 ℃, -10
℃から20℃、20℃から50℃、50℃から80℃の4つの温度領域に分割されている。 ° C. from 20 ° C., 50 ° C. from 20 ° C., is divided into four temperature zones of 80 ° C. from 50 ° C.. 各温度領域において実線で示した線分1,2,3,4は、温度補償された制御電圧であり、減少しながら各領域間で連続している。 Line 1, 2, 3, 4 indicated by solid lines in each temperature region is a temperature compensated control voltage, is continuous between the regions with reduced.
この制御電圧は、液晶パネルの透過率と駆動電圧に関する閾値電圧曲線100(点線)にたいし傾向が似ており、完全な温度補償ができた場合の理想的な制御電圧に対する近似線分となっている。 The control voltage to the threshold voltage curve 100 relates to transmission and the driving voltage of the liquid crystal panel (dotted line) is trend similar, a approximation line for the ideal control voltage when that could complete temperature compensation ing. 20℃が中央の温度となり、後述するようにこの温度にたいし初期値を設定する。 20 ° C. is the central temperature, the initial value for this temperature as will be described later.

【0008】図1(B)において、コード変換部126 [0008] In FIG. 1 (B), the code conversion unit 126
は各温度領域に対応した近似線分の番号を格納するレジスター101,102,103,104と比較演算部1 The comparison operation unit 1 and the register 101, 102, 103, 104 for storing the number of the approximate line segments corresponding to each of the temperature regions
05からなり、6ビットの温度コード106が入力し、 Consist 05, entered temperature code 106 of 6 bits,
7ビットの補償コード109を出力している。 And it outputs a 7-bit compensation code 109. あらかじめ設定しておいた傾斜値が8通りの近似線分群のなかから番号を指定することで任意の近似線分を選択可能にしているので、各レジスター101、102、103、1 The inclination value previously set is to be selected any approximation line segments by specifying a number from among the approximate line group of eight, each register 101,102,103,1
04は3ビットである。 04 is a 3-bit. 温度センサー108の出力はA The output of the temperature sensor 108 is A
/Dコンバータ107で6ビットの温度コード106に変換される。 / In D converter 107 is converted into a temperature code 106 of 6 bits. 8ビット加算器110には、7ビット補償コード109の他に、リミッタ111により設定された8ビット線と、トリミング回路116により設定された6ビット線と、電子ボリューム回路113により設定された6ビット線が入力する。 The 8-bit adder 110, in addition to the 7-bit compensation code 109, and 8 bit lines set by the limiter 111, the 6-bit lines set by the trimming circuit 116, 6-bit set by the electronic volume circuits 113 line to enter. 加算器110出力はD/A The adder 110 outputs the D / A
コンバータ114でアナログ電圧に変換され制御電圧1 In the converter 114 is converted into an analog voltage control voltage 1
25になる。 To 25. この制御電圧125は、(A)の温度補償された制御電圧に相当し、コンパレータ115の比較基準端子(+側)に入力する。 The control voltage 125 corresponds to the temperature compensated control voltage (A), and inputs the comparison reference terminal of the comparator 115 (+ side).

【0009】この制御電圧125にに対し電圧比較を行うコンパレータ115と、コンパレータ115の出力がハイレベルの時に発振する発振器116と、発振器11 [0009] The comparator 115 to perform the voltage comparison to this control voltage 125, an oscillator 116 the output of the comparator 115 is oscillated at a high level, the oscillator 11
6の出力でコイル119を介して電池118からグランド間に流れる電流のオン・オフ制御を行うトランジスタ117と、整流と平滑用のダイオード120とコンデンサ121と、得られた高電圧122を分割しその分割電圧をコンパレータ115にフィードバックさせる抵抗1 6 and the transistor 117 which performs on-off control of the current flowing between the ground from the battery 118 through the coil 119 at the output of divide the rectifier and a diode 120 for the smoothing capacitor 121, resulting a high voltage 122 thereof resistance to feedback the divided voltage to the comparator 115 1
23、124により、スイッチングレギュレータが構成されている。 The 23,124, the switching regulator is configured. この高電圧122を分圧して液晶パネルの各種の駆動電圧を作成するので、駆動電圧は制御電圧1 Since creating a variety of driving voltage of the liquid crystal panel of this high voltage 122 by dividing the driving voltage is the control voltage 1
25の温度補償と連動する。 To work with temperature compensation of 25.

【0010】図1(B)において、加算器110の1ビット変化が制御電圧125の10mV変化に対応するようにD/Aコンバータ114が設定されている。 [0010] In FIG. 1 (B), D / A converter 114 is set to 1 bit change in the adder 110 corresponds to 10mV change in the control voltage 125. リミッタ111は過大な高電圧を発生させないように加算器1 Limiter 111 adder 1 so as not to cause excessive high voltage
10の加算値の上限を定めているもので、加算器110 Those have ceilings of added value of 10, the adder 110
は加算値が上限値を越えるとこの上限値を出力する。 And it outputs the upper limit value when the added value exceeds the upper limit value. トリミング112は、液晶パネルの閾値電圧、温度センサー108やA/Dコンバータ107、D/Aコンバータ114のオフセット電圧、抵抗123,124の値などのばらつきを調整するものである。 Trimming 112 is used for adjusting the threshold voltage of the liquid crystal panel, the offset voltage of the temperature sensor 108 and the A / D converter 107, D / A converter 114, the variation of such as the value of the resistor 123 and 124. 電子ボリューム11 Electronic volume 11
3は、デジタル信号により液晶パネルのコントラスト(ないしブライトネス)を制御するものである。 3 is for controlling the contrast of a liquid crystal panel (or brightness) by a digital signal.

【0011】図2は実施の形態のコード変換部126の比較演算部105のブロック図である。 [0011] FIG. 2 is a block diagram of a comparison operation unit 105 of the code conversion unit 126 of the embodiment. 同期回路なのでクロック信号は省略している。 Since the synchronization circuit clock signal is omitted. また温度が上昇すると温度コード106も増加する。 The temperature code 106 also increases as the temperature rises. 温度コード106はTレジスタ201のデータ端子Dに入力する。 Temperature code 106 is input to the data terminal D of the T register 201. コード変換の開始を示す信号200はTレジスタ201のイネーブル端子Eとセレクタ207、214の制御端子に入力する。 Signal 200 indicating the start of the code conversion is input to the control terminal of the enable terminal E and the selector 207, 214 of the T register 201.
Tレジスタ201の出力Qは比較器202に入力する。 The output Q of the T register 201 is input to the comparator 202.
比較器202の出力はセレクタ205、210の制御端子とUレジスタ208のイネーブル端子Eに入力する。 The output of the comparator 202 is input to the enable terminal E of the control terminal and U register 208 selector 205, 210.
Sレジスタ206の出力Qは比較器202、1を足す加算器(+1)203と1を引く減算器(−1)204とセレクタ205に入力する。 The output Q of the S register 206 is input to the subtracter (-1) 204 and the selector 205 to pull the adder (+1) 203 1 plus the comparator 202,. 1を足す加算器(+1)2 Plus 1 adder (+1) 2
03と1を引く減算器(−1)204の出力はセレクタ205に入力する。 03 and the output of the subtracter (-1) 204 catching 1 is input to the selector 205. セレクタ205の出力はセレクタ2 The output of the selector 205 is selector 2
07に入力し、セレクタ207の他一方の端子に20℃ Fill in 07, 20 ° C. to another one terminal of the selector 207
に相当する温度コードが入力する。 Temperature code corresponding to the inputs. セレクタ207の出力はSレジスタ206のデータ端子Dに入力する。 The output of the selector 207 is input to the data terminal D of the S register 206. Rレジスタの出力QはUレジスタのデータ端子Dと、加算器(+δ)211と、減算器(−δ)212と、セレクタ210に入力する。 The output Q of the R register and the data terminal D of the U registers, an adder (+ [delta]) 211, a subtractor (- [delta) 212, is input to the selector 210. 加算器(+δ)211と減算器(− Adder (+ [delta]) 211 and a subtractor (-
δ)212の出力はセレクタ210に入力する。 The output of the [delta]) 212 is input to the selector 210. セレクタ210の出力はセレクタ214に入力し、セレクタ2 The output of the selector 210 is input to the selector 214, the selector 2
14の他一方の端子は20℃の補償コード(10000 14 other one terminal 20 ° C. of the compensation code (10000
00)が入力する。 00) is input. セレクタ214の出力はRレジスタ213のデータ端子に入力する。 The output of the selector 214 is input to the data terminal of the R register 213. Uレジスターの出力Q The output Q of the U register
は補償コード109である。 It is a compensation code 109.

【0012】図2において、コード変換の開始を示す信号200が入力すると、Tレジスタ201は温度コード106を読み込み、同時にセレクタ207は20℃に相当する温度コードを選択しSレジスタ206がこれを読み込み、同様にセレクタ214は20℃に相当する補償コードを選択しRレジスタ213がこれを読み込む。 [0012] In FIG. 2, the signal 200 indicating the start of the code conversion is input, T register 201 reads a temperature code 106, the selector 207 reads the S register 206 to select the temperature code corresponding to 20 ° C. is this same time Similarly selector 214 R register 213 to select the compensation code corresponding to 20 ° C. reads this. つづいて比較器202はTレジスタ201の出力QとSレジスタ206の出力Qである20℃の温度コードを比較し、T>20℃とT<20℃とT=20℃のどの場合か判定する。 Comparator 202 subsequently determines whether if the output Q and compare the 20 ° C. temperature code output is Q of S registers 206, T> 20 ° C. and T <20 ° C. and T = 20 ° C. throat T register 201 . T=20℃の場合は次のクロックでUレジスタ208がRレジスタの出力Qを読み込み、補償コード109として出力する。 For T = 20 ° C. U register 208 in the next clock reads the output Q of the R register and outputs it as the compensation code 109. これ以降ふたたびコード変換の開始を示す信号200が入力するまではこの状態を保持する。 Until the signal 200 indicating the start of subsequent again transcoding enters this state is held.

【0013】T<20℃の場合、セレクタ205は1を引く減算器(−1)204の出力を選択し、セレクタ2 [0013] For T <20 ° C., the selector 205 selects the output of the subtracter (-1) 204 catching 1, selector 2
07はセレクタ205の出力を選択し(以下、信号20 07 selects the output of the selector 205 (hereinafter, the signal 20
0が入力するまでセレクタ207はセレクタ205の出力を選択し続けるので記述を省く)、次のクロックでS 0 selector 207 until the inputs are omitted descriptions so continues to select the output of the selector 205), S the next clock
レジスタ206は、自らの出力Qから1を減じた値を読み込み出力Qを切り替える。 Register 206 switches the read output Q a value obtained by subtracting 1 from its output Q. 同様に、セレクタ210は加算器(+δ)211の出力を選択し、セレクタ214 Similarly, the selector 210 selects the output of the adder (+ [delta]) 211, a selector 214
はセレクタ210の出力を選択し(以下、信号200が入力するまでセレクタ214はセレクタ210の出力を選択し続けるので記述を省く)、次のクロックでRレジスタ213は、自らの出力Qに増分δを加えた値を読み込み出力Qを切り替える。 Selects the output of the selector 210 (hereinafter, the selector 214 to the signal 200 is inputted is omitted a description so continues to select the output of the selector 210), R register 213 at the next clock increments its output Q [delta] switch the read output Q the value that was added. つづいて比較器202はTレジスタ201の出力Qと更新したSレジスタ206の出力Qを比較し一致したかどうか判定する。 Then the comparator 202 determines whether a match by comparing the output Q of the S register 206 is updated with the output Q of the T register 201. 一致した場合は次のクロックでUレジスタ208がRレジスタの出力Qを読み込み補償コード109として出力する。 If a match U register 208 at the next clock and outputs an output Q of the R register as the read compensation code 109. 一致しない場合は再度Sレジスタ206から1を減算しRレジスタ213に増分δを加算し、再度一致したかどうか比較する。 If they do not match, subtracts 1 from the S register 206 again adds the increment δ in the R register 213, and compares whether the match again. Tレジスタ201の出力QとSレジスタ206 The output Q of the T register 201 and the S register 206
の出力Qが一致するまでこれを繰り返し、一致したらU This is repeated until the output Q of the match, if you match U
レジスタ208がRレジスタ213の出力Qを読み込み補償コード109として出力する。 Register 208 outputs the output Q of the R register 213 as a read-compensation code 109. 一致したらコード変換の開始を示す信号200が再度入力するまでこの状態を保持する。 Coincidence signal 200 indicating the start of a code conversion After holds this state until the inputs again.

【0014】T>20℃の場合、セレクタ205は1を足す加算器(+1)204の出力を選択し、次のクロックでSレジスタ206は、自らの出力Qに1を加えた値を読み込み出力Qを切り替える。 [0014] T> For 20 ° C., the selector 205 selects the output of the adder (+1) 204 plus the 1, S registers 206 in the next clock reads a value obtained by adding 1 to its output Q Output switch the Q. 同様に、セレクタ21 Similarly, the selector 21
0は減算器(−δ)212の出力を選択し、次のクロックでRレジスタ213は、自らの出力Qから増分δを減じた値を読み込み出力Qを切り替える。 0 selects the output of the subtracter (-δ) 212, R register 213 at the next clock switches the read output Q a value obtained by subtracting an increment δ from its output Q. つづいて比較器202はTレジスタ201の出力Qと更新したSレジスタ206の出力Qを比較し一致したかどうか判定する。 Then the comparator 202 determines whether a match by comparing the output Q of the S register 206 is updated with the output Q of the T register 201.
一致した場合は次のクロックでUレジスタ208がRレジスタの出力Qを読み込み補償コード109として出力する。 If a match U register 208 at the next clock and outputs an output Q of the R register as the read compensation code 109. 一致しない場合は再度Sレジスタ206に1を加算しRレジスタ213から増分δを減算し、再度一致したかどうか比較する。 If they do not match, 1 is added to the S register 206 again subtracts an increment δ from the R register 213, and compares whether the match again. Tレジスタ201の出力QとSレジスタ206の出力Qが一致するまでこれを繰り返し、 Repeat this until the output Q and the output Q of the S register 206 of the T register 201 coincide,
一致したらUレジスタ208がRレジスタ213の出力Qを読み込み補償コード109として出力する。 Match U register 208 After outputs the output Q of the R register 213 as a read-compensation code 109. 一致したらコード変換の開始を示す信号200が再度入力するまでこの状態を保持する。 Coincidence signal 200 indicating the start of a code conversion After holds this state until the inputs again.

【0015】ここで増分δは、どの近似線分を使っているか、Sレジスタ206の出力Qの下位2ビットがどうなっているか、という2条件で決まる。 [0015] Here, the incremental δ are either using any approximation line, what becomes of lower 2 bits of the output Q of the S registers 206, as determined by two conditions. なお線分は、− The line segment is -
10℃ないし50℃で切り替わり、−40℃から−10 No 10 ° C. to toggles 50 ° C., -10 from -40 ℃
℃の温度範囲では図1(B)のレジスタ101で指定された近似線分(言い換えれば増分テーブル)を使うことになり、同様に−10℃から20℃、20℃から50 ° C. The temperature range will be used (incremental table in other words) approximate line segments specified by the register 101 of FIG. 1 (B), similarly 20 ° C. from -10 ° C., 50 from 20 ° C.
℃、50℃から80℃の温度範囲では、それぞれレジスタ102,103,104で指定された近似線分を使用する。 ° C., the temperature range of 80 ° C. from 50 ° C., using an approximation line segment is specified by the respective registers 102, 103 and 104. この増分δを決めるテーブルを図3に示す。 It shows a table for determining the increment δ in FIG. 図3 Figure 3
に示すように本発明の形態では8とおりの傾斜値(Vr 8 ways of slope values ​​in the form of the present invention as shown in (Vr
傾き mV/bit)近似線分を作り込んだ。 Elaborate to create a slope mV / bit) approximate line segments. それぞれの近似線分は3ビットのパラメータP1,P2,P3の値により指定される。 Each of the approximation line is specified by the value of the parameter P1, P2, P3 of the 3 bits. 増分は、10進数で0,1,2, Increment, 0,1,2 decimal,
3のどれかの値になるので2進数では2ビットで示される。 Since the one of the value of 3 in the binary number represented by 2 bits. また近似線分とSレジスタ206出力Qの下位2ビットを指定すると増分が決まる。 The increment is determined by specifying the lower 2 bits of the approximation line and the S register 206 output Q. たとえは近似線分が(011)の場合、下位2ビットが(00)、(0 Even if the approximation line is (011), the lower 2 bits are (00), (0
1)、(10)、(11)に対して増分が1(01)、 1), (10), (incremented for 11) 1 (01),
2(10)、1(01)、2(10)となっている。 2 (10), 1 (01), and has a 2 (10). 補償コードが1ビット変化するとD/Aコンバータの出力(以下制御電圧Vrと称する)は10mV変化するので、4ビット変化した時点で、制御電圧Vrが60mV Compensation code is 10mV change output (hereinafter referred to as the control voltage Vr) is 1-bit change the D / A converter, at the time of the 4-bit changes, the control voltage Vr 60mV
変化する((1+2+1+2)×10mV)。 Change ((1 + 2 + 1 + 2) × 10mV). これから制御電圧Vrの傾きは15mV/bitとなる。 Now the slope of the control voltage Vr becomes 15mV / bit. また全温度補償範囲が120℃(−40℃から80℃)にわたり、温度コードが6ビットなので、温度のステップ幅は1.875℃/bitとなる。 Also over the entire temperature compensation range 120 ° C. (80 ° C. from -40 ° C.), the temperature code is 6 bits, the step width of the temperature becomes 1.875 ° C. / bit.

【0016】実施の形態では、初期値として温度補償範囲の中央の温度のものを選んだが、どの温度のものでも実現可能である。 [0016] In the embodiment, it chose one of the central temperature of the temperature compensation range as an initial value, but can also be realized by those of any temperature. とくに初期値を温度補償範囲の最低温度ないし最高温度にすると演算を加算か減算の一方で済ますことが可能となる。 Particularly becomes the initial value to the minimum temperature to the maximum temperature of the temperature compensation range and can be dispensed operations while the addition or subtraction. また比較演算部にレジスタを増やし、初期値として前回測定温度のものを採用することも可能であり、演算回数を減らすことができる。 Further increasing the register to the comparison operation unit, it is also possible to adopt a previous measured temperature as the initial value, it is possible to reduce the number of calculations.

【0017】 [0017]

【発明の効果】液晶パネルの温度補償は、低温領域では応答速度など他にも性能が悪化するパラメータがあるので比較的粗い精度でも許される事情があるのと、制御速度も遅くて良いという好条件がある反面、強い非線形性を持たせなければならない。 Temperature compensation of the liquid crystal panel according to the present invention is good in that as there are circumstances allowed even a relatively rough accuracy because a low temperature region has Additional performance deteriorates parameters such as response speed, the control speed may be slow the other hand there is a condition, must have a strong non-linearity. 以上の説明から明らかなように、温度補償範囲を複数の温度領域に分割し温度領域内の温度補償を近似線分で行いう本発明の方法は、液晶パネルの閾値に関する温度特性が横に寝たS字状に減少する特性良く反映しており、近似線分の増分(ないし傾斜値)と初期値から補償コードを発生させるという単純な演算(ないし変換テーブル)で済むため、容易に複数種類の線分を予め回路内に作り込めるので、分割数や液晶物質の変更などにたいし広い範囲で対応できる。 As apparent from the above description, the method of the present invention will perform temperature compensation of the temperature region by dividing the temperature compensation range to a plurality of temperature areas in approximation line segments, the temperature characteristics lying beside related threshold of the liquid crystal panel It reflects well the characteristics of reducing the S-shape was, because it requires simple operations that generate the compensated code from the initial value and increments of the approximate line segments (or slope value) (or a conversion table), easily plurality of types since put make line segment in advance circuit, it can accommodate a wide range with respect to such changes in the number of divisions and the liquid crystal material. またこの方式のコード変換部は、温度補償が低速で良いという条件のもとに繰り返し演算を利用しているため、少数のレジスタと比較回路と小さな値の加減算回路から構成されるので回路規模が小さい。 The code conversion unit of this system, since the temperature compensation is using repeatedly calculated on the basis of the condition that may slow, the circuit scale because it is composed of addition and subtraction circuit of small value comparing circuit and a small number of registers small.

【0018】とくに初期値として選んだ20℃は室温に近いのでトリミングなど出荷時調整に都合良い。 [0018] In particular, was chosen as the initial value of 20 ℃ is convenient at the time of the adjustment shipment, such as trimming is close to room temperature. また液晶パネルは固化直前の急激な特性変化に加え液化直前の高温部でも特性変化が線形からずれるので、中央の温度を20℃にした場合に温度領域として温度補償範囲を4 Since the liquid crystal panel deviates from the characteristic change in the high temperature portion of the liquefied just before addition to the rapid change in characteristics immediately before solidification linear temperature compensation range as the temperature range when the central temperature 20 ° C. 4
分割するのが現象とよく合う。 To divide fit well with the phenomenon. 常温では特性変化が穏かなことに加え、校正を省いた温度センサーの精度が数℃ In addition to characteristic changes kana relaxing at normal temperature, the number ℃ temperature sensor accuracy omitted calibration
程度であることや、温度補償範囲も120℃程度であることも考慮すると、温度コードを6ビットにすれば温度の量子化の影響が目立たなくなる。 And it is the degree, also considering the temperature compensation range is also about 120 ° C., quantization effects of temperature less noticeable if the temperature code to 6 bits.

【図面の簡単な説明】 BRIEF DESCRIPTION OF THE DRAWINGS

【図1】本発明の実施の形態の非線形温度補償のグラフ(A)と液晶駆動電圧発生回路のブロック図(B)である。 A 1 is a block diagram of a non-linear temperature compensation of the graph (A) and the liquid crystal driving voltage generation circuit of the embodiment of the present invention (B).

【図2】本発明の実施の形態のコード変換部の比較演算部のブロック図である。 2 is a block diagram of a comparison operation unit of the code conversion unit of the embodiment of the present invention.

【図3】本発明の実施の形態の増分δを決めるテーブルである。 3 is a table for determining an increment δ embodiment of the present invention.

【符号の説明】 DESCRIPTION OF SYMBOLS

1,2,3,4 制御電圧用の近似線分 100 液晶パネルの閾値の温度特性 101,102,103,104 近似線分のレジスタ 105 比較演算部 106 温度コード 107 A/Dコンバータ 108 温度センサ 109 補償コード 110 8ビット加算器 111 リミッタ 112 トリミング 113 電子ボリューム 115 コンパレータ 122 液晶パネル駆動用の高電圧 125 制御電圧 126 コード変換部 201,206,208,213 レジスタ 203 1を足す加算器 204 1を引く減算器 205,207,210,214 セレクタ 211 2ビット増分値の加算器 212 2ビット増分値の減算器 1,2,3,4 control voltage approximating line segments 100 threshold temperature characteristics 101, 102, 103, 104 approximates segments of register 105 comparing unit 106 temperature code of the liquid crystal panel for 107 A / D converter 108 a temperature sensor 109 subtraction subtracting the adder 204 1 plus the compensation code 110 8-bit adder 111 limiter 112 trim 113 high voltage 125 control voltage 126 code converter 201,206,208,213 register 203 1 of the electronic volume 115 comparator 122 liquid crystal panel driving vessel 205,207,210,214 selector 211 of 2 bits incremental adder 212 2-bit increment subtractor

───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl. 7識別記号 FI テーマコート゛(参考) G09G 3/20 G09G 3/20 J 3/36 3/36 H04N 5/66 102 H04N 5/66 102Z Fターム(参考) 2H093 NC02 NC21 NC24 NC49 NC57 NC58 NC65 ND02 ND58 5C006 AF51 AF52 AF53 AF78 AF81 AF82 BB11 BF25 BF34 BF36 BF38 BF42 FA19 5C058 AA06 BA35 BB04 BB05 BB11 5C080 AA10 BB01 BB05 DD20 EE28 FF03 FF09 GG02 JJ02 JJ03 JJ05 ────────────────────────────────────────────────── ─── of the front page continued (51) Int.Cl. 7 identification mark FI theme Court Bu (reference) G09G 3/20 G09G 3/20 J 3/36 3/36 H04N 5/66 102 H04N 5/66 102Z F term (reference) 2H093 NC02 NC21 NC24 NC49 NC57 NC58 NC65 ND02 ND58 5C006 AF51 AF52 AF53 AF78 AF81 AF82 BB11 BF25 BF34 BF36 BF38 BF42 FA19 5C058 AA06 BA35 BB04 BB05 BB11 5C080 AA10 BB01 BB05 DD20 EE28 FF03 FF09 GG02 JJ02 JJ03 JJ05

Claims (7)

    【特許請求の範囲】 [The claims]
  1. 【請求項1】 温度センサと該温度センサの出力を温度コードに変換するA/D変換器と、該温度コードを温度補償コードに変換するコード変換部と、該温度補償コードに基づいて制御電圧を発生する制御電圧発生部を有し、該制御電圧を制御電圧入力部に入力し液晶パネルの駆動電圧を調整する液晶表示装置において、前記コード変換部は、該液晶パネルに対応した温度対制御電圧のデータに基づいて、特定の温度における制御電圧である初期値と、複数に区分された温度領域における温度対制御電圧を直線近似した傾斜値のデータを保持し、該初期値と各温度領域における傾斜値に基づいて液晶パネルの温度における温度補償コードを発生することを特徴とする液晶表示装置。 1. A and A / D converter for converting the output of the temperature sensor and the temperature sensor to the temperature code, a code converter for converting the temperature code to a temperature compensation code, the control voltage based on the temperature compensation code a control voltage generator for generating a, in the liquid crystal display device that adjusts the driving voltage of the input liquid crystal panel control voltage to the control voltage input section, the code conversion unit, temperature versus control corresponding to the liquid crystal panel based on the voltage of the data, the initial value is a control voltage at a particular temperature, the temperature vs. control voltage in segmented temperature region into a plurality holds data on the inclination value which is linearly approximated, the initial value and each of the temperature regions the liquid crystal display apparatus characterized by generating a temperature compensation code at a temperature of the liquid crystal panel based on the inclination value of.
  2. 【請求項2】 前期傾斜値のデータをあらかじめ複数用意しておき、温度領域毎に対応する傾斜値のデータを選択することを特徴とする請求項1に記載の液晶表示装置。 Wherein in advance prepare a plurality of data of the previous year slope value, the liquid crystal display device according to claim 1, characterized by selecting the data on the inclination values ​​corresponding to each temperature region.
  3. 【請求項3】 前期制御電圧発生部は温度補償コードと、電子ボリュームまたはトリミングのコードとが入力する加算器と、該加算器の出力をアナログ値に変換し制御電圧を発生するD/Aコンバータとを有することを特徴とする請求項1に記載の液晶表示装置。 3. A year control voltage generating unit and a temperature compensation code, an adder for inputs and electronic volume or trimming code D / A converter for generating the converted control voltage output of said adder into an analog value the liquid crystal display device according to claim 1, characterized in that it comprises and.
  4. 【請求項4】 前期制御電圧入力部がスイッチングレギュレータの電圧比較器であることを特徴とする請求項1 Claim 4. A year control voltage input section, characterized in that a voltage comparator of the switching regulator 1
    に記載の液晶表示装置。 The liquid crystal display device according to.
  5. 【請求項5】 前期初期値が、温度補償コードの中央値であり、かつ温度補償範囲の中央の温度のものであり、 5. The said initial value is a middle value of the temperature compensation code, and is of central temperature of the temperature compensation range,
    液晶パネルの温度が前記中央の温度より低い場合には前記初期値に傾斜値を繰り返し加算して温度補償コードを作成し、液晶パネルの温度が前記中央の温度より高い場合には初期値に傾斜値を繰り返し減算して温度補償コードを作成することを特徴とする請求項1に記載の液晶表示装置。 If the temperature of the liquid crystal panel is lower than the temperature of the center to create a temperature compensation code by adding repeatedly slope value to the initial value, when the temperature of the liquid crystal panel is higher than the temperature of the central inclined to the initial value the liquid crystal display device according to claim 1, by repeatedly subtracting a value, characterized in that to create a temperature compensation code.
  6. 【請求項6】 前期傾斜値が温度補償コードの下位ビットにもとづいて変化し、平均的に前期近似データの傾斜値になることを特徴とする請求項1に記載の液晶表示装置。 6. year slope value is changed based on the lower bits of the temperature compensation code, the liquid crystal display device according averagely be a slope value of the previous term approximate data to claim 1, wherein the.
  7. 【請求項7】 前期温度領域の数が4であり、幅が概ね30℃であり、温度補償領域の中央の温度が概ね20℃ 7. A number of previous term temperature region 4 a width of approximately 30 ° C., generally 20 ° C. temperature of the central temperature compensation region
    であり、前期温度補償コードが7ビットであることを特徴とする請求項1に記載の液晶表示装置。 , And the liquid crystal display device according to claim 1, wherein the previous year temperature compensation code is 7 bits.
JP2000165642A 2000-06-02 2000-06-02 The liquid crystal display device Expired - Fee Related JP4580063B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2000165642A JP4580063B2 (en) 2000-06-02 2000-06-02 The liquid crystal display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2000165642A JP4580063B2 (en) 2000-06-02 2000-06-02 The liquid crystal display device

Publications (3)

Publication Number Publication Date
JP2001343629A true true JP2001343629A (en) 2001-12-14
JP2001343629A5 true JP2001343629A5 (en) 2007-06-28
JP4580063B2 JP4580063B2 (en) 2010-11-10

Family

ID=18669087

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000165642A Expired - Fee Related JP4580063B2 (en) 2000-06-02 2000-06-02 The liquid crystal display device

Country Status (1)

Country Link
JP (1) JP4580063B2 (en)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2012111570A1 (en) * 2011-02-15 2012-08-23 浜松ホトニクス株式会社 Spatial light modulator, and spatial light modulating method
WO2012111569A1 (en) * 2011-02-15 2012-08-23 浜松ホトニクス株式会社 Spatial light modulator, and spatial light modulating method
JP2012173565A (en) * 2011-02-22 2012-09-10 Hamamatsu Photonics Kk Spatial light modulation device and spatial light modulation method
JP2013168926A (en) * 2012-01-18 2013-08-29 Semiconductor Energy Lab Co Ltd Circuit, sensor circuit, and semiconductor device using the sensor circuit

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62251727A (en) * 1986-04-24 1987-11-02 Nippon Denso Co Ltd Liquid-crystal cell driving device
JPH09244754A (en) * 1996-03-06 1997-09-19 Kikusui Electron Corp Correction device
JPH1132237A (en) * 1997-07-10 1999-02-02 Sony Corp Gamma correction device
JP2000098345A (en) * 1998-09-22 2000-04-07 Toshiba Tec Corp Liquid crystal display device
JP2001255510A (en) * 2000-03-13 2001-09-21 Matsushita Electric Ind Co Ltd Liquid crystal display device and image display applying equipment

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62251727A (en) * 1986-04-24 1987-11-02 Nippon Denso Co Ltd Liquid-crystal cell driving device
JPH09244754A (en) * 1996-03-06 1997-09-19 Kikusui Electron Corp Correction device
JPH1132237A (en) * 1997-07-10 1999-02-02 Sony Corp Gamma correction device
JP2000098345A (en) * 1998-09-22 2000-04-07 Toshiba Tec Corp Liquid crystal display device
JP2001255510A (en) * 2000-03-13 2001-09-21 Matsushita Electric Ind Co Ltd Liquid crystal display device and image display applying equipment

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2012111570A1 (en) * 2011-02-15 2012-08-23 浜松ホトニクス株式会社 Spatial light modulator, and spatial light modulating method
WO2012111569A1 (en) * 2011-02-15 2012-08-23 浜松ホトニクス株式会社 Spatial light modulator, and spatial light modulating method
JP2012168393A (en) * 2011-02-15 2012-09-06 Hamamatsu Photonics Kk Spatial light modulation device and spatial light modulation method
JP2012168391A (en) * 2011-02-15 2012-09-06 Hamamatsu Photonics Kk Spatial light modulation device and spatial light modulation method
US9250458B2 (en) 2011-02-15 2016-02-02 Hamamatsu Photonics K.K. Spatial light modulator, and spatial light modulating method
CN103370648A (en) * 2011-02-15 2013-10-23 浜松光子学株式会社 Spatial light modulator, and spatial light modulating method
CN103392147A (en) * 2011-02-15 2013-11-13 浜松光子学株式会社 Spatial light modulator, and spatial light modulating method
US9250459B2 (en) 2011-02-15 2016-02-02 Hamamatsu Photonics K.K. Spatial light modulator, and spatial light modulating method
US9223159B2 (en) 2011-02-22 2015-12-29 Hamamatsu Photonics K.K. Spatial light modulation device and spatial light modulation method
JP2012173565A (en) * 2011-02-22 2012-09-10 Hamamatsu Photonics Kk Spatial light modulation device and spatial light modulation method
JP2013168926A (en) * 2012-01-18 2013-08-29 Semiconductor Energy Lab Co Ltd Circuit, sensor circuit, and semiconductor device using the sensor circuit

Also Published As

Publication number Publication date Type
JP4580063B2 (en) 2010-11-10 grant

Similar Documents

Publication Publication Date Title
US5272614A (en) Microprocessor-controlled DC-DC converter
US6122135A (en) Disk drive with voice coil motor rise time manager
US5107519A (en) Coding device and a decoding device
US5177373A (en) Pulse width modulation signal generating circuit providing N-bit resolution
US4353062A (en) Modulator circuit for a matrix display device
US20040196014A1 (en) ADC transfer function providing improved dynamic regulation in a switched mode power supply
US4023199A (en) Method and apparatus for encoding color video signals
US5914682A (en) Segmentwise operating digital-to-analog converter
US5666118A (en) Self calibration segmented digital-to-analog converter
US20040130559A1 (en) Liquid crystal display having gray voltages and driving apparatus and method thereof
US20080030489A1 (en) Digital to analog converter with minimum area and source driver having the same
US5998982A (en) Switched-mode power supply with state information
US20020196595A1 (en) Laser diode current controller
US6057795A (en) Power saving A/D converter
US20080042632A1 (en) Self tracking adc for digital power supply control systems
GB2267410A (en) Variable length coding.
US6661302B1 (en) Compensation algorithm for crystal curve fitting
US6137462A (en) Liquid crystal display driving circuit
US6476665B2 (en) Switched-mode power supply and display
US4967197A (en) Error correction system for digital to analog converters
US5534929A (en) Data processing apparatus
US6317063B1 (en) Inverse quantization using table with reduced size
US5241401A (en) Image signal encoding apparatus and method for controlling quantization step size in accordance with frame skip numbers
US6559731B2 (en) VCXO temperature compensation circuit
US6069577A (en) A/D conversion device provided with a gain calibration arrangement

Legal Events

Date Code Title Description
A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20070510

RD03 Notification of appointment of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7423

Effective date: 20070510

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20070510

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20100119

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100119

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100312

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100406

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100531

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100622

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100729

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20100817

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20100827

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130903

Year of fee payment: 3

S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

LAPS Cancellation because of no payment of annual fees