JP2001126379A - バイリンガル切替回路 - Google Patents

バイリンガル切替回路

Info

Publication number
JP2001126379A
JP2001126379A JP30787499A JP30787499A JP2001126379A JP 2001126379 A JP2001126379 A JP 2001126379A JP 30787499 A JP30787499 A JP 30787499A JP 30787499 A JP30787499 A JP 30787499A JP 2001126379 A JP2001126379 A JP 2001126379A
Authority
JP
Japan
Prior art keywords
output
input
bilingual
data
audio data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP30787499A
Other languages
English (en)
Inventor
Nobuyuki Shimazu
宜之 島津
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP30787499A priority Critical patent/JP2001126379A/ja
Publication of JP2001126379A publication Critical patent/JP2001126379A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Indexing, Searching, Synchronizing, And The Amount Of Synchronization Travel Of Record Carriers (AREA)
  • Signal Processing Not Specific To The Method Of Recording And Reproducing (AREA)
  • Time-Division Multiplex Systems (AREA)

Abstract

(57)【要約】 【課題】 バイリンガル切替えコマンドを発行してから
実際の音声出力が切り替わるまでの時間遅れを低減でき
るバイリンガル切替回路を提供することを目的とする。 【解決手段】データ保持部3の後段に一時的にデータを
ラッチするラッチ回路6を接続し、バイリンガル切り替
え状態に応じて切り替えるセレクト信号生成部7でラッ
チ回路6のラッチ状態を制御して多重化された音声デー
タのバイリンガル切り替えを行う。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明はCD、DVDなどの
光ディスクに記録された音声データを再生する装置に使
用されるバイリンガル切替回路に関するものである。
【0002】
【従来の技術】CD、DVDなどの光ディスクに記録さ
れている音声データは、左チャネル(Lch)と右チャ
ネル(Rch)のデータが多重化され記録されている。
このデータを処理して出力する従来のバイリンガル切替
回路は、図8に示すように構成されている。
【0003】従来のバイリンガル切替回路は、ディスク
から読み取られた音声データS1を信号処理用にデータ
を保持する第1のデータ保持部1と、第1のデータ保持
部1の出力するデータを選択するアドレス選択信号S2
を出力するアドレス選択信号生成部2と、衝撃、振動に
よる音飛びを防止するために第1のデータ保持部1から
の出力を保持する第2のデータ保持部3から構成されて
いる。それぞれのデータの受け渡しはシリアルデータで
行われ、スイッチ部4をLRクロック信号S3で切り替
えてスピーカ5L,5Rに出力する。
【0004】この従来のバイリンガル切替回路は、バイ
リンガル切り替えコマンドS4を受けたアドレス選択信
号生成部2が、第1のデータ保持部1から出力する音声
データのシリアルな並びが指定されたモードに切り替わ
るようにアドレス選択信号S2を切り替えてバイリンガ
ルの切り替えを行っている。さらに詳しくは、バイリン
ガル切替回路は前記シリアルデータの並びを変えて次の
4つのモードを切り替える回路である。
【0005】 通常モード(LchのスピーカからL
ch用音声データ、RchのスピーカからRch用音声
データが出力されるモード) Lchモード(Lch、Rch両方のスピーカから
Lch用音声データが出力されるモード) Rchモード(Lch、Rch両方のスピーカから
Rch用音声データが出力されるモード) リバースモード(LchのスピーカからRch用音
声データ、RchのスピーカからLch用音声データが
出力されるモード)
【0006】
【発明が解決しようとする課題】しかしながら、従来の
バイリンガル切替回路では、第2のデータ保持部3の出
力は、バイリンガル切り替えコマンドを発行して第1の
データ保持部1の出力を切替えた後、第2のデータ保持
部3に蓄積されたデータが入れ替わるまでの間は切り替
わらないという問題を有している。
【0007】図9は「通常のモード」から、バイリンガ
ル切り替えコマンドで「Lchモード」に切り替えた場
合の出力信号を示す。図9では時刻Toにバイリンガル
切り替えコマンドS4が入力されており、それ以前の期
間J1までは第1のデータ保持部1の出力には第k番目
のLchデータL(k),第k番目のRchデータR
(k)が順次に出力されている。第2のデータ保持部3
の出力には第k番目から遅れた第0番目のLchデータ
L(0),0番目のRchデータR(0)が順次に出力
されている。また、この図9では、時刻Toの直前に
は、Lchのスピーカ5Lからは第1番目のLchデー
タL(1)が出力され、Rchのスピーカ5Rからは第
0番目のRchデータR(0)が出力されているように
図示されている。
【0008】更に詳しくは、バイリンガル切り替えコマ
ンドS4が発行された時には、第2のデータ保持部3に
はL(1),R(1),L(2),R(2),・・・,
L(k),R(k)までkのk組の通常モード用に並べ
られたLch、Rch用音声データが蓄えられていて、
時刻Toにバイリンガル切り替えコマンドS4が入力さ
れ切り替えを実行しても、Lchのスピーカ5LとRc
hのスピーカ5Rからは、第2のデータ保持部3に蓄え
られたL(1),R(1)〜L(k),R(k)までk
組のデータが出力されるまでの間は、バイリンガル切り
替えされた音声が出力されない。この遅延時間はLRク
ロック信号の周期をtとした場合に、 N・t(最大40秒程度) のものがある。例えば、データ保持部3の容量が16M
bit、圧縮されたL,Rのデータがそれぞれ4bit
の場合、データ保持部3に蓄えられる最大のデータ数は
16M÷(4×2)=2M個 、LRクロック信号の
周期t=22μsなので、22μs×2M=44秒の遅
延時間がある。
【0009】本発明は、コマンド発行から出力データが
切り替わるまでの遅延時間を低減すことを目的とする。
【0010】
【課題を解決するための手段】本発明のバイリンガル切
替回路は、光ディスクの衝撃、振動による音飛びを防止
するために音声データを蓄積するデータ保持部の出力を
一時的にラッチするとともにラッチ状態を切り替えられ
るラッチ回路を設け、このラッチ回路のラッチ状態をバ
イリンガル切り替え状態に応じて切り替えるので、前記
ラッチ回路の出力である音声データのシリアルな並びを
切り替えてバイリンガル切り替えのコマンド発行してか
ら出力信号が切り替わるまでの遅延時間を低減できる。
【0011】
【発明の実施の形態】本発明のバイリンガル切替回路
は、光ディスクの衝撃、振動による音飛びを防止するた
めに音声データを蓄積するデータ保持部と、前記データ
保持部の出力を一時的にラッチするとともにラッチ状態
を切り替えられるラッチ回路と、前記ラッチ回路のラッ
チ状態をバイリンガル切り替え状態に応じて切り替える
制御信号を生成するセレクト信号生成部と、前記ラッチ
回路の出力を時分割で左チャネル出力と右チャネル出力
とに振り分けるスイッチ部とを設け、前記セレクト信号
生成部にバイリンガル切り替え状態を指示して多重化さ
れた音声データのバイリンガル切替えを行うよう構成し
たことを特徴とする。
【0012】また、前記ラッチ回路は、左チャネル音声
データと右チャネル音声データが交互に入力されて一時
的にラッチして出力する第1のレジスタと、第1のセレ
クト信号に応じて第1の入力と第2の入力の何れかを選
択して出力するとともに前記第2の入力に前記第1のレ
ジスタの出力が入力された第1のセレクタと、前記第1
のセレクタの出力を一時的にラッチして出力しこの出力
が前記第1のセレクタの第1の入力に入力された第2の
レジスタと、第2のセレクト信号に応じて第1の入力と
第2の入力の何れかを選択して出力するとともに前記第
2の入力に前記第2のレジスタの出力が入力された第2
のセレクタとを設け、前記第2のセレクタの出力をラッ
チ回路の出力信号としたことを特徴とする。
【0013】以下、本発明の実施の形態を図1〜図7に
基づいて説明する。なお、従来例を示す図8と同様の作
用をなすものには同一の符号を付けて説明する。図1は
本発明のバイリンガル切替回路を示し、次の点が図8に
示した従来例とは異なっている。
【0014】図1では第1のデータ保持部1に接続され
たアドレス選択信号生成部2にバイリンガル切り替えコ
マンドS4が入力されていたが、この実施の形態では、
第2のデータ保持部3とスイッチ部4の間に介装された
ラッチ回路6に接続されているセレクト信号生成部7
に、バイリンガル切り替えコマンドS4が入力されてい
る。
【0015】第2のデータ保持部3の出力を一時的にラ
ッチするラッチ回路6は、図2に示すように構成されて
いる。第2のデータ保持部3の出力は、この第2のデー
タ保持部3の出力をラッチする第1のレジスタ8を介し
て第1のセレクタ9に入力され、第2のレジスタ10と
第2のセレクタ11を介してスイッチ部4に出力されて
いる。S5は第1のセレクタ9の出力を選択する第1の
セレクト信号、S6は第2のセレクタ11の出力を選択
する第2のセレクト信号である。
【0016】第1,第2のセレクト信号S5,S6は、
「通常モード」の場合には常に第1のセレクタ9のB入
力、第2のセレクタ11のB入力を有効にして音声デー
タを通過させる。「Lchモード」の場合には、第2の
セレクタ11は常にB入力を有効にし、第1のセレクタ
9は第1のレジスタ8にLch音声データがラッチされ
ている時はB入力、Rch音声データがラッチされてい
る時はA入力を有効にして、出力をLch音声データの
みの並びにする。
【0017】上記の「通常モード」「Lchモード」
「Rchモード」「リバースモード」における各部のタ
イミングチャートを図3〜図6に示す。このタイミング
チャートでも図9と同様に時間軸が左側から右側に向か
って進行している。図7は「通常モード」において時刻
Toにバイリンガル切り替えコマンドS4をセレクト信
号生成部7に入力して「Lchモード」に切り替えた前
後のLchのスピーカ5LとRchのスピーカ5Rから
の出力を表している。
【0018】このようにバイリンガル切替えコマンドが
発行されてから、実際に出力が切り替わるまでの遅延時
間は、LRクロック信号S3の周期をt=22μsとし
た場合に、 (t/2)=11μs に低減することができ、従来の遅延時間が約40秒だっ
たのに比べて、この実施の形態では遅延時間を大幅に低
減できる。
【0019】
【発明の効果】以上のように本発明によれば、光ディス
クの衝撃、振動による音飛びを防止するために音声デー
タを蓄積するデータ保持部の出力を一時的にラッチする
とともにラッチ状態を切り替えられるラッチ回路を設
け、このラッチ回路のラッチ状態をバイリンガル切り替
え状態に応じて切り替えるので、前記ラッチ回路を制御
することによってコマンド発行から出力データが切替わ
るまでの遅延時間を従来に比べて低減したバイリンガル
切り替えを実現できる。
【図面の簡単な説明】
【図1】本発明の実施の形態におけるバイリンガル切替
回路の構成図
【図2】同実施の形態におけるラッチ回路の構成図
【図3】同実施の形態におけるラッチ回路の「通常モー
ド」のタイミング図
【図4】同実施の形態におけるラッチ回路の「Lchモ
ード」のタイミング図
【図5】同実施の形態におけるラッチ回路の「Rchモ
ード」のタイミング図
【図6】同実施の形態におけるラッチ回路の「リバース
モード」のタイミング図
【図7】同実施の形態におけるバイリンガル切替回路の
タイミングチャート図
【図8】従来のバイリンガル切替回路の構成図
【図9】同従来例のバイリンガル切替回路のタイミング
チャート図
【符号の説明】
1 第1のデータ保持部 2 アドレス選択信号生成部 3 第2のデータ保持部 4 スイッチ部 5L Lchのスピーカ 5R Rchのスピーカ 6 ラッチ回路 7 セレクト信号生成部 8 第1のレジスタ 9 第1のセレクタ 10 第2のレジスタ 11 第2のセレクタ S1 ディスクから読み取られた音声データ S2 アドレス選択信号 S3 LRクロック信号 S4 バイリンガル切り替えコマンド S5 第1のセレクト信号 S6 第2のセレクト信号

Claims (2)

    【特許請求の範囲】
  1. 【請求項1】光ディスクの衝撃、振動による音飛びを防
    止するために音声データを蓄積するデータ保持部と、 前記データ保持部の出力を一時的にラッチするとともに
    ラッチ状態を切り替えられるラッチ回路と、 前記ラッチ回路のラッチ状態をバイリンガル切り替え状
    態に応じて切り替える制御信号を生成するセレクト信号
    生成部と、 前記ラッチ回路の出力を時分割で左チャネル出力と右チ
    ャネル出力とに振り分けるスイッチ部とを設け、前記セ
    レクト信号生成部にバイリンガル切り替え状態を指示し
    て多重化された音声データのバイリンガル切り替えを行
    うバイリンガル切替回路。
  2. 【請求項2】ラッチ回路は、 左チャネル音声データと右チャネル音声データが交互に
    入力されて一時的にラッチして出力する第1のレジスタ
    と、 第1のセレクト信号に応じて第1の入力と第2の入力の
    何れかを選択して出力するとともに前記第2の入力に前
    記第1のレジスタの出力が入力された第1のセレクタ
    と、 前記第1のセレクタの出力を一時的にラッチして出力し
    この出力が前記第1のセレクタの第1の入力に入力され
    た第2のレジスタと、 第2のセレクト信号に応じて第1の入力と第2の入力の
    何れかを選択して出力するとともに前記第2の入力に前
    記第2のレジスタの出力が入力された第2のセレクタと
    を設け、前記第2のセレクタの出力をラッチ回路の出力
    信号とした請求項1記載のバイリンガル切替回路。
JP30787499A 1999-10-29 1999-10-29 バイリンガル切替回路 Pending JP2001126379A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP30787499A JP2001126379A (ja) 1999-10-29 1999-10-29 バイリンガル切替回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP30787499A JP2001126379A (ja) 1999-10-29 1999-10-29 バイリンガル切替回路

Publications (1)

Publication Number Publication Date
JP2001126379A true JP2001126379A (ja) 2001-05-11

Family

ID=17974213

Family Applications (1)

Application Number Title Priority Date Filing Date
JP30787499A Pending JP2001126379A (ja) 1999-10-29 1999-10-29 バイリンガル切替回路

Country Status (1)

Country Link
JP (1) JP2001126379A (ja)

Similar Documents

Publication Publication Date Title
US5347499A (en) Circuit for selectively setting a monaural playback channel in a stereo audio apparatus
US5764560A (en) Apparatus and method for simultaneously reproducing multiple audio signals recorded on a semiconductor memory card
JPH1153841A (ja) 音声信号処理装置および音声信号処理方法
JP2001126379A (ja) バイリンガル切替回路
JPH10143350A (ja) 先入れ先出しメモリ制御システム
US6845413B2 (en) Switchover device and information recording/reproducing apparatus having the switchover device
JPH11340759A (ja) オーディオ装置
JP2579759Y2 (ja) オートファンクション機能を備えたオーディオ装置
JP3761522B2 (ja) 音声信号処理装置および音声信号処理方法
JP2812025B2 (ja) デジタル音響信号の時間遅延量の調整装置
KR0155692B1 (ko) 스테레오전용 오디오장치에 있어서 모노럴전용채널설정회로
KR940004481Y1 (ko) 오디오 기기의 서브기록회로
JPH10320909A (ja) 音響システムにおけるモニター回路
JP3064564B2 (ja) ディジタルデータ再生装置
JP2000029471A (ja) 車載用記憶媒体及び車載用記憶媒体再生装置
JPH0736473A (ja) 記憶回路
JPH03129911A (ja) 音響特性制御装置
JPS62159400A (ja) 録音再生装置
JP2011255176A (ja) 音源再生方法、装置、及び記録媒体
JPH08221359A (ja) デジタル・フィルタ回路
JPH11196499A (ja) データ処理回路及びこの回路を用いた音声制御装置
JPH1023368A (ja) 映像再生装置およびベースバンドメモリ装置
JP2001125595A (ja) Ic録音装置
JP2000285549A (ja) 記録再生装置
JP2000260106A (ja) オーディオ装置