FR2959629A1 - Amplificateurs et comparateurs haute tension de type classe-ab - Google Patents

Amplificateurs et comparateurs haute tension de type classe-ab Download PDF

Info

Publication number
FR2959629A1
FR2959629A1 FR1001828A FR1001828A FR2959629A1 FR 2959629 A1 FR2959629 A1 FR 2959629A1 FR 1001828 A FR1001828 A FR 1001828A FR 1001828 A FR1001828 A FR 1001828A FR 2959629 A1 FR2959629 A1 FR 2959629A1
Authority
FR
France
Prior art keywords
drain
transistor
nmos
extended
pmos
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR1001828A
Other languages
English (en)
Other versions
FR2959629B1 (fr
Inventor
Hafid Amrani
Hubert Cordonnier
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
CDDIC SAS
Original Assignee
CDDIC SAS
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by CDDIC SAS filed Critical CDDIC SAS
Priority to FR1001828A priority Critical patent/FR2959629B1/fr
Publication of FR2959629A1 publication Critical patent/FR2959629A1/fr
Application granted granted Critical
Publication of FR2959629B1 publication Critical patent/FR2959629B1/fr
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/45179Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
    • H03F3/45183Long tailed pairs
    • H03F3/45188Non-folded cascode stages
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/26Push-pull amplifiers; Phase-splitters therefor
    • H03F3/265Push-pull amplifiers; Phase-splitters therefor with field-effect transistors only
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/30Single-ended push-pull [SEPP] amplifiers; Phase-splitters therefor
    • H03F3/3001Single-ended push-pull [SEPP] amplifiers; Phase-splitters therefor with field-effect transistors
    • H03F3/3022CMOS common source output SEPP amplifiers
    • H03F3/3028CMOS common source output SEPP amplifiers with symmetrical driving of the end stage
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/45179Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
    • H03F3/45183Long tailed pairs
    • H03F3/45192Folded cascode stages

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)

Abstract

Ces circuits sont destinés à réaliser des amplificateurs différentiels de tension de type CLASSE-AB (Push-Pull), dans des applications à haute tension d'alimentation, et dans des technologies CMOS peu coûteuses, à nombre réduit d'oxyde mince de grille, utilisant l'option drain étendu (DMOS, DEMOS, LDMOS). Ces transistors drain étendu sont faits d'un oxyde mince de grille, mais avec un terminal de drain spécial. En conséquence, de tels transistors peuvent supporter une faible tension différentielle entre leurs terminaux grille et source, ce qui exige des techniques de conception spéciales afin d'éviter le stress et le claquage de ces composants. Mais d'un autre côté, ces composants peuvent supporter une haute tension différentielle entre leurs terminaux drain et source, ce qui les rend appropriées aux applications à haute tension. Ces transistors exigent peu de masques additionnels pour leur fabrication, et sont ainsi peu coûteux comparés aux technologies qui utilisent des oxydes épais de grille. En effet, ces transistors à oxydes épais de grille supportent des tensions différentielle élevées, à la fois entre ses terminaux grille et source, et entre ses terminaux drain et source. Malheureusement, ces technologies sont très coûteuses. De plus, de tels transistors MOS à oxyde épais de grille sont plus gros en terme de surface silicium, comparé aux transistors MOS drain étendu à oxyde fin de grille, à caractéristiques électriques équivalentes (par exemple: la résistance entre les terminaux drain et source, le gain du transistor, les capacités entre les différents terminaux du transistor, et la bande passante du transistor sont des facteurs clé d'un amplificateur différentiel de tension).

Description

-1- Amplificateurs et comparateurs haute tension de type CLASSE-AB DESCRIPTION DE L'INVENTION ABREGE Ces circuits sont destinés à réaliser des amplificateurs différentiels de tension de type CLASSE-AB (Push-Pull), dans des applications à haute tension d'alimentation, et dans des technologies CMOS peu coûteuses, à nombre réduit d'oxyde mince de grille, utilisant l'option drain étendu (DMOS, DEMOS, LDMOS). Ces transistors drain étendu sont faits d'un oxyde mince de grille, mais avec un terminal de drain spécial. En conséquence, de tels transistors peuvent supporter une faible tension différentielle entre leurs terminaux grille et source, ce qui exige des techniques de conception spéciales afin d'éviter le stress et le claquage de ces composants. Mais d'un autre côté, ces composants peuvent supporter une haute tension différentielle entre leurs terminaux drain et source, ce qui les rend appropriées aux applications à haute tension. Ces transistors exigent peu de masques additionnels pour leur fabrication, et sont ainsi peu coûteux comparés aux technologies qui utilisent des oxydes épais de grille. En effet, ces transistors à oxydes épais de grille supportent des tensions différentielle élevées, à la fois entre ses terminaux grille et source, et entre ses terminaux drain et source. Malheureusement, ces technologies sont très coûteuses. De plus, de tels transistors MOS à oxyde épais de grille sont plus gros en terme de surface silicium, comparé aux transistors MOS drain étendu à oxyde fin de grille, à caractéristiques électriques équivalentes (par exemple: la résistance entre les terminaux drain et source, le gain du transistor, les capacités entre les différents terminaux du transistor, et la bande passante du transistor sont des facteurs clé d'un amplificateur différentiel de tension). DOMAINE TECHNIQUE DE L'INVENTION Avec cette l'invention, les circuits présentés se rapportent généralement aux circuits implémentés sur une seule puce (dites Embedded) de circuits mixtes (digital et analogique), dans les nouvelles technologies (nano technologies) CMOS, et dans les technologies CMOS plus anciennes (et peu coûteuses). Plus spécifiquement mais non exclusivement, la révélation actuelle se rapporte à la gestion de la puissance sur une seule puce (dite Embedded power management ù par exemple des régulateurs linéaires de tension) et aux circuits audio sur une seule puce (dite Embedded audio ù par exemple des amplificateur de puissance de type classe AB ou classe A), et la description qui suit fait référence à ces champs d'application pour des facilités d'illustration uniquement.
Cette invention se rapporte généralement aux amplificateurs et comparateurs différentiels de tension, qui sont alimentés par des tensions plus élevées que la tension maximale que peut supposer les oxydes des transistors qui composent le circuit, et qui sont utilisés dans les circuits audio, power management (gestion de la puissance), battery management (gestion de la charge et de la décharge d'une batterie), et de manière générale dans tous les circuits analogiques.
Dans des applications haute tension, ces amplificateurs et comparateurs différentiels de tension doivent supporter des tensions élevées sur leurs terminaux, et nécessitent des circuits spécifiques qui sont présentés dans cette invention.
ETAT DE LA TECHNIQUE ANTERIEURE Certains types de circuits exigent des tensions relativement élevées. Un exemple concerne tous les circuits portatifs qui sont directement alimentés par la batterie (5.5 volts de tension maximum) : convertisseurs dc-dc de type buck ou boost ou buck-boost, régulateurs linéaires de tension, amplificateurs audio de puissance de type class-d, amplificateurs audio de puissance de type class-a ou class-ab, driveurs de led ou de lcd, etc. Ces circuits nécessitent des amplificateurs et des comparateurs différentiels de tension, qui sont généralement conçus dans des technologies « génériques » CMOS, utilisant des oxydes épais de grille, ce qui est très cher en termes de coût de fabrication, et en surface de silicium : par exemple, en utilisant des transistors MOS 5V (des pFET et nFET qui supportent une tension différentielle maximale de 5.5V entre ses terminaux de grille et de source, et une tension différentielle maximale de 5.5V entre ses terminaux de drain et de source). En utilisant cette invention, ces circuits peuvent être développés, par exemple, dans une technologie CMOS peu coûteuse de 1.5 volt utilisant l'option 5V drain étendu (dite drain extended) (des pFET et nFET qui supportent une tension différentielle maximale de 1.5V entre ses terminaux de grille et de source, mais une tension différentielle maximale de 5.5V entre ses terminaux de drain et de source). Ceci entraîne une réduction de coût en termes de fabrication et de surface silicium. Cette invention est ainsi appropriée aux nouvelles nanotechnologies (technologies submicroniques), en utilisant l'option drain étendu peu coûteuse, et permet l'intégration de tels circuits à l'intérieur des gros circuits digitaux (des microcontrôleurs par exemple) : ce concept fait référence à ce que l'on appelle communément 1' « embedded power management and audio » .
En utilisant cette invention, des circuits (amplificateur class D, class A, et Class AB, régulateurs linéaires de tension, driveurs de led et de lcd, etc.. ) alimentés par des tension élevés (12V, 16V, 32V ou plus) peuvent être développés, par exemple, dans une technologie CMOS disposant de l'option drain étendu adaptée à la tension d'alimentation et avec des épaisseurs d'oxyde standards.
DESCRIPTION BREVE DE L'INVENTION Ces circuits sont destinés à réaliser des amplificateurs différentiels de tension de type CLASSE-AB, dans des applications à haute tension d'alimentation, et dans des technologies CMOS peu coûteuses, à nombre réduit d'oxyde mince de grille, utilisant l'option drain étendu (DMOS, DEMOS, LDMOS). Dans cette invention, il y a deux types de composants utilisés: Les composants standard qui sont des transistors MOS de faible tension et d'oxyde mince de grille. Ces transistors ne peuvent supporter que des faibles tensions différentielles entre leurs terminaux de grille et de source (par exemple 1.5V au maximum), ainsi que des faibles tensions différentielles entre leurs terminaux de drain et de source (par exemple 1.5V au maximum) Les composants drain entendu (dits extended drain) qui sont aussi des transistors MOS d'oxyde mince de grille (la même épaisseur de grille que les composants standard), mais avec des terminaux spéciaux de drain. Ces transistors ne peuvent supporter que des faibles tensions différentielles entre leurs terminaux de grille et de source (par exemple 1.5V au maximum ù comme pour les composants standard), mais peuvent supporter des hautes tensions différentielles plus élevées entre leurs terminaux de drain et de source (par exemple 5.5V au maximum) 2959629 -3- Les éléments constituants et les avantages de ces circuits de cette invention ressortiront de la description et des figures qui suivent. Cette description comportes plusieurs exemples de réalisation donnés à titre indicatif, et ne limite ainsi pas la portée des champs d'application et d'implémentation de cette invention. 5 BREVE PRESENTATION DES FIGURES Les figures d'accompagnement, qui sont incorporées dans ce brevet, illustrent une ou plusieurs implémentations de la présente invention et, associées avec la description détaillée, servent à expliquer les principes et les réalisations de l'invention. Dans les figures attachées:
10 La figure 1 (FIG. 1) est un schéma électrique qui peut être utilisé soit comme miroir de courant pmos ou comme charge active pmos dans un amplificateur ou un comparateur différentiel de tension.
La figure 2 (FIG. 2) est le schéma électrique, équivalent au schéma de la figure 1 (FIG 1) avec des transistors nmos en remplacement des transistors pmos, qui peut être utilisé soit comme miroir de courant nmos ou comme charge 15 active nmos dans un amplificateur ou un comparateur différentiel de tension.
La figure 3 (FIG. 3) est un schéma électrique, qui est une variante de la figure 1 (FIG 1), et qui peut être utilisé soit comme miroir de courant pmos ou comme charge active pmos dans un amplificateur ou un comparateur différentiel de tension. La figure 4 (FIG. 4) est le schéma électrique, équivalent au schéma de la figure 3 (FIG3) avec des transistors nmos en remplacement des transistors pmos, qui peut être utilisé soit comme miroir de courant nmos ou comme charge active nmos dans un amplificateur ou un comparateur différentiel de tension.
25 La figure 5 (FIG. 5) est un schéma électrique, qui est une variante de la figure 3 (FIG3), et qui peut être utilisé soit comme miroir de courant pmos ou comme charge active pmos dans un amplificateur ou un comparateur différentiel de tension.
La figure 6 (FIG. 6) est le schéma électrique, équivalent au schéma de la figure 5 (FIG5) avec des transistors nmos 30 en remplacement des transistors pmos, qui peut être utilisé soit comme miroir de courant nmos ou comme charge active nmos dans un amplificateur ou un comparateur différentiel de tension.
La figure 7 (FIG. 7) est un schéma électrique de la première architecture d'un étage d'entrée de type pmos, pour amplificateur ou comparateur différentiel de tension. La figure 8 (FIG. 8) est le schéma électrique, équivalent au schéma de la figure 7 (FIG7) avec des transistors nmos en remplacement des transistors pmos, qui constitue la première architecture d'un étage d'entrée de type nmos, pour amplificateur ou comparateur différentiel de tension.
La figure 9 (FIG. 9) est un schéma électrique, qui est une variante de la figure 7 (FIG7), et qui la deuxième architecture d'un étage d'entrée de type pmos, pour amplificateur ou comparateur différentiel de tension. 20 35 -4- La figure 10 (FIG. 10) est le schéma électrique, équivalent au schéma de la figure 9 (FIG9) avec des transistors nmos en remplacement des transistors pmos, qui constitue la deuxième architecture d'un étage d'entrée de type nmos, pour amplificateur ou comparateur différentiel de tension.
La figure 11 (FIG. 11) est un schéma électrique de l'architecture d'un amplificateur ou comparateur de tension différentielle, de type CLASSE-AB et de type pmos.
La figure 12 (FIG. 12) est le schéma électrique, équivalent au schéma de la figure 11 (FIG 11) avec des transistors nmos en remplacement des transistors pmos, qui constitue l'architecture d'un amplificateur ou comparateur de 10 tension différentielle, de type CLASSE-AB et de type nmos.
La figure 13 (FIG. 13) est un schéma électrique de l'architecture d'un amplificateur ou comparateur de tension différentielle, de type CLASSE-AB et de type pmos, avec une sortie différentielle de tension.
15 La figure 14 (FIG. 14) est un schéma électrique de l'architecture d'un amplificateur ou comparateur de tension différentielle, de type CLASSE-AB et de type nmos, avec une sortie différentielle de tension. 2959629 -5- DESCRIPTION DETAILLEE DE L'INVENTION Ces circuits sont destinés à réaliser des amplificateurs différentiels de tension de type CLASSE-AB, dans des applications à haute tension d'alimentation, et dans des technologies CMOS peu coûteuses, à nombre réduit d'oxyde 5 mince de grille, utilisant l'option drain étendu (DMOS, DEMOS, LDMOS). Ceux qui ont de la compétence dans ce domaine à l'état de l'art se rendront compte que la description détaillée qui suit de la présente invention est d'illustration seulement et n'est pas limitative de quelque façon. D'autres modes de réalisation de la présente invention se suggéreront aisément à de telles personnes bénéficiant des avantages de cette invention. Les références détaillent des réalisations de la présente invention, comme illustré dans les schémas joints.
Le cas échéant, les mêmes indicateurs de référence seront employés dans tous les schémas et dans la description détaillée qui suit, pour se rapporter à la même chose ou aux pièces semblables. Dans un intérêt de clarté, tous les dispositifs courants des réalisations décrites ci-dessus ne sont pas montrés et décrits. Bien entendu, dans le développement de telles implémentations, de nombreuses décisions spécifiques devront être prise selon l'application et les contraintes liées au marché, étant donné que ces buts spécifiques varieront d'une exécution à l'autre et d'un réalisateur à l'autre. D'ailleurs, un tel effort de développement pourrait être complexe et long, mais néanmoins serait une entreprise courante de ceux qui ont de la compétence dans ce domaine à l'état de l'art. En se tournant maintenant vers les figures : • La figure 1 (FIG. 1) est un schéma électrique qui peut être utilisé soit comme miroir de courant pmos ou comme charge active pmos dans un amplificateur ou un comparateur différentiel de tension. Lorsque les pins VGP et IREFP sont connectées entre elles, ce circuit constitue un miroir de courant pmos dont l'entrée est IREFP, et dont la sortie est IBP. Lorsque la pin VGP est pilotée par une tension, ce circuit constitue une charge active pmos dont les entrées symétriques à haute impédance sont IREFP et IBP. Ce circuit est ainsi constitué de : deux transistors pmos drain étendu (200) (201) dont les grilles sont connectées entre elles, dont les sources sont connectées à l'alimentation de haute tension (VDDHV), et dont les drains constituent les entrées et sorties en courant. • La figure 2 (FIG. 2) est le schéma électrique, équivalent au schéma de la figure 1 (FIG1) avec des transistors nmos en remplacement des transistors pmos, qui peut être utilisé soit comme miroir de courant nmos ou comme charge active nmos dans un amplificateur ou un comparateur différentiel de tension. Lorsque les pins VGN et IREFN sont connectées entre elles, ce circuit constitue un miroir de courant nmos dont 35 l'entrée est IREFN, et dont la sortie est IBN. Lorsque la pin VGN est pilotée par une tension, ce circuit constitue une charge active nmos dont les entrées symétriques à haute impédance sont IREFN et IBN. Ce circuit est constitué de : deux transistors nmos drain étendu (202) (203) dont les grilles sont connectées entre elles, dont les sources 40 sont connectées à la masse, et dont les drains constituent les entrées et sorties en courant. -6- • La figure 3 (FIG. 3) est un schéma électrique, qui est une variante de la figure 1 (FIG1), et qui peut être utilisé soit comme miroir de courant pmos ou comme charge active pmos dans un amplificateur ou un comparateur différentiel de tension. L'avantage de ce circuit par rapport au circuit de la figure 1 (FIG1) est d'utiliser des transistors standard pour effectuer la recopie en courant, et ces transistors standard sont mieux appareillés (dits matchés) entre eux et ont des courants de fuite plus petits que les transistors drain étendu. Lorsque les pins VGP et IREFP sont connectées entre elles, ce circuit constitue un miroir de courant pmos dont l'entrée est IREFP, et dont la sortie est IBP. Lorsque la pin VGP est pilotée par une tension, ce circuit constitue une charge active pmos dont les entrées 10 symétriques à haute impédance sont IREFP et IBP. La tension VBP est une tension de référence qui sert à limiter la tension entre les terminaux drain et source des transistors pmos standard, afm d'éviter qu'ils ne subissent de stress ou ne claquent. Ce circuit est constitué de : d'un transistor pmos drain étendu (206) dont la grille est connectée à la tension de référence pour pmos 15 (VBP), et dont le drain est connecté à la sortie en courant du circuit. deux transistors pmos standard (204) (205) dont les grilles sont connectées entre elles, dont les sources sont connectées à l'alimentation de haute tension (VDDHV). Le drain du transistor pmos standard (204) est connecté à l'entrée en courant du circuit. Le drain du transistor pmos standard (205) est connecté à la source du transistor pmos drain étendu (206). Le transistor pmos drain étendu (206) limite la tension 20 maximale entre les terminaux drain et source du transistor pmos standard (205), afm qu'il ne subisse pas de stress et ne claque pas.
• La figure 4 (FIG. 4) est le schéma électrique, équivalent au schéma de la figure 3 (FIG3) avec des transistors nmos en remplacement des transistors pmos, qui peut être utilisé soit comme miroir de courant nmos ou comme charge 25 active nmos dans un amplificateur ou un comparateur différentiel de tension. L'avantage de ce circuit par rapport au circuit de la figure 2 (FIG2) est d'utiliser des transistors standard pour effectuer la recopie en courant, et ces transistors standard sont mieux appareillés (dits matchés) entre eux et ont des courants de fuite plus petits que les transistors drain étendu. Lorsque les pins VGN et IREFN sont connectées entre elles, ce circuit constitue un miroir de courant nmos dont 30 l'entrée est IREFN, et dont la sortie est IBN. Lorsque la pin VGN est pilotée par une tension, ce circuit constitue une charge active nmos dont les entrées symétriques à haute impédance sont IREFN et IBN. La tension VBN est une tension de référence qui sert à limiter la tension entre les terminaux drain et source des transistors nmos standard, afm d'éviter qu'ils ne subissent de stress ou ne claquent. 35 Ce circuit est constitué de : d'un transistor nmos drain étendu (209) dont la grille est connectée à la tension de référence pour nmos (VBN), et dont le drain est connecté à la sortie en courant du circuit. deux transistors nmos standard (207) (208) dont les grilles sont connectées entre elles, dont les sources sont connectées à la masse. Le drain du transistor nmos standard (207) est connecté à l'entrée en courant du 40 circuit. Le drain du transistor nmos standard (208) est connecté à la source du transistor nmos drain étendu -7- (209). Le transistor nmos drain étendu (209) limite la tension maximale entre les terminaux drain et source du transistor nmos standard (208), afin qu'il ne subisse pas de stress et ne claque pas.
• La figure 5 (FIG. 5) est un schéma électrique, qui est une variante de la figure 3 (FIG3), et qui peut être utilisé soit 5 comme miroir de courant pmos ou comme charge active pmos dans un amplificateur ou un comparateur différentiel de tension. L'avantage de ce circuit par rapport au circuit de la figure 3 (FIG3), dans le cas d'utilisation comme charge active, est d'avoir une impédance symétrique sur les deux entrées, et plus importante sur la première entrée (configuration dite cascode), ce qui favorisera des gains plus importants des amplificateurs et comparateurs différentiels en tension, 10 et une symétrie parfaite dans le cas d'amplificateurs ou comparateurs à sorties différentielles en tension. Lorsque les pins VGP et IREFP sont connectées entre elles, ce circuit constitue un miroir de courant pmos dont l'entrée est IREFP, et dont la sortie est IBP. Lorsque la pin VGP est pilotée par une tension, ce circuit constitue une charge active pmos dont les entrées symétriques à haute impédance sont IREFP et IBP. 15 La tension VBP est une tension de référence qui sert à limiter la tension entre les terminaux drain et source des transistors pmos standard, afm d'éviter qu'ils ne subissent de stress ou ne claquent. Ce circuit est constitué de : de deux transistor pmos drain étendu (211) (206) dont les grilles sont connectées à la tension de référence pour pmos (VBP), et dont les drains sont respectivement connectés à l'entrée et à la sortie en courant du 20 circuit. deux transistors pmos standard (204) (205) dont les grilles sont connectées entre elles, dont les sources sont connectées à l'alimentation de haute tension (VDDHV). Le drain du transistor pmos standard (204) est connecté à la source du transistor pmos drain étendu (211). Le drain du transistor pmos standard (205) est connecté à la source du transistor pmos drain étendu (206). Les transistors pmos drain étendu (211) (206) 25 limitent la tension maximale entre les terminaux drain et source des transistors pmos standard (204) (205), afin qu'ils ne subissent pas de stress et ne claquent pas.
• La figure 6 (FIG. 6) est le schéma électrique, équivalent au schéma de la figure 5 (FIG5) avec des transistors nmos en remplacement des transistors pmos, qui peut être utilisé soit comme miroir de courant nmos ou comme charge 30 active nmos dans un amplificateur ou un comparateur différentiel de tension. L'avantage de ce circuit par rapport au circuit de la figure 4 (FIG4), dans le cas d'utilisation comme charge active, est d'avoir une impédance symétrique sur les deux entrées, et plus importante sur la première entrée (configuration dite cascode), ce qui favorisera des gains plus importants des amplificateurs et comparateurs différentiels en tension, et une symétrie parfaite dans le cas d'amplificateurs ou comparateurs à sorties différentielles en tension. 35 Lorsque les pins VGN et IREFN sont connectées entre elles, ce circuit constitue un miroir de courant nmos dont l'entrée est IREFN, et dont la sortie est IBN. Lorsque la pin VGN est pilotée par une tension, ce circuit constitue une charge active nmos dont les entrées symétriques à haute impédance sont IREFN et IBN. La tension VBN est une tension de référence qui sert à limiter la tension entre les terminaux drain et source des 40 transistors nmos standard, afm d'éviter qu'ils ne subissent de stress ou ne claquent. Ce circuit est constitué de : -8- de deux transistor nmos drain étendu (212) (209) dont les grilles sont connectées à la tension de référence pour nmos (VBN), et dont les drains sont respectivement connectés à l'entrée et à la sortie en courant du circuit. deux transistors nmos standard (207) (208) dont les grilles sont connectées entre elles, dont les sources sont connectées à la masse. Le drain du transistor nmos standard (207) est connecté à la source du transistor nmos drain étendu (212). Le drain du transistor nmos standard (208) est connecté à la source du transistor nmos drain étendu (209). Les transistors nmos drain étendu (212) (209) limitent la tension maximale entre les terminaux drain et source des transistors nmos standard (207) (208), afm qu'ils ne subissent pas de stress et ne claquent pas. • La figure 7 (FIG. 7) est un schéma électrique de la première architecture d'un étage d'entrée de type pmos, pour amplificateur ou comparateur différentiel de tension. Le circuit est constitué de deux entrées VIP et VIN qui constituent l'entrée différentielle en tension, et de deux sorties VOP 1 et VON 1 qui constituent la sortie différentielle en courant.
La tension VBP est une tension de référence qui sert à limiter la tension entre les terminaux drain et source des transistors pmos standard, afm d'éviter qu'ils ne subissent de stress ou ne claquent. La pin IREFP est une entrée de courant de référence qui rentre dans un pmos du circuit. Le circuit (210) dénommé « Miroir de courant pmos » fait référence à l'un quelconque des circuits de la figure 1, figure 3 ou figure 5.
Ce circuit est constitué de d'un miroir de courant pmos (210) de deux transistor pmos drain étendu (5) (6) dont les grilles sont connectées à la tension de référence pour pmos (VBP), et dont les drains sont connectés aux sorties en courant du circuit. deux transistors pmos standard (3) (4) qui sont montés en paire différentielle, dont les grilles sont connectées aux entrées en tension du circuit, et dont les sources sont connectées entre elles à la sortie en courant du miroir de courant pmos (210). Le drain du transistor pmos standard (3) est connecté à la source du transistor pmos drain étendu (5). Le drain du transistor pmos standard (4) est connecté à la source du transistor pmos drain étendu (6). Les transistors pmos drain étendu (5) (6) limitent la tension maximale entre les terminaux drain et source des transistors pmos standard (3) (4), afm qu'ils ne subissent pas de stress et ne claquent pas.
• La figure 8 (FIG. 8) est le schéma électrique, équivalent au schéma de la figure 7 (FIG7) avec des transistors nmos en remplacement des transistors pmos, qui constitue la première architecture d'un étage d'entrée de type nmos, pour amplificateur ou comparateur différentiel de tension.
Le circuit est constitué de deux entrées VIP et VIN qui constituent l'entrée différentielle en tension, et de deux sorties VOP1 et VON1 qui constituent la sortie différentielle en courant. La tension VBN est une tension de référence qui sert à limiter la tension entre les terminaux drain et source des transistors nmos standard, afin d'éviter qu'ils ne subissent de stress ou ne claquent. La pin IREFN est une entrée de courant de référence qui rentre dans un nmos du circuit.
Le circuit (220) dénommé « Miroir de courant nmos » fait référence à l'un quelconque des circuits de la figure 2, figure 4 ou figure 6.
Ce circuit est constitué de : d'un miroir de courant nmos (220) de deux transistor nmos drain étendu (25) (26) dont les grilles sont connectées à la tension de référence pour nmos (VBN), et dont les drains sont connectés aux sorties en courant du circuit. - deux transistors nmos standard (23) (24) qui sont montés en paire différentielle, dont les grilles sont connectées aux entrées en tension du circuit, et dont les sources sont connectées entre elles à la sortie en courant du miroir de courant nmos (220). Le drain du transistor nmos standard (23) est connecté à la source du transistor nmos drain étendu (25). Le drain du transistor nmos standard (24) est connecté à la source du transistor nmos drain étendu (26). Les transistors nmos drain étendu (25) (26) limitent la tension maximale entre les terminaux drain et source des transistors nmos standard (23) (24), afm qu'ils ne subissent pas de stress et ne claquent pas.
• La figure 9 (FIG. 9) est un schéma électrique, qui est une variante de la figure 7 (FIG7), et qui la deuxième architecture d'un étage d'entrée de type pmos, pour amplificateur ou comparateur différentiel de tension.
L'avantage de ce circuit par rapport au circuit de la figure 7 (FIG7) est de générer une référence de tension interne (en remplacement de VBP de la figure 7), et d'avoir une tension différentielle fixe aux bornes des terminaux drain et source des transistors de la paire différentielle, ce qui augmentera la dynamique du mode commun d'entrée des amplificateurs et comparateurs différentiels en tension. Le circuit est constitué de deux entrées VIP et VIN qui constituent l'entrée différentielle en tension, et de deux 20 sorties VOP1 et VON1 qui constituent la sortie différentielle en courant. La pin IREFP est une entrée de courant de référence qui rentre dans un pmos du circuit. La pin IB2 est une entrée de courant de référence qui rentre dans un pmos du circuit. Le circuit (210) dénommé « Miroir de courant pmos » fait référence à l'un quelconque des circuits de la figure 1, figure 3 ou figure 5. 25 Ce circuit est constitué de : - d'un miroir de courant pmos (210) d'un transistor pmos drain étendu (11) dont la grille et le drain sont connectés à une entrée en courant de référence. d'un transistor pmos standard (10) dont la grille et le drain sont connectés à la source du transistor pmos 30 drain étendu (11), et dont la source est connectée à la sortie en courant du miroir de courant pmos (210). - de deux transistors pmos drain étendu (5) (6) dont les grilles sont connectées à la grille et au drain du transistor pmos drain étendu (11), et dont les drains sont connectés aux sorties en courant du circuit. deux transistors pmos standard (3) (4) qui sont montés en paire différentielle, dont les grilles sont connectées aux entrées en tension du circuit, et dont les sources sont connectées entre elles à la sortie en 35 courant du miroir de courant pmos (210). Le drain du transistor pmos standard (3) est connecté à la source du transistor pmos drain étendu (5). Le drain du transistor pmos standard (4) est connecté à la source du transistor pmos drain étendu (6). Les transistors pmos drain étendu (5) (6) limitent la tension maximale entre les terminaux drain et source des transistors pmos standard (3) (4), afm qu'ils ne subissent pas de stress et ne claquent pas. Les transistors (10) (11) montés en diode maintiennent une tensions différentielle 40 constante entre les terminaux source et drain des transistors de la paire différentielle, indépendamment des tensions d'entrée du circuit. - 10 - • La figure 10 (FIG. 10) est le schéma électrique, équivalent au schéma de la figure 9 (FIG9) avec des transistors nmos en remplacement des transistors pmos, qui constitue la deuxième architecture d'un étage d'entrée de type nmos, pour amplificateur ou comparateur différentiel de tension.
L'avantage de ce circuit par rapport au circuit de la figure 8 (FIG8) est de générer une référence de tension interne (en remplacement de VBN de la figure 8), et d'avoir une tension différentielle fixe aux bornes des terminaux drain et source des transistors de la paire différentielle, ce qui augmentera la dynamique du mode commun d'entrée des amplificateurs et comparateurs différentiels en tension. Le circuit est constitué de deux entrées VIP et VIN qui constituent l'entrée différentielle en tension, et de deux 10 sorties VOP1 et VON1 qui constituent la sortie différentielle en courant. La pin IREFN est une entrée de courant de référence qui rentre dans un pmos du circuit. La pin IB2 est une entrée de courant de référence qui rentre dans un nmos du circuit. Le circuit (220) dénommé « Miroir de courant pmos » fait référence à l'un quelconque des circuits de la figure 2, figure 4 ou figure 6. 15 Ce circuit est constitué de : d'un miroir de courant nmos (220) d'un transistor nmos drain étendu (31) dont la grille et le drain sont connectés à une entrée en courant de référence. d'un transistor nmos standard (30) dont la grille et le drain sont connectés à la source du transistor nmos 20 drain étendu (31), et dont la source est connectée à la sortie en courant du miroir de courant nmos (220). de deux transistors nmos drain étendu (25) (26) dont les grilles sont connectées à la grille et au drain du transistor nmos drain étendu (31), et dont les drains sont connectés aux sorties en courant du circuit. deux transistors nmos standard (23) (24) qui sont montés en paire différentielle, dont les grilles sont connectées aux entrées en tension du circuit, et dont les sources sont connectées entre elles à la sortie en 25 courant du miroir de courant nmos (220). Le drain du transistor nmos standard (23) est connecté à la source du transistor pmos drain étendu (25). Le drain du transistor nmos standard (24) est connecté à la source du transistor nmos drain étendu (26). Les transistors nmos drain étendu (25) (26) limitent la tension maximale entre les terminaux drain et source des transistors nmos standard (23) (24), afm qu'ils ne subissent pas de stress et ne claquent pas. Les transistors (30) (31) montés en diode maintiennent une tensions différentielle 30 constante entre les terminaux source et drain des transistors de la paire différentielle, indépendamment des tensions d'entrée du circuit.
• La figure 11 (FIG. 11) est un schéma électrique de l'architecture d'un amplificateur ou comparateur de tension différentielle, de type CLASSE-AB et de type pmos. 35 Le circuit est constitué de deux entrées VIP et VIN qui constituent l'entrée différentielle en tension, et d'une sortie en tension VOP qui constitue la sortie de l'amplificateur ou du comparateur différentiel de tension. Le circuit (44) dénommé «Étage d'entrée pmos » fait référence à l'un quelconque des circuits de la figure 7, ou figure 9. La pin IREFN est une entrée de courant de référence qui rentre dans un nmos du circuit. 40 La pin IB 1 est une entrée de courant de référence qui rentre dans un nmos du circuit. La pin IB2 est une entrée de courant de référence qui rentre dans un pmos du circuit. - 11 - La tension VBN est une tension de référence qui sert à limiter la tension entre les terminaux drain et source des transistors nmos standard, afm d'éviter qu'ils ne subissent de stress ou ne claquent. La tension VBP est une tension de référence qui sert à limiter la tension entre les terminaux drain et source des transistors pmos standard, afin d'éviter qu'ils ne subissent de stress ou ne claquent.
Ce circuit est constitué de : d'un étage d'entrée de type pmos (44) dont les entrées (VIP) (VIN) sont les entrées différentielles en tension de l'amplificateur ou du comparateur. d'un transistor de sortie (dit transistor push) pmos drain étendu (134) dont la source est connectée à l'alimentation haute tension (VDDHV) et dont le drain est connecté à la sortie (VOP) de l'amplificateur ou 10 du comparateur. d'un transistor de sortie (dit transistor pull) nmos drain étendu (135) dont la source est connectée à la masse et dont le drain est connecté à la sortie (VOP) de l'amplificateur ou du comparateur. d'un miroir de courant pmos constitué de deux transistors pmos standard (125) et (126), dont les grilles sont connectées au drain du transistor pmos standard (125), et dont les sources sont connectées à l'alimentation 15 de haute tension (VDDHV). Le drain du transistor pmos standard (126) est connecté à la grille du transistor de sortie pmos drain étendu (134). d'un miroir de courant nmos constitué de trois transistors nmos standard (120) (121) et (123), dont les grilles sont connectées au drain du transistor nmos standard (120), et dont les sources sont connectées à la masse. Le drain du transistor nmos standard (121) est connecté à la sortie positive (VOPI) de l'étage 20 d'entrée de type pmos (44). Le drain du transistor nmos standard (123) est connecté à la sortie négative (VON1) de l'étage d'entrée de type pmos (44). de deux transistors cascode nmos drain étendu (122) et (124) dont les grilles sont connectés à une tension de référence VBN, et dont les sources sont connectées respectivement à la sortie positive (VOP1) et à la sortie négative (VON1) de l'étage d'entrée de type pmos (44). Le drain du transistor nmos drain étendu 25 (122) est connecté au drain du transistor pmos standard (125). Le drain du transistor nmos drain étendu (124) est connecté à la grille du transistor de sortie nmos drain étendu (135). Les transistors nmos drain étendu (122) et (124) limitent la tension maximale entre les terminaux drain et source des transistors nmos standard (121) et (123), afin qu'ils ne subissent pas de stress et ne claquent pas. de deux transistors nmos drain étendu (127) et (128) montés en diode et en série, qui génèrent une tension 30 interne de référence. Le transistor nmos drain étendu (127) a son drain connecté à sa grille, et sa source connectée à la masse. Le transistor nmos drain étendu (128) a son drain connecté à sa grille, et sa source connectée au drain du transistor nmos drain étendu (127). de deux transistors pmos drain étendu (130) et (131) montés en diode et en série, qui génèrent une tension interne de référence. Le transistor pmos drain étendu (131) a son drain connecté à sa grille, et sa source 35 connectée à l'alimentation de haute tension (VDDHV). Le transistor pmos drain étendu (130) a son drain connecté à sa grille, et sa source connectée au drain du transistor pmos drain étendu (131). d'un transistor nmos drain étendu (129) connecté en série avec un transistor pmos drain étendu (136) entre les grilles des transistors de sortie drain étendu (134) et (135). Le transistor nmos drain étendu (129) a sa grille connectée au drain du transistor nmos drain étendu (128), sa source connectée à la grille du transistor 40 de sortie nmos drain étendu (135), et a son drain connecté au drain du transistor pmos drain étendu (136). Le transistor pmos drain étendu (136) a sa grille connectée à une référence de tension (VBP), sa source - 12 - connectée à la grille du transistor de sortie pmos drain étendu (134), et a son drain connecté au drain du transistor nmos drain étendu (129). Les transistors nmos drain étendu (129) (127) et (128) fixent la valeur du courant du transistor de sortie nmos drain étendu (135), lorsque l'amplificateur ou le comparateur est a son état d'équilibre. Le transistor pmos drain étendu (136) limite la tension maximale entre les terminaux grille et source du transistor de sortie pmos drain étendu (134) et la tension maximale entre les terminaux drain et source du transistor pmos standard (126). - d'un transistor pmos drain étendu (132) connecté en série avec un transistor nmos drain étendu (133) entre les grilles des transistors de sortie drain étendu (134) et (135). Le transistor pmos drain étendu (132) a sa grille connectée au drain du transistor pmos drain étendu (130), sa source connectée à la grille du transistor de sortie pmos drain étendu (134), et a son drain connecté au drain du transistor nmos drain étendu (133). Le transistor nmos drain étendu (133) a sa grille connectée à une référence de tension (VBN), sa source connectée à la grille du transistor de sortie nmos drain étendu (135), et a son drain connecté au drain du transistor pmos drain étendu (132). Les transistors pmos drain étendu (132) (131) et (130) fixent la valeur du courant du transistor de sortie pmos drain étendu (134), lorsque l'amplificateur ou le comparateur est a son état d'équilibre. Le transistor nmos drain étendu (133) limite la tension maximale entre les terminaux grille et source du transistor de sortie nmos drain étendu (135).
• La figure 12 (FIG. 12) est le schéma électrique, équivalent au schéma de la figure 1l (FIG11) avec des transistors nmos en remplacement des transistors pmos, qui constitue l'architecture d'un amplificateur ou comparateur de 20 tension différentielle, de type CLASSE-AB et de type nmos Le circuit est constitué de deux entrées VIP et VIN qui constituent l'entrée différentielle en tension, et d'une sortie en tension VOP qui constitue la sortie de l'amplificateur ou du comparateur différentiel de tension. Le circuit (54) dénommé « Etage d'entrée nmos» fait référence à l'un quelconque des circuits de la figure 8, ou figure 10. 25 La pin IREFP est une entrée de courant de référence qui rentre dans un pmos du circuit. La pin IB 1 est une entrée de courant de référence qui rentre dans un pmos du circuit. La pin IB2 est une entrée de courant de référence qui rentre dans un nmos du circuit. La tension VBN est une tension de référence qui sert à limiter la tension entre les terminaux drain et source des transistors nmos standard, afin d'éviter qu'ils ne subissent de stress ou ne claquent. 30 La tension VBP est une tension de référence qui sert à limiter la tension entre les terminaux drain et source des transistors pmos standard, afin d'éviter qu'ils ne subissent de stress ou ne claquent. Ce circuit est constitué de : d'un étage d'entrée de type nmos (54) dont les entrées (VIP) (VIN) sont les entrées différentielles en tension de l'amplificateur ou du comparateur. 35 d'un transistor de sortie (dit transistor push) pmos drain étendu (155) dont la source est connectée à l'alimentation haute tension (VDDHV) et dont le drain est connecté à la sortie (VOP) de l'amplificateur ou du comparateur. d'un transistor de sortie (dit transistor pull) nmos drain étendu (154) dont la source est connectée à la masse et dont le drain est connecté à la sortie (VOP) de l'amplificateur ou du comparateur. 40 - d'un miroir de courant nmos constitué de deux transistors nmos standard (145) et (146), dont les grilles sont connectées au drain du transistor nmos standard (145), et dont les sources sont connectées à la masse. Le -13- drain du transistor nmos standard (146) est connecté à la grille du transistor de sortie nmos drain étendu (154). d'un miroir de courant pmos constitué de trois transistors pmos standard (140) (141) et (143), dont les grilles sont connectées au drain du transistor pmos standard (140), et dont les sources sont connectées à l'alimentation haute tension (VDDHV). Le drain du transistor pmos standard (141) est connecté à la sortie positive (VOP1) de l'étage d'entrée de type nmos (54). Le drain du transistor pmos standard (143) est connecté à la sortie négative (VON1) de l'étage d'entrée de type nmos (54). de deux transistors cascode pmos drain étendu (142) et (144) dont les grilles sont connectés à une tension de référence VBP, et dont les sources sont connectées respectivement à la sortie positive (VOP1) et à la sortie négative (VON1) de l'étage d'entrée de type nmos (54). Le drain du transistor pmos drain étendu (142) est connecté au drain du transistor nmos standard (145). Le drain du transistor pmos drain étendu (144) est connecté à la grille du transistor de sortie pmos drain étendu (155). Les transistors pmos drain étendu (142) et (144) limitent la tension maximale entre les terminaux drain et source des transistors pmos standard (141) et (143), afm qu'ils ne subissent pas de stress et ne claquent pas. - de deux transistors pmos drain étendu (147) et (148) montés en diode et en série, qui génèrent une tension interne de référence. Le transistor pmos drain étendu (147) a son drain connecté à sa grille, et sa source connectée à l'alimentation haute tension (VDDHV). Le transistor pmos drain étendu (148) a son drain connecté à sa grille, et sa source connectée au drain du transistor pmos drain étendu (147). de deux transistors nmos drain étendu (150) et (151) montés en diode et en série, qui génèrent une tension interne de référence. Le transistor nmos drain étendu (151) a son drain connecté à sa grille, et sa source connectée à la masse. Le transistor nmos drain étendu (150) a son drain connecté à sa grille, et sa source connectée au drain du transistor nmos drain étendu (151). d'un transistor pmos drain étendu (149) connecté en série avec un transistor nmos drain étendu (156) entre les grilles des transistors de sortie drain étendu (154) et (155). Le transistor pmos drain étendu (149) a sa grille connectée au drain du transistor pmos drain étendu (148), sa source connectée à la grille du transistor de sortie pmos drain étendu (154), et a son drain connecté au drain du transistor nmos drain étendu (156). Le transistor nmos drain étendu (156) a sa grille connectée à une référence de tension (VBN), sa source connectée à la grille du transistor de sortie nmos drain étendu (154), et a son drain connecté au drain du transistor pmos drain étendu (149). Les transistors pmos drain étendu (149) (147) et (148) fixent la valeur du courant du transistor de sortie pmos drain étendu (155), lorsque l'amplificateur ou le comparateur est a son état d'équilibre. Le transistor nmos drain étendu (156) limite la tension maximale entre les terminaux grille et source du transistor de sortie nmos drain étendu (154) et la tension maximale entre les terminaux drain et source du transistor nmos standard (146). d'un transistor nmos drain étendu (152) connecté en série avec un transistor pmos drain étendu (153) entre les grilles des transistors de sortie drain étendu (154) et (155). Le transistor nmos drain étendu (152) a sa grille connectée au drain du transistor nmos drain étendu (150), sa source connectée à la grille du transistor de sortie nmos drain étendu (154), et a son drain connecté au drain du transistor pmos drain étendu (153). Le transistor pmos drain étendu (153) a sa grille connectée à une référence de tension (VBP), sa source connectée à la grille du transistor de sortie pmos drain étendu (155), et a son drain connecté au drain du transistor nmos drain étendu (152). Les transistors nmos drain étendu (152) (151) et (150) fixent la valeur du courant du transistor de sortie nmos drain étendu (154), lorsque l'amplificateur ou le comparateur est a - 14 - son état d'équilibre. Le transistor pmos drain étendu (153) limite la tension maximale entre les terminaux grille et source du transistor de sortie pmos drain étendu (155).
• La figure 13 (FIG. 13) est un schéma électrique de l'architecture d'un amplificateur ou comparateur de tension différentielle, de type CLASSE-AB et de type pmos, avec une sortie différentielle de tension. Le schéma reprend la partie de la figure 11 (FIG 11) composée de (126) (124) (123) (128) (127) (136) (129) (131) (130) (132) (133) (134) et (135) qui est connectée entre la sortie négative (VON1) de l'étage d'entrée de type pmos (44) et la sortie positive (VOP) de l'amplificateur ou du comparateur, duplique cette partie, et connecte cette partie dupliquée entre la sortie positive (VOP1) de l'étage d'entrée de type pmos (44) et la sortie négative (VON) de l'amplificateur ou du comparateur. Dans ce circuit, les grilles des deux transistors (126) sont connectées à la tension de contre-réaction (VCMP) du mode commun de sortie de l'amplificateur ou du comparateur. Les pins IB1, IB2, IB3 et IB4 sont des entrées de courant de référence qui rentrent dans le circuit.
• La figure 14 (FIG. 14) est un schéma électrique de l'architecture d'un amplificateur ou comparateur de tension différentielle, de type CLASSE-AB et de type nmos, avec une sortie différentielle de tension. Le schéma reprend la partie de la figure 12 (FIG12) composée de (146) (144) (143) (148) (147) (156) (149) (151) (150) (152) (153) (154) et (155) qui est connectée entre la sortie négative (VON1) de l'étage d'entrée de type nmos (54) et la sortie positive (VOP) de l'amplificateur ou du comparateur, duplique cette partie, et connecte cette partie dupliquée entre la sortie positive (VOP1) de l'étage d'entrée de type nmos (54) et la sortie négative (VON) de l'amplificateur ou du comparateur. Dans ce circuit, les grilles des deux transistors (146) sont connectées à la tension de contre-réaction (VCMN) du mode commun de sortie de l'amplificateur ou du comparateur. Les pins IB 1, IB2, IB3 et IB4 sont des entrées de courant de référence qui rentrent dans le circuit.

Claims (9)

  1. REVENDICATIONS, 1. Amplificateurs et comparateurs haute tension de type CLASSE-AB, caractérisé en ce qu'il est implémenté dans une technologie CMOS à oxyde fm et avec l'option drain étendu, et en ce qu'il comporte : - Des transistors MOS à oxyde mince de grille, sans option drain étendu et à faible tension de claquage, lesdits transistors étant dits de type standard. - Des transistors MOS à oxyde mince de grille, avec option drain étendu de type DMOS, DEMOS, LDMOS, lesdits transistors étant dits de type drain-étendu. - Des miroirs de courant ou charge active de type pmos (210) ou de type nmos (220). - Un étage d'entrée de type pmos (44) ou de type nmos (54). - Un étage de sortie de type CLASSE-AB de type pmos ou de type nmos.
  2. 2. Amplificateurs et comparateurs haute tension de type CLASSE-AB, selon la revendication 1, caractérisé en que ledit miroirs de courant ou charge active de type pmos (210), et constitué: - Soit (FIG 1) de deux transistors pmos drain étendu (200) (201) dont les grilles sont connectées entre elles, dont les sources sont connectées à l'alimentation de haute tension (VDDHV), et dont les drains constituent les entrées et sorties en courant. - Soit (FIG3) d'un transistor pmos drain étendu (206) dont la grille est connectée à la tension de référence pour pmos (VBP), et dont le drain est connecté à la sortie en courant du circuit, de deux transistors pmos standard (204) (205) dont les grilles sont connectées entre elles, dont les sources sont connectées à l'alimentation de haute tension (VDDHV), ledit transistor pmos standard (204) a son drain connecté à l'entrée en courant du circuit, ledit transistor pmos standard (205) a son drain connecté à la source du transistor pmos drain étendu (206), ledit transistor pmos drain étendu (206) limite la tension maximale entre les terminaux drain et source du transistor pmos standard (205) afin qu'il ne subisse pas de stress et ne claque pas. - Soit (FIG5) de deux transistor pmos drain étendu (211) (206) dont les grilles sont connectées à la tension de référence pour pmos (VBP), et dont les drains sont respectivement connectés à l'entrée et à la sortie en courant du circuit, de deux transistors pmos standard (204) (205) dont les grilles sont connectées entre elles, dont les sources sont connectées à l'alimentation de haute tension (VDDHV), ledit transistor pmos standard (204) a son drain connecté à la source du transistor pmos drain étendu (211), ledit transistor pmos standard (205) a son drain connecté à la source du transistor pmos drain étendu (206), lesdits transistors pmos drain étendu (211) (206) limitent la tension maximale entre les terminaux drain et source des transistors pmos standard (204) (205) afm qu'ils ne subissent pas de stress et ne claquent pas.
  3. 3. Amplificateurs et comparateurs haute tension de type CLASSE-AB, selon l'une quelconque des revendications précédentes, caractérisé en que ledit miroirs de courant ou charge active de type nmos (220), est constitué: - Soit (FIG2) de deux transistors nmos drain étendu (202) (203) dont les grilles sont connectées entre elles, dont les sources sont connectées à la masse, et dont les drains constituent les entrées et sorties en courant. - Soit (FIG4) d'un transistor nmos drain étendu (209) dont la grille est connectée à la tension de référence pour nmos (VBN), et dont le drain est connecté à la sortie en courant du circuit, de deux transistors nmos standard (207) (208) dont les grilles sont connectées entre elles, dont les sources sont connectées à la masse, ledit transistor nmos standard (207) a son drain connecté à l'entrée en courant du circuit, ledit transistor nmos standard (208) a son drain connecté-16- à la source du transistor nmos drain étendu (209), ledit transistor nmos drain étendu (209) limite la tension maximale entre les terminaux drain et source du transistor nmos standard (208) afm qu'il ne subisse pas de stress et ne claque pas. - Soit (FIG6) de deux transistor nmos drain étendu (212) (209) dont les grilles sont connectées à la tension de référence pour nmos (VBN), et dont les drains sont respectivement connectés à l'entrée et à la sortie en courant du circuit, de deux transistors nmos standard (207) (208) dont les grilles sont connectées entre elles, dont les sources sont connectées à la masse, ledit transistor nmos standard (207) a son drain connecté à la source du transistor nmos drain étendu (212), ledit transistor nmos standard (208) a son drain connecté à la source du transistor nmos drain étendu (209), lesdits transistors nmos drain étendu (212) (209) limitent la tension maximale entre les terminaux drain et source des transistors nmos standard (207) (208) afm qu'ils ne subissent pas de stress et ne claquent pas.
  4. 4. Amplificateurs et comparateurs haute tension de type CLASSE-AB, selon l'une quelconque des revendications précédentes, caractérisé en que ledit étage d'entrée de type pmos (44), est constitué: - Soit (FIG7) d'un miroir de courant pmos (210), de deux transistor pmos drain étendu (5) (6) dont les grilles sont connectées à la tension de référence pour pmos (VBP), et dont les drains sont connectés aux sorties en courant du circuit, de deux transistors pmos standard (3) (4) qui sont montés en paire différentielle, dont les grilles sont connectées aux entrées en tension du circuit, et dont les sources sont connectées entre elles à la sortie en courant du miroir de courant pmos (210), ledit transistor pmos standard (3) a son drain connecté à la source du transistor pmos drain étendu (5), ledit transistor pmos standard (4) a son drain connecté à la source du transistor pmos drain étendu (6), lesdits transistors pmos drain étendu (5) (6) limitent la tension maximale entre les terminaux drain et source des transistors pmos standard (3) (4) afin qu'ils ne subissent pas de stress et ne claquent pas. - Soit (FIG9) d'un miroir de courant pmos (210), d'un transistor pmos drain étendu (11) dont la grille et le drain sont connectés à une entrée en courant de référence, d'un transistor pmos standard (10) dont la grille et le drain sont connectés à la source du transistor pmos drain étendu (11), et dont la source est connectée à la sortie en courant du miroir de courant pmos (210), de deux transistors pmos drain étendu (5) (6) dont les grilles sont connectées à la grille et au drain du transistor pmos drain étendu (11), et dont les drains sont connectés aux sorties en courant du circuit, de deux transistors pmos standard (3) (4) qui sont montés en paire différentielle, dont les grilles sont connectées aux entrées en tension du circuit, et dont les sources sont connectées entre elles à la sortie en courant du miroir de courant pmos (210), ledit transistor pmos standard (3) a son drain connecté à la source du transistor pmos drain étendu (5), ledit transistor pmos standard (4) a son drain connecté à la source du transistor pmos drain étendu (6), lesdits transistors pmos drain étendu (5) (6) limitent la tension maximale entre les terminaux drain et source des transistors pmos standard (3) (4), afm qu'ils ne subissent pas de stress et ne claquent pas, lesdits transistors (10) (11) montés en diode maintiennent une tensions différentielle constante entre les terminaux source et drain des transistors de la paire différentielle, indépendamment des tensions d'entrée du circuit.
  5. 5. Amplificateurs et comparateurs haute tension de type CLASSE-AB, selon l'une quelconque des revendications précédentes, caractérisé en que ledit étage d'entrée de type nmos (54), est constitué: - Soit (FIG8) d'un miroir de courant nmos (220), de deux transistor nmos drain étendu (25) (26) dont les grilles sont connectées à la tension de référence pour nmos (VBN), et dont les drains sont connectés aux sorties en courant du circuit, de deux transistors nmos standard (23) (24) qui sont montés en paire différentielle, dont les grilles sont connectées aux entrées en tension du circuit, et dont les sources sont connectées entre elles à la sortie en courant du-17- miroir de courant nmos (220), ledit transistor nmos standard (23) a son drain connecté à la source du transistor nmos drain étendu (25), ledit transistor nmos standard (24) a son drain connecté à la source du transistor nmos drain étendu (26), lesdits transistors nmos drain étendu (25) (26) limitent la tension maximale entre les terminaux drain et source des transistors nmos standard (23) (24) afin qu'ils ne subissent pas de stress et ne claquent pas. - Soit (FIG10) d'un miroir de courant nmos (220), d'un transistor nmos drain étendu (31) dont la grille et le drain sont connectés à une entrée en courant de référence, d'un transistor nmos standard (30) dont la grille et le drain sont connectés à la source du transistor nmos drain étendu (31), et dont la source est connectée à la sortie en courant du miroir de courant nmos (220), de deux transistors nmos drain étendu (25) (26) dont les grilles sont connectées à la grille et au drain du transistor nmos drain étendu (31), et dont les drains sont connectés aux sorties en courant du circuit, de deux transistors nmos standard (23) (24) qui sont montés en paire différentielle, dont les grilles sont connectées aux entrées en tension du circuit, et dont les sources sont connectées entre elles à la sortie en courant du miroir de courant nmos (220), ledit transistor nmos standard (23) a son drain connecté à la source du transistor nmos drain étendu (25), ledit transistor nmos standard (24) a son drain connecté à la source du transistor nmos drain étendu (26), lesdits transistors nmos drain étendu (25) (26) limitent la tension maximale entre les terminaux drain et source des transistors nmos standard (23) (24), afin qu'ils ne subissent pas de stress et ne claquent pas, lesdits transistors (30) (31) montés en diode maintiennent une tensions différentielle constante entre les terminaux source et drain des transistors de la paire différentielle, indépendamment des tensions d'entrée du circuit.
  6. 6. Amplificateurs et comparateurs haute tension de type CLASSE-AB, selon l'une quelconque des revendications 20 précédentes, caractérisé en que ledit étage de sortie de type pmos, est constitué (FIG11): - d'un étage d'entrée de type pmos (44) dont les entrées (VIP) (VIN) sont les entrées différentielles en tension de l'amplificateur ou du comparateur. - d'un transistor de sortie (dit transistor push) pmos drain étendu (134) dont la source est connectée à l'alimentation haute tension (VDDHV) et dont le drain est connecté à la sortie (VOP) de l'amplificateur ou du comparateur. 25 - d'un transistor de sortie (dit transistor pull) nmos drain étendu (135) dont la source est connectée à la masse et dont le drain est connecté à la sortie (VOP) de l'amplificateur ou du comparateur. - d'un miroir de courant pmos constitué de deux transistors pmos standard (125) et (126), dont les grilles sont connectées au drain du transistor pmos standard (125), et dont les sources sont connectées à l'alimentation de haute tension (VDDHV), ledit transistor pmos standard (126) a son drain connecté à la grille du transistor de sortie pmos 30 drain étendu (134). - d'un miroir de courant nmos constitué de trois transistors nmos standard (120) (121) et (123), dont les grilles sont connectées au drain du transistor nmos standard (120), et dont les sources sont connectées à la masse, ledit transistor nmos standard (121) a son drain connecté à la sortie positive (VOPI) de l'étage d'entrée de type pmos (44), ledit transistor nmos standard (123) a son drain connecté à la sortie négative (VON1) de l'étage d'entrée de type pmos 35 (44). - de deux transistors cascode nmos drain étendu (122) et (124) dont les grilles sont connectés à une tension de référence VBN, et dont les sources sont connectées respectivement à la sortie positive (VOP1) et à la sortie négative (VON1) de l'étage d'entrée de type pmos (44), ledit transistor nmos drain étendu (122) a son drain connecté au drain du transistor pmos standard (125), ledit transistor nmos drain étendu (124) a son drain connecté à la grille du 40 transistor de sortie nmos drain étendu (135), lesdits transistors nmos drain étendu (122) et (124) limitent la tension-I8- maximale entre les terminaux drain et source des transistors nmos standard (121) et (123) afm qu'ils ne subissent pas de stress et ne claquent pas. - de deux transistors nmos drain étendu (127) et (128) montés en diode et en série, qui génèrent une tension interne de référence, ledit transistor nmos drain étendu (127) a son drain connecté à sa grille, et sa source connectée à la masse, ledit transistor nmos drain étendu (128) a son drain connecté à sa grille, et sa source connectée au drain du transistor nmos drain étendu (127). - de deux transistors pmos drain étendu (130) et (131) montés en diode et en série, qui génèrent une tension interne de référence, ledit transistor pmos drain étendu (131) a son drain connecté à sa grille, et sa source connectée à l'alimentation de haute tension (VDDHV), ledit transistor pmos drain étendu (130) a son drain connecté à sa grille, et sa source connectée au drain du transistor pmos drain étendu (131). - d'un transistor nmos drain étendu (129) connecté en série avec un transistor pmos drain étendu (136) entre les grilles des transistors de sortie drain étendu (134) et (135), ledit transistor nmos drain étendu (129) a sa grille connectée au drain du transistor nmos drain étendu (128), sa source connectée à la grille du transistor de sortie nmos drain étendu (135), et a son drain connecté au drain du transistor pmos drain étendu (136), ledit transistor pmos drain étendu (136) a sa grille connectée à une référence de tension (VBP), sa source connectée à la grille du transistor de sortie pmos drain étendu (134), et a son drain connecté au drain du transistor nmos drain étendu (129), lesdits transistors nmos drain étendu (129) (127) et (128) fixent la valeur du courant du transistor de sortie nmos drain étendu (135), lorsque l'amplificateur ou le comparateur est a son état d'équilibre, ledit transistor pmos drain étendu (136) limite la tension maximale entre les terminaux grille et source du transistor de sortie pmos drain étendu (134) et la tension maximale entre les terminaux drain et source du transistor pmos standard (126). - d'un transistor pmos drain étendu (132) connecté en série avec un transistor nmos drain étendu (133) entre les grilles des transistors de sortie drain étendu (134) et (135), ledit transistor pmos drain étendu (132) a sa grille connectée au drain du transistor pmos drain étendu (130), sa source connectée à la grille du transistor de sortie pmos drain étendu (134), et a son drain connecté au drain du transistor nmos drain étendu (133), ledit transistor nmos drain étendu (133) a sa grille connectée à une référence de tension (VBN), sa source connectée à la grille du transistor de sortie nmos drain étendu (135), et a son drain connecté au drain du transistor pmos drain étendu (132), lesdits transistors pmos drain étendu (132) (131) et (130) fixent la valeur du courant du transistor de sortie pmos drain étendu (134), lorsque l'amplificateur ou le comparateur est a son état d'équilibre, ledit transistor nmos drain étendu (133) limite la tension maximale entre les terminaux grille et source du transistor de sortie nmos drain étendu (135).
  7. 7. Amplificateurs et comparateurs haute tension de type CLASSE-AB, selon l'une quelconque des revendications précédentes, caractérisé en que ledit étage de sortie de type nmos, est constitué (FIG12): - d'un étage d'entrée de type nmos (54) dont les entrées (VIP) (VIN) sont les entrées différentielles en tension de l'amplificateur ou du comparateur. - d'un transistor de sortie (dit transistor push) pmos drain étendu (155) dont la source est connectée à l'alimentation haute tension (VDDHV) et dont le drain est connecté à la sortie (VOP) de l'amplificateur ou du comparateur. - d'un transistor de sortie (dit transistor pull) nmos drain étendu (154) dont la source est connectée à la masse et dont le drain est connecté à la sortie (VOP) de l'amplificateur ou du comparateur. - d'un miroir de courant nmos constitué de deux transistors nmos standard (145) et (146), dont les grilles sont connectées au drain du transistor nmos standard (145), et dont les sources sont connectées à la masse, ledit transistor nmos standard (146) a son drain connecté à la grille du transistor de sortie nmos drain étendu (154).- 19 - - d'un miroir de courant pmos constitué de trois transistors pmos standard (140) (141) et (143), dont les grilles sont connectées au drain du transistor pmos standard (140), et dont les sources sont connectées à l'alimentation haute tension (VDDHV), ledit transistor pmos standard (141) a son drain connecté à la sortie positive (VOP1) de l'étage d'entrée de type nmos (54), ledit transistor pmos standard (143) a son drain connecté à la sortie négative (VON1) de l'étage d'entrée de type nmos (54). - de deux transistors cascode pmos drain étendu (142) et (144) dont les grilles sont connectés à une tension de référence VBP, et dont les sources sont connectées respectivement à la sortie positive (VOP1) et à la sortie négative (VON1) de l'étage d'entrée de type nmos (54), ledit transistor pmos drain étendu (142) a son drain connecté au drain du transistor nmos standard (145), ledit transistor pmos drain étendu (144) a son drain connecté à la grille du transistor de sortie pmos drain étendu (155), lesdits transistors pmos drain étendu (142) et (144) limitent la tension maximale entre les terminaux drain et source des transistors pmos standard (141) et (143) afm qu'ils ne subissent pas de stress et ne claquent pas. - de deux transistors pmos drain étendu (147) et (148) montés en diode et en série, qui génèrent une tension interne de référence, ledit transistor pmos drain étendu (147) a son drain connecté à sa grille, et sa source connectée à l'alimentation haute tension (VDDHV), ledit transistor pmos drain étendu (148) a son drain connecté à sa grille, et sa source connectée au drain du transistor pmos drain étendu (147). - de deux transistors nmos drain étendu (150) et (151) montés en diode et en série, qui génèrent une tension interne de référence, ledit transistor nmos drain étendu (151) a son drain connecté à sa grille, et sa source connectée à la masse, ledit transistor nmos drain étendu (150) a son drain connecté à sa grille, et sa source connectée au drain du transistor nmos drain étendu (151). - d'un transistor pmos drain étendu (149) connecté en série avec un transistor nmos drain étendu (156) entre les grilles des transistors de sortie drain étendu (154) et (155), ledit transistor pmos drain étendu (149) a sa grille connectée au drain du transistor pmos drain étendu (148), sa source connectée à la grille du transistor de sortie pmos drain étendu (154), et a son drain connecté au drain du transistor nmos drain étendu (156), ledit transistor nmos drain étendu (156) a sa grille connectée à une référence de tension (VBN), sa source connectée à la grille du transistor de sortie nmos drain étendu (154), et a son drain connecté au drain du transistor pmos drain étendu (149), lesdits transistors pmos drain étendu (149) (147) et (148) fixent la valeur du courant du transistor de sortie pmos drain étendu (155), lorsque l'amplificateur ou le comparateur est a son état d'équilibre, ledit transistor nmos drain étendu (156) limite la tension maximale entre les terminaux grille et source du transistor de sortie nmos drain étendu (154) et la tension maximale entre les terminaux drain et source du transistor nmos standard (146). - d'un transistor nmos drain étendu (152) connecté en série avec un transistor pmos drain étendu (153) entre les grilles des transistors de sortie drain étendu (154) et (155), ledit transistor nmos drain étendu (152) a sa grille connectée au drain du transistor nmos drain étendu (150), sa source connectée à la grille du transistor de sortie nmos drain étendu (154), et a son drain connecté au drain du transistor pmos drain étendu (153), ledit transistor pmos drain étendu (153) a sa grille connectée à une référence de tension (VBP), sa source connectée à la grille du transistor de sortie pmos drain étendu (155), et a son drain connecté au drain du transistor nmos drain étendu (152), lesdits transistors nmos drain étendu (152) (151) et (150) fixent la valeur du courant du transistor de sortie nmos drain étendu (154), lorsque l'amplificateur ou le comparateur est a son état d'équilibre, ledit transistor pmos drain étendu (153) limite la tension maximale entre les terminaux grille et source du transistor de sortie pmos drain étendu (155).40- 20 -
  8. 8. Amplificateurs et comparateurs haute tension de type CLASSE-AB, selon l'une quelconque des revendications précédentes, caractérisé en que ledit étage de sortie de type pmos, peut avoir une sortie différentielle, et est constitué (FIG13) en reprenant la partie de la figure 11 (FIG11) composée de (126) (124) (123) (128) (127) (136) (129) (131) (130) (132) (133) (134) et (135) qui est connectée entre la sortie négative (VON1) de l'étage d'entrée de type pmos (44) et la sortie positive (VOP) de l'amplificateur ou du comparateur, dupliquant cette partie, et connectant cette partie dupliquée entre la sortie positive (VOP1) de l'étage d'entrée de type pmos (44) et la sortie négative (VON) de l'amplificateur ou du comparateur, lesdits deux transistors (126) ont leurs grilles connectées à la tension de contre-réaction (VCMP) du mode commun de sortie de l'amplificateur ou du comparateur.
  9. 9. Amplificateurs et comparateurs haute tension de type CLASSE-AB, selon l'une quelconque des revendications précédentes, caractérisé en que ledit étage de sortie de type nmos, peut avoir une sortie différentielle, et est constitué (FIG14) en reprenant la partie de la figure 12 (FIG12) composée de (146) (144) (143) (148) (147) (156) (149) (151) (150) (152) (153) (154) et (155) qui est connectée entre la sortie négative (VON1) de l'étage d'entrée de type nmos (54) et la sortie positive (VOP) de l'amplificateur ou du comparateur, duplique cette partie, et connecte cette partie dupliquée entre la sortie positive (VOP1) de l'étage d'entrée de type nmos (54) et la sortie négative (VON) de l'amplificateur ou du comparateur, lesdits deux transistors (146) ont leurs grilles connectées à la tension de contre-réaction (VCMN) du mode commun de sortie de l'amplificateur ou du comparateur.
FR1001828A 2010-04-29 2010-04-29 Amplificateurs et comparateurs haute tension de type classe-ab Active FR2959629B1 (fr)

Priority Applications (1)

Application Number Priority Date Filing Date Title
FR1001828A FR2959629B1 (fr) 2010-04-29 2010-04-29 Amplificateurs et comparateurs haute tension de type classe-ab

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR1001828A FR2959629B1 (fr) 2010-04-29 2010-04-29 Amplificateurs et comparateurs haute tension de type classe-ab

Publications (2)

Publication Number Publication Date
FR2959629A1 true FR2959629A1 (fr) 2011-11-04
FR2959629B1 FR2959629B1 (fr) 2015-07-10

Family

ID=43707758

Family Applications (1)

Application Number Title Priority Date Filing Date
FR1001828A Active FR2959629B1 (fr) 2010-04-29 2010-04-29 Amplificateurs et comparateurs haute tension de type classe-ab

Country Status (1)

Country Link
FR (1) FR2959629B1 (fr)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050174171A1 (en) * 2004-02-09 2005-08-11 Sandeep Oswal Multistage common mode feedback for improved linearity line drivers
US20050218982A1 (en) * 2004-03-30 2005-10-06 Martins Marcus M Class-AB amplifier for dual voltage supplies

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050174171A1 (en) * 2004-02-09 2005-08-11 Sandeep Oswal Multistage common mode feedback for improved linearity line drivers
US20050218982A1 (en) * 2004-03-30 2005-10-06 Martins Marcus M Class-AB amplifier for dual voltage supplies

Non-Patent Citations (4)

* Cited by examiner, † Cited by third party
Title
BAHRAM FOTOUHI: "An Efficient CMOS Line Driver for 1.544-Mb/s T1 and 2.048-Mb/s E1 Applications", IEEE JOURNAL OF SOLID-STATE CIRCUITS, IEEE SERVICE CENTER, PISCATAWAY, NJ, USA, vol. 38, no. 2, 1 February 2003 (2003-02-01), XP011065944, ISSN: 0018-9200 *
GHOSH K K ET AL: "A high voltage CMOS ADSL line driver", 2003 IEEE 15TH. INTERNATIONAL SYMPOSIUM ON POWER SEMICONDUCTOR DEVICES AND IC'S PROCEEDINGS. CAMBRIDGE, UIK, APRIL 14 - 17, 2003; [INTERNATIONAL SYMPOSIUM ON POWER SEMICONDUCTOR DEVICES & IC'S], NEW YORK, NY : IEEE, US, 14 April 2003 (2003-04-14), pages 105 - 108, XP010653736, ISBN: 978-0-7803-7876-6, DOI: DOI:10.1109/ISPSD.2003.1225241 *
MEHRAN ALIAHMAD ET AL: "Integration of a Short-Loop SLIC in a Low-Voltage Submicron BiCMOS Technology", IEEE JOURNAL OF SOLID-STATE CIRCUITS, IEEE SERVICE CENTER, PISCATAWAY, NJ, USA, vol. 33, no. 6, 1 June 1998 (1998-06-01), XP011060741, ISSN: 0018-9200 *
TORRALBA A ET AL: "Class AB Output Stages for Low Voltage CMOS Opamps with Accurate Quiescent Current Control by Means of Dynamic Biasing", ANALOG INTEGRATED CIRCUITS AND SIGNAL PROCESSING, KLUWER ACADEMIC PUBLISHERS, BO, vol. 36, no. 1-2, 1 July 2003 (2003-07-01), pages 69 - 77, XP019203877, ISSN: 1573-1979, DOI: DOI:10.1023/A:1024453731969 *

Also Published As

Publication number Publication date
FR2959629B1 (fr) 2015-07-10

Similar Documents

Publication Publication Date Title
Duisters et al. A-90-dB THD rail-to-rail input opamp using a new local charge pump in CMOS
US7705679B2 (en) Operational amplifier
FR2814609A1 (fr) Circuit d'amplificateur operationnel
FR3032309A1 (fr) Circuit de regulation de tension adapte aux fortes et faibles puissances
US20150010171A1 (en) Circuit for Use with a Loudspeaker for Portable Equipments
US20180328966A1 (en) Voltage monitor
EP3457566B1 (fr) Dispositif modifiant la valeur d'impedance d'une resistance de reference
TWI364163B (en) Telescopic operational amplifier and reference buffer
TW200926583A (en) Apparatus and method for low power rail-to-rail operational amplifier
EP1885057B1 (fr) Compensation en fréquence d'un amplificateur comportant au moins deux étages de gain
FR2959629A1 (fr) Amplificateurs et comparateurs haute tension de type classe-ab
US8058926B2 (en) Amplifier input switch configuration with improved PSRR
FR2959630A1 (fr) Amplificateurs et comparateurs haute tension de type classe-ab suiveur
FR2959626A1 (fr) Amplificateurs et comparateurs haute tension de type classe a
FR2959627A1 (fr) Amplificateurs et comparateurs haute tension de type ota
FR2959628A1 (fr) Amplificateurs et comparateurs haute tension de type folded-cascode
FR2818762A1 (fr) Regulateur de tension a gain statique en boucle ouverte reduit
US7538604B2 (en) Amplifier feedback switch configuration with improved PSRR
US20130076440A1 (en) Operational amplifier circuit structure
FR2961363A1 (fr) Circuit interrupteur haute tension
US20090195313A1 (en) Boosted tail-current circuit
FR2953067A1 (fr) Etage de puissance haute tension dans une technologie cmos a oxyde fin et avec option drain etendu
FR2955698A1 (fr) Etage de puissance avec controle de dissipation automatique
FR2959370A1 (fr) Driveur haute tension de pmos
FR2478902A1 (fr) Amplificateur a transistors a effet de champ complementaires a entree differentielle

Legal Events

Date Code Title Description
PLFP Fee payment

Year of fee payment: 7

PLFP Fee payment

Year of fee payment: 8