FR2876473A1 - Procedure pour fournir une carte agp sur un connecteur de bus pci - Google Patents

Procedure pour fournir une carte agp sur un connecteur de bus pci Download PDF

Info

Publication number
FR2876473A1
FR2876473A1 FR0452317A FR0452317A FR2876473A1 FR 2876473 A1 FR2876473 A1 FR 2876473A1 FR 0452317 A FR0452317 A FR 0452317A FR 0452317 A FR0452317 A FR 0452317A FR 2876473 A1 FR2876473 A1 FR 2876473A1
Authority
FR
France
Prior art keywords
agp
pci
pci bus
card
motherboard
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR0452317A
Other languages
English (en)
Other versions
FR2876473B1 (fr
Inventor
Hsiao Wen Hao
An Sheng Chang
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Giga-Byte Technology Co Ltd
Original Assignee
Giga-Byte Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Giga-Byte Technology Co Ltd filed Critical Giga-Byte Technology Co Ltd
Priority to FR0452317A priority Critical patent/FR2876473B1/fr
Publication of FR2876473A1 publication Critical patent/FR2876473A1/fr
Application granted granted Critical
Publication of FR2876473B1 publication Critical patent/FR2876473B1/fr
Application status is Active legal-status Critical
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • G06F13/4081Live connection to bus, e.g. hot-plugging

Abstract

<P>La présente invention propose un procédé pour fournir une carte AGP sur un connecteur de bus PCI et le procédé comprend : émission d'un signal de détection vers une carte-mère (S100) ; état d'analyse d'une pluralité de connecteurs de bus PCI sur la carte-mère (S102) ; et connexion en sortie d'une carte AGP pour affichage (S106).</P>

Description

PROCEDURE POUR FOURNIR UNE CARTE AGP SUR UN CONNECTEUR

Contexte de l'invention Domaine de l'invention La présente invention concerne un procédé pour fournir une carte AGP (Accelerated Graphics Port) sur un connecteur de bus PCI (Peripheral Component Interconnect), notamment à une implantation du bus PCI disposé à une implémentation avec un bus AGP.

Description de l'art associé

Les bus sur les ordinateurs industriels d'art antérieur sont classés en ISA (Industry Standard Architecture), VISA (Virtual Instrument Software Architecture), PCI, AGP, etc. En outre, une pluralité de connecteurs est installée sur une carte mère et des cartes d'interface sont enfichées dans des connecteurs correspondants. Les cartes d'interface sont des dispositifs de connexion entre les appareils périphériques, et les appareils périphériques sont commandés par la carte-mère par le biais des cartes d'interface. De plus, les connecteurs ISA de l'époque des débuts furent développés en connecteurs VISA, et les connecteurs VISA furent ensuite développés en connecteurs PCI. Maintenant, les connecteurs PCI sont de nouveau développés en connecteurs AGP.

A l'heure actuelle, les technologies se sont considérablement améliorées, mais quelques connecteurs 25 ISA et connecteurs PCI sont encore installés ensemble sur de veilles cartes-mères. Par conséquent, quand des connecteurs ISA sont tous occupés par des cartes d'interface ISA, il est impossible d'enficher une autre carte d'interface ISA dans un connecteur quelconque sur la carte-mère, et le cas est le même avec les connecteurs PCI. Une carte d'interface avec deux sortes d'interfaces et elle peut être enfichée sur n'importe quel connecteur PCI ou ISA sur la carte-mère. Les interfaces de connecteur ne sont pas limitées à des cartes spécifiques et donc, le coût est abaissé.

En référence à la figure 1, une pluralité de composants de pièce 11 est installée sur la carte d'interface 10; de plus, une première et une deuxième interfaces de connexion 12, 13 sont installées sur le côté différent de la carte d'interface 10 et compatible avec l'interface de contrôleur périphérique (PCI) et l'architecture standard de l'industrie (ISA). Par ailleurs, les première et deuxième interfaces de connexion 12, 13 sont connectées aux composants de pièce 11 par différents fils; de plus, une prise 14 est installée sur une partie limitrophe de la carte d'interface 10 pour être connectée avec la première et deuxième interface de connexion. De plus, une plaque fixe 15 est bloquée sur la partie limitrophe de la carte d'interface 10 et elle fournit une ouverture pour placer et couvrir la prise 14 (non représentée).

Cependant, une carte d'interface AGP ne peut être enfichée dans une cartemère avec tous les connecteurs PCI, parce qu'aucun connecteur AGP n'est sur la carte- mère. Par conséquent, une nouvelle carte-mère avec des connecteurs AGP est nécessaire.

SR 25876 TW/HM 3

Claims (5)

RESUME DE L'INVENTION La présente invention propose un procédé pour fournir une carte AGP sur un connecteur de bus PCI et résout les inconvénients des cartes- mères d'art antérieur. Le procédé de la présente invention propose de: transmettre un signal de détection à une carte-mère, d'analyser l'état d'une pluralité de connecteurs de bus PCI sur la carte-mère, et connecter une carte AGP en sortie pour affichage. Le signal de détection peut être proposé par un système de gestion de base des entrées/sorties (BIOS). Pour proposer une compréhension plus approfondie de l'invention, la description détaillée suivante illustre des modes de réalisation et des exemples de l'invention, cette description détaillée étant proposée uniquement à titre d'illustration de l'invention. BREVE DESCRIPTION DES DESSINS D'autres caractéristiques et avantages de l'invention ressortiront plus clairement à la lecture de la description ci-après, faite en référence aux dessins annexés, sur lesquels: la figure 1 représente un diagramme schématique d'une interface d'art antérieur avec des interfaces PCI et ISA; et la figure 2 représente un organigramme d'un procédé pour fournir une carte AGP sur un connecteur de DESCRIPTION DETAILLEE DE MODES DE REALISATION PREFERES Généralement, des fonctions d'affichage sont proposées de trois manières différentes. Premièrement, les fonctions d'affichage AGP sont proposées par des circuits intégrés sur la carte-mère avec des fonctions d'affichage incorporées et des fonctions d'affichage incorporées sont généralement utilisées par des ordinateurs portables pour des buts officiels. Deuxièmement, une carte AGP est nécessaire pour jouer à des jeux d'ordinateur avec affichage fin et lisse, et la carte AGP est enfichée dans un connecteur AGP. De plus, des fonctions d'affichage incorporées de circuits intégrés sont insuffisantes pour jouer à des jeux d'ordinateur. Troisièmement, la présente invention propose un procédé pour installer une carte AGP sur un connecteur de bus PCI. Par conséquent, les utilisateurs peuvent choisir des fonctions d'affichage proposées par une carte AGP connectée en sortie ou par des fonctions d'affichage incorporées quand une AGP n'est pas proposée. Une carte-mère bas de gamme n'a que des connecteurs PCI et des circuits intégrés avec des fonctions d'affichage intégrées. Partant de là, on peut enficher une carte AGP dans un connecteur PCI en mettant des signaux PCI sur des signaux AGP. La bande passante définie de signaux PCI est plus étroite que les signaux AGP, mais les broches pour recevoir des signaux AGP et PCI sont les mêmes. De plus, AGP a de meilleures performances que le PCI et les broches sur le connecteur de bus AGP et PCI ne sont pas les mêmes. La figure 2 représente un organigramme pour fournir une carte AGP sur un connecteur de bus PCI, et elle propose les étapes suivantes: émettre un signal de détection vers une carte-mère (S100) ; analyser les états d'une pluralité de connecteurs de bus PCI sur la carte-mère (S102) ; estimer si une carte AGP est connectée en sortie à un bus PCI quelconque (S104), et agencer une implantation du bus PCI vers une implantation avec un bus AGP; si le résultat produit par (S104) est oui, alors connecter en sortie une carte AGP pour affichage (S106) ; sinon, utiliser un circuit intégré d'affichage incorporé pour affichage (S108). La carte-mère d'art antérieur utilise des cartes d'interface différentes pour des fonctions différentes, mais la présente invention dispose une implantation avec des connecteurs PCI avec un connecteur AGP. Par conséquent, des signaux de bus PCI sont transformés en signaux de bus AGP puis la carte AGP peut être enfichée sur le connecteur PCI de la cartemère. Ainsi a été décrit un bus PCI nouveau, novateur et jusqu'ici non évident qui élimine le problème susmentionné dans l'art antérieur. De plus, l'homme du métier appréciera aisément que la description ci-dessus est uniquement illustrative de modes de réalisation et exemples spécifiques de l'invention. L'invention devrait donc couvrir diverses modifications et variations apportées à la structure et aux opérations de l'invention décrites dans le présent document, à condition qu'elle s'inscrivent dans la portée de l'invention telle qu'installée dans les revendications suivantes annexées. LISTE DES REFERENCES carte d'interface 11 composants de pièce 12 première interface de connexion 13 deuxième interface de connexion 14 prise plaque fixe S100 émission d'un signal de détection vers une carte-mère S102 état d'analyse d'une pluralité de connecteurs de S104 estimation du fait qu'une carte AGP est connectée en sortie à un bus PCI quelconque S106 connexion en sortie d'une carte AGP pour affichage S108 utilisation d'un circuit intégré d'affichage incorporé pour affichage REVENDICATIONS
1. Procédé pour fournir une carte AGP (Accelerated Graphics Port) sur un connecteur de bus PCI (Peripheral Component Interconnect), comportant les étapes suivantes.
émettre un signal de détection vers une carte-mère (S100) ; analyser les états d'une pluralité de connecteurs de bus PCI sur la carte-mère (5102) ; et connecter en sortie une carte AGP pour affichage (S106).
2. Procédé pour fournir une carte AGP sur un connecteur de bus PCI selon la revendication 1, dans lequel le signal de détection est proposé par un système de gestion de base des entrées/sorties (BIOS).
3. Procédé pour fournir une carte AGP sur un connecteur de bus PCI selon la revendication 1, dans lequel l'étape d'état d'analyse d'une pluralité de connecteurs de bus PCI sur la carte-mère (5102) comprend en outre l'estimation du fait qu'une carte AGP est connectée en sortie à un bus PCI quelconque (S104).
4. Procédé pour fournir une carte AGP sur un connecteur de bus PCI selon la revendication 3, dans lequel une implantation du bus PCI est disposée en implantation avec un bus AGP.
5. Procédé pour fournir une carte AGP sur un connecteur de bus PCI selon la revendication 3, dans lequel si le résultat de l'estimation du fait qu'une carte AGP est ou non connectée en sortie à un bus PCI quelconque est oui, la carte AGP connectée en sortie est utilisée pour afficher; sinon, une fonction d'affichage incorporée du circuit intégré est utilisée pour afficher.
FR0452317A 2004-10-08 2004-10-08 Procedure pour fournir une carte agp sur un connecteur de bus pci Active FR2876473B1 (fr)

Priority Applications (1)

Application Number Priority Date Filing Date Title
FR0452317A FR2876473B1 (fr) 2004-10-08 2004-10-08 Procedure pour fournir une carte agp sur un connecteur de bus pci

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR0452317A FR2876473B1 (fr) 2004-10-08 2004-10-08 Procedure pour fournir une carte agp sur un connecteur de bus pci

Publications (2)

Publication Number Publication Date
FR2876473A1 true FR2876473A1 (fr) 2006-04-14
FR2876473B1 FR2876473B1 (fr) 2007-02-02

Family

ID=34951596

Family Applications (1)

Application Number Title Priority Date Filing Date
FR0452317A Active FR2876473B1 (fr) 2004-10-08 2004-10-08 Procedure pour fournir une carte agp sur un connecteur de bus pci

Country Status (1)

Country Link
FR (1) FR2876473B1 (fr)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2001046812A2 (fr) * 1999-12-21 2001-06-28 Elsa Aktiengesellschaft Mise en circuit et procede permettant le fonctionnement d'un controleur agp sur un emplacement pci
US6292859B1 (en) * 1998-10-27 2001-09-18 Compaq Computer Corporation Automatic selection of an upgrade controller in an expansion slot of a computer system motherboard having an existing on-board controller
US20040024940A1 (en) * 2002-07-30 2004-02-05 Tsai-Sheng Chiu Central processing unit card with accelerated graphic port

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6292859B1 (en) * 1998-10-27 2001-09-18 Compaq Computer Corporation Automatic selection of an upgrade controller in an expansion slot of a computer system motherboard having an existing on-board controller
WO2001046812A2 (fr) * 1999-12-21 2001-06-28 Elsa Aktiengesellschaft Mise en circuit et procede permettant le fonctionnement d'un controleur agp sur un emplacement pci
US20040024940A1 (en) * 2002-07-30 2004-02-05 Tsai-Sheng Chiu Central processing unit card with accelerated graphic port

Also Published As

Publication number Publication date
FR2876473B1 (fr) 2007-02-02

Similar Documents

Publication Publication Date Title
US6470284B1 (en) Integrated PC card host controller for the detection and operation of a plurality of expansion cards
EP0808461B1 (fr) Test jtag de bus au moyen de cartes enfichables sur lesquelles est montee une logique jtag
CN1812693B (zh) 一种双总线接口电路板组件及其装配方法
DE10351773B4 (de) Verteilungssystem
US5224055A (en) Machine for circuit design
CN100456274C (zh) 易于扩展的多cpu系统
US8643657B2 (en) Field changeable rendering system for a computing device
TW548414B (en) Automatic integrated circuit overall machine testing system, apparatus and its method
US7353408B2 (en) USB (Universal Serial Bus) interface device
TW565797B (en) Method and apparatus of controlling an operational mode of a USB device
US5754796A (en) Bus port transmission device
CN100397287C (zh) 模块化计算机系统及用于其的组件
US9535117B2 (en) System debug using an all-in-one connector
KR100240921B1 (ko) 시스템 버스를 포함하는 컴퓨터 시스템 및 시스템 버스에 의한 장치 연결 방법
US8698305B1 (en) Multi-configuration GPU interface device
CN1234093C (zh) 用于iso7816及usb智能卡的双模式控制器
US7281232B1 (en) Method and apparatus for automatically checking circuit layout routing
US7921233B2 (en) Signal converter for an all-in-one USB connector that includes USB 2.0, USB 3.0 and eSATA
DE10230135B4 (de) Verfahren und System zur Erstellung eines Entwurfs und Sicherstellen der Verbindung mehrerer gedruckter Schaltungsplatinen
JP4800607B2 (ja) コンピューティング・システムにおける周辺装置用ユニバーサル・コントローラ
US6766401B2 (en) Increasing control information from a single general purpose input/output (GPIO) mechanism
TWI324729B (en) Telecommunications system
US8284552B2 (en) Computer system expansion device adaptable for internal and external use
US5572688A (en) Primary bus processing element with multifunction interconnection to secondary bus
US20120143571A1 (en) Removable and replaceable dual-sided connector pin interposer

Legal Events

Date Code Title Description
PLFP Fee payment

Year of fee payment: 12

PLFP Fee payment

Year of fee payment: 13

PLFP Fee payment

Year of fee payment: 14