FR2673012A1 - Procede et circuit pour transformation cosinus discrete bidimensionnelle. - Google Patents

Procede et circuit pour transformation cosinus discrete bidimensionnelle. Download PDF

Info

Publication number
FR2673012A1
FR2673012A1 FR9110826A FR9110826A FR2673012A1 FR 2673012 A1 FR2673012 A1 FR 2673012A1 FR 9110826 A FR9110826 A FR 9110826A FR 9110826 A FR9110826 A FR 9110826A FR 2673012 A1 FR2673012 A1 FR 2673012A1
Authority
FR
France
Prior art keywords
data
dct
groups
dimensional
discrete cosine
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR9110826A
Other languages
English (en)
French (fr)
Other versions
FR2673012B1 (enrdf_load_stackoverflow
Inventor
Gye-Jong Kim
Sang-Yook Lee
Cho Nam-Lk
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of FR2673012A1 publication Critical patent/FR2673012A1/fr
Application granted granted Critical
Publication of FR2673012B1 publication Critical patent/FR2673012B1/fr
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F17/00Digital computing or data processing equipment or methods, specially adapted for specific functions
    • G06F17/10Complex mathematical operations
    • G06F17/14Fourier, Walsh or analogous domain transformations, e.g. Laplace, Hilbert, Karhunen-Loeve, transforms
    • G06F17/147Discrete orthonormal transforms, e.g. discrete cosine transform, discrete sine transform, and variations therefrom, e.g. modified discrete cosine transform, integer transforms approximating the discrete cosine transform
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K21/00Details of pulse counters or frequency dividers

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Mathematical Analysis (AREA)
  • Mathematical Optimization (AREA)
  • Computational Mathematics (AREA)
  • Pure & Applied Mathematics (AREA)
  • Data Mining & Analysis (AREA)
  • Theoretical Computer Science (AREA)
  • Discrete Mathematics (AREA)
  • Algebra (AREA)
  • Databases & Information Systems (AREA)
  • Software Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Complex Calculations (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)
FR9110826A 1991-02-20 1991-09-02 Procede et circuit pour transformation cosinus discrete bidimensionnelle. Granted FR2673012A1 (fr)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019910002721A KR930008428B1 (ko) 1991-02-20 1991-02-20 2차원 이산 코사인 변환방법 및 장치

Publications (2)

Publication Number Publication Date
FR2673012A1 true FR2673012A1 (fr) 1992-08-21
FR2673012B1 FR2673012B1 (enrdf_load_stackoverflow) 1994-12-16

Family

ID=19311271

Family Applications (1)

Application Number Title Priority Date Filing Date
FR9110826A Granted FR2673012A1 (fr) 1991-02-20 1991-09-02 Procede et circuit pour transformation cosinus discrete bidimensionnelle.

Country Status (3)

Country Link
JP (1) JPH04278668A (enrdf_load_stackoverflow)
KR (1) KR930008428B1 (enrdf_load_stackoverflow)
FR (1) FR2673012A1 (enrdf_load_stackoverflow)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110705368B (zh) * 2019-09-05 2023-04-18 深圳大学 自构余弦核空间中人脸数据非负特征表示和识别方法、装置、系统及存储介质

Non-Patent Citations (3)

* Cited by examiner, † Cited by third party
Title
M.VETTERLI ET AL: "ALGORITHMES DE TRANSFORMATIONS DE FOURIER ET EN COSINUS MONO ET BIDIMENSIONELLELS", ANN. TELECOMMUN., vol. 40, no. 9-10, 1985, pages 466 - 476 *
MUNSI ALAUL HAQUE: "A TWO DIMENSIONAL FAST COSINE TRANSFORM", IEEE TRANSACTIONS ON ACOUSTICS,SPEECH AND SIGNAL PROCESSING, vol. 33, no. 6, December 1985 (1985-12-01), NEW YORK US, pages 1532 - 1538 *
N.TA ET AL: "FAST COMPUTATION OF TWO-DIMENSIONAL DISCRETE COSINE TRANSFORMS USING FAST DISCRETE RADON TRANSFORM", ELECTRONICS LETTERS, vol. 27, no. 1, January 1991 (1991-01-01), ENAGE GB, pages 82 - 84, XP000202548 *

Also Published As

Publication number Publication date
KR920017367A (ko) 1992-09-26
JPH04278668A (ja) 1992-10-05
FR2673012B1 (enrdf_load_stackoverflow) 1994-12-16
KR930008428B1 (ko) 1993-08-31

Similar Documents

Publication Publication Date Title
EP2515228B1 (fr) Procédé de multiplication de Montgomery
EP0314559A1 (fr) Circuit de calcul utilisant une arithmétique résiduelle
EP0692762B1 (fr) Circuit logique de multiplication parallèle
FR3097992A1 (fr) Opérateur d’addition et multiplication fusionnées pour nombres à virgule flottante de précision mixte réalisant un arrondi correct
FR3097993A1 (fr) Opérateur de produit scalaire de nombres à virgule flottante réalisant un arrondi correct
EP0437876B1 (fr) Multiplieur série programmable
FR2849512A1 (fr) Multiplieur modulaire de montgomery et procede de multiplication correspondant
EP0262032B1 (fr) Additionneur binaire comportant un opérande fixé, et multiplieur binaire parallèle-série comprenant un tel additionneur
EP0206892B1 (fr) Procédé de traitement de signaux numérisés représentatifs d'une image origine
EP2003547A1 (fr) Operateur de reduction modulaire amélioré
EP0237382B1 (fr) Dispositif de transformée en cosinus d'un signal numérique échantilloné
EP0939362A1 (fr) Coprocesseur d'arithmétique modulaire permettant de réaliser des opérations non modulaires rapidement
FR2673012A1 (fr) Procede et circuit pour transformation cosinus discrete bidimensionnelle.
EP1071008B1 (fr) Procédé pour effectuer une multiplication avec accumulation dans un corps de Galois.
EP0175623A1 (fr) Dispositif de traitement en temps réel de signal numérique par convolution
EP2315085B1 (fr) Dispositif de correction de signaux de consigne et système de génération de gradients comportant un tel dispositif
EP1335277B1 (fr) Opérateur saturant à haute efficacité
EP4170479A1 (fr) Circuit intégré comprenant un calculateur matériel et procédé de calcul correspondant
Ghosh et al. FPGA implementation of MAC unit for double base ternary number system (DBTNS) and its performance analysis
EP0190514A1 (fr) Dispositif de test en ligne de circuit de calcul de la transformée de Fourier discrète, et circuit comportant un tel dispositif
JP3684314B2 (ja) 複素乗算器および複素相関器
Pyrgas et al. An FPGA design for the two-band fast discrete Hartley transform
FR2859030A1 (fr) Procede de realisation d'une multiplication modulaire et procede de realisation d'une multiplication euclidienne sur des nombres de 2n bits
FR2536541A1 (fr) Systeme simplifie d'analyse spectrale a exploitation de phase
EP0125156B1 (fr) Multiplieur du type en cascade utilisant un ensemble d'opérateurs élémentaires

Legal Events

Date Code Title Description
ST Notification of lapse

Effective date: 20100531