FR2609175A1 - Carte a circuits integres et systeme pour verifier le bon fonctionnement de la carte - Google Patents

Carte a circuits integres et systeme pour verifier le bon fonctionnement de la carte Download PDF

Info

Publication number
FR2609175A1
FR2609175A1 FR8718086A FR8718086A FR2609175A1 FR 2609175 A1 FR2609175 A1 FR 2609175A1 FR 8718086 A FR8718086 A FR 8718086A FR 8718086 A FR8718086 A FR 8718086A FR 2609175 A1 FR2609175 A1 FR 2609175A1
Authority
FR
France
Prior art keywords
memory
program
card
microprocessor
programmable
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR8718086A
Other languages
English (en)
Other versions
FR2609175B1 (fr
Inventor
Kenichi Takahira
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP61314420A external-priority patent/JPS63159993A/ja
Priority claimed from JP62288493A external-priority patent/JPH01131980A/ja
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Publication of FR2609175A1 publication Critical patent/FR2609175A1/fr
Application granted granted Critical
Publication of FR2609175B1 publication Critical patent/FR2609175B1/fr
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G07CHECKING-DEVICES
    • G07FCOIN-FREED OR LIKE APPARATUS
    • G07F7/00Mechanisms actuated by objects other than coins to free or to actuate vending, hiring, coin or paper currency dispensing or refunding apparatus
    • G07F7/08Mechanisms actuated by objects other than coins to free or to actuate vending, hiring, coin or paper currency dispensing or refunding apparatus by coded identity card or credit card or other personal identification means
    • G07F7/10Mechanisms actuated by objects other than coins to free or to actuate vending, hiring, coin or paper currency dispensing or refunding apparatus by coded identity card or credit card or other personal identification means together with a coded signal, e.g. in the form of personal identification information, like personal identification number [PIN] or biometric data
    • G07F7/1008Active credit-cards provided with means to personalise their use, e.g. with PIN-introduction/comparison system
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2205Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested
    • G06F11/2236Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested to test CPU or processors
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/22Microcontrol or microprogram arrangements
    • G06F9/24Loading of the microprogram
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • G06K19/073Special arrangements for circuits, e.g. for protecting identification code in memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K7/00Methods or arrangements for sensing record carriers, e.g. for reading patterns
    • G06K7/0095Testing the sensing arrangement, e.g. testing if a magnetic card reader, bar code reader, RFID interrogator or smart card reader functions properly
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06QINFORMATION AND COMMUNICATION TECHNOLOGY [ICT] SPECIALLY ADAPTED FOR ADMINISTRATIVE, COMMERCIAL, FINANCIAL, MANAGERIAL OR SUPERVISORY PURPOSES; SYSTEMS OR METHODS SPECIALLY ADAPTED FOR ADMINISTRATIVE, COMMERCIAL, FINANCIAL, MANAGERIAL OR SUPERVISORY PURPOSES, NOT OTHERWISE PROVIDED FOR
    • G06Q20/00Payment architectures, schemes or protocols
    • G06Q20/30Payment architectures, schemes or protocols characterised by the use of specific devices or networks
    • G06Q20/34Payment architectures, schemes or protocols characterised by the use of specific devices or networks using cards, e.g. integrated circuit [IC] cards or magnetic cards
    • G06Q20/341Active cards, i.e. cards including their own processing means, e.g. including an IC or chip
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06QINFORMATION AND COMMUNICATION TECHNOLOGY [ICT] SPECIALLY ADAPTED FOR ADMINISTRATIVE, COMMERCIAL, FINANCIAL, MANAGERIAL OR SUPERVISORY PURPOSES; SYSTEMS OR METHODS SPECIALLY ADAPTED FOR ADMINISTRATIVE, COMMERCIAL, FINANCIAL, MANAGERIAL OR SUPERVISORY PURPOSES, NOT OTHERWISE PROVIDED FOR
    • G06Q20/00Payment architectures, schemes or protocols
    • G06Q20/30Payment architectures, schemes or protocols characterised by the use of specific devices or networks
    • G06Q20/34Payment architectures, schemes or protocols characterised by the use of specific devices or networks using cards, e.g. integrated circuit [IC] cards or magnetic cards
    • G06Q20/355Personalisation of cards for use
    • G06Q20/3552Downloading or loading of personalisation data
    • GPHYSICS
    • G07CHECKING-DEVICES
    • G07FCOIN-FREED OR LIKE APPARATUS
    • G07F7/00Mechanisms actuated by objects other than coins to free or to actuate vending, hiring, coin or paper currency dispensing or refunding apparatus
    • G07F7/08Mechanisms actuated by objects other than coins to free or to actuate vending, hiring, coin or paper currency dispensing or refunding apparatus by coded identity card or credit card or other personal identification means
    • G07F7/0806Details of the card
    • G07F7/0833Card having specific functional components
    • G07F7/084Additional components relating to data transfer and storing, e.g. error detection, self-diagnosis

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Business, Economics & Management (AREA)
  • General Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Software Systems (AREA)
  • Accounting & Taxation (AREA)
  • Strategic Management (AREA)
  • General Business, Economics & Management (AREA)
  • Computer Security & Cryptography (AREA)
  • Artificial Intelligence (AREA)
  • Computer Vision & Pattern Recognition (AREA)
  • Quality & Reliability (AREA)
  • Credit Cards Or The Like (AREA)
  • Storage Device Security (AREA)

Abstract

L'INVENTION CONCERNE UNE CARTE IC. CETTE CARTE EST CARACTERISEE EN CE QU'ELLE COMPREND DES MOYENS MEMOIRE PROGRAMMABLE ETENDUE 4A POUR RECEVOIR UN PROGRAMME D'OPERATION SUPPLEMENTAIRE, D'UN DISPOSITIF EXTERNE 5, DES MOYENS MEMOIRES DE PROGRAMME ETENDUE 3A CONTENANT DES CODES D'INSTRUCTION POUR COMMANDER OU CONTROLER LE MICROPROCESSEUR 2 DE FACON QU'IL ACCEPTE LE CODE COMPRENANT LE PROGRAMME D'OPERATION SUPPLEMENTAIRE, DU DISPOSITIF EXTERNE, ET CHARGE LE CODE ACCEPTE DANS LES MOYENS MEMOIRE PROGRAMMABLE ETENDUE 4A, ET LES MOYENS DE COMMANDE POUR COMMUTER ENTRE DEUX MODES DE FONCTIONNEMENT OU D'OPERATION DU MICROPROCESSEUR, UN PREMIER MODE POUR ACCEPTER ET CHARGER LE PROGRAMME DANS LES MOYENS MEMOIRE PROGRAMMABLE ETENDUE 4A, ET UN SECOND MODE POUR EXECUTER LE PROGRAMME CHARGE DANS LES MOYENS MEMOIRE PROGRAMMABLE ETENDUE. L'INVENTION EST UTILISABLE POUR AMELIORATION DE LA SECURITE D'UNE CARTE IC.

Description

La présente invention concerne une carte intégrée ayant des diverses
fonctions composites et un système pour vérifier
le bon fonctionnement de celle-ci.
Des cartes intégrées, appelées par la suite carte IC, qui comportent des microordinateurs et des mémoires intégrées ont été proposées récemment et sont maintenant largement utilisées. Dans beaucoup de cas, le microordinateur utilisé dans une carte IC est appelé microordinateur à une puce, qui comporte des mémoires morte et vive incorporées et des circuits périphériques intégrés. Bien que l'opération du microordinateur est contrôlée par le programme stocké dans la mémoire morte incorporée, le contenu de cette mémoire morte est habituellement crée pendant la production de la carte IC et, de ce fait, ne peut pas être modifié après l'incorporation de la mémoire morte dans la carte IC. D'autre part, la mémoire vive du type ROM est habituellement utilisée pour des diverses registres et drapeaux qui sont nécessaires pour le fonctionnement du microordinateur, et les données utilisées dans le système de carte intégrée et les données utilisées pour la gestion des mémoires sont stockées dans une mémoire externe, ces articles de données étant lus et inscrits sous le contrôle du programme contenu dans la mémoire mc du type ROM. Etant donné que des cartes IC conventionnelles sont conformées de manière décrite plus haut, ces cartes une fois complétées, il est impossible d'ajouter ou de changer les
programmes établis dans les microordinateurs à puce unique.
Même dans le cas o la carte IC n'est pas une seule puce, par exemple o la carte IC contient un microprocesseur sur une puce et une ou plusieurs puces de mémoire supplémentaires, associées au microprocesseur, bon nombre des problèmes susmentionnés existent encore. Dans le mode de réalisation sous forme d'une puce, le bus de données qui
interconnecte les unités opératives est intérieur à la puce.
Dans le cas de puces multiples, le bus de données doit être amené à l'extérieur des puces si bien que ces puces peuvent être interconnectées, mais il est toujours préférable de maintenir le bus de données à l'intérieur de la carte de façon qu'il soit inaccessible de l'extérieur de la carte. Isoler le bus de données de cette manière est important pour la protection de la carte en premier lieu, par exemple pour éviter un endommagement occasionné par des signaux non désirés imposés à des portions sensibles de la carte IC, mais plus important du point de vue de la sécurité, par exemple pour maintenir le secret et l'intégrité de l'information stockée dans la carte IC. Ainsi les deux catégories des cartes IC partagent les caractéristiques d'avoir une faible mémoire de programme fixe qui ne peut pas être changée facilement, et une mémoire programmable associée relativement petite pour stocker les résultats temporaires mais non directement accessible à
l'environnement extérieur de la carte IC.
De plus, une caractéristique favorable à incorporer à chaque carte IC peut être un programme de vérification pour vérifier les fonctions de la carte IC si bien qu'une vérification fonctionnelle puisse être accomplie en utilisant ce programme pendant le processus de vérification. Cependant il est difficile d'établir un tel programme de vérification à l'intérieur d'une carte IC classique en raison des limites de
la capacité de programme jusqu'à présent rencontrées.
La présente invention a pour but général de résoudre les problèmes susmentionnés et il est un objectif de la présente invention de proposer une carte IC dans laquelle après la fin de la fabrication de la carte IC un programme externe peut être librement chargé à partir d'un dispositif externe pour
être exécuté par le microordinateur incorporé à la carte IC.
Un autre objectif de la présente invention est de prévoir une carte IC et un système pour vérifier le bon fonctionnement de celle-ci pour améliorer la sécurité, qui isole les mémoires incorporées à la carte IC de l'accès direct l'extérieur de la carte IC, ce qui protège les données et
informations stockées dans les mémoires de la carte IC.
Pour atteindre ces objectifs, selon une caractéristique de la présente invention, une carte IC comporte une carte de la taille d'une poche, de forme planaire et rectangulaire et porteuse d'information ayant un microprocesseur de bord, une mémoire de programme fixe de bord et une mémoire programmable de bord arrangée pour exécuter des programmes stockés dans la mémoire de programme fixe, caractérisé en ce qu'il comporte des moyens mémoire programmable élargie pour recevoir un programme d'opération supplémentaire depuis un dispositif externe, des moyens mémoire de programme étendue contenant des codes d'instructions pour commander le microprocesseur pour qu'il accepte le code contenant le programme d'exploitation ou de manoeuvre supplémentaire du dispositif externe et charge le code accepté dans la mémoire programmable étendue, et des moyens de contrôle pour commuter entre deux modes d'opérations du microprocesseur, un premier mode pour accepter et charger le programme dans les moyens mémoire programmable étendue et un second mode pour exécuter le programme chargé dans les
moyens de mémoire programmable étendue.
Selon un autre aspect de la présente invention, une carte IC ayant une carte de taille d'une poche, portant des informations, planare ayant un microprocesseur de bord, une mémoire de programme de bord d'une taille limitée pour stocker une séquence d'opérations pour contrôler ou commander l'opération ou le fonctionnement du microprocesseur de bord, et une mémoire programmable de bord pour procurer un stockage temporaire de résultats générés par le microprocesseur, un bus de données interconnectant le microprocesseur, la mémoire de programme et la mémoire programmable, le bus de données étant confiné à l'intérieur de la carte IC et de ce fait inaccessible par des moyens directs à l'extérieur de la carte
IC, un système étant prévu pour vérifier le bon fonctionnermen-
de la carte IC, qui comporte un programme de vérification ayant une séquence de phases ou d'instructions de programme,
260 9 175
la taille du programme de vérification étant incompatible avec la mémoire de programme limitée de la carte IC, des moyens associés au microprocesseur de bord ou sur la carte, pour accepter le code de programme du programme de vérification d'un dispositif externe et temporairement charger le code de programme accepté dans la mémoire programmable, des moyens pour exécuter le code de programme de vérification pour vérifier le bon fonctionnement de la carte IC et fournir un signal de sortie indicateur du bon fonctionnement de la carte IC, et des moyens pour effacer le programme de vérification de façon à rendre la mémoire programmable accessible pour la réception d'informations temporaires du microprocesseur
pendant le fonctionnement normal de la carte IC.
Selon la présente invention, étant donné que le code de programme chargé d'un dispositif extérieur est stocké dans la mémoire programmable et le code de programme est extrait et exécuté par le microordinateur incorporé, des fonctions de la carte peuvent être améliorées ou ajoutées, par exemple par incorporation d'un programme de vérification pour vérifier les
diverses fonctions de la carte IC.
L'invention sera mieux comprise, et d'autres buts, caractéristiques, détails et avantages de celle-ci
apparaîtront plus clairement au cours de la description
explicative qui va suivre faite en référence aux dessins schématiques annexés donnés uniquement à titre d'exemple illustrant un mode de réalisation de l'invention, et dans lequel: - la figure 1 est un schémabloc fonctionnel d'une carte IC selon un mode de réalisation de la présente invention; - la figure 2 est un organigramme illustrant le procédé de fonctionnement de la carte IC selon la présente invention, et la figure 3 est un organigramme illustrant le procédé de fonctionnement d'une carte IC, exécuté par un programme de vérification stocké dans une section de mémoire programmable étendue. Un mode de réalisation de la présente invention sera
décrit ci-après en se référant aux figures.
Une carte à circuits intégrés est schématiquement illustrée à la figure 1. Comme il est bien connu, la carte IC est un dispositif porteur d'information en forme d'une carte mince, rectangulaire en forme de poche (similaire à une carte de crédit) mais contenant un microprocesseur incorporé ou de bord 2, une mémoire de programme fixe typiquement en forme d'une mémoire morte (ROM) 3 et une mémoire temporaire de lecture et d'inscription, conventionnellement appelée mémoire programmable 4. Le microprocesseur 2 et ses mémoires associées incorporées 3, 4 sont reliées par un bus de données 2A, qui comme cela a été décrit plus haut, est isolé à l'intérieur de la carte IC 1 et n'est pas directement accessible de
l'extérieur de la carte IC.
Typiquement la carte IC 1 est reliée à un dispositif externe telle qu'un lecteur/imprimante ou terminal de façon que la carte et la combinaison de terminal permette à l'utilisateur d'accomplir n'importe quelle transaction ou accéder à n'importe quel service que peut accomplir le système de carte. Dans le mode de réalisation selon la figure 1, cependant, la carte IC 1 est reliée à un dispositif externe 5 qui est également un dispositif de stockage pour des programmes additionnels, un tel stockage supplémentaire de programmes étant indiqué par le rectangle en lignes interrompues 5A. Comme cela apparaîtra, les programmes à l'intérieur de la mémoire 5A sont adaptés pour être transférés à la carte IC 1 via le microprocesseur 2 pour l'exécution sur la carte IC. Bien entendu la mémoire de programme 3 contient un ou plusieurs programmes fixes résidants en mémoire, qui sont exécutés par la carte IC lors de l'accomplissement de sa
fonction normale dans un mode d'opérations normal.
Lors de la mise en oeuvre de l'invention, la mémoire de programme fixe ou ROM 3 supplémentairement comporte une section de mémoire de programme étendue 3A contenant des codes d'instruction supplémentaires, qui commandent le microprocesseur 1 pour qu'il accepte le code sous forme de programmes supplémentaires ou suppléments du dispositif externe 5A et charge le code accepté dans la mémoire programmable 4. A cette fin la mémoire programmable 4 comporte une section de mémoire programmable étendue 4A pour recevoir un programme d'opération supplémentaire du dispositif externe à travers le microprocesseur 2, sous le contr8le de la ROM 3. La section de mémoire de programme étendue 3A comporte également un code de commande ou des moyens de commande associés au microprocesseur 2 et 'à ces mémoires associées de façon qu'il amène le système à commuter entre deux modes d'opération additionnels, un premier mode pour accepter et charger le programme dans la section de mémoire programmable étendue 4A, et un second mode pour exécuter le programme qui a
été chargé dans la section de mémoire programmable étendue 4A.
La figure 1 montrant la section de mémoire de programme étendue 3A et la section de mémoire programmable étendue 4A comme séparable de la mémoire de programme principale 3 et de la mémoire programmable 4, cette représentantion est prioritairement une aide pour la compréhension de la présente invention. Les sections étendues de mémoire se trouveront typiquement physiquement sur la même puce de circuit intégré que leurs mémoires associées et la séparation sera typiquement faite par des moyens isolant un bloc d'emplacements ou d'adresses à l'intérieur de la mémoire pour des fonctions assignées.
La description sera donné ci-après du fonctionnement de
la carte IC 1 comme conçue ci-avant, en se référant à la
figure 2.
D'abord, à l'étape 10, un signal d'instruction électrique typiquement un signal indiquant qu'un dispositif externe est préparé pour charger un programme supplémentaire, est envoyé par le dispositif externe 5 au microprocesseur 2 et ensuite à l'étape 11 le code de contr8le ou commande susmentionné ou les moyens de commande stockés dans la section de mémoire de programme fixe étendue 3A commute le mode de fonctionnement ou d'opération du microprocesseur 2 entre le mode d'exécution et le mode de chargement sur la base du signal d'instruction donné par le dispositf externe 5. Quand le microprocesseur 2 est commuté dans le mode de chargement, le processus de fonctionnement avance à l'étape 12 o le microprocesseur 2 appelle et commence à exécuter le programme de chargementécriture stocké dans la section de mémoire de programme étendue 3A par quoi une adresse d'écriture dans la section de mémoire programmable étendue 4A est placée. Puis à l'étape 13 le code de programme est chargé du dispositif externe 5 dans un tampon qui est associé au microprocesseur 2 et fait typiquement partie du microprocesseur 2. A l'étape 14 le code de programme chargé est enregistré ou inscrit dans cette position d'adresse dans la section de mémoire programmable étendue 4 placé ou mis à l'étape 12. A l'étape 15 le microprocesseur 2 détermine s'il y a encore d'autres données, par exemple un code de programme additionnel, qui doivent être lues, et, s'il n'y a pas de données subséquentes, le procédé avance à l'étape 17 o l'opération du
microprocesseur 2 est terminée o ramenée à l'état intial.
D'autre part, s'il y a des données à l'étape 15, l'adresse d'écriture est incrémentée à l'étape 16, et les étapes 13 à 15 sont répétées jusqu'à ce que le programme supplémentaire
entier ait été chargé.
Dans le contexte, il est à noter que quelque fois, bien que non illustré à la figure 2, il est possible d'exécuter automatiquement ou de façon continue le programme supplémentaire ainsi chargé dans la mémoire programmable, immédiatement après la fin d'un tel chargement, comme cela
sera décrit plus loin en se référant à la figure 3.
D'autre part, se tournant vers l'étape 11, lorsque le microprocesseur 2 est commuté au mode d'exécution, le procédé avance à l'étape 18 o il est détermié si le mode d'exécution du microprocesseur 2 est changé d'un mode d'exécution premier normal à un mode d'exécution second ou spécial. Si cela est le cas, le microprocesseur 2 appelle et exécute un programme approprié qui a été chargé du dispositif externe 5 dans la section de mémoire programmable étendue 4A. Cependant si ce n'est pas à l'étape 18, le procédé avance à l'étape 20 o le microprocesseur 2 appelle et exécute un programme d'application ou d'utilisation qui est stocké dans la mémoire de programme fixe 3. Finalement le procédé avance de l'étape 19 ou 20 à l'étape 21 o l'opération du microprocesseur 2 est terminée ou renvoyée à l'état d'origine. Bien entendu les étapes selon la figure 2 sont seulement exemplaires d'une application plus large de l'invention o la carte IC exécute normalement des programmes stockés intérieurement, sur demande, et lorsque cela est demandé par un dispositif externe, charge les programmes depuis ce dispositif dans la mémoire programmable en un mode d'opérations additionnel et
exécute ces programmes en un autre mode d'opérations.
Il apparaît maintenant que ce qui a été proposé est une carte IC qui permet le chargement et l'exécution de programmes externes sans compromettre de façon significative la sécurité de la carte. Pendant que les programmes sont chargés dans des zones prédéterminées de la mémoire programmable 4 sous la commande ou le contrôle de la mémoire de programme 3, tout accès à la mémoire programmable 4 se fait par l'intermédiaire du microprocesseur 2. La bus de données 2A qui connecte le microprocesseur à ses mémoires associées est interne à la carte IC 1 et accessible par des moyens normaux pendant le déroulement du programme. Il est difficile sinon impossible d'avoir accès aux informations stockées dans la mémoire programmable 4 sauf par des moyens autorisés, étant donné que le microprocesseur 2 et ses programmes d'opération contenus
dans la mémoire morte ROM 3 contrôlent tous les accès.
Parmi les programmes qui peuvent être stockés dans un dispositif externe 5 pour leur chargement dans la carte IC 1 se trouvent des programmes d'opération supplémentaires occasionnés par des changements dans le système de carte IC, dont la réalisation s'était avérée souhaitable, mais pas au détriment d'une réémission de toutes les cartes IC dans le système avec des mémoires mises à jour. Ainsi un dispositif externe 5 tel qu'un lecteur imprimante peut être utilisé pour charger un programme d'actionnement externe dans une portion assignée de la mémoire programmable 4, et ce programme peut être appelé comme étant nécessaire lorsque l'on utilise la
carte IC dans le système à carte.
Comme second exemple, il est souhaitable, avant l'émission de la carte, de tester la carte IC pour être sûr qu'elle corresponde au standard. Pour assister au test ou à la vérification des cartes, un programme supplémentaire est chargé d'un dispositif externe 5 dans la carte IC pour tester ou vérifier le bon fonctionnement des composants internes. Par exemple le programme peut tester individuellement toutes les cellules à l'intérieur de la mémoire programmable, tester les différentes fonctions du microprocesseur et tester l'intégrité du programme de fonctionnement fixe, comme moyen pour assurer que la carte IC soit soumise à la vérification avant son émission. Il est à souligner qu'une telle vérification peut être accomplie sans qu'il soit nécessaire, contrairement à ce qui a été cru jusqu'à présent lors de l'utilisation d'un programme de test étendu, de rendre le bus de données interne 2A directement accessible aux dispositifs qui sont à
l'extérieur de la carte IC 1.
Maintenant un exemple d'une telle vérification du bon fonctionnement de la carte IC sera décrit en se référant à la
figure 3.
D'abord à l'étape 111, un programme de vérification pour vérifier certaines fonctions sélectionnées comme étant souhaitables, de la carte IC 1, est mis dans le dispositif externe 5. Subséquémment à l'étape 112, le programme de vérification est chargé dans la section de mémoire programmable étendue 4A, comme cela a été décrit plus haut, typiquement un multiplet ou un groupe de multiplets en même temps, jusqu'à ce que le programme supplémentaire entier soit résident dans la section étendue de la mémoire programmable. A l'étape 113 le programme de vérification ainsi chargé est
exécuté par le microprocesseur 2 de la manière suivante.
Spécifiquement, "0" est tout d'abord inscrit comme donnée initiale dans toutes les cellules de mémoire à être vérifiées dans la carte IC 1, et les données ainsi inscrites dans la première cellule des adresses et lue et il est vérifié ou déterminé si la donnée ainsi lue est "0". Puis l'adresse à être vérifiée est incrémentée une par une et le même processus de vérification est exécuté par répétition jusqu'à ce que la dernière adresse soit atteinte. Dans ce cas, si le procédé de vérification susmentionné avance normalement à travers toutes les cellules de mémoire, toutes les données stockées dans celles-ci sont converties à "1". Subsquémment le processus de vérification similaire est répété séquentiellement pour toutes les cellules de mémoire par l'emploi de la donnée "1", c'est-à-dire que dans chaque cellule il est déterminé si la
donnée dans celle-ci est "1".
Ensuite, à l'étape 114, le microprocesseur 2 émet un signal de sortie indicatif des résultats de la vérification au dispositif externe 5, et à l'étape 115, le dispositif externe analyse les résultats de vérification pour déterminer s'il y a une erreur dans une des cellules de mémoire qui ont été testées. A ce propos, il peut être déterminé que la carte IC 1 n'est pas en fonctionnement normal, par exemple lorsqu'aucun signal n'est émis par le microprocesseur 2 au dispositif externe 5 pendant une période de temps prédéterminé, ou lorsque le contenu du signal de sortie du microprocesseur 2 est différent d'un contenu prédéterminé. De plus, le programme de vérification peut être construit de telle manière que chaque anormalité ou erreur est détectée dans une adresse spécifiée pendant la vérification, l'information concernant l'emplacement de la fausse adresse, la valeur de donnée attendue, la valeur mesurée ou analogue peut être transmise au dispositif externe 5 de façon que le contenu ou la nature de ces erreurs puisse être déterminé. A l'étape 116, il est déterminé si oui ou non la vérification est complète. Si la réponse est oui, le procédé avance à l'étape 115 o le programme de vérification demeurant
dans la mémoire programmable 4 dans la carte IC 1 est effacé.
Ainsi il devient possible d'éviter que les données ou informations stockées dans la mémoire ROM 3 et la mémoire programmable 4 soient accessibles de l'extérieur de la carte
IC, ce qui améliore le niveau de la sécurité de la carte IC.
D'autre part, lorsqu'il est déterminé à l'étape 116 que la vérification n'est pas finie, le procédé revient de l'étape 116 à l'étape 111. En répétant les opérations 111 à 116, il devient possible d'effectuer des vérifications plus compliquées. Ainsi un autre programme de vérification devant être exécuté subséquemment peut être sélectionné sur la base des résultats de la vérification obtenue à l'étape 115 et est placé dans le dispositif externe 5, à l'étape 111. Ceci met la carte IC 1 en mesure d'être vérifiée par exemple à l'égard d'une erreur de détail dans un mode spécifié. Par exemple, lorsqu'une erreur a été détectée, des facteurs déterminants de l'erreur tels que les caractéristiques et sa nature sont
déterminées pour vérifier l'erreur dans le détail.
Quelques exemples de la ROM dans le mode de réalisation précédent sont à masque ROM, une mémoire morte programmable électriquement et une mémoire morte programmable et effaçable électriquement. Quelques exemples de mémoires qui peuvent être utilisées comme mémoire programmable sont une mémoire morte effaçable électriquement, une mémoire MOS complémentaire et
une mémoire morte électriquement programmable et effaçable.

Claims (14)

REVENDICATIONS
1. Carte à circuits intégrés (IC) comprenant une carte de dimension d'une poche, planaire, rectangulaire et porteuse d'informations, qui possède un microprocesseur de bord, une mémoire de programme fixe de bord et une mémoire programmable de bord adaptée pour exécuter des programmes stockés dans la mémoire de programme fixe, caractérisée en ce qu'elle comprend des moyens mémoire programmable étendue (4A) pour recevoir un programme d'opération supplémentaire, d'un dispositif externe (5), des moyens mémoire de programme étendue (3A) contenant des codes d'instruction pour commander ou contr8ler le microprocesseur (2) de façon qu'il accepte le code comprenant le programme d'opération supplémentaire, du dispositif externe, et charge le code accepté dans les moyens mémoire programmable étendue (4A), et les moyens de commande pour commuter entre deux modes de fonctionnement ou d'opération du microprocesseur, un premier mode pour accepter et charger le programme dans les moyens mémoire programmable étendue (4A), et un second mode pour exécuter le programme chargé dans les
moyens mémoire programmable étendue.
2. Carte selon la revendication 1, caractérisée en ce que la mémoire de programme fixe comporte une mémoire morte (3).
3. Carte selon la revendication 2, caractérisée en ce que la mémoire morte (3) est un masque de mémoire morte du
type ROM.
4. Carte selon la revendication 2, caractérisée en ce que la mémoire morte (3) est une mémoire morte programmable électriquement.
5. Carte selon la revendication 2, caractérisée en ce que la mémoire morte (3) est une mémoire morte programmable
électriquement et effaçable.
6. Carte selon la revendication 2, caractérisée en ce que la mémoire programmable précitée (4) est une mémoire morte
électriquement programmable et effaçable.
7. Carte selon la revendication 1, caractérisée en ce que la mémoire programmable (4) précitée est une mémoire morte
du type MOS complémentaire.
8. Carte selon la revendication 1, caractérisée en ce que la mémoire programmable est une mémoire morte
électriquement programmable.
9. Carte à circuits intégrés comprenant une carte portant des informations, en forme d'une carte de taille d'une poche, mince et rectangulaire, caractérisée en ce qu'elle comprend un microprocesseur de bord (2), une mémoire de programme (3) de bord pour stocker des étapes d'instruction pour la mise en oeuvre de programmes prédéterminés et une mémoire programmable de bord (4) pour stocker des résultats changeables sous la commande du microprocesseur (2), un bus de données (2A) reliant le microprocesseur (2), la mémoire de programme (3) et la mémoire programmable (4) pour échanger des informations entre eux, le bus de données étant confiné à l'intérieur de la carte IC, des moyens pour connecter la carte IC à un dispositif externe (5) dans lequel sont stockés des programmes additionnels pour un transfert à la carte IC, des moyens à l'intérieur de la mémoire de programme (3) pour assigner une section (4A) à l'intérieur de la mémoire programmable (4) pour recevoir des codes de programme du dispositif externe (5), la mémoire de programme (3) comportant des moyens (3A) pour amener le microprocesseur à charger le code de programme en provenance du dispositif externe (5) et inscrire ledit code de programme accepté dans la zone assignée (4A) de la mémoire programmable (4), et des moyens de commande ayant un premier état pour inscrire le code de programme en provenance du dispositif externe (5) dans la zone assignée (4A) de la mémoire programmable (4), et un second état pour exécuter le code de programme stocké dans la mémoire programmable.
10. Carte à circuits intégrés (IC) comprenant une carêe de taille d'une poche, planaire, rectangulaire et portant des informations, caractérisée en ce qu'elle comporte un microprocesseur de bord (2), une mémoire de programme fixe de bord (3) pour commander le fonctionnement du microprocesseur de bord (2), une mémoire programmable de bord (4) pour coopérer avec le microprocesseur pendant le fonctionnement normal en vue d'un stockage de résultats temporaires, une mémoire programmable étendue (4A) pour recevoir un programme d'opération supplémentaire, d'un dispositif externe (5), sous la commande de la mémoire de programme (3), une mémoire de programme étendue (3A) comportant une séquence d'instructions pour amener le microprocesseur à accepter un code pour un programme d'opération supplémentaire, d'un dispositif externe (5), et à charger ledit code dans la mémoire programmable étendue (4A), et des moyens pour amener le microprocesseur à exécuter le code stocké dans la mémoire programmable étendue (4A) de façon à occasionner l'exécution du programme supplémentaire chargé à partir du dispositif externe (5), sans que le bus de données (2A) devienne directement accessible de
l'extérieur de la carte IC.
11. Carte à circuits intégrés (IC) comprenant une carte de taille d'une poche, planaire et portant des informations, caractérisée en ce qu'elle comporte un microprocesseur de bord (2), une mémoire de programme de bord (3) d'une taille limitée pour stocker une séquence d'étapes en vue de contrôler ou commander le fonctionnement du microprocesseur de bord (2), une mémoire programmable de bord (4) pour assurer le stockage de résultats engendrés par le microprocesseur (2), un bus de données (2A) interconnectant le microprocesseur (2), la mémoire de programme (3) et la mémoire programmable (4), le bus de données (2A) étant confiné à l'intérieur de la carte IC et de ce fait inaccessible par des moyens directs à l'extérieur de la carte IC et caractérisée en outre en ce qu'elle comprend un système pour vérifier le bon fonctionnement de la carte IC, comprenant un programme de vérification ayant une séquence d'étapes de programme, la taille du programme de vérification étant incompatible avec la taille limitée de la mémoire de programme (3) de la carte IC, des moyens associés au microprocesseur de bord (2) pour accepter le code de programme du programme de vérification d'un dispositif externe (5) et pour charger temporairement ledit code de programme accepté dans la mémoire programmable (4), des moyens pour exécuter le code de programme de vérification pour vérifier le bon fonctionnement de la carte IC et fournir un signal de sorte indiquant le bon fonctionnement de la carte IC, et des moyens pour effacer le programme de vérification de façon à rendre la mémoire programmable (4) disponible pour recevoir des informations temporaires du microprocesseur (2) pendant l'opération normale
de la carte IC.
12. Carte selon la revendication 11, caractérisée en ce que le signal de sortie du microprocesseur (2) est examiné par le dispositif externe (5) et un programme de vérification subséquent est chargé depuis le dispositif externe (5) dans la mémoire programmable et exécuté pour une vérification plus
détaillée.
13. Carte selon la revendication 11, caractérisée en ce que, lorsque le signal de sortie n'est pas introduit dans le dispositif externe (5) pendant une période de temps prédéterminé, il est déterminé que le fonctionnement de la
carte IC est anormale.
14. Carte selon la revendication 11, caractérisée en ce qu'il est détermié que le fonctionnement de la carte IC est anormal lorsque le contenu du signal de sortie du
microprocesseur (2) est différent d'un contenu prédéterminé.
FR878718086A 1986-12-24 1987-12-23 Carte a circuits integres et systeme pour verifier le bon fonctionnement de la carte Expired - Fee Related FR2609175B1 (fr)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP61314420A JPS63159993A (ja) 1986-12-24 1986-12-24 Icカ−ド
JP62288493A JPH01131980A (ja) 1987-11-17 1987-11-17 Icカードの検査方法

Publications (2)

Publication Number Publication Date
FR2609175A1 true FR2609175A1 (fr) 1988-07-01
FR2609175B1 FR2609175B1 (fr) 1990-08-31

Family

ID=26557202

Family Applications (1)

Application Number Title Priority Date Filing Date
FR878718086A Expired - Fee Related FR2609175B1 (fr) 1986-12-24 1987-12-23 Carte a circuits integres et systeme pour verifier le bon fonctionnement de la carte

Country Status (3)

Country Link
US (1) US4777355A (fr)
DE (1) DE3743639A1 (fr)
FR (1) FR2609175B1 (fr)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0357361A2 (fr) * 1988-08-29 1990-03-07 Hitachi Maxell Ltd. Carte à circuit intégré et méthode pour y inscrire des données
FR2643478A1 (fr) * 1989-02-17 1990-08-24 Mitsubishi Electric Corp Carte a circuit integre
US5200600A (en) * 1988-08-29 1993-04-06 Hitachi Maxell, Ltd. IC card and method for writing information therein

Families Citing this family (47)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4939353A (en) * 1987-01-22 1990-07-03 Kabushiki Kaisha Toshiba Processing system for enabling data communication with a self-diagnose device
FR2618002B1 (fr) * 1987-07-10 1991-07-05 Schlumberger Ind Sa Procede et systeme d'authentification de cartes a memoire electronique
JP2529868B2 (ja) * 1987-09-17 1996-09-04 日立マクセル株式会社 情報記録媒体の記録方式
FR2626095B1 (fr) * 1988-01-20 1991-08-30 Sgs Thomson Microelectronics Systeme de securite pour proteger des zones de programmation d'une carte a puce
JP2501874B2 (ja) * 1988-06-30 1996-05-29 三菱電機株式会社 Icカ―ド
JPH0758502B2 (ja) * 1988-06-30 1995-06-21 三菱電機株式会社 Icカード
DE3826512A1 (de) * 1988-08-04 1990-02-08 Pfister Gmbh Waegevorrichtung zum erfassen von waegedaten
JPH0314083A (ja) * 1989-06-12 1991-01-22 Toshiba Corp 携帯可能電子装置
JPH03240127A (ja) * 1990-02-17 1991-10-25 Hitachi Maxell Ltd プログラム制御システム
JPH03288926A (ja) * 1990-04-05 1991-12-19 Canon Inc 画像出力装置
JPH0452890A (ja) * 1990-06-15 1992-02-20 Mitsubishi Electric Corp Icカード
FR2667419A1 (fr) * 1990-10-02 1992-04-03 Gemplus Card Int Procede de debogage de programme d'application de carte a memoire et systeme de debogage.
JP3125070B2 (ja) * 1990-12-14 2001-01-15 三菱電機株式会社 Icカード
FR2676294B1 (fr) * 1991-05-06 1993-07-16 Gemplus Card Int Procede de verrouillage pour carte a memoire.
WO1993010492A1 (fr) * 1991-11-12 1993-05-27 Microchip Technology Inc. Microcontroleur autoprogrammable a instruction memorisee permettant de commander un programme a partir d'une memoire externe
US5428762A (en) * 1992-03-11 1995-06-27 International Business Machines Corporation Expandable memory having plural memory cards for distributively storing system data
JPH05274282A (ja) * 1992-03-30 1993-10-22 Canon Inc 情報処理方法及びその装置
JPH06236447A (ja) * 1993-02-09 1994-08-23 Mitsubishi Electric Corp Icカード用マイクロコンピュータ
FR2704704B1 (fr) 1993-04-28 1995-09-01 Gemplus Card Int Systeme de communication.
EP1298946B1 (fr) * 1993-06-15 2010-11-10 Celltrace LLC Système de télécommunications
JP3260235B2 (ja) * 1994-03-17 2002-02-25 富士通株式会社 外部記録媒体の交換方法
US5451763A (en) * 1994-07-05 1995-09-19 Alto Corporation Personal medical IC card and read/write unit
DE4425388B4 (de) * 1994-07-19 2005-07-21 Robert Bosch Gmbh Steuergerät
EP0714060B1 (fr) * 1994-11-24 2005-08-24 Sanyo Electric Co. Ltd Micro-ordinateur monopuce avec mémoire non-volatile intégrée
JPH0962583A (ja) * 1995-08-24 1997-03-07 Mitsubishi Electric Corp データ処理装置
US5913022A (en) * 1995-08-31 1999-06-15 Schlumberger Technologies, Inc. Loading hardware pattern memory in automatic test equipment for testing circuits
JPH09134310A (ja) * 1995-11-07 1997-05-20 Fujitsu Ltd データの復号アルゴリズムを記憶する記憶媒体および方法
US5832263A (en) * 1996-03-15 1998-11-03 Digidox, Inc. System and method for in-place modification of information recorded in read-only storage using modifiable non-volatile storage associated with an agent
EP0825739A1 (fr) * 1996-08-15 1998-02-25 Koninklijke KPN N.V. Procédé de chargement de commandes dans un module de sécurité d'un terminal
CN1183449C (zh) * 1996-10-25 2005-01-05 施卢默格系统公司 用微控制器使用高级程序设计语言
FR2757664B1 (fr) 1996-12-24 1999-01-22 Bull Cp8 Terminal et procede d'autodiagnostic ou de supervision et objet portatif utilise dans un tel terminal ou procede
US6157966A (en) * 1997-06-30 2000-12-05 Schlumberger Malco, Inc. System and method for an ISO7816 complaint smart card to become master over a terminal
AU749396B2 (en) * 1997-09-09 2002-06-27 Koninklijke Kpn N.V. Method of loading commands in the security module of a terminal
DE19739545C1 (de) * 1997-09-09 1999-01-07 Siemens Ag Chipkarte mit Speicher für anwendungsabhängig nachladbare Programme
US6308270B1 (en) 1998-02-13 2001-10-23 Schlumberger Technologies, Inc. Validating and certifying execution of a software program with a smart card
SG92632A1 (en) * 1998-03-30 2002-11-19 Citicorp Dev Ct Inc Method and system for managing applications for a multi-function smartcard
JP2000035939A (ja) * 1998-07-21 2000-02-02 Alps Electric Co Ltd インテリジェント型pcアドインボード
US6591229B1 (en) 1998-10-09 2003-07-08 Schlumberger Industries, Sa Metrology device with programmable smart card
JP2001051972A (ja) * 1999-08-04 2001-02-23 Mitsubishi Electric Corp プロセッサ内蔵集積回路および内部バス観測方法
US6687782B1 (en) * 2000-04-25 2004-02-03 Snap-On Technologies, Inc. Method and implementation for addressing and accessing an expanded read only memory (ROM)
DE10107373A1 (de) * 2001-02-16 2002-08-29 Infineon Technologies Ag Sicherheitsmodul mit flüchtigem Speicher zur Speicherung eines Algorithmuscodes
JP2002259207A (ja) * 2001-03-02 2002-09-13 Fujitsu Ltd 情報処理装置及び信号処理装置並びにインタフェース装置
DE10152458A1 (de) * 2001-10-24 2003-05-22 Giesecke & Devrient Gmbh Programmausführung bei einer Chipkarte
DE10328238B4 (de) * 2003-06-24 2013-03-14 Giesecke & Devrient Gmbh Verfahren zum Laden von Chipkarten mit Initialisierungs- und/oder Personalisierungsdaten
US7941660B2 (en) * 2003-11-13 2011-05-10 Gemalto Sa System and method for data communications allowing slave device to be network peers
EP1839282A1 (fr) * 2004-12-07 2007-10-03 Philips Intellectual Property & Standards GmbH Systeme et procede permettant de gerer une application sur des cartes a puce a applications multiples
CN101739593B (zh) * 2009-12-07 2012-01-04 佛山市安讯智能科技有限公司 集成电路卡介质访问控制码安全认证方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4127768A (en) * 1977-01-03 1978-11-28 Honeywell Information Systems Inc. Data processing system self-test enabling technique
EP0100140A2 (fr) * 1982-07-26 1984-02-08 Data General Corporation Système de traitement de données et procédé pour le démarrage du système
EP0173103A2 (fr) * 1984-08-30 1986-03-05 Casio Computer Company Limited Carte à circuit intégré et système d'identification pour une telle carte
EP0194839A2 (fr) * 1985-03-08 1986-09-17 Kabushiki Kaisha Toshiba Réseau de communications utilisant des cartes à circuit intégré
EP0196028A2 (fr) * 1985-03-25 1986-10-01 Casio Computer Company Limited Carte d'identification pourvue de moyens de commutation d'une batterie incorporée

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH083821B2 (ja) * 1985-07-12 1996-01-17 カシオ計算機株式会社 Icカードシステム

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4127768A (en) * 1977-01-03 1978-11-28 Honeywell Information Systems Inc. Data processing system self-test enabling technique
EP0100140A2 (fr) * 1982-07-26 1984-02-08 Data General Corporation Système de traitement de données et procédé pour le démarrage du système
EP0173103A2 (fr) * 1984-08-30 1986-03-05 Casio Computer Company Limited Carte à circuit intégré et système d'identification pour une telle carte
EP0194839A2 (fr) * 1985-03-08 1986-09-17 Kabushiki Kaisha Toshiba Réseau de communications utilisant des cartes à circuit intégré
EP0196028A2 (fr) * 1985-03-25 1986-10-01 Casio Computer Company Limited Carte d'identification pourvue de moyens de commutation d'une batterie incorporée

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0357361A2 (fr) * 1988-08-29 1990-03-07 Hitachi Maxell Ltd. Carte à circuit intégré et méthode pour y inscrire des données
EP0357361A3 (en) * 1988-08-29 1990-10-31 Hitachi Maxell, Ltd. Ic card and method for writing information therein
US5200600A (en) * 1988-08-29 1993-04-06 Hitachi Maxell, Ltd. IC card and method for writing information therein
FR2643478A1 (fr) * 1989-02-17 1990-08-24 Mitsubishi Electric Corp Carte a circuit integre

Also Published As

Publication number Publication date
DE3743639A1 (de) 1988-07-07
DE3743639C2 (fr) 1991-06-13
US4777355A (en) 1988-10-11
FR2609175B1 (fr) 1990-08-31

Similar Documents

Publication Publication Date Title
FR2609175A1 (fr) Carte a circuits integres et systeme pour verifier le bon fonctionnement de la carte
EP0479655B1 (fr) Circuit intégré pour une carte à microprocesseur conçue pour recevoir des programmes multiples en mémoire programmable
EP0733245B1 (fr) Carte a memoire et procede de fonctionnement
FR2646942A1 (fr) Carte a circuit integre
EP1374018B1 (fr) Systeme et procede de controle d'acces a des donnees protegees stockees dans une memoire
FR2606909A1 (fr) Systeme de traitement pour un appareil electronique portatif, tel qu'une carte a circuit integre
FR2635891A1 (fr) Dispositif electronique portatif comportant des donnees-cle limitant l'acces a la memoire
EP0918336B1 (fr) Mémoire non volatile programmable et effaçable électriquement comprenant une zone protégeable en lecture et/ou en écriture et système électronique l'incorporant
FR2977694A1 (fr) Microprocesseur protege contre un debordement de pile
FR2645303A1 (fr) Dispositif de memoire semi-conducteur de securite portable
CH631561A5 (fr) Support d'information portatif pour la memorisation et le traitement d'informations.
FR2757664A1 (fr) Terminal et procede d'autodiagnostic ou de supervision et objet portatif utilise dans un tel terminal ou procede
FR2663142A1 (fr) Dispositif electronique portable a memoire.
EP0683454B1 (fr) Procédé pour tester le déroulement d'un programme d'instructions
FR2697663A1 (fr) Circuit de test de mémoire.
FR2635598A1 (fr) Appareil et procede de transmission de donnees pour support d'emmagasinage de donnees portatif
FR2643478A1 (fr) Carte a circuit integre
EP0228329B1 (fr) Dispositif électronique formant mémoire stable rapide perfectionnée
FR2670595A1 (fr) Carte a circuit integre.
JPH10503038A (ja) メモリ内容のテスト
EP1388134A1 (fr) Procede et systeme de gestion de donnes destinees a etre stockees dans une carte a puce programmable
FR2595474A1 (fr) Dispositif de controle et de verification du fonctionnement de blocs internes a un circuit integre
FR2723794A1 (fr) Micro-ordinateur comprenant une memoire eprom et procede de fabrication de celui-ci
FR2546319A1 (fr) Agencement de circuit capable d'empecher l'acces a une partie d'une memoire de commande lors de l'apparition d'une erreur dans cette partie
FR2822256A1 (fr) Verification de la conformite d'acces a des objets dans un systeme de traitement de donnees avec une politique de securite

Legal Events

Date Code Title Description
D6 Patent endorsed licences of rights
ST Notification of lapse