FR2536864A1 - Indicateur logique de circuits integres a masques commentes - Google Patents
Indicateur logique de circuits integres a masques commentes Download PDFInfo
- Publication number
- FR2536864A1 FR2536864A1 FR8220025A FR8220025A FR2536864A1 FR 2536864 A1 FR2536864 A1 FR 2536864A1 FR 8220025 A FR8220025 A FR 8220025A FR 8220025 A FR8220025 A FR 8220025A FR 2536864 A1 FR2536864 A1 FR 2536864A1
- Authority
- FR
- France
- Prior art keywords
- circuit
- masks
- integrated circuits
- indicator
- integrated circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R19/00—Arrangements for measuring currents or voltages or for indicating presence or sign thereof
- G01R19/165—Indicating that current or voltage is either above or below a predetermined value or within or outside a predetermined range of values
- G01R19/16533—Indicating that current or voltage is either above or below a predetermined value or within or outside a predetermined range of values characterised by the application
- G01R19/16557—Logic probes, i.e. circuits indicating logic state (high, low, O)
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Tests Of Electronic Circuits (AREA)
Abstract
L'INVENTION CONCERNE UN DISPOSITIF PERMETTANT D'AFFICHER, SOUS FORME DE TEMOINS LUMINEUX, LES ETATS LOGIQUES D'UN CIRCUIT INTEGRE NUMERIQUE, ET DE RENSEIGNER L'UTILISATEUR DUDIT INDICATEUR SUR LA SIGNIFICATION DE CHAQUE BROCHE DU CIRCUIT TESTE, PAR LA SUPERPOSITION DE MASQUES IMPRIMES. IL EST CONSTITUE D'UNE PINCE TEST1 RELIEE AU BOITIER2 MUNI DE DEUX RANGEES DE TEMOINS3 EN SAILLIE SELON LA GEOMETRIE D'UN CIRCUIT INTEGRE. UNE SERIE DE MASQUES PERFORES4 INTERCHANGEABLES, PORTANT CHACUN LES REFERENCES DE CIRCUITS INTEGRES AINSI QUE LES LEGENDES DE BROCHAGE CORRESPONDANTES, COMMENTE LES INDICATIONS FOURNIES PAR LE TEMOINS.
Description
La présente invention concerne un système d'indication visuelle des
niveaux logiques mesurés aux bornes d'un circuit, intégré numérique en fonction, complété par un jeu de masques perforés se superposant aux témoins, sur lesquels figurent les renseignements nécessaires à l'idendification logique des broches du circuit intégré testé. Les oircuits intégrés numériques utilisés en électronique 9 sont normalisés en forme physique et en fonction logiqueo La forme physique la plus répandue est celle d'un petit parallélépipède comportant de part et d'autre de sa longueurune rangée de broches de connection, IM Tout circuit intégré porte clairement un numéro de référence
correspondant à une fonction logique bien précise.
Chaque broche d'un circuit intégré a donc une signification
logique bien spécifique à ce dernier.
Les informations électriques rencontrés dans un montage électro-
nique sont appelés des "niveaux Haut" ou "iniveaux Bas" selon que la tension correspondante est respectivement supérieure ou inférieure
à un seuil donné.
Pour vérifier le bon fonctionnement d'un circuit numérique donné, il est nécessaire d'avoir connaissance des renseignements suivants:
, La référence du circuit intégré à tester.
Les niveaux électriques aux bornes de ce circuit.
La signification de chaque broche de ce circuit O L'invention pourra de toute façon être bien comprise à l'aide du
complément de description qui suit ainsi que les dessins ci annéxés,
lesquels compléments et dessins sont relatifs à un mode de réalisation
préféré de l'invention et ne comportent aucun caractère limitatif.
La figure D illustre le boitier ( 2) auquel est relié la pince test (I) et sur lequel sont apparentes deux rangées de témoins ( 3)
montés en saillie.
L'entr'axe des témoins est, à une échelle différente, le même
que celui des broches d'un circuit intégré.
Sur le boitier ( 2) est posé un masque ( 4)-comportant les perforations
o viennent se loger les témoins lumineux.
Sur O e masque est imprimé une référence de circuit intégré et en regard de chaque perforation figure une légende se rapportant au brochage correspondant. La figure 2 illustre un autre masque comportant une autre référence
et d'autres légendes.
La présente invention est applicable à tout système de contrôle o l'information électrique peut lâtre donnée par-un témoin lumineux I O et complété par une légende spécifique à un circuit ou à un mode de fonctionnement. L'invention présente a pour objet de visualiser les niveaux électriques mesurés aux bornes du circuit et de renseigner de l'idendité
de chaque broche du circuit.
I 5 L 'appareii fonctionne de la manière suivante -
Une pince test (I), connectée sur le circuit à tester, prélève les informations électriques aux bornes de ce circuits et les transmet, via un câble multi-conducteur, aux circuits électroniques contenus-dans
le boitier ( 2).
Ces circuits allument ou éteignent des témoins ( 3) selon que les niveaux électriques des broches correspondantes sont respectivement "haut" ou "bas" Ces témoins ( 3) sont implanté sur le dessus du
boitier (I) selon une géométrie rappelant celle d'un circuit intégré.
Une série de masques ( 4) perforés au même entr'axe que les témoins,.
peuvent se superposer à ces derniers.
Sur chaque masque est imprimé la référence d'un circuit intégré, et en regard de chaque perforation figure la légende de la broche correspondante.
Claims (4)
- REVENDICATIONSI) Système d'indication visuelle des niveaux logiques mesurés aux bornes de circuits intégrés numériques en fonction, caractérisé en ce qu'il comprant une pince test (I) prélevant les tensions électriques présentes aux bornes du circuit testée, d'un boitier ( 2) renfermant les circuits électroniques de mesure et de visualisation,et d'un jeu de masques ( 4) se superposant aux témoins.
- 2) Système selon revendication I caractérisé en ce que le boitier( 2) comporte sur son dessus deux rangées de témoins lumineux ( 3) en saillieimplantées suivant la géométrie d'un circuit intégré digital.IO
- 3) Système selon la revendication I caractérisé en ce que chaque masque comporte une double rangée de perforations dans lesquellesviennent se loger les témoins ( 3) du boitier ( 2).
- 4) Système selon la revendication 3 caractérisé en ce que sur.chaque masque est imprimée une référence de circuit intégré numérique I 5 et qu'en regard de chaque perforation sont portées les indicationsde brochage spécifiques à ce circuit.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR8220025A FR2536864A1 (fr) | 1982-11-26 | 1982-11-26 | Indicateur logique de circuits integres a masques commentes |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR8220025A FR2536864A1 (fr) | 1982-11-26 | 1982-11-26 | Indicateur logique de circuits integres a masques commentes |
Publications (2)
Publication Number | Publication Date |
---|---|
FR2536864A1 true FR2536864A1 (fr) | 1984-06-01 |
FR2536864B1 FR2536864B1 (fr) | 1985-03-22 |
Family
ID=9279637
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FR8220025A Granted FR2536864A1 (fr) | 1982-11-26 | 1982-11-26 | Indicateur logique de circuits integres a masques commentes |
Country Status (1)
Country | Link |
---|---|
FR (1) | FR2536864A1 (fr) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE826612C (de) * | 1947-07-04 | 1952-01-03 | Karl Goetz | Leistungs-Roehrenpruefgeraet |
US3870953A (en) * | 1972-08-01 | 1975-03-11 | Roger Boatman & Associates Inc | In circuit electronic component tester |
-
1982
- 1982-11-26 FR FR8220025A patent/FR2536864A1/fr active Granted
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE826612C (de) * | 1947-07-04 | 1952-01-03 | Karl Goetz | Leistungs-Roehrenpruefgeraet |
US3870953A (en) * | 1972-08-01 | 1975-03-11 | Roger Boatman & Associates Inc | In circuit electronic component tester |
Also Published As
Publication number | Publication date |
---|---|
FR2536864B1 (fr) | 1985-03-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3401337A (en) | Connector device for connecting a battery terminal with a batterylife indicator meter | |
US6836108B1 (en) | Three-phase electricity meter including integral test switch | |
US4514723A (en) | Method and apparatus for depicting inoperative electrical fuses | |
US3428888A (en) | Electrical circuit tester for tractor-trailer cable | |
GB2375179A (en) | Testing apparatus for relays | |
US4028621A (en) | Portable automotive test probe | |
US4130794A (en) | Methods and means for identifying and testing circuit connections | |
KR960008201B1 (ko) | 회로 차단기 테스트 장치 | |
FR2417779A1 (fr) | Dispositif d'analyse de plaques de cablage electriques destine a identifier un circuit integre defectueux | |
US2384350A (en) | Meter and scale therefor | |
FR2536864A1 (fr) | Indicateur logique de circuits integres a masques commentes | |
GB1355142A (en) | Computer-based installation for the functional checking of a vehicle electrical system | |
US4386314A (en) | Electricity theft preventing meter | |
US20210134548A1 (en) | Testable Sealed Relay and Self-Diagnosing Relay | |
US4095172A (en) | Vehicle antenna tester | |
JP2013217809A (ja) | ハンディ型配線チェッカーおよび配線導通確認方法 | |
CN2054538U (zh) | 快速查线器 | |
US6400260B1 (en) | Apparatus for displaying electrical measurement of distributor of motor vehicle | |
US2611008A (en) | Circuit tester for battery-energized circuits | |
KR200410934Y1 (ko) | 자동차 퓨즈 단락검사 및 전압체크기 | |
JP2003028903A (ja) | 電子式電力量計 | |
WO2006051190A1 (fr) | Dispositif de capteur de batterie. | |
SU1023224A1 (ru) | Устройство дл измерени износа | |
JPH1094156A (ja) | ヒューズの断線検知装置 | |
KR100221131B1 (ko) | 퓨즈. a/v 잭. 소자 등의 도통 검사장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
ST | Notification of lapse |