DE3906238C2 - - Google Patents

Info

Publication number
DE3906238C2
DE3906238C2 DE19893906238 DE3906238A DE3906238C2 DE 3906238 C2 DE3906238 C2 DE 3906238C2 DE 19893906238 DE19893906238 DE 19893906238 DE 3906238 A DE3906238 A DE 3906238A DE 3906238 C2 DE3906238 C2 DE 3906238C2
Authority
DE
Germany
Prior art keywords
stage
bit
subsystem
bit pattern
bits
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
DE19893906238
Other languages
German (de)
English (en)
Other versions
DE3906238A1 (de
Inventor
Jorg 6740 Landau De Imhoff
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Individual
Original Assignee
Individual
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Individual filed Critical Individual
Priority to DE19893906238 priority Critical patent/DE3906238A1/de
Publication of DE3906238A1 publication Critical patent/DE3906238A1/de
Application granted granted Critical
Publication of DE3906238C2 publication Critical patent/DE3906238C2/de
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F7/00Methods or arrangements for processing data by operating upon the order or content of the data handled
    • G06F7/02Comparing digital values

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computational Mathematics (AREA)
  • Mathematical Analysis (AREA)
  • Mathematical Optimization (AREA)
  • Pure & Applied Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Logic Circuits (AREA)
  • Tests Of Electronic Circuits (AREA)
DE19893906238 1989-02-28 1989-02-28 Digitaler schaltkreis zur bitmustererkennung Granted DE3906238A1 (de)

Priority Applications (1)

Application Number Priority Date Filing Date Title
DE19893906238 DE3906238A1 (de) 1989-02-28 1989-02-28 Digitaler schaltkreis zur bitmustererkennung

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19893906238 DE3906238A1 (de) 1989-02-28 1989-02-28 Digitaler schaltkreis zur bitmustererkennung

Publications (2)

Publication Number Publication Date
DE3906238A1 DE3906238A1 (de) 1990-08-30
DE3906238C2 true DE3906238C2 (fr) 1991-06-13

Family

ID=6375118

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19893906238 Granted DE3906238A1 (de) 1989-02-28 1989-02-28 Digitaler schaltkreis zur bitmustererkennung

Country Status (1)

Country Link
DE (1) DE3906238A1 (fr)

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3760355A (en) * 1972-03-08 1973-09-18 Motorola Inc Digital pattern detector

Also Published As

Publication number Publication date
DE3906238A1 (de) 1990-08-30

Similar Documents

Publication Publication Date Title
EP0010195B1 (fr) Dispositif pour la traduction d'adresses dans un ordinateur
DE2451982C2 (fr)
DE68914172T2 (de) Datenverarbeitungssystem und Videoverarbeitungssystem mit einem derartigen Datenverarbeitungssystem.
DE2756890A1 (de) Datenverarbeitungssystem
DE2457312A1 (de) Datenbehandlungseinrichtung mit einem feldwaehler
DE2142634A1 (de) Assoziativspeicher
DE3535436C2 (fr)
DE2722124A1 (de) Anordnung zum feststellen des prioritaetsranges in einem dv-system
DE2758151A1 (de) Einrichtung zum sortieren von datensaetzen
DE2518588A1 (de) Verfahren zur ueberwachung der folgerichtigkeit von codesignalgruppen in einrichtungen der nachrichtentechnik
DE1143231B (de) Elektronische Schaltungsanordnung mit drei stabilen Betriebszustaenden
DE2926322A1 (de) Speicher-subsystem
DE69122860T2 (de) Multiplexer
DE2848096C3 (de) Digitale Addieranordnung
DE1524181A1 (de) Abrufsystem fuer Ein- und Ausgabegeraete einer Datenverarbeitungsanlage
DE3317593A1 (de) Pruefspeicherarchitektur
EP0231434A1 (fr) Composant fabriqué en technologie des circuits intégrés pour la production de ces derniers
DE3526521C2 (fr)
DE1091783B (de) Verfahren und Einrichtung zur Darstellung von Schriftzeichen auf dem Bildschirm einer Kathodenstrahlroehre
DE2235802A1 (de) Verfahren und einrichtung zur pruefung nichtlinearer schaltkreise
DE3906238C2 (fr)
DE69424387T2 (de) Verfahren und Gerät zum Modifizieren des Inhalts eines Registers
DE1806172A1 (de) Prioritaetsschaltung
DE1250489B (de) I Schaltungsanordnung zur Einspei cherung von Leerstellen-Kennworten in einen assoziativen Speicher
DE19531635C1 (de) Ordnungsverfahren für Zugehörigkeitsfunktionswerte lingustischer Eingangswerte in einem Fuzzy-Logic-Prozessor und Anordnungen zu deren Durchführung

Legal Events

Date Code Title Description
OP8 Request for examination as to paragraph 44 patent law
8122 Nonbinding interest in granting licenses declared
D2 Grant after examination
8364 No opposition during term of opposition
8339 Ceased/non-payment of the annual fee