DE3852660T2 - Befehlsablauferkennungssystem und -methode für zentrale Verarbeitungseinheit. - Google Patents
Befehlsablauferkennungssystem und -methode für zentrale Verarbeitungseinheit.Info
- Publication number
- DE3852660T2 DE3852660T2 DE19883852660 DE3852660T DE3852660T2 DE 3852660 T2 DE3852660 T2 DE 3852660T2 DE 19883852660 DE19883852660 DE 19883852660 DE 3852660 T DE3852660 T DE 3852660T DE 3852660 T2 DE3852660 T2 DE 3852660T2
- Authority
- DE
- Germany
- Prior art keywords
- central processing
- signal
- processing device
- execution instruction
- instruction
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/46—Multiprogramming arrangements
- G06F9/48—Program initiating; Program switching, e.g. by interrupt
- G06F9/4806—Task transfer initiation or dispatching
- G06F9/4812—Task transfer initiation or dispatching by interrupt, e.g. masked
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/30—Arrangements for executing machine instructions, e.g. instruction decode
- G06F9/38—Concurrent instruction execution, e.g. pipeline or look ahead
- G06F9/3861—Recovery, e.g. branch miss-prediction, exception handling
Landscapes
- Engineering & Computer Science (AREA)
- Software Systems (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Debugging And Monitoring (AREA)
- Advance Control (AREA)
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP62024223A JPS63282528A (ja) | 1987-02-04 | 1987-02-04 | 中央処理装置実行命令の検出方式 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| DE3852660D1 DE3852660D1 (de) | 1995-02-16 |
| DE3852660T2 true DE3852660T2 (de) | 1995-05-11 |
Family
ID=12132275
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| DE19883852660 Expired - Fee Related DE3852660T2 (de) | 1987-02-04 | 1988-02-02 | Befehlsablauferkennungssystem und -methode für zentrale Verarbeitungseinheit. |
Country Status (3)
Families Citing this family (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5075840A (en) * | 1989-01-13 | 1991-12-24 | International Business Machines Corporation | Tightly coupled multiprocessor instruction synchronization |
Family Cites Families (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS58197553A (ja) * | 1982-05-12 | 1983-11-17 | Mitsubishi Electric Corp | プログラム監視装置 |
| US4727480A (en) * | 1984-07-09 | 1988-02-23 | Wang Laboratories, Inc. | Emulation of a data processing system |
| US4791557A (en) * | 1985-07-31 | 1988-12-13 | Wang Laboratories, Inc. | Apparatus and method for monitoring and controlling the prefetching of instructions by an information processing system |
-
1987
- 1987-02-04 JP JP62024223A patent/JPS63282528A/ja active Granted
-
1988
- 1988-02-02 EP EP19880101433 patent/EP0280890B1/en not_active Expired - Lifetime
- 1988-02-02 DE DE19883852660 patent/DE3852660T2/de not_active Expired - Fee Related
Also Published As
| Publication number | Publication date |
|---|---|
| DE3852660D1 (de) | 1995-02-16 |
| JPS63282528A (ja) | 1988-11-18 |
| JPH0435779B2 (GUID-C5D7CC26-194C-43D0-91A1-9AE8C70A9BFF.html) | 1992-06-12 |
| EP0280890A2 (en) | 1988-09-07 |
| EP0280890B1 (en) | 1995-01-04 |
| EP0280890A3 (en) | 1990-08-22 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| DE3685876T2 (de) | Meister-sklave-mikroprozessorsystem mit einem virtuellen speicher. | |
| DE3785897T2 (de) | Steuervorrichtung zum vorabruf von befehlen. | |
| DE3751356T2 (de) | Informationsverarbeitungssystem. | |
| DE69129565T2 (de) | Hochleistungsfähiger Emulator mit Pipelining | |
| DE69331448T2 (de) | Dataprozessor mit einem Cachespeicher | |
| DE3852604T2 (de) | Mikrokomputersystem mit einem Masterprozessor und einem Sklavenprozessor. | |
| DE3856067T2 (de) | Datenprozessor mit einer Unterbrechungsfunktion | |
| DE3110378C2 (GUID-C5D7CC26-194C-43D0-91A1-9AE8C70A9BFF.html) | ||
| DE3228405C2 (de) | Steuerung für einen Emulator zur Entwicklung von Mikroprozessorsystemen | |
| DE19729618C2 (de) | Mikroprozessor und Mehrprozessorsystem | |
| DE69130757T2 (de) | Ausführungsvorrichtung für bedingte Verzweigungsbefehle | |
| DE2902465A1 (de) | Datenverarbeitungsanordnung | |
| DE69414592T2 (de) | Ausführung von datenverarbeitungsbefehlen | |
| DE2244402A1 (de) | Datenverarbeitungsanlage | |
| DE3781794T2 (de) | Vorrichtung und verfahren zum versehen eines cachespeichers mit einer schreiboperation mit zwei systemtaktzyklen. | |
| DE3854853T2 (de) | Datenprozessor mit erweiterten Operationsfunktionen | |
| DE3302929A1 (de) | Speicherprogrammierbare steuerung | |
| DE69033031T2 (de) | Programmierbares Steuergerät | |
| DE3421737C2 (de) | Vorrichtung zur Ermittlung einer Überlappung von Operanden | |
| DE4434529A1 (de) | Verfahren zum Verarbeiten eines Befehls mit Einsatzbedingung und Vorrichtung dazu | |
| DE3750311T2 (de) | Gerät und Verfahren zur Übertragung zwischen Prozessoren. | |
| DE3650578T2 (de) | Informationsverarbeitungssystem mit einer Steuerschaltung zum Abwarten einer Registererneuerung und einem Aufnahmemittel des zu erneuernden Registers | |
| DE68924507T2 (de) | Verfahren und Gerät zur Markierung von Emulationsanalysezuständen. | |
| DE2702722C2 (de) | Einrichtung zur Verarbeitung nicht direkt ausführbarer Instruktionen | |
| DE19652290A1 (de) | Mikrocomputer |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| 8364 | No opposition during term of opposition | ||
| 8339 | Ceased/non-payment of the annual fee |