DE2742184C2 - Schaltungsanordnung zum Erzeugen eines Schaltsignals entsprechend der Zeilenfrequenz eines Fernsehsignals - Google Patents
Schaltungsanordnung zum Erzeugen eines Schaltsignals entsprechend der Zeilenfrequenz eines FernsehsignalsInfo
- Publication number
- DE2742184C2 DE2742184C2 DE2742184A DE2742184A DE2742184C2 DE 2742184 C2 DE2742184 C2 DE 2742184C2 DE 2742184 A DE2742184 A DE 2742184A DE 2742184 A DE2742184 A DE 2742184A DE 2742184 C2 DE2742184 C2 DE 2742184C2
- Authority
- DE
- Germany
- Prior art keywords
- switching signal
- circuit arrangement
- frequency
- signal
- line frequency
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K23/00—Pulse counters comprising counting chains; Frequency dividers comprising counting chains
- H03K23/64—Pulse counters comprising counting chains; Frequency dividers comprising counting chains with a base or radix other than a power of two
- H03K23/66—Pulse counters comprising counting chains; Frequency dividers comprising counting chains with a base or radix other than a power of two with a variable counting base, e.g. by presetting or by adding or suppressing pulses
- H03K23/662—Pulse counters comprising counting chains; Frequency dividers comprising counting chains with a base or radix other than a power of two with a variable counting base, e.g. by presetting or by adding or suppressing pulses by adding or suppressing pulses
Landscapes
- Processing Of Color Television Signals (AREA)
- Synchronizing For Television (AREA)
Description
Die Erfindung bezieht sich auf eine Schaltungsanordnung nach dem Oberbegriff des Patentanspruchs 1.
Eine derartige Schaltungsanordnung ist bekannt aus] der US-PS 38 96 387 und ist für die Verwendung in J0
Farbfernsehkameras oder Farbfernsehempfängern vorgesehen. Auch für Telespiele wird eine derartige
Schaltungsanordnung benötigt. Dabei muß die Zeilenfrequenz sehr genau erzeugt werden, damit der
Fernsehempfänger in zuverlässiger Weise gesteuert J5 werden kann. Wenn das zu übertragene Signal auch
Farbinformationen nach dem PAL-Verfahren enthalten soll, muß außerdem ein bestimmtes Verhältnis zwischen
dem Farbträger Fo und der Zeilenfrequenz fz genau
eingehalten werden, damit Moire-Störungen möglichst vermieden werden.
Die PAL-Farbträgerfrequenz Fo beträgt nach der europäischen Norm 4,43361875 MHz, während di»?
Zeilenfrequenz fz 15,625 Hz beträgt; das Verhältnis F0If1
ist also 283,751616. Dieser Wert ist nicht ganzzahlig, so
daß die Zeilenfrequenz nicht durch einfache Teilung aus der Farbträgerfrequenz Fo abgeleitet werden kann.
Auch wenn man die doppelte· F. rbträgerfrequenz 2 Fo
zugrunde liegt, erhält man als Verhältnis 2 FoIf1
567,503232, was ebenfalls nicht ganzzahlig ist.
Bei der eingangs genannten bekannten Schaltungsanordnung wird nun eine Frequenzteilung erzielt, bei der
in dem Teilerverhältnis hinter dem Komma nur eine Stelle vorhanden ist, nämlich eine 5. Dadurch wird das
gewünschte Teilerverhältnis zwar recht gut angenähert. jedoch werden die vorgenannten Störungen dabei nicht
verhindert. ■. ■
Aufgabe der Erfindung ist es, eine Schaltungsanordnung der eingangs genannten Gattung anzugeben, bei
der das genaue Verhältnis zwischen der PAL-Farb- w) trägerfrequenz und der Zeilenfrequenz zumindest im
Mittel möglichst genau angenähert wird. Diese Aufgabe
wird erl'indungsgenia'ß durch die im kennzeichnenden Teil des Patentanspruchs 1 angegebene Maßnahme
gelöst. Diese Änderung des Teihingsverhaltnisses wird ίί
zweckmäßig in der letzten Zeile jedes Halbbildes vorgenommen, ei. h. in der Bilclaiistastlücke. so daß
dadurch ausgelöste fiinschwingvorgänge nicht sichtbar
sind. Auf diese Weise wird mit sehr geringem Aufwand die Zeilenfrequenz für eine störungsfreie Darstellung
erzeugt.
Um eine Störung der Funktion der Schaltung durch möglicherweise überlappende Impulse an verschiedenen
Stellen zu vermeiden, ist es zweckmäßig, daß das Schaltsignal der Untersetzerstufe über ein Verzögerungsglied
mit einer Verzögerungszeit gleich einem Bruchteil der Periode der Signale des Oszillators
zugeführt wird.
Die Erfindung wird nachstehend anhand der Zeichnung beispielsweise näher erläutert, die im Prinzip eine
Schaltungsanordnung zeigt, mit der das genaue Teilerverhältnis bei der Erzeugung der Zeilenfrequenz
aus einer quarzstabilisierten PAL-Farbträgerschwinfcjng
Fo erhalten werden kann.
Gemäß dem eingangs genannten Stand der Technik wird in einem Oszillator 1 mittels eines stabilisierenden
Elements, z.B. eines Quarzkristalles, ein Signal von doppelter PAL-Farbträgerfrequenz 2 Fo direkt oder
mittels Vervielfachung erzeugt Daraus werden in einer Übertragungseinrichtung 2,3 an je einem Ausgang 2a
bzw. 3a zwei vorzugsweise rechteckförmige Signale A und B erzeugt, die zueinander gegenphasig verlaufen.
Diese Signale werden den festen Kontakten eines Umschalters 4 zugeführt, der in üblicher Weise
elektronisch ausgeführt ist Dessen beweglicher Kontakt ist mit dem Eingang eines Zählerteilers 5
verbunden, der die Eingangsimpulse im Verhältnis 1 :568 teilt und dessen Ausgang eine dementsprechend
niedrigerfrequente Schaltsignalfolge fz entnommen
wird, die die Zeilenfrequenz liefert
Diese Schaltsignale werden weiter einer Untersetzerstufe 6 zugeführt, die an einem Ausgang 7 ein
Umschaltsignal liefert, mittels dessen der Umschalter 4 bei jedem Schaltsignal fz umgelegt wird, so daß nach
jedem zweiten Schaltsignal die gleiche Lage erreicht ist Befindet sich der Umschalter 4 in der dargestellten
Stellung, so wird der Teiler 5 von den Impulsen A gesteuert, wie das am Anfang «L-s Kurvenzuges C
dargestellt ist. Wenn dann durch das Umschaltsignal am Ausgang 7 der Untersetzerstufe 6 gemäß der Kurve E
im Zeitpunkt fi der Umschalter 4 umgelegt wird, wird
der Kurvenzug B an den Eingang des Teilers 5 angelegt. Dadurch ergibt sich beim Kurvenzug C im Zeitpunkt ii
eine Amplitudenänderung, und der im folgenden Intervall auftretende Kurvenzug entspricht der Kurve B
und ist somit gegenüber der Kurve A um eine halbe Periode versetzt. Im Zeitpunkt ft nimmt das Umschaltsignal
E wieder den anderen Wert an, der Umschalter 4 geht in die dargestellte Lage zurück, und dementsprechend
geht das Signal C in den Verlauf des Signals A über, was wiederum gegenüber dem vorherigen Zustand
einer Verschiebung um eine halbe Periode, also einem Bruchteil '/2 mit ρ — 2 entspricht. Dadurch wird
erreicht, daß in 567,5 Perioden des durchlaufenden Signals A im Signal C 568 zählende Impulsflanken
empfangen werden, wodurch sich eine Teilung nach η = 567 zuzüglich 0,5 Perioden ergibt.
Die Umschaltung im Zeitpunkt t\ und ft darf natürlich
nicht in dem Augenblick erfolgen, in dem das steuernde Signal A bzw. B ebenfalls einen Flankenübergang
aufweist. Dies ist normalerweise ohne zusätzliche Mitte! sichergestellt, da stets gewisse Verzögerungen auftreten
und die über dem Umschalter 4 zugeführte Schaltflanke nach dem Teiler 5 und der Untersetzerstufe 6 an den
Ausgang 7 deutlich verschoben ist. Gegebenenfalls kann das Signal vor dem Zuführen an das Umschaltelement
des Schalters 4, ζ. B. vor der Teilungsstufe 6, mittels
eines Verzögerungsgliedes 8 um einen Bruchteil, z. B.'/«
der Periode der Schwingung mit der Frequenz 2 Fo
verzögert werden.
Zwischen dem so erzeugten Schaltsignal und der exakten mittleren- Zeilenfrequenz ist jedoch noch ein
Frequenzversatz von 251 !z erforderlich. Um auch diesen Anteil noch zu berücksichtigen, wird gemäß der
Erfindung das Teilungsverhältnis des Teilers 5 mittels eines dem Ver'.ika.lablenk-Generator 11 entnommenen
vertikalfrequenten Impulses einmal in der Vertikalpe-
node, vorzugsweise im Rücklaufintervall, während einer
Zeile um eine Einheit von 568 auf 569 geändert. Dadurch wird auch der erwähnte zusätzliche Versatz berücksichtigt,
so daß nunmehr das exakte Verhältnis zwischen PAL-Farbträgerfrequenz und Zeilenfrequenz fz sichergestellt
ist. Eine entsprechende Wirkung läßt sich erzielen, wenn nicht das Teilerverhältnis der Stufe 5
geändert, sondern die Zuführung eines Taktimpulses vom Umschalter 4 unterdrückt wird, so daß dann von
569 Impulsen über den Umschalter nur 568 Impulse zum Teiler5 gelangen.
Hierzu 1 Blatt Zeichnungen
Claims (2)
1. Schaltungsanordnung zum Erzeugen eines Schaltsignals entsprechend der Zeilenfrequenz eines
Fernsehsignals aus den zueinander gegenphasigen Signalen eines auf der doppellen Farbträgerfrequenz
schwingenden Oszillators mittels eines Frequenzteilers, der in aufeinanderfolgenden Zeilenperioden
über einen Umschalter abwechselnd das eine oder das andere Signal des Oszillators erhält, wobei
das vom Frequenzteiler gelieferte Schaltsignal über eine Untersetzerstufe ein Umschaltsignal liefert, das
den Umschalter steuert, dadurch gekennzeichnet, daß das Teilungsverhältnis des Frequenzteilers
(5) in jedem Vertikalabtast-Intervall in einer Zeile um eine Einheit erhöht wird.
2. Schaltungsanordnung nach Anspruch 1, dadurch gekennzeichnet, daß das Schaltsignal (Q der
Untersetzerstufe (6) über ein Verzögerungsglied (8) mit einer Verzögerungszeit gleich einem Bruchteil
der Periode der Signale des Oszillators (1) zugeführt wird.
Priority Applications (11)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE2742184A DE2742184C2 (de) | 1977-09-20 | 1977-09-20 | Schaltungsanordnung zum Erzeugen eines Schaltsignals entsprechend der Zeilenfrequenz eines Fernsehsignals |
NL7809224A NL7809224A (nl) | 1977-09-20 | 1978-09-11 | Digitale frequentiedeler. |
FI782836A FI782836A (fi) | 1977-09-20 | 1978-09-15 | Digital frekvensdelare |
GB7837181A GB2005882B (en) | 1977-09-20 | 1978-09-18 | Digital frequency divider |
ES473448A ES473448A1 (es) | 1977-09-20 | 1978-09-18 | Dispositivo divisor de frecuencia digital y circuito genera-dor de senales de tiempo de video correspondiente |
NZ188442A NZ188442A (en) | 1977-09-20 | 1978-09-18 | Digital frequency divider with delay circuit |
BE190545A BE870554A (fr) | 1977-09-20 | 1978-09-18 | Digitale frequentiedeler |
AU39939/78A AU3993978A (en) | 1977-09-20 | 1978-09-18 | Digital frequency divider |
IT69172/78A IT1107868B (it) | 1977-09-20 | 1978-09-20 | Divisore numerico di frequenza |
JP11646778A JPS5456759A (en) | 1977-09-20 | 1978-09-20 | Digital frequency divider |
US06/075,472 US4295158A (en) | 1977-09-20 | 1979-09-14 | Digital frequency divider |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE2742184A DE2742184C2 (de) | 1977-09-20 | 1977-09-20 | Schaltungsanordnung zum Erzeugen eines Schaltsignals entsprechend der Zeilenfrequenz eines Fernsehsignals |
Publications (2)
Publication Number | Publication Date |
---|---|
DE2742184A1 DE2742184A1 (de) | 1979-03-29 |
DE2742184C2 true DE2742184C2 (de) | 1983-09-22 |
Family
ID=6019364
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE2742184A Expired DE2742184C2 (de) | 1977-09-20 | 1977-09-20 | Schaltungsanordnung zum Erzeugen eines Schaltsignals entsprechend der Zeilenfrequenz eines Fernsehsignals |
Country Status (11)
Country | Link |
---|---|
US (1) | US4295158A (de) |
JP (1) | JPS5456759A (de) |
AU (1) | AU3993978A (de) |
BE (1) | BE870554A (de) |
DE (1) | DE2742184C2 (de) |
ES (1) | ES473448A1 (de) |
FI (1) | FI782836A (de) |
GB (1) | GB2005882B (de) |
IT (1) | IT1107868B (de) |
NL (1) | NL7809224A (de) |
NZ (1) | NZ188442A (de) |
Families Citing this family (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE2849797C2 (de) * | 1978-11-16 | 1982-03-11 | Siemens AG, 1000 Berlin und 8000 München | Digitale Frequenzteileranordnung |
JPS55162679A (en) * | 1979-06-06 | 1980-12-18 | Matsushita Electric Ind Co Ltd | Sampling clock reproducing unit |
JPS5620336A (en) * | 1979-07-28 | 1981-02-25 | Pioneer Electronic Corp | Frequency dividing circuit |
US4494243A (en) * | 1981-11-26 | 1985-01-15 | Itt Industries, Inc. | Frequency divider presettable to fractional divisors |
US4500909A (en) * | 1982-01-21 | 1985-02-19 | Victor Company Of Japan, Ltd. | Synchronizing signal generating apparatus |
JPS58163989A (ja) * | 1982-03-25 | 1983-09-28 | 東芝テック株式会社 | Crtデイスプレイ制御装置における同期信号発生回路 |
GB2138186A (en) * | 1983-04-08 | 1984-10-17 | Philips Electronic Associated | Pulse train divider arrangement |
US4587664A (en) * | 1983-09-21 | 1986-05-06 | Nec Corporation | High speed frequency divider dividing pulse by a number obtained by dividing an odd number by two |
US4555793A (en) * | 1983-11-28 | 1985-11-26 | Allied Corporation | Averaging non-integer frequency division apparatus |
US4837721A (en) * | 1986-06-30 | 1989-06-06 | Itt Defense Communications, A Division Of Itt Corporation | Digital divider with integer and fractional division capability |
US4991188A (en) * | 1988-12-12 | 1991-02-05 | Ncr Corporation | Digital frequency divider |
US5304938A (en) * | 1992-11-18 | 1994-04-19 | Gec Plessey Semiconductors, Inc. | Method and apparatus for providing a lower frequency signal with reference to a higher frequency signal |
KR20020019541A (ko) * | 2000-05-19 | 2002-03-12 | 롤페스 요하네스 게라투스 알베르투스 | 신호 생성 장치 및 위상 동기 루프 회로 |
US6879654B2 (en) * | 2003-04-25 | 2005-04-12 | International Business Machines Corporation | Non-integer frequency divider circuit |
US6943599B2 (en) * | 2003-12-10 | 2005-09-13 | International Business Machines Corporation | Methods and arrangements for a low power phase-locked loop |
US6967507B2 (en) * | 2004-01-15 | 2005-11-22 | Agilent Technologies, Inc. | Dual edge count programmable frequency divider |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3663743A (en) * | 1970-07-21 | 1972-05-16 | Bell & Howell Co | Frequency dividing apparatus |
JPS5017958A (de) * | 1973-06-19 | 1975-02-25 | ||
JPS50155262A (de) * | 1974-06-05 | 1975-12-15 |
-
1977
- 1977-09-20 DE DE2742184A patent/DE2742184C2/de not_active Expired
-
1978
- 1978-09-11 NL NL7809224A patent/NL7809224A/xx unknown
- 1978-09-15 FI FI782836A patent/FI782836A/fi unknown
- 1978-09-18 NZ NZ188442A patent/NZ188442A/xx unknown
- 1978-09-18 BE BE190545A patent/BE870554A/xx not_active IP Right Cessation
- 1978-09-18 AU AU39939/78A patent/AU3993978A/en active Pending
- 1978-09-18 GB GB7837181A patent/GB2005882B/en not_active Expired
- 1978-09-18 ES ES473448A patent/ES473448A1/es not_active Expired
- 1978-09-20 IT IT69172/78A patent/IT1107868B/it active
- 1978-09-20 JP JP11646778A patent/JPS5456759A/ja active Granted
-
1979
- 1979-09-14 US US06/075,472 patent/US4295158A/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
FI782836A (fi) | 1979-03-21 |
JPS5456759A (en) | 1979-05-08 |
IT1107868B (it) | 1985-12-02 |
GB2005882B (en) | 1982-07-07 |
AU3993978A (en) | 1980-03-27 |
BE870554A (fr) | 1979-03-19 |
DE2742184A1 (de) | 1979-03-29 |
IT7869172A0 (it) | 1978-09-20 |
NZ188442A (en) | 1982-03-23 |
GB2005882A (en) | 1979-04-25 |
US4295158A (en) | 1981-10-13 |
JPS6138652B2 (de) | 1986-08-30 |
ES473448A1 (es) | 1979-10-16 |
NL7809224A (nl) | 1979-03-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE2742184C2 (de) | Schaltungsanordnung zum Erzeugen eines Schaltsignals entsprechend der Zeilenfrequenz eines Fernsehsignals | |
DE2925583C2 (de) | Schaltungsanordnung zum Erzeugen von die Drehzahl eines phasenstarr frequenzgesteuerten Elektromotors bestimmenden Ausgangsimpulsen | |
DE1954525C3 (de) | Phasensynchronisierschaltung für einen geregelten Oszillator | |
DE69230248T2 (de) | Modulationsverfahren und Schaltungsanordnung dafür | |
DE2751021C3 (de) | Synchronisierschaltung für eine Oszillatorschaltung | |
DE69300291T2 (de) | Frequenzregelschleife. | |
DE69130718T3 (de) | Digitaler Synthesizer mit Phasenspeicher | |
EP0203208B1 (de) | Frequenzsyntheseschaltung zur Erzeugung eines analogen Signals mit digital in Stufen einstellbarer Frequenz | |
DE69026284T2 (de) | Digitale Phasenregelschleife | |
DE3587002T2 (de) | Signalgeneratorschaltungen. | |
DE19748885C2 (de) | Phasenregelschleife mit Verbesserungen des Phasen-Jitters, MTIEs, der Folgegeschwindigkeit und der Einrastgeschwindigkeit | |
DE69531913T2 (de) | Synchronisierungsschaltung | |
DE69409903T2 (de) | Digitaler Phasenkomparator | |
EP0353616B1 (de) | Verfahren zur Synchronisation eines Taktes auf störbehaftete Referenztakte | |
DE3544371C2 (de) | ||
DE69114900T2 (de) | Schaltung zur Erzeugung eines Abtasttaktes. | |
DE3634594A1 (de) | Schaltungsanordnung zur erzeugung rationalzahliger frequenzverhaeltnisse | |
DE2337674B2 (de) | System zur Erzeugung von Synchronisier- bzw. Steuersignalen und eines mit den Synchronisiersignalen verkoppelten Farbträgersignals für ein PAL-Farbfemsehsystem | |
DE3314973C1 (de) | Schaltungsanordnung zur Erzeugung einer stabilen festen Frequenz | |
DE3023713C2 (de) | Kodierschaltung für einen SECAM-Farbfernsehsignalgenerator | |
DE19729476C2 (de) | Numerisch gesteuerter Oszillator | |
DE69522054T2 (de) | Verfahren und Vorrichtung zur Phasenverschiebung eines Signals | |
DE3614428A1 (de) | Digitale phasen/frequenz-detektorschaltung | |
DE1260523B (de) | Schaltungsanordnung zur Phasensynchronisation einer Rechteckspannung mit einer steuernden Wechselspannung | |
DE19714994C2 (de) | Filmtransportgeschwindigkeitssteuerung |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
8110 | Request for examination paragraph 44 | ||
8125 | Change of the main classification |
Ipc: H04N 5/06 |
|
8126 | Change of the secondary classification |
Ipc: H03K 23/00 |
|
AG | Has addition no. |
Ref country code: DE Ref document number: 2840166 Format of ref document f/p: P |
|
D2 | Grant after examination | ||
8363 | Opposition against the patent | ||
8330 | Complete disclaimer |