DE2122261B2 - Device for frequency band conversion - Google Patents

Device for frequency band conversion

Info

Publication number
DE2122261B2
DE2122261B2 DE19712122261 DE2122261A DE2122261B2 DE 2122261 B2 DE2122261 B2 DE 2122261B2 DE 19712122261 DE19712122261 DE 19712122261 DE 2122261 A DE2122261 A DE 2122261A DE 2122261 B2 DE2122261 B2 DE 2122261B2
Authority
DE
Germany
Prior art keywords
output
time
signals
speed
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
DE19712122261
Other languages
German (de)
Other versions
DE2122261A1 (en
Inventor
John Lewis Newport R.I. Searle (V.St.A.)
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Raytheon Co
Original Assignee
Raytheon Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Raytheon Co filed Critical Raytheon Co
Publication of DE2122261A1 publication Critical patent/DE2122261A1/en
Publication of DE2122261B2 publication Critical patent/DE2122261B2/en
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/66Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission for reducing bandwidth of signals; for improving efficiency of transmission
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B11/00Transmission systems employing sonic, ultrasonic or infrasonic waves
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B14/00Transmission systems not characterised by the medium used for transmission
    • H04B14/02Transmission systems not characterised by the medium used for transmission characterised by the use of pulse modulation
    • H04B14/06Transmission systems not characterised by the medium used for transmission characterised by the use of pulse modulation using differential modulation, e.g. delta modulation
    • H04B14/062Transmission systems not characterised by the medium used for transmission characterised by the use of pulse modulation using differential modulation, e.g. delta modulation using delta modulation or one-bit differential modulation [1DPCM]

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Analogue/Digital Conversion (AREA)
  • Transmission Systems Not Characterized By The Medium Used For Transmission (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Description

impulse einer Frequenz / bestimmt wird, die von abschnitte von 2 Millisekunden Dauer und 2 MiUieiner Zeitsteuerschaltung 3 aus den Umsetzer 2 er- Sekunden Abstand im Ausgangssignal des Systems reichen. Die ausgangsseitigen Digitalimpulse werden vorhanden sind. Die Sprache hat jedoch bezüglich in einen Speicher 4 eingebracht, welcher vorzugsweise ihres Informationsgehaltes eine so hohe Redundanz, zwei Schieberegister 5 und 6 enthält. Zunächst wer- 5 daß eine Verwerfung einer Hälfte des Signals, wie den die Digitalimpulse dem Schieberegister S züge- dies bei dem obigen Ausführungsbeispiel der Fall ist, führt, welches durch die Zeitimpulse der Zeitsteuer- weder einen merklichen Verlust in der Qualität noch schaltung 3 mit einer Eingangsfrequenz von/1 erregt im Informationsgehalt des Ausgangssignals verurwird. Ist das Schieberegisters aufgefüllt, so werden sacht. Die Sprache hat vielmehr eine so große Redie Digitalimpulse nunmehr mittels einer nach- io dundanz, daß 95°/o des Signals verworfen werden folgend noch genauer zu beschreibenden Einrichtung könnten und man immer noch eine annehmbare Verin das Schieberegister 6 eingegeben, und gleichzeitig ständlichkeit des Ausgangssignals erzielen würde, werden die im Schieberegister 5 eingespeicherten wobei allerdings vorauszusetzen ist, daß die Tastun-Digitalimpulse nun unter Steuerung von Ausgangs- gen nicht rein zufällig oder unregelmäßig erfolgen, Zeitimpulsen einer Frequenz /2, welche von der 15 sondern daß die Phasenlage des Sprachsignals einer-Zeitsteuerschaltung 3 bezogen werden, ausgelesen. seits und des Tastungsabschnittes andererseits sorg-Während der Entleerung des Schieberegisters 5 wird fältig aufeinander abgestimmt werden, so daß die das Schieberegister 6 unter Steuerung der ebenfalls Tastungen jeweils an den bedeutsamen Abschnitten von der Zeitsteuerschaltung 3 bezogenen Eingangs- des Sprachsignals genommen werden. Eine solche Zeitimpulse der Frequenz/1 mit eingegebenen Digi- »o Anordnung würde aber ein sehr verwickeltes Steuertalimpulsen gefüllt. Ist dann das Schieberegister 6 system erforderlich machen, das bei dem oben beaufgefüllt, so wird der Ausgang des Schieberegisters 5 schriebenen Ausführungsbeispiel ganz entfallen kann, abgeschaltet, und die Eingangsimpulse werden wieder da die Tastungsabschnitte ausreichend kurz gewählt dem Schieberegister 5 zugeführt, während das sind und nur eine Hälfte des Sprachsignals nicht Schieberegister 6 unter der Steuerung der Ausgangs- »5 ausgewertet wird.pulses of a frequency / is determined by sections of 2 milliseconds and 2 milliseconds in duration Time control circuit 3 from the converter 2 seconds interval in the output signal of the system are sufficient. The digital pulses on the output side will be available. However, the language has re introduced into a memory 4, which preferably has such a high redundancy in its information content, two shift registers 5 and 6 contains. First, that a rejection of one half of the signal, such as the digital pulses to the shift register S - this is the case in the above embodiment, leads, which by the timing impulses of the timing- neither a noticeable loss in quality nor circuit 3 with an input frequency of / 1 excited in the information content of the output signal. If the shift register is filled, then it will be gentle. Rather, language has such a great redie Digital pulses now by means of a post-io redundancy that 95% of the signal is discarded following a facility to be described in more detail and one could still find an acceptable Verin the shift register 6 would be entered, and at the same time would achieve clarity of the output signal, are stored in the shift register 5, although it must be assumed that the digital pulses now under control of output genes are not purely random or irregular, Time pulses of a frequency / 2, which of the 15 but that the phase position of the speech signal of a timing control circuit 3 are obtained. on the one hand and the palpation section on the other the emptying of the shift register 5 will be fine-tuned so that the the shift register 6 under control of the keyings also in each case at the relevant sections from the timing control circuit 3 related input of the speech signal can be taken. Such Time impulses of frequency / 1 with entered digi- »o arrangement would, however, be very complicated tax valley impulses filled. If the shift register 6 system is then required, which is filled with the above, so the output of the shift register 5 written embodiment can be omitted entirely, switched off, and the input pulses are selected again because the keying sections are sufficiently short fed to the shift register 5, while these are and only a half of the speech signal is not Shift register 6 is evaluated under the control of the output »5.

Zeitimpulse mit der Frequenz/2, welche von der Einzelheiten des in Fig. 1 gezeigten Systems kön-Time pulses with the frequency / 2, which can depend on the details of the system shown in FIG.

Zeitsteuerschaltung 3 bezogen werden, entleert wird. nen aus F i g. 2 und 3 entnommen werden, in wel-Time control circuit 3 are related, is emptied. from fig. 2 and 3, in which

Dieser Vorgang kann beliebig lang fortgesetzt chen die in Fig. 1 eingeführten Bezugszeichen fürThis process can be continued as long as desired. The reference symbols introduced in FIG. 1 for

werden. entsprechende Teile verwendet sind.will. corresponding parts are used.

Bei einem bevorzugten Ausführungsbeispiel be- 30 Der Filter und Vorverstärker 1 kann einen Einträgt die Zeit zur Auffüllung der beiden Schiebe- gangsfilter enthalten, der bei einem bevorzugten register 5 und 6 etwa 8 Millisekunden, so daß das Ausführungsbeispiel eine Abschneidfrequenz von in Fig. 1 gezeigte System ein Eingangssignal durch etwa 1OkHz besitzt. Außerdem ist in dem Schal-Auswahl von Zeitabschnitten von 8 Millisekunden tungsabschnitt 1 ein Vorverstärker 12 enthalten, der Dauer abtastet, wie in Fig. 4 angedeutet ist, wo die 35 beispielsweise einen Verstärkungsgewinn von etwa Kurve 7 ein sprachfrequentes Signal versinnbild- 80 db besitzt. Der Analog-Digital-Umsetzer 2 enthält licht und ein Tastungsabschnitt von 8 Millisekunden einen Vergleicher 13, zwei in Serie geschaltete Inzwischen den beiden senkrechten Hilfslinien ange- verter 14 und 15 und eine JK-Flip-Flop-Schaltung deutet ist. Bei dem vorliegenden Ausführungsbeispiel 16 mit zwei Ausgangsleitungen 17 und 18, von denen wird nicht versucht, die Phasenlage der Tastung fest 40 die Leitung 17 den Eingang eines Speichersystems 4 auf die Phasenlage des Signals abzustimmen, so daß speist, während die Leitung 18, welche das Inverse die Tastung längs der Zeitachse des Signals im we- des betreffenden Ausganges darbietet, einen Intesentlichen unregelmäßig erfolgt grator 19 speist, dessen Ausgang wiederum über eineIn a preferred embodiment, the filter and preamplifier 1 can have an entry includes the time to fill up the two sliding gear filters, which is the case with a preferred register 5 and 6 about 8 milliseconds, so that the embodiment has a cutoff frequency of The system shown in Fig. 1 has an input signal of about 10 kHz. There is also a selection of scarfs of time periods of 8 milliseconds processing section 1 contain a preamplifier 12, the Duration samples, as indicated in Fig. 4, where the 35, for example, a gain of about Curve 7 symbolizes a voice-frequency signal - 80 dB. The analog-to-digital converter 2 contains light and a sampling section of 8 milliseconds a comparator 13, two in series meanwhile the two vertical auxiliary lines indicated 14 and 15 and a JK flip-flop circuit indicates is. In the present embodiment 16 with two output lines 17 and 18, of which no attempt is made to fix the phase position of the keying 40 the line 17 the input of a memory system 4 to match the phase position of the signal, so that feeds, while the line 18, which is the inverse the keying along the time axis of the signal in neither of the relevant outputs is essential irregularly takes place grator 19 feeds, whose output in turn via a

Die Ausgänge der Schieberegister 5 und 6 werden Leitung 20 an einen der Eingänge des Vergleichers über ein NICHT-UND-Gatter oder Negationsgatter 8 45 13 gelegt ist, während der andere Eingang dieses miteinander kombiniert und einem Digital-Analog- Vergleichers über eine Leitung 21 mit dem Ausgang Umsetzer 9 zugeführt, der eine einfache Integrations- des Vorverstärkers 12 verbunden ist.
schaltung enthalten kann aod die digitalen Aus- Die Wirkungsweise des Analog-Digital-Umsetzers 2 gangssignale von dem Speichersystem4 in analoge läßt sich am besten an Hand der Fig. 3 und S er-Fonttf umsetzt. Der Umsetzer 9 wiederum speist einen 50 klären. Der Vergleicher 13 kann beispielsweise an Filter und Ausgangsverstärker 10, der ein Ausgangs- sich bekannter Bauart sein, wobei die Aasgangssignal abgibt, welches, bezogen auf das obige Bei- spannung des Vergleichers 13, weiche an der Leispiel, sämtliche Eingangsfrequenzen, geteilt durch tang 22 auftrifft, bis zu einem Sättigungsniveau stark zwei, enthält. Der Filter im Blocksymbol 10 beseitigt positiv wird, wenn die Spannung an der Leitung 21 Reste störender Hochfrequenzkomponenten, welche 55 gegenüber der Spannung an der Leitung 2Θ beispielsdurch die Signalverarbeitung eingeführt worden sind. weise um etwa 20 Millivolt positiver ist Das Sätti-
The outputs of the shift registers 5 and 6 are connected to line 20 to one of the inputs of the comparator via a NAND gate or negation gate 8 45 13, while the other input combines this with one another and a digital-to-analog comparator via a line 21 the output converter 9 is fed to which a simple integration of the preamplifier 12 is connected.
The mode of operation of the analog-digital converter 2 output signals from the storage system 4 into analog can best be converted with the aid of FIGS. 3 and 3. The converter 9 in turn feeds a 50 clarify. The comparator 13 can, for example, be connected to the filter and output amplifier 10, which is an output of a known type, with the output signal which, based on the above voltage of the comparator 13, soft on the example, all input frequencies, divided by tang 22 contains two to a strong saturation level. The filter in the block symbol 10 is eliminated positively when the voltage on the line 21 has residues of interfering high-frequency components, which 55 compared to the voltage on the line 2Θ, for example, have been introduced by the signal processing. is about 20 millivolts more positive The saturation

Es sei erwähnt, daß bei dem obigen Ausführungs- gungsniveau kann beispielsweise etwa S Volt be-It should be mentioned that at the above level of execution, for example, about S volts can be

beispiel dann, wenn der Ausgang des Schiebe- tragen. Wenn andererseits die Spannung an der Lei-example when the exit of the sliding wear. On the other hand, if the tension on the line

registers S oder des Schieberegisters 6 abgeschaltet tung 20 um etwa 20 Millivolt positiver als die Spanwird, um auf den Ausgang des jeweils, anderen 60 nung an der Leitung 21 ist, so wird der Ausgangregister S or shift register 6 is switched off device 20 by about 20 millivolts more positive than the span, in order to access the output of the other 60 voltage on line 21, the output

Schieberegisters überzugehen, die Hälfte des in dem auf der Leitung 22 bis zu einem SättigungsniveauShift register transition half of that in that on line 22 to a saturation level

betreffenden Schieberegister eingespeicherten Signals von etwa S Volt stark negativ. Die Ausgaagsimpulserelevant shift register stored signal of about S volts strongly negative. The output impulses

noch nicht herausgelesen worden ist. Das bedeutet von der Leitung 22 werden dann in den erster In-has not yet been read out. That means from the line 22 are then in the first in-

daß jeweils aufeinanderfolgende Tastungsabschnitte verter 14 eingegeben, der die Eingangsünpu'se umdes Eingangssignals von 2 Millisekunden Dauer und 65 kehrt und ihnen eine noch schärfere Form gibt Derthat in each case successive keying sections verter 14 entered, which reverses the input output Input signal of 2 milliseconds duration and 65 returns and gives them an even sharper shape

von einem gegenseitigen Abstand von 2 Millisekun- Ausgang des ersten Inverters 14 gelangt über diefrom a mutual distance of 2 milliseconds output of the first inverter 14 passes through the

den nicht ausgewertet und verworfen werden, wäh- Leitung 23 zu dem zweiten Inverter 15, der die Im-which are not evaluated and discarded, select line 23 to the second inverter 15, which the im-

rend die jeweils dazwischenliegenden Tastungs- pulse des Inverters 14 nochmals invertiert Der Aus-rend the intervening keying pulses of the inverter 14 are again inverted.

7 87 8

gang des Inverters 14 ist außerdem über eine Lei- 20 Millivolt übertrifft, und das Ausgangssignal 18 tung 24 mit dem J-Eingangsanschluß der Flip-Flop- besteht dann gemäß F i g. 5 aus einer Reihe negativ Schaltung 16 verbunden, und der Ausgang des In- gehender Impulse, deren Grund-Wiederholungsverters 15 steht über die Leitung 25 mit dem K-Ein- frequenz 50 kHz beträgt und deren relative Impulsgangsanschluß der Flip-Flop-Schaltung 16 in Ver- 5 breite in dem Maße zunimmt, in welchem die posibindung. Letztere wird durch Eingangs-Zeitimpulse tive Zunahme der Eingangsspannung bis zu einem erregt, welche über die Leitung 26 von der Zeit- Anstieg Null abnimmt, d. h., bei der Eingangsspansteuerschaltung 3 herbeigeführt werden. Diese Zeit- nung Null wird die relative Impulsbreite 5O°/o, wie impulse haben beim vorliegenden Ausführungsbei- in F i g. 5 a bereits gezeigt wurde. Bei niedrigem negaspiel eine Impulswiederholungsfrequenz von 100 kHz. 10 tivem Anstieg der Eingangsspannung auf der Lei-Die Flip-Flop-Schaltung 16 ist an sich bekannter tung 21 spielen sich die entsprechenden, entgegenBauart, bei welcher beim Empfang eines Zeitimpul- gesetzten Vorgänge ab, und der Ausgang auf der ses und bei positiver Spannung am Eingangs- Leitung 18 besteht aus einer Folge positiv gehender anschluß / sowie bei negativer Spannung am Ein- Impulse, wie in F i g. 5 e gezeigt ist, wobei die Imgangsanschluß K das Ausgangssignal am Anschluß Q i5 pulswiederholungsfrequenz 50 kHz beträgt und die von dem positiven Wert EINS auf NULL abfällt, relative Impulsbreite zunimmt, wenn die negativ gewährend der Ausgang am Anschluß ~Q von Null zu richtete Zunahme bis zur Steigung Null abnimmt, einem positiven Wert EINS wird. Werden nach dem Das bedeutet, daß bei der Eingangsspannung Null Empfang eines Zeitimpulses die Spannungen an den die relative Impulsbreite wieder 50 Vo wird, wie Eingangsanschlüssen / und K umgedreht, so drehen ao F i g. 5 a zeigt.output of the inverter 14 is also exceeded over a line 20 millivolts, and the output signal 18 device 24 with the J input terminal of the flip-flop then exists according to FIG. 5 connected from a series of negative circuit 16, and the output of the inbound pulse whose basic repetition converter 15 is available via line 25 with the K single frequency is 50 kHz and the relative pulse output terminal of the flip-flop circuit 16 in Spread as the positive bond increases. The latter is excited by input time pulses tive increase in the input voltage up to one, which decreases via the line 26 from the time rise zero, that is, brought about in the input voltage control circuit 3. This timing zero becomes the relative pulse width 50%, as have pulses in the present embodiment in FIG. 5 a has already been shown. With low backlash a pulse repetition frequency of 100 kHz. The flip-flop circuit 16 is known per se device 21, the corresponding, opposite type of construction, in which processes that are set when a time pulse is received, and the output on this and with positive voltage, play a role at the input line 18 consists of a sequence of positive-going connection / as well as a negative voltage at the one-pulse, as in FIG. 5e is shown, the input connection K, the output signal at connection Q i 5 being pulse repetition frequency 50 kHz and the relative pulse width decreases from the positive value ONE to ZERO, when the negative increase directed from zero to the output at connection ~ Q increases until the slope decreases to zero, a positive value becomes ONE. If after this means that when a time pulse is received at zero input voltage, the voltages at which the relative pulse width is again 50 Vo, such as input connections / and K, are reversed, then ao F i g. 5 a shows.

auch die Ausgangssignale an den Anschlüssen Q Das Ergebnis dieser Wirkungsweise der Schaltungalso the output signals at terminals Q. The result of this mode of operation of the circuit

und Χ) ihre Vorzeichen um. Das Ausgangssignal des ist es, daß das Ausgangssignal auf der Leitung 18 Ausgangsanschlusses Q wird über eine Leitung 17 eine genaue digitale Wiedergabe des analogen Eindem Integrator 19 zugeführt. Auch dieser Schaltungs- gangssignals von der Leitung 21 darstellt. Ein Gerät, teil kann an sich bekannter Bauart sein und bei- 25 welches die Analog-Digital-Umsetzung in dieser allspielsweise eh*e Kette aus den Widerständen 27 und gemeinen Art vornimmt, wird als Deltamodulator 28 sowie den Kondensatoren 19 und 30 enthalten. bezeichnet.and Χ) their sign changes. The output signal of the is that the output signal on the line 18 of the output terminal Q is fed via a line 17 to an accurate digital reproduction of the analog integrator 19. This also represents the circuit output signal from the line 21. A device, part of which can be of a known type and which carries out the analog-digital conversion in this all-round chain of resistors 27 and common, is contained as a delta modulator 28 and capacitors 19 and 30. designated.

Die Zeitkonstante des Integrators 19 ist auf die Im- Wie aus F i g. 2 zu ersehen, gibt die Ausgangs-The time constant of the integrator 19 is based on the Im- How from FIG. 2 shows the starting point

pulswiederholungsfrequenz der Zeitimpulse abge- leitung das digitale Ausgangssignal von der Flipstimmt, so daß an der Ausgangsleitung 20 des Inte- 30 Flop-Schaltung an die Eingänge von zwei Negationsgrators 19 eine Sägezahnwelle auftritt, deren Fre- gattern(NAND-Schaltglieder)31und32desSpeicherquenz der Zeitimpulsfrequenz von im vorliegenden systems 4 ab. Der Ausgang des Negationsschalt-Falle 100 kHz entspricht. Ist der Eingang an der gliedes 31 gelangt über eine Leitung 33 zum Eingang Leitung 21 Null, so ist der Ausgang aus der Leitung eines Schieberegisters 5, welches beispielsweise ein 20 eine Sägezahnwelle mit positiven und negativen 35 400-Stellen-Schieberegister sein kann. In entspre-Scheitelwerten von beispielsweise 20 Millivolt. chender Weise gelangt der Ausgang des Gatters 32pulse repetition frequency of the time pulses derived the digital output signal from the flip is correct, so that on the output line 20 of the Inte- 30 flop circuit to the inputs of two negations 19 a sawtooth wave occurs whose frigates (NAND switching elements) 31 and 32 of the memory sequence the time pulse frequency of 4 in the present system. The exit of the negation switching trap Corresponds to 100 kHz. If the input is on member 31, a line 33 leads to the input Line 21 is zero, the output from the line of a shift register 5, which, for example, is a 20 can be a sawtooth wave with positive and negative 35 400-digit shift registers. In corresponding peak values for example 20 millivolts. The output of the gate 32 arrives in the same way

Beträgt in dem oben erläuterten System der Ein- über eine Leitung 34 zu dem Schieberegister 6, welgang auf der Leitung 21 Null, so hat der Ausgang ches ebenfalls von einem 400-Stellen-Schieberegister auf der Leitung 18 die in F i g. 5 bei a angedeutete gebildet wird. Die Gatter 31 und 32 werden alter-Ck stalt. Das Ausgangssignal hat also die Form einer 40 nierend durch Schaltimpulse geöffnet und gesperrt, Rechteckwelle von 50 kHz und einer relativen Im- welche eine Wiederholungsfrequenz von 250 Hz bepulsbreite von 50%. Das Ausgangssignal auf der sitzen und über die Leitungen 35 bzw. 36 von der Leitung 17 hat selbstverständlich gleiche Gestalt, Zeitsteuerschaltung 3 herbeigeführt werden. Zuerst jedoch entgegengesetzte Phasenlage. Wenn sich das öffnet ein Impuls der Leitung 35 das Gatter 31 für Eingangssignal auf der Leitung 21 verändert, so 45 eine Zeitdauer von 4 Millisekunden, und gleichzeitig sucht das Ausgangssignal auf der Leitung 20 diesen bewirkt ein Impuls von der Leitung 36 eine Sper-Anderungen zu folgen. Wenn jedoch die Steigung rung des Gatters 32 während derselben Zeitdauer, oder Zunahme des Eingangs auf der Leitung 21 Am Ende dieser Zeitdauer von 4 Millisekunden drestark positiv ist, so kann das Ausgangssignal auf der hen sich die Impulse auf den Leitungen 35 und 36 Leitung 20 diesem raschen Anstieg nicht schnell ge- 50 um, und das Gatter 31 wird geschlossen, während nug folgen, um die Eingangsspannung einzuholen. das Gatter 32 für die nächste Dauer von 4MiIIi-Bei einem solchen steilen positiven Anstieg ist daher Sekunden freigegeben wird. Während dieser Zeitdie Spannung an der Leitung 21 stets um die erfor- dauer wird das Schieberegister 5 mit Zeitimpulser derlichen, positiven 20 Millivolt größer als die Span- von 100 kHz Wiederholungsfrequenz über die Leinung an der Leitung 20, und der Ausgang an der 55 tung 37 von der Zeitsteuerschaltung 3 her erregt Leitung 18 behält seinen stabilen positiven Wert, wie and in gleicher Weise wird während des nächster in Fig. 5 bei b gezeigt ist. Bei einem steilen nega- Zeitabschnittes von 4 Millisekunden das Schiebe tiven Anstieg des Signals auf der Leitung 21 bleibt register 6 durch die 100-kHz-Zeitünpulse über du die Spannung afu der Leitung 20 stets um die erfor- Leitung 38 von der Zeitsteuerschaltung 3 erlegt derlichen positiven 20 Millivolt stärker positiv als 60 Durch die beschriebene Wirkungsweise wird er die Spannung auf der Leitung 20 stets um die erfor- reicht, daß während einer Zeitdauer von 4 MiOi auf der Leitung 18 bleibt demzufolge auf dem sta- Sekunden zunächst die digitalen Signale der Leiten] bilen negativen Wert, der in Fig. S bei c eingezeich- 17 in das Schieberegisters eingespeichert werden net ist. Nimmt der positive Anstieg der Spannung welches nach der Zeitdauer von 4 Millisekunden ge auf der Leitung 21 ab, so wird einmal ein Punkt 65 füllt ist, wonach die Eingangssignale zu dem Schiebe erreicht, an welchem der positiv gehende Teil der register 5 gesperrt werden und die digitalen Signal Sägezahnspannung auf der Leitung 20 periodisch die nun in das Schieberegister 6 während einer Zeitdane Spannung auf der Leitung 21 um die erforderlichen von wiederum 4 Millisekunden eingeschrieben wei If, in the system explained above, the input via a line 34 to the shift register 6, which is zero on the line 21, the output ches also from a 400-position shift register on the line 18 has the values shown in FIG. 5 indicated at a is formed. The gates 31 and 32 are altered. The output signal has the form of a 40-sided opening and closing by switching pulses, a square wave of 50 kHz and a relative pulse width of 50% which has a repetition frequency of 250 Hz. The output signal on the seat and via the lines 35 and 36 from the line 17 has of course the same shape, timing control circuit 3 are brought about. First, however, opposite phase position. When this opens a pulse on line 35 changes gate 31 for the input signal on line 21, so 45 a period of 4 milliseconds, and at the same time the output signal on line 20 seeks out a pulse from line 36 which causes a blocking change follow. However, if the slope of gate 32 during the same period of time, or increase in the input on line 21 at the end of this period of 4 milliseconds is strongly positive, the output signal on the hen the pulses on lines 35 and 36 line 20 this rapid rise does not occur quickly, and gate 31 is closed while enough follow to catch up with the input voltage. the gate 32 for the next duration of 4MiIIi-With such a steep positive rise is therefore seconds is enabled. During this time, the voltage on the line 21 is always by the required duration, the shift register 5 with time pulses of such positive 20 millivolts is greater than the span of 100 kHz repetition frequency over the line on the line 20, and the output on the 55 device 37 energized by the timing circuit 3, line 18 maintains its stable positive value, as is shown in the same way during the next in Fig. 5 at b. With a steep negative time segment of 4 milliseconds, the shift tive rise of the signal on line 21 remains register 6 due to the 100 kHz Zeitünpulse over you the voltage afu of line 20 always around the required line 38 from the timing circuit 3 imposed positive 20 millivolts more positive than 60. Due to the described mode of operation, the voltage on the line 20 is always required by the fact that the digital signals of the lines initially remain on the line 18 for a period of 4 million seconds ] bile negative value, which is shown in Fig. 5 at c is stored in the shift register. If the positive rise in voltage decreases which after the period of 4 milliseconds ge on line 21, a point 65 is filled once, after which the input signals to the shift are reached, at which the positive going part of the register 5 are blocked and the digital signal sawtooth voltage on the line 20 periodically which is now written into the shift register 6 during a time the voltage on the line 21 by the required 4 milliseconds again

509511/37509511/37

9 109 10

den, wonach auch dieses Schieberegister gefüllt eine Leitung 45 an dem Digital-Analog-Umsetzer 9 ist. übertragen, welcher zweckmäßig eine gebräuchliche Der Ausgang des Schieberegisters 5 ist über eine Integratorschaltung enthält, die aus einem Netzwerk Leitung 40 mit einem Negationsgatter oder NAND- aus den Widerständen 46 bis 49 und den Konden-Schaltglied 39 verbunden, und der Ausgang des s satoren 50 und 51 aufgebaut ist. Ein solcher Inte-Schieberegisters 6 ist über eine Leitung 42 mit dem grator vermag die digitalen Signale in analoge Form Negationsgatter 41 verbunden. Die Gatter 39 und umzusetzen. Der Ausgang des Integrators 9 wird 41 werden durch Schaltimpulse alternierend geöffnet einem Filter 52 zugeleitet, welcher beispielsweise eine und gesperrt, welche eine Wiederholungsfrequenz aus der Induktivität 52, dem Kondensator 53 und von 250 Hz besitzen und über Leitungen 34 und 44 io einem Ausgangspotentiometer 54 aufgebaute Schalzugeführt werden, die jeweils an die zur Zeitsteuer- tung enthält. Der analoge Ausgang wird dann durch schaltung 3 führenden Leitungen 35 bzw. 36 ange- einen Ausgangsverstärker 55 geleitet, welcher ausschlossen sind. Es handelt sich also um dieselben gangsseitig über einen Koppelkondensator 56 mit Schaltimpulse einer Wiederholungsfrequenz von der Ausgangsleitung 57 gekoppelt ist.
250 Hz, welche auch die Gatter 31 und 32 einschal- 15 Wie bereits oben erwähnt, hat der Filter die Auften und ausschalten. Die Verbindungen sind so ge- gäbe, hochfrequente Störkomponenten, welche durch wählt, daß das Gatter 39 gesperrt ist, wenn das die Signalverarbeitung eingeführt worden sind, ausGatter 31 durchlässig ist, während das Gatter 41 ge- zusieben.
the, after which this shift register is also filled a line 45 to the digital-to-analog converter 9. The output of the shift register 5 is transmitted via an integrator circuit which consists of a network line 40 with a negation gate or NAND from the resistors 46 to 49 and the capacitor switching element 39, and the output of the capacitor 50 and 51 is constructed. Such an integrated shift register 6 is connected via a line 42 to the grator capable of digital signals in analog form negation gates 41. The gates 39 and implement. The output of the integrator 9 is 41 alternately opened by switching pulses and fed to a filter 52, which, for example, blocks and which have a repetition frequency of the inductance 52, the capacitor 53 and 250 Hz and an output potentiometer 54 via lines 34 and 44 Scarf are fed, each of which contains the time control. The analog output is then passed through lines 35 and 36 leading circuit 3 to an output amplifier 55, which are excluded. It is the same on the output side, which is coupled to switching pulses of a repetition frequency from the output line 57 via a coupling capacitor 56.
250 Hz, which also switches gates 31 and 32 on. As already mentioned above, the filter switches on and off. The connections are high-frequency interfering components which are selected so that gate 39 is blocked when the signal processing has been introduced, gate 31 is transparent while gate 41 is closed.

sperrt ist, wenn das Gatter 32 durchlässig ist. Ist die Die Zeitsteuerung 3 liefert die verschiedenen Zeit-Anordnung so getroffen, so wird am Ende der ersten ao impulse, welche oben erwähnt wurden, mittels einer Zeitdauer von 4 Millisekunden das Gatter 39 ge- Schaltung, die mittels eines Basis-Zeitimpulsoszilöffnet, und die im Schieberegisters gespeicherten lators 58 betrieben wird, der die Zeitimpulse von Daten werden während der gesamten Zeitdauer, in 100 kHz Wiederholungsfrequenz liefert. Diese Imwelcher das Schieberegister 6 mit Daten gefüllt wird, pulse gelangen über eine Leitung 26 unmittelbar aus dem Speichersystem 4 über das Negationsgatter 8 25 zu der Flip-Flop-Schaltung 16. Außerdem wird der herausgelesen. Um jedoch die der Erfindung zu- Ausgang des Oszillators 58 über die Leitungen 59 giunde liegende Aufgabe lösen zu können, erfolgt und 60 an Negationsgatter 61 und 62 geliefert, deren beim vorliegenden Ausführungsbeispiel die Auslesung Ausgänge wiederum Verbindungen mit Leitungen mit gegenüber der Einspeicherungsgeschwindigkeit 63 bzw. 64 haben, die ihrerseits zu den Negationshalbierter Geschwindigkeit. Dies wird durch Ver- 30 gattern 65 und 66 führen. Die Ausgänge der letzänderung der Wiederholungsfrequenz der Zeitimpulse teren sind über Leitungen 37 bzw. 38 zur Betätigung auf der Leitung 37 während des Auslesezyklus er- der Schieberegisters bzw. 6 mit diesen verbunden, reicht, wobei auf dieser Leitung von der Zeitsteuer- Die 50-kHz-Zeitimpulse können von einem Freschaltung3 eine Impulswiederholungsfrequenz von quenzteiler 67 bezogen werden, welcher mit einer nur 50 kHz erzeugt wird, wie weiter unten näher 35 Wiederholungsfrequenz von 100 kHz vom Oszillator beschrieben werden soll. Am Ende der zweiten Zeit- 58 her gespeist wird und mit seinem Ausgang über dauer von 4 Millisekunden wird das Gatter 39 ge- Leitungen 68 bzw. 69 an Negationsgatter 70 bzw. schlossen, und das Gatter 41 wird geöffnet. Die Im- 71 angeschlossen ist. Die Ausgänge der Negationspuls-Wiederholungsfrequenz von 100 kHz wird auf gatter 70 und 71 sind über Leitungen 72 bzw. 73 der Leitung 37 wieder hergestellt, doch wird die 40 an die Gatter 65 bzw. 66 angeschlossen.
Impuls-Wiederholungsfrequenz der Zeitimpulse von Ein weiterer Frequenzteiler 74 wird von dem 50 kHz nun von der Zeitsteuerschaltung 3 der Lei- Frequenzteiler 67 her gespeist und erzeugt einen tung 38 aufgeprägt, so daß die im Schieberegister 6 Ausgang von 250Hz, welcher über die Leitung 75 gespeicherten Daten von diesem Register über das zu einer Flip-Flop-Schaltung 76 gelangt, di; Impulse Gatter 8 mit halber Auslesegeschwindigkeit während 45 entgegengesetzter Polarität mit einer Wiederholungsder nächsten Zeitdauer von 4 Millisekunden heraus- frequenz von 250 Hz an ihren Ausgangsleitungen 35 gelesen werden, während welcher im Schieberegister 5 und 36 darbietet Wie schon oben ausgeführt, sind wieder eine Einspeicherung oder Aufzeichnung mit die Leitungen 35 und 36 jeweils mit den Gattern 31 einer impuls-Wiederholungsfrcquenz von 100 kHz bzw. 32 verbunden und bewirken eine altemiereade erfolgt. 50 öffnung oder Sperrung der Gatter 31 und 32 mit
is blocked when the gate 32 is permeable. If the timing control 3 supplies the various timing arrangements, at the end of the first ao pulses, which were mentioned above, the gate 39 is activated by means of a period of 4 milliseconds and opens by means of a base time pulse oscilloscope The lator 58 stored in the shift register is operated, which supplies the time pulses of data during the entire period at 100 kHz repetition frequency. These pulses, which the shift register 6 is filled with data, are sent directly from the storage system 4 via the negation gate 8 25 to the flip-flop circuit 16 via a line 26. In addition, it is read out. However, in order to be able to solve the problem underlying the invention output of the oscillator 58 via the lines 59, and 60 is supplied to negation gates 61 and 62, whose outputs in the present embodiment are in turn connections to lines with compared to the storage speed 63 or 64 have, in turn, halved the negation speed. This will lead through gateways 65 and 66. The outputs of the last change in the repetition frequency of the time pulses are connected via lines 37 or 38 for actuation on line 37 during the readout cycle of the shift register or 6 with this, and on this line the timing control die 50 kHz -Time pulses can be obtained from a Freschaltung3 a pulse repetition frequency of quenzteiler 67, which is generated with only 50 kHz, as will be described below in more detail 35 repetition frequency of 100 kHz by the oscillator. At the end of the second time 58 is fed and with its output for a period of 4 milliseconds, the gate 39 is connected to lines 68 and 69 to negation gate 70 and closed, and the gate 41 is opened. The Im- 71 is connected. The outputs of the negation pulse repetition frequency of 100 kHz are restored on gates 70 and 71 via lines 72 and 73 of line 37, but 40 is connected to gates 65 and 66, respectively.
Pulse repetition frequency of the time pulses from Another frequency divider 74 is now fed from the 50 kHz by the timing circuit 3 of the line frequency divider 67 and generates a device 38 impressed so that the output of 250 Hz in the shift register 6, which is stored on the line 75 Data from this register is passed to a flip-flop circuit 76, di; Pulses gate 8 with half the readout speed during 45 opposite polarity with a repetition of the next period of 4 milliseconds are read out frequency of 250 Hz at their output lines 35, during which in the shift register 5 and 36 as already explained above, storage or recording is again with the lines 35 and 36 each connected to the gates 31 with a pulse repetition frequency of 100 kHz and 32, respectively, and cause an alternation to occur. 50 opening or blocking of gates 31 and 32 with

Man erkennt, daß jedesmal dann, wenn das Gatter einer Wiederholungsfrequenz von 250 Hz.
39 gesperrt und das Gatter 31 geöffnet wird, nur Außerdem sind die Leitungen 35 und 36 über die jeweils die Hälfte der zuvor in das Schieberegister S Leitungen 77 bzw. 78 jeweils an die Gatter 61 bzw. eingespeicherten Daten über das Gatter 8 heraus- 62 angeschlossen, so daß diese Gatter ebenfalls altergelesen worden ist und daß in gleicher Weise bei 55 nierend mit einer Wiederholungsfrequenz von 250 Hz diesem Sperren des Gatters 41 und öffnen des Gat- geöffnet und gesperrt werden. Schließlich sind die ters 32 nur jeweils die Hälfte der zuvor in das Leitungen 35 und 36 über die Leitungen 79 und 8fl Schieberegister 6 eingespeicherten Daten über das auch noch an die Gatter 71 bzw. 70 angeschlossen, Gatter 8 herausgelesen worden ist Dies bedeutet, die auf diese Weise ebenfalls alternierend mit einei daß die restliche Hälfte der eingespeicherten Daten 60 Wiederholungsfrequenz von 250 Hz geöffnet und geim Schieberegister bei jeder Auslesung verworfen sperrt werden.
It can be seen that every time the gate has a repetition frequency of 250 Hz.
39 is blocked and gate 31 is opened, except that lines 35 and 36 are each connected to gate 61 or data stored in shift register S via half of the data previously stored in shift register S via gate 8 so that this gate has also been read old and that in the same way at 55 rening with a repetition frequency of 250 Hz this blocking of the gate 41 and opening of the gate are opened and blocked. Finally, the ters 32 are only half of the data previously stored in the lines 35 and 36 via the lines 79 and 8fl shift register 6 via which gate 8 has also been connected to the gates 71 and 70, respectively this way, also alternating with one, that the remaining half of the stored data 60 repetition frequency of 250 Hz are opened and blocked in the shift register discarded with each readout.

wird. Wie aber schon oben erwähnt, besitzt die Die Schaltfolge der oben beschriebener Einrieb-will. As mentioned above, however, the switching sequence of the above-described drive

Sprache eine so große Redundanz, daß ein solches tung läßt sich folgendermaßen beschreiben: Zu Be-Language has such a great redundancy that such a behavior can be described as follows:

Unterdrucken oder Verwerfen von Daten keine we- ginn einer Tastungsdauer von 8 Mil'isekunden wirdNo data is suppressed or discarded for a key duration of 8 milliseconds

sentliche Veränderung der Qualität oder der Ver- 65 das Gatter 31 durch einen positiven impuls designificant change in quality or the 65 gate 31 by a positive impuls de

ständlichkeit der gesprochenen Worte verursacht. Flip-Flop-Schaltung 76 über Leitung 35 geöffnet,causes spoken word verbosity. Flip-flop circuit 76 opened via line 35,

Die über das Gatter 8 aus dea Schieberegistern 5 während das Gatter 32 über die Leitung 36 dun*The via the gate 8 from dea shift registers 5 while the gate 32 via the line 36 dun *

und 6 abgelesenen digitalen Signale werden über einen negativen Impuls der Flip-Flop-Schaltung Ή and 6 read digital signals are transmitted via a negative pulse of the flip-flop circuit Ή

11 1211 12

gesperrt wird. Der soeben erwähnte positive Impuls Anschlüsse der Leitungen 37 und 38 an den Schiebeauf der Leitung 35 wird über die Leitung 77 auch registern 5 und 6 gegenüber der dargestellten Schaldem Gatter 31 zu dessen öffnung zugeführt, so daß tung zu vertauschen. Hierbei wird dann die Flipvon hier aus die 100-kHz-Zeitimpulse über das Flop-Schaltung 16 mit einer Geschwindigkeit von Gatter 65 zum Schieberegister 5 geliefert werden 5 50 kHz betätigt, und die Schieberegister 5 und 6 können, wobei man davon ausgehen kann, daß das werden mit eben dieser Geschwindigkeit mit digi-Gatter 65 ständig geöffnet ist. Der negative Impuls talen Signalen aufgefüllt. Die Entleerung der auf der Leitung 36 wird über die Leitung 78 dem Schieberegister 5 und 6 erfolgt jedoch mit einer Gatter 62 zu dessen Sperrung zugeführt, so daß die Impuls-Wiederholungsfrequenz von 100 kHz, so daß 100-kHz-Zeitimpulse von dem Schieberegister 6 io sämtliche Eingangsfrequenzen nun verdoppelt werferngehalten werden. Zur gleichen Zeit wird der den. Bei einer solchen Expansion des Frequenzpositive Impuls der Leitung 35 über die Leitung 79 bandes erfolgt keinerlei Verwerfung von in den im Gatter 70 zu dessen öffnung zugeführt, so daß Schieberegistern 5 und 6 eingespeicherten Daten, 50-kHz-Zeitimpulse zum Schieberegister 6 gelangen so daß am Ausgang keine Information verlorengeht, können. Der negative Impuls auf der Leitung 36 wird 15 Sowohl bei der Frequenzband-Kompression als auch außerdem über die Leitung 80 dem Gatter 70 zu bei der Expansion arbeitet das System im Istzeitmaßder Sperrung zugeführt, so daß die 50-kHz-Zeit- stab, so daß bei der Übertragung von Informationen impulse das Schieberegisters nicht erreichen kön- über ein solches System keine Verzögerung auftritt, nen. Außerdem wird der negative Impuls der Lei- Nachdem der der Erfindung zugrunde liegende tung 36 über die Leitung 43 dem Gatter 39 zu des- 20 Gedanke sowohl auf die Frequenzbandkompression sen Sperrung zugeleitet, so daß während der Zeit- als auch auf die Frequenzbandexpansion anwenddauer, während welcher das Schieberegister 5 mit bar ist, sind die Ausdrücke »Frequenzband-Umfor-Digitalsignalen mit einer Geschwindigkeit von mung« bzw. »Frequenzband-Umformer« als über-100 kHz gefüllt wird, keine Ausgangssignale das geordnete Ausdrücke gewählt, welche beide Wir-Schieberegister verlassen können. »5 kungsweisen bzw. beide Arten von Geräten umfassenis blocked. The just mentioned positive impulse connects the lines 37 and 38 to the slide the line 35 will also register 5 and 6 via the line 77 opposite the Schaldem shown Gate 31 fed to its opening, so that device to be swapped. Then the flip of here from the 100 kHz time pulses via the flop circuit 16 at a speed of Gates 65 supplied to shift register 5 are actuated 5 at 50 kHz, and shift registers 5 and 6 can, whereby one can assume that this will be done with the same speed with digi-gates 65 is always open. The negative pulse is filled with signals. The emptying of the on the line 36, the shift register 5 and 6 is carried out via the line 78, however, with a Gate 62 is fed to its blocking, so that the pulse repetition frequency of 100 kHz, so that 100 kHz time pulses from the shift register 6 io now doubled all input frequencies will. At the same time, the den. With such an expansion of the frequency positive Pulse of the line 35 via the line 79 bandes there is no rejection of in the fed in gate 70 to its opening, so that shift registers 5 and 6 stored data, 50 kHz time pulses reach shift register 6 so that no information is lost at the output. can. The negative pulse on line 36 becomes 15 in both frequency band compression and in addition, via the line 80 to the gate 70 during the expansion, the system works in the real time measure Blocking supplied so that the 50 kHz time bar so that when transmitting information impulses cannot reach the shift register - there is no delay over such a system, nen. In addition, the negative pulse of the lead after the invention is based device 36 via line 43 to gate 39 to the 20 thought on both the frequency band compression sen blocking, so that during the time as well as the frequency band expansion, during which the shift register 5 is with bar, the expressions are »frequency band converting digital signals is filled with a speed of mung "or" frequency band converter "as over -100 kHz, no output signals the ordered expressions selected, which both we shift registers being able to leave. »5 modes of operation or include both types of devices

Der positive Impuls der Leitung 35 wird über die sollen.The positive pulse of the line 35 is about the should.

Leitung 44 dem Gatter 41 zu dessen öffnung züge- Die oben angegebenen Geschwindigkeiten oderLine 44 pulls the gate 41 to open it. The speeds or speeds given above

führt, so daß Signale, welche zuvor in das Schiebe- Wiederholungsfrequenzen für die Frequenzumfor-leads, so that signals that were previously in the shift repetition frequencies for the frequency conversion

register 6 eingespeichert worden waren, nun über mung und für das Einspeichern oder Auslesen sindRegister 6 had been stored, are now over and for storing or reading out

das Gatter 41 während der Entleerungszeit mit einer 30 selbstverständlich nur als Beispiele im Zusammen-the gate 41 during the emptying time with a 30 of course only as examples in combination

Geschwindigkeit von 50 kHz abgenommen werden hang mit der beschriebenen Ausführungsform ange-Speed of 50 kHz can be taken depending on the embodiment described.

können. Hierbei kann davon ausgegangen werden, geben. Es sei darauf hingewiesen, daß beliebigecan. This can be assumed to give. It should be noted that any

daß das Gatter 8 ständig geöffnet ist, so daß die Beziehungen zwischen den im Zusammenhang mitthat the gate 8 is constantly open, so that the relationships between those in connection with

herausgelesenen Daten und Signale zu dem aus- Fig. 1 erwähnten Frequenzen/,/1 und /2 gewähltread out data and signals at the frequencies /, / 1 and / 2 mentioned from Fig. 1 are selected

gangsseitigen Digital-Analog-Umsetzer 9 gelangen 35 werden können,output-side digital-to-analog converter 9 can reach 35,

können. Vorstehend ist die Erfindung in Verbindung mitcan. Above is the invention in connection with

Am Ende einer Zeitdauer von 4 Millisekunden der Umsetzung der Signale von der analogen in die dreht die Flip-Flop-Schaltung 76 die Polaritäten der digitale Form und mit der Wiederherstellung der Signale auf den Leitungen 35 und 36 um, so daß analogen Form aus der digitalen Form beschrieben sämtliche Gatter, die zuvor mittels des Impulses der 40 worden. Viele vorteilhafte Eigenschaften der erfin-Leitung 35 geöffnet wurden, nun geschlossen wer- dungsgemäßen Einrichtung treten hier zutage, insden, während sämtliche, zuvor mittels der Leitung besondere wegen der Einfachheit des Speicher-36 gesperrten Gatter nun geöffnet werden. Dies be- systems und der Einfachheit der Betätigung. Die deutet im einzelnen, daß die Gatter 32, 39, 62 und Erfindung umfaßt aber auch allgemein Einrichtun-70 geöffnet werden, während die Gatter 31, 41, 61 45 gen, bei welchen die analogen Daten nicht umgesetzt und 71 gesperrt werden. Daher beginnt nun die Auf- zu werden brauchen, sondern unmittelbar in zwei füllung des Schieberegisters 6 mit Digital-Signalen oder mehrere Speichersysteme eingespeichert wermit einer Wiederholungsfrequenz von 100 kHz, wäh- den, welche solche analogen Daten aufzunehmen rend gleichzeitig die Entleerung des Schieberegisters 5 vermögen. Bei einer solchen Ausführungsform könvon digitalen Aufzeichnungen mit einer Wieder- so nen die Blocksymbole 2 und 9 des Blockschaltbildes holungsfrequenz von 50 kHz beginnt. Am Ende einer nach F i g. 1 entfallen, wobei die Daten auch hier solchen Dauer von 4 Millisekunden dreht die Flip- mit einer ersten Geschwindigkeit in das Speicher-Flop-Schaltung 76 wiederum die Polaritäten auf den system eingespeichert und mit einer anderen Ge-Leitungen 35 und 36 um, so daß die zuerst beschrie- schwindigkeit aus dem Speichersystem entnommen benen Schaltungsbedingungen wieder hergestellt 55 werden, um die gewünschte Frequenzband-Umforwerden und sich das Arbeitsspiel wiederholt Es sei mung im wesentlichen im Istzeitmaßstab zu erbemerkt, daß die Gesamt-Zeitdauer zur Ausführung reichen.At the end of a period of 4 milliseconds the conversion of the signals from the analog to the The flip-flop circuit 76 rotates the polarities of the digital form and with the restoration of the Signals on lines 35 and 36 µm so that analog form is described from digital form all gates that were previously activated by means of the pulse of 40. Many advantageous properties of the erfin line 35 were opened, are now closed. while all, previously by means of the line special because of the simplicity of the memory 36 locked gates can now be opened. This be systems and the simplicity of operation. the indicates in detail that the gates 32, 39, 62 and the invention also encompasses generally device 70 are opened, while the gates 31, 41, 61 45 gen, in which the analog data is not converted and 71 are blocked. Therefore now begins to need to become, but immediately in two filling of the shift register 6 with digital signals or several storage systems who are stored a repetition frequency of 100 kHz, which such analog data can be recorded rend at the same time capable of emptying the shift register 5. In such an embodiment digital recordings with a repeat of the block symbols 2 and 9 of the block diagram recovery frequency of 50 kHz begins. At the end of one of FIG. 1 are omitted, the data here as well such a duration of 4 milliseconds turns the flip into the memory flop circuit at a first speed 76 turn the polarities stored on the system and with another Ge-lines 35 and 36 µm, so that the first described speed is taken from the storage system The circuit conditions must be restored 55 to achieve the desired frequency band conversion and the work cycle is repeated. that the total time is sufficient for execution.

eines Arbeitsspieles 8 Millisekunden beträgt. Bei In F i g. 6 ist nun ein Unterwasser-Übertragungsdem oben beschriebenen Ausführungsbeispiel sind system mit einer Einrichtung nach der Erfindung darsämtliche Frequenzen in dem eingegebenen Sprach- 60 gestellt. Ein Wasservohnnen, dessen Oberfläche bei signal halbiert, so daß man von einer Kompression 60' angedeutet ist, nimmt eisen Umformer 61' auf, des entsprechenden Frequenzbandes sprechen kann. welcher nahe der Wasseroberfläche angeordnet ist. Das beschriebene System ist in gleicher Weise auch Der Umformer 61' kann beispielsweise an einen zur Verdoppelung sämtlicher Eingangsfrequenzen ge- Boot oder Schiff befestigt sein oder von einem Hubeignet, so daß eine Expansion des Frequenzbandes 65 schrauber oder einem Luftschiff aus in das Wassei erzielt wird. Hierzu ist es lediglich notwendig, den getaucht werden. Ein zweiter Umformer 62' befinde1 Anschluß der Leitung 26 von der Leitung 59 fort- sich in getauchtem Zustand und hat einen beträcht' zunehmen und an die Leitung 68 zu legen und die liehen Abstand von dem Umformer 61'. Die U~tof a work cycle is 8 milliseconds. At In F i g. 6 is now an underwater transmission. The embodiment described above, the system with a device according to the invention, all frequencies are set in the input speech 60. A Wasservohnnen whose surface is halved at signal, so that one is indicated by a compression 60 ', takes an iron converter 61', the corresponding frequency band can speak. which is arranged near the water surface. The described system is in the same way. The converter 61 'can for example be attached to a boat or ship to double all input frequencies or from a Hubeignet so that an expansion of the frequency band 65 screwdriver or an airship into the water is achieved. For this it is only necessary to be immersed. A second converter 62 'is located 1 connection of the line 26 away from the line 59 in the submerged state and has a considerable increase and to put on the line 68 and the borrowed distance from the converter 61'. The U ~ t

13 1413 14

former 61' und 62' besitzen eme im wesentlichen einem Demodulator 68' demoduliert, wobei der Denach allen Richtungen ausgedehnte Abstrahlcharak- modulator 68' von einem Trägerfrequenzoszillator teristik, so daß von dem Umformer 61' abgegebene 69' gespeist wirf, so daß als Ausgangssignal wieder Schallwellen von dem Umformer 62' im wesent- das ursprüngliche, tonfrequente Signal erhalten wird, liehen unabhängig von der gegenseitigen Lage und S welches die ursprünglichen, vom Frequenzverdichter Orientierung der Umformer aufgenommen werden 65' gelieferten Frequenzen enthält Dieses Ausgangskönnen. Der Umformer 62' ist Teil einer ortsbeweg- signal wird vom Demodulator 68'einem Tonfrequenzlichen Unterwassereinheit 63', welche beispielsweise verstärker 70' zugeführt. Zu diesem Zweck hat der von einem Taucher, einem Froschmann oder einem Trägerfrequenzoszillator Ö97 im wesentlichen dieselbe kleinen Unterwasserfahrzeug mitgeführt werfen io Betriebsfrequenz wie der Trägerfrequenzoszillator kann. Die Einheit 63' ist eine Wechselsprechanlage 67'. Der Ausgang des Tonfrequenzverstärkers 70' mit einem Mikrophon 64', in welches der Taucher speist einen Kopfhörer 7Γ oder einen Lautsprecher, sprechen kann. Das Mikrophon 64' speist einen bei- Durch Vorschalten des Frequenzverdichters 65' vor spielsweise in der erfindungsgemäßen Weise aus- die Einseitenband-Senderschaltung 66' kann im Gegebildeten Frequenzbandverdichter 65'. Das Verhält- 15 gensatz zu anderen Systemen ein Niederfrequenznis für die Frequenzbandverdichtung kann entspre- sender verwendet werfen, wodurch sich eine verchend einer beliebigen Zahl gewählt werfen und ist bssserte Wirkungsweise und eine Verminderung der beispielsweise, wie oben erwähnt, 2:1. Dieses Ver- S'reuung und Dämpfung der Schallsignale ergeben, hältnis hat sich als zweckmäßig erwiesen, wenn die Eine Wechselsprechverbindung kann dadurch verSprache eines Tauchers verständlich gemacht wer- ao wirklicht werfen, daß ein zweiter Übertragungskanal den soll, welcher eine heliumhaltige Atmosphäre vorgesehen wird, der in der über Wasser befindlichen, atmet. Der Ausgang des Frequenzverdichters 65', mit 73' bezeichneten Einheit ein Mikrophon 72' entweicher Frequenzen im Tonfrequenzband bis zu hält, das einen Einseitenband-Sender 74' speist, weletwa S kHz enthält, speist eine Einseitenband- eher ebenfalls Verbindung mit dem Trägerfrequenz-Senderschaltung 66', in welcher das Ausgangssignal 35 oszillator 69' hat und an den Umformer 61' ein Eineines Trägeroszillators 67' mit dem Ausgang des seitenband-Ausgangssignal liefert. Von dem Um-Frequenzverdichters 65' moduliert wirf. Eines der former 61' werfen an den Umformer 62' Schall-Seitenbänder und der Träger werfen in bekannter signale geliefert, und die Ausgangssignale vom Um-. Weise unterdrückt, so daß nur das eine Seitenband former 62' gelangen zum Demodulator 75', welcher zu dem Umformer 62' gelangt. Praktisch soll die 30 von dem Trägerfrequenzoszillator 67' gespeist wird Trägerfrequenz des Oszillators 67' so niedrig wie und mit seinem Ausgang einen Tonfrequenzverstärmöglich liegen, da höhere Frequenzen bei der Über- ker 76' erregt, der seinerseits mit seinem Ausgang tragung durch das Wasser stärker gestreut und ge- an den Kopfhörer 77' in der Unterwassereinheit 63' dämpft werfen. Beispielsweise soll der Oszillator 67' angeschlossen ist. In diesem Ubertragungskanal von eine Trägerfrequenz von 1OkHz liefern, und der 35 der Oberflächeneinheit zur Unterwassereinheit ist Ausgang des Umformers 63' enthält dann das eine keine Frequenzverdichtung erforderlich, da die Seitenband, welches sich annähernd von 10 1Ms Stimmfrequenzen hier in ihrem normalen Bereich 15 kHz erstreckt. bleiben, so daß zur Modulation des Einseitenband-Die vom Umformer 62' abgestrahlten Schallsignale senders 74' der normale Frequenzbereich von 0 bis werfen vom Umformer 61' aufgenommen und von 40 5 kHz verwendet werfen kann.Formers 61 'and 62' have a demodulator 68 ', the radiation characteristic modulator 68' extended in all directions by a carrier frequency oscillator, so that 69 'emitted by the converter 61' is fed, so that the output signal is again Sound waves from the transducer 62 'essentially the original, audio-frequency signal is obtained, regardless of the mutual position and S which the original frequencies supplied by the frequency compressor orientation of the transducers are recorded 65' contains this output can. The converter 62 'is part of a movement signal from the demodulator 68' to an audio-frequency underwater unit 63 ', which is supplied to amplifier 70', for example. For this purpose, the diver, a frogman or a carrier frequency oscillator Ö9 7 has essentially the same small underwater vehicle thrown at the operating frequency as the carrier frequency oscillator can. The unit 63 'is an intercom 67'. The output of the audio frequency amplifier 70 'with a microphone 64', into which the diver feeds headphones 7Γ or a loudspeaker, can speak. The microphone 64 'feeds a by- By connecting the frequency compressor 65' upstream, for example in the manner according to the invention, the single sideband transmitter circuit 66 'can in the counter-formed frequency band compressor 65'. In contrast to other systems, a low frequency for frequency band compression can be used more appropriately, which means that any number is chosen and is a better mode of operation and a reduction of, for example, as mentioned above, 2: 1. This dissipation and attenuation of the sound signals has proven to be useful when the intercom connection can be made understandable by a diver that a second transmission channel is intended to provide a helium-containing atmosphere, the one above the water breathes. The output of the frequency compressor 65 ', with 73' designated unit a microphone 72 'escapes frequencies in the audio frequency band up to, which feeds a single sideband transmitter 74', which contains about S kHz, feeds a single sideband rather also connection with the carrier frequency transmitter circuit 66 ', in which the output signal 35 has oscillator 69' and supplies a carrier oscillator 67 'with the output of the sideband output signal to the converter 61'. The um-frequency compressor 65 'modulates throw. One of the shapers 61 'throw sound sidebands to the transducer 62' and the carrier throw in known signals, and the output signals from the transducer. Suppressed way, so that only the one sideband former 62 'reach the demodulator 75', which arrives at the converter 62 '. In practice, the carrier frequency of the oscillator 67 'is to be fed by the carrier frequency oscillator 67' as low as and with its output an audio frequency amplifier possible, since higher frequencies are excited by the transducer 76 ', which in turn spreads more widely with its output through the water and throw attenuates to the headphones 77 'in the underwater unit 63'. For example, the oscillator 67 'should be connected. In this transmission channel of a carrier frequency of 10 kHz, and the 35 of the surface unit to the underwater unit is the output of the converter 63 'then contains the one no frequency compression required, since the sideband, which is approximately 10 1 Ms voice frequencies here in their normal range of 15 kHz extends. remain, so that for modulation of the single sideband, the sound signals emitted by the transducer 62 'can throw the normal frequency range from 0 to throw from the transducer 61' and used by 40 5 kHz.

Hierzu 3 Blatt ZeichnungenFor this purpose 3 sheets of drawings

Claims (15)

Patentansprüche:Patent claims: 1. Einrichtung zur Frequenzbandumformung it Speichermitteln, welchen jeweils während S einer bestimmten Zeit mit bestimmter Geschwindigkeit Eingangssignale zuführbar sind, die ein umzuformendes Frequenzband enthalten und von welchen während einer weiteren Zeitdauer mit einer bestimmten anderen Geschwindigkeit die eingespeicherten Signale herauslesbar sind sowie mit Kombinationseinrichtungen zum Zusammensetzen während aufeinanderfolgender Auslesezeiten herausgelesener Signale zu einem Auseangssignal mit verändertem Frequenzband, dadurch gekennzeichnet, daß die Speichermittel (5, 6) mehrere Speicher enthalten, denen in aufeinanderfolgenden Zeiträumen der Reihe nach bzw. abwechselnd die Eingangs-Signale zuführbar sind, daß ferner Einrichtungen (3) zum Herauslesen der gespeicherten Signale aus einem der Speicher während des Einspei* cheras der Eingangssignale in den bzw. einen anderen Speicher vorgesehen sind und daß mittels der Kombinationseinrichtungen (8) die von den Speichern abnehmbaren Signale in der Reihenfolge des Herauslescns zusammensetzbar sind.1. Device for frequency band conversion with storage means, which in each case during S a certain time at a certain speed input signals can be fed that a Contain frequency band to be reshaped and of which for a further period of time the stored signals can be read out at a certain other speed and with combination devices for assembling during successive readout times read out signals to an output signal with a changed frequency band, characterized in that the storage means (5, 6) contain several memories, which in successive periods of time in sequence or alternately the input signals can be supplied that further means (3) for reading out the stored signals from one of the memories while the input signals are being stored in the or one other memory are provided and that by means of the combination devices (8) of The memories detachable signals can be assembled in the order in which they are read out are. 2. Einrichtung nach Anspruch 1, dadurch gekennzeichnet, daß zur Erzielung einer Frequenzbandkompression der Eingangssignale die Geschwindigkeit des Herauslesens der in den Speichern (5, 6) eingespeicherten Signale kleiner als die Einspeicherungsgeschwindigkeit ist.2. Device according to claim 1, characterized in that to achieve a frequency band compression of the input signals is less than the speed of reading out the signals stored in the memories (5, 6) is the storage speed. 3. Einrichtung nach Anspruch 1, dadurch gekennzeichnet, daß zur Erzielung einer Expansion des Frequenzbandes der Eingangssignale die Geschwindigkeit des Herauslesens der in den Speichern (S, 6) eingespeicherten Signale höher als die Einspeicherungsgeschwindigkeit ist.3. Device according to claim 1, characterized in that that to achieve an expansion of the frequency band of the input signals, the speed of reading out the in the Storing (S, 6) stored signals is higher than the storage speed. 4. Einrichtung nach einem der Ansprüche 1 bis 3, dadurch gekennzeichnet, daß den Speichern (5, 6) ein Analog-Digital-Umsetzer (2) vorgeschaltet ist, dessen digitale Ausgangssignale abwechselnd in die genannten Speicher einspeicherbar sind.4. Device according to one of claims 1 to 3, characterized in that the memory (5, 6) an analog-to-digital converter (2) is connected upstream, the digital output signals of which alternate can be stored in said memory. 5. Einrichtung nach Anspruch 4, dadurch gekennzeichnet, daß die Einrichtungen (8) zur aufeinanderfolgenden Kombination der Ausgänge der Speicher mit einem Digital-Analog-Umsetzer (9) zur Umformung der digitalen Ausgangssignale der Speicher (5, 6) in analoge Form verbunden sind.5. Device according to claim 4, characterized in that the devices (8) for successive Combination of the outputs of the memory with a digital-to-analog converter (9) for converting the digital output signals the memories (5, 6) are connected in analog form. 6. Einrichtung nach Anspruch 4 oder S, dadurch gekennzeichnet, daß die Speicher jeweils ein Schieberegister (5, 6) enthalten und daß eine Zeitsteuerschaltung (3) vorgesehen ist, welche mehrere Ausgänge (26, 37, 38) besitzt, von denen einer Zeitimpulse entsprechend der genannten einen Geschwindigkeit und der andere Zeitimpulse entsprechend der genannten, von der einen Geschwindigkeit unterschiedlichen, anderen Geschwindigkeit abgibt, wobei die genannten beiden Ausgänge (37, 38) der Zeitsteuerschaltung über Schaltgeräte (61, 62, 70, 71, 65, 66) mit den Schieberegistern (5, 6) derart verbunden sind, daß zunächst gleichzeitig der eine Ausgang der Zeitsteuerschaltung mit dem einen Schieberegister und der andere Ausgang der Zeitsteuerschaltung mit dem anderen Schieberegister verbunden ist, wonach diese Anschlüsse vertauscht werden.6. Device according to claim 4 or S, characterized in that the memory in each case contain a shift register (5, 6) and that a timing control circuit (3) is provided which has several outputs (26, 37, 38), one of which has time pulses corresponding to the above one speed and the other time pulses corresponding to the said, from the emits a speed different, different speed, said both outputs (37, 38) of the time control circuit via switching devices (61, 62, 70, 71, 65, 66) with the shift registers (5, 6) are connected in such a way that initially one output the timing circuit with one shift register and the other output of the timing circuit is connected to the other shift register, after which these connections are swapped will. 7. Einrichtung nach Ansprach 6, dadurch gekennzeichnet, daß sowohl am Eingang als auch am Ausgang jedes Schieberegisters (5, 6) je ein Torschaltglied (31, 39; 32, 41) vorgesehen ist, daß ferner ein dritter Ausgang (26) der genannten Ausgänge der Zeitsteuerschaltung Zeitimpulse mit einer dritten Geschwindigkeit darbietet und daß Verbindungen zwischen diesem dritten Ausgang und den genannten Torschaltgliedern in solcher Weise vorgesehen sind, daß bei Zuführung eines Zeitimpulses über den dritten Ausgang die Eingangsseite des einen Schieberegisters und die Ausgangsseite des anderen Schieberegisters geöffnet und die Ausgangsseite des einen Schieberegisters sowie die Eingangsseite des anderen Schieberegisters gesperrt sind, während beim Eintreffen eines folgenden Zeitimpulses die Schaltzustände umgekehrt werden.7. Device according spoke 6, characterized in that both at the entrance and a gate switching element (31, 39; 32, 41) is provided at the output of each shift register (5, 6), that also a third output (26) of said outputs of the timing control circuit timing pulses at a third speed and that connections between this third output and said gate switching elements are provided in such a way that upon supply of a time pulse via the third output the input side of a shift register and the The output side of the other shift register is open and the output side of the one shift register as well as the input side of the other shift register are blocked, while at When a subsequent time pulse arrives, the switching states are reversed. 8. Einrichtung nach einem der Ansprüche 4 bis 7, dadurch gekennzeichnet, daß der Analog-Digital-Umsetzer einen Vergleicher (13) mit zwei Eingängen, von denen einer (21) mit einer Eingangssignalquelle verbunden ist, ferner zwei Inverter (14, 15), die in Serie an den Vergleicherausgang gelegt sind, sowie weiter eine Flip-Flop-Schaltung (16) mit einem Paar von Eingangsanschlüssen und einem entsprechenden Paar von Ausgangsanschlüssen enthält, wobei der Ausgang des einen Inverters (14) mit dem einen Eingang CO der Flip-Flop-Schaltung (16) und der Ausgang des anderen Inverters (15) mit dem anderen Eingang (AT) der Flip-Flop-Schaltung verbunden ist, welch letztere mit Zeitimpulsen bzw. mit den Zeitimpulsen des dritten Ausganges der Zeitsteuerschaltung beaufschlagbar ist und Spannungsimpulse entgegengesetzter Polarität bei Empfang eines Zeitimpulses an den Ausgangsanschlüssen (17, 18) darbietet, deren Polarität von der jeweiligen Polarität der Eingangsimpulse an den zugehörigen Eingangsanschlüssen der Flip-Flop-Schaltung abhängig ist und wobei einer (18) der Ausgänge der Flip-Flop-Schaltung unter Zwischenschaltung eines Integrators (19) an den jeweils anderen Eingang des Vergleichers gelegt (20) ist.8. Device according to one of claims 4 to 7, characterized in that the analog-digital converter a comparator (13) with two inputs, one of which (21) with an input signal source is connected, furthermore two inverters (14, 15), which are connected in series to the comparator output are laid, as well as a flip-flop circuit (16) having a pair of input terminals and a corresponding pair of Contains output connections, the output of an inverter (14) with the one input CO of the flip-flop circuit (16) and the output of the other inverter (15) connected to the other input (AT) of the flip-flop circuit which is the latter with time pulses or with the time pulses of the third output of the timing control circuit can be acted upon and voltage pulses of opposite polarity when a time pulse is received at the output connections (17, 18) presents whose polarity depends on the polarity of the input pulses at the associated input connections of the flip-flop circuit is dependent and one (18) the outputs of the flip-flop circuit below Interposition of an integrator (19) placed on the other input of the comparator (20) is. 9. Einrichtung zur Frequenzband-Umformung, gekennzeichnet durch ein Speichersystem, welchem während einer bestimmten Zeitdauer mit einer bestimmten Geschwindigkeit ein Eingangssignal zuführbar ist, ferner durch Einrichtungen zum Herauslesen der eingespeicherten Signale aus dem Speichersystem während einer sich im wesentlichen an die erstgenannte Zeitdauer anschließenden, weiteren bestimmten Zeitdauer mit einer von der erstgenannten Geschwindigkeit unterschiedlichen Geschwindigkeit sowie mit Steuereinrichtungen, welche eine Wiederaufnahme der Einspeicherung des Eingangssignals in das Speichersystem im wesentlichen am Ende der weiteren Zeitdauer mit der erstgenannten Geschwindigkeit bewirken.9. Device for frequency band reshaping, characterized by a memory system which an input signal at a certain speed for a certain period of time can be supplied, furthermore by means for reading out the stored signals from the storage system for a period essentially following the first-mentioned period, a further specific period of time with a speed different from the first-mentioned speed and with Control devices which resume storage of the input signal into the storage system essentially at the end of the further period of time with the former Effect speed. 10. Einrichtung zur Informationskompression oder -Expansion, gekennzeichnet durch ein Schieberegister, welchem Digital-Impulse mit10. Device for information compression or expansion, characterized by a Shift register, which digital pulses with <f-<f- ? ^^gt der Reihe Durch die Erfindung soll die Aufgabe gelöst wer-? ^^ gt of the series The invention is intended to solve the problem nach zuführbar sand, femer durch Schalteinrich- den, mittels einer vergleichsweisen einfachen und hingen, weiche die^Digital-Impulse durch das billigen Schaltung bei einer Einrichtung der eingangs Schieberegister mit bestimmter Taktgeschwindig- kurz umrissenen Art eine Frequenzbandumformung keit vorrücken lassen, weiter durch Einrichtungen 5 mit möglichst geringen Zerrungep zu erreichen, zum Anhalten der Impulseinspeicherung in das Diese Aufgabe wird erfindungsgemäß dadurch ge-Schieberegister während einer bestimmten Zeit- löst, daß die genannten Speichermittel mehrere Speidauei und durch Ausleseeinnciüungen zur Ent- eher enthalten, denen in aufeinanderfolgenden Zeitnahme der eingespeicherten Informationen aus räumen der Reihe nach bzw. abwechselnd die Bindern Schieberegister während dieser Zeitdauer io gangssignale zuführbar sind, daß ferner Einrichtunmit einer von der Einspeicherungsgeschwindig- gen zum Herauslesen der gespeicherten Signale aus keit unterschiedlichen Taktgeschwindigkeit einem der Speicher während des Einspeicherns derafter sand can be supplied, furthermore by switching devices, by means of a comparatively simple and hung, soft the ^ digital impulses by the cheap circuit in a device of the initially Shift register with a certain clock speed - briefly outlined type - a frequency band conversion the ability to advance further through devices 5 with the least possible distortion, to stop the storage of pulses in the shift register during a certain period of time, the aforementioned storage means trigger several storage periods and contained in successive timekeeping by means of selection instructions for deletion of the stored information clear the binders one after the other or alternately Shift registers during this period of time can be fed to output signals that also Einrichtunmit one of the storage speeds for reading out the stored signals speed different clock speed one of the memories during the storage of the Eingangssignale in den bzw. einen anderen Speicher vorgesehen sind und daß mittels der Kombinations-Input signals are provided in the or another memory and that by means of the combination 15 einrichtungen die von den Speichern abnehmbaren15 devices that can be removed from the accumulators Signale in der Reihenfolge des Herauslesens zusammensetzbar sind.Signals can be put together in the order they are read out. Die Erfindung bezieht sich auf eine Einrichtung Zeitlich aufeinanderfolgende Tastungen eines Sizur Frequenzbandumformung mit Speichermitteln, gnals, dessen Frequenzband verändert werden soll, welchen jeweils während einer bestimmten Zeit mit ao werden also der Reihe nach in mehrere Speicher bestimmter Geschwindigkeit Eingangssignale zufuhr- mit einer gewissen Geschwindigkeit eingeschrieben bar sind, die ein umzuformendes Frequenzband ent- und dann in entsprechender Reihenfolge mit anderer halten und von welchen während einer weiteren Zeit- Geschwindigkeit aus jedem Speicher wieder ausdauer mit einer bestimmten anderen Geschwindig- gelesen, während eine nachfolgende Tastung des Sikeit die eingespeicherten Signale herauslesbar sind as gnals in einem jeweils anderen Speicher gerade einsowie mit Kombinationseinrichtungen zum Zusam- geschrieben wird. Vorzugsweise werden die zeitlich mensetzen während aufeinanderfolgender auslese· aufeinanderfolgenden Tastungen des umzuformenden zeiten herausgelesener Signale zu einem Ausgangs- Signals vor dem Einspeichern von der analogen signal mit verändertem Frequenzband. Form in die digitale Form umgesetzt, was mit einemThe invention relates to a device for keying a sizur in succession Frequency band conversion with storage means, gnals, whose frequency band is to be changed, which each during a certain time with ao are thus sequentially in several memories certain speed input signals input - inscribed at a certain speed are bar that deconstruct a frequency band to be reshaped and then in the appropriate order with another hold and of which endure again for a further time speed from each memory read at a certain other speed during a subsequent palpation of the Sikeit the stored signals can be read out as gnals in a respective other memory as well as one is written together with combination devices. Preferably the time set during successive readout · successive keyings of the to be transformed times read out signals to an output signal before storing from the analog signal with changed frequency band. Form converted into digital form, what with a Derartige, beispielsweise aus der deutschen Offen- 30 Deltamodulator geschehen kann, und unmittelbar legungsschrift 1 945 782 bekannte Einrichtungen nach dem Herauslesen aus den Speichern werden dienen dazu, die Frequenzkomponenten in einem die Signale wieder von der digitalen Form in die Frequenzband im Echtzeitverhältnis für verschiedene analoge Form zurückgebracht. Zwecke zu komprimieren oder zu expandieren. So Im folgenden werden Ausfühningsbeispiele derSuch, for example, from the German open delta modulator can happen and directly Legungsschrift 1 945 782 known facilities after reading from the memory serve to convert the frequency components into one the signals back from the digital form into the Frequency band brought back in real time ratio for various analog form. Purposes to compress or expand. The following are examples of the müssen beispielsweise bei Arbeiten unter Wasser die 35 Erfindung unter Hinweis auf Vorteile sowie auf beTaucher manchmal eine heliumhaltige Atmosphäre sondere Anwendungsmöglichkeiten an Hand der atmen, welche zu einer Frequenzvervielfachung der Zeichnungen näher erläutert. Es stellt dar natürlichen Sprachfrequenzen führt, so daß die Fig. 1 ein vereinfachtes Blockschaltbild einerFor example, when working underwater, the 35 invention with reference to advantages and to beTaucher sometimes a helium-containing atmosphere special applications on the basis of the breathe, which explains in more detail about a frequency multiplication of the drawings. It shows leads natural speech frequencies, so that Fig. 1 is a simplified block diagram of a Sprache der Taucher unverständlich wird. Ein An- Frequeiizbandumformungseinrichtung, wendungsgebiet einer Frequenzbandumformungs- 40 F i g. 2 ein mehr ins einzelne gehendes, teilweise einrichtung der vorstehend genannten Art ist also die in Blocksymbolen gezeichnetes Schaltbild eines beEntzerrung von Heliumsprache. vorzugten Ausführungsbeispieles,Language becomes incomprehensible to divers. A frequency band conversion device, area of application of a frequency band conversion 40 F i g. 2 a more detailed, partially A device of the type mentioned above is the circuit diagram of an equalization, drawn in block symbols of helium language. preferred embodiment, Ein anderes Anwendungsgebiet ergibt sich bei be- F i g. 3 ein teilweise Blocksymbole enthaltendes,Another area of application arises in the case of be F i g. 3 a partially containing block symbols, stimmten Arten von Gehörfehlern, bei welchen die genaueres Schaltbild eines Analog-Digital-Umsetzers betreffende Person gegenüber allen Frequenzen über 45 der Schaltung nach F i g. 2,Correct types of hearing impairment in which the more precise circuit diagram of an analog-to-digital converter person concerned against all frequencies above 45 of the circuit according to FIG. 2, einem bestimmten Wert taub ist, beispielsweise ober- F i g. 4 eine charakteristische Zeittastung oder einis deaf to a certain value, for example above- F i g. 4 a characteristic time keying or a halb von Frequenzen von etwa 1 kHz. Kann die zeitlicher Ausschnitt aus einem Signal, dessen Frenormale Sprache, deren Informationsgehalt im all- quenzen verändert werden sollen, gemeinen auf höheren Frequenzen übertragen wird, F i g. 5 eine Folge von Wellenformen zur Erläute-half of frequencies of about 1 kHz. Can the temporal section of a signal whose frenormal Language, the information content of which is to be changed in general, commonly transmitted at higher frequencies, FIG. 5 a series of waveforms to illustrate- in einen tieferen Frequenzbereich umgesetzt werden, 50 rung, wie sich der Ausgang der Schaltung nach so ist die normale Sprache auch für derart gehör- F i g. 3 in Abhängigkeit vom Anstieg des analogen geschädigte Personen verständlich. Eingangssignals ändert undcan be converted into a lower frequency range, as shown by the output of the circuit so is normal language also for such an audible F i g. 3 depending on the rise of the analog injured people understandable. Input signal changes and Auch aus der Veröffentlichung »The Journal of F i g. 6 ein trägerfrequentes Unterwasser-Übertra-Also from the publication “The Journal of F i g. 6 a carrier-frequency underwater transmission the Acoustical Society of America«, Band 41, 1967, gungssystem.the Acoustical Society of America, "Volume 41, 1967, system. S. 70 bis 74, ist eine Einrichtung zur Frequenzband- 55 Bei dem Ausführungsbeispiel nach F i g. 1 wird umformung bekannt, welche hier ein Tonband ent- ein Eingangssignal einem Filter und Vorverstärker 1 hält, das während einer bestimmten Zeit mit Ein- zugeführt. Der Filterabschnitt ist verhältnismäßig gangssignalen beschrieben und dann mit einer an- breitbandig ausgelegt und läßt daher die gesamte deren Geschwindigkeit abgetastet wird. Bandbreite der durch Kompression oder ExpansionP. 70 to 74, is a device for frequency band 55 In the embodiment according to FIG. 1 will known conversion, which here entails a tape an input signal a filter and preamplifier 1 keeps that fed during a certain period of time. The filter section is proportionate output signals described and then laid out with a broadband and therefore leaves the entire whose speed is scanned. Bandwidth by compression or expansion Die bekannten Einrichtungen haben aber den 60 zu verändernden Frequenzkomponenten durch, wäh-Nachteil, daß die Speicherung der umzuformenden rend der Verstärkerabschnitt das Signal so verstärkt, Eingangssignale während der Speicherabtastung daß es die für die Verarbeitung erwünschte Ampliunterbrochen werden muß, so daß eine größere Ver- tude erhält. Der Ausgang des Filters und Vorverzerrung der umgeformten Signale verbleibt, nachdem stärkers 1 wird einem Analog-Digital-Umsetzer 2 mindestens während des Abtastens der Fluß der um- 65 zugeleitet, welcher die analoge Form des empfanzuformenden Eingangssignale unterbrochen wird genen Signals in eine Digitalform umsetzt, welche und nicht zur Einspeicherung gelangt, so daß dieser von einer Reihe von Impulsen gebildet wird, deren Teil der Informationen verlorengeht. Wiederholungsfrequenz durch eingegebene Zeit-However, the known devices have the 60 frequency components to be changed due to the disadvantage, that the storage of the rend to be transformed, the amplifier section amplifies the signal so, Input signals during memory scan that it interrupts the amplitude desired for processing must be so that there is greater wastage. The output of the filter and pre-emphasis the transformed signals remains after amplifier 1 is an analog-digital converter 2 at least during the scanning, the flow of the diverted 65, which is the analog form of the to be received If input signals are interrupted, the signal is converted into digital form, which and does not come to storage, so that it is formed by a series of pulses whose Part of the information is lost. Repetition frequency through entered time
DE19712122261 1970-05-07 1971-05-05 Device for frequency band conversion Pending DE2122261B2 (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US3537570A 1970-05-07 1970-05-07

Publications (2)

Publication Number Publication Date
DE2122261A1 DE2122261A1 (en) 1971-11-18
DE2122261B2 true DE2122261B2 (en) 1975-03-13

Family

ID=21882295

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19712122261 Pending DE2122261B2 (en) 1970-05-07 1971-05-05 Device for frequency band conversion

Country Status (7)

Country Link
BE (1) BE766768A (en)
CA (1) CA961978A (en)
CH (1) CH546457A (en)
DE (1) DE2122261B2 (en)
FR (1) FR2091111A5 (en)
GB (1) GB1325621A (en)
NL (1) NL7106153A (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4342104A (en) * 1979-11-02 1982-07-27 University Court Of The University Of Edinburgh Helium-speech communication

Also Published As

Publication number Publication date
GB1325621A (en) 1973-08-08
FR2091111A5 (en) 1972-01-14
NL7106153A (en) 1971-11-09
CA961978A (en) 1975-01-28
CH546457A (en) 1974-02-28
DE2122261A1 (en) 1971-11-18
BE766768A (en) 1971-10-01

Similar Documents

Publication Publication Date Title
DE1114851B (en) Device for the transmission of speech under frequency band compression in the manner of a vocoder
DE2656975C3 (en) Method for the transmission of modulated data signals by means of adaptive delta modulation
DE2557034A1 (en) RADIO COMMUNICATION DEVICE FOR SIMULTANEOUS REMOTE COMMUNICATION BETWEEN RADIO STATIONS
DE2947072A1 (en) (B+A)-BIT D/A CONVERTER WITH B-BIT AUXILIARY D/A CONVERTER
DE2122261B2 (en) Device for frequency band conversion
DE1962759A1 (en) Vocoder
DE2328682B2 (en) CIRCUIT ARRANGEMENT FOR CALL SIGNAL GENERATION
DE2110033C3 (en) Transmitter for transmitting analog signals using pulse code modulation
DE1208371B (en) Arrangement for regulating the frequency of the oscillator for the carrier re-insertion in a receiver for a single sideband transmission working with a suppressed carrier
DE69527408T2 (en) TRANSMISSION SYSTEM FOR QUASIPERIODIC SIGNALS
DE2431989A1 (en) PROCESS AND EQUIPMENT FOR GENERATING ARTIFICIAL REVIEWS
DE1276716C2 (en) Method and circuit arrangement for converting a signal sequence occurring with three different level values into a corresponding signal sequence occurring with two different level values
DE2359673C2 (en) Method for disguising the information content of frequency bands
DE969818C (en) Method for transmission or recording of a signal comprising a specific frequency band using signals with a smaller frequency range
DE2119000C3 (en) Pulse delta modulator
DE2215609C3 (en) System for transmitting any number of different messages
DE1762336C (en) Circuit arrangement for speech analysis and speech synthesis in the manner of a vocoder
DE2650101C2 (en) Method for speech synthesis according to the formant vocoder principle
DE3533708C1 (en) Method for reducing the amount of data when converting an analog electrical signal into a digital signal and device for carrying out the method
DE2539769A1 (en) PULSE CODE MODULATION WITH DYNAMIC LIMITATION
DE3007632A1 (en) CIRCUIT ARRANGEMENT FOR PREVENTING FEEDBACK IN TELEPHONE APPARATUS WITH HANDS-FREE AND / OR COLLECTIBILITY
DE1191124B (en) Method and arrangement for the temporal expansion or compression of speech sounds
DE1949426C3 (en) Method for the transmission of signals in pulse modulation systems and circuit arrangement for carrying out the method
EP0528505B1 (en) Speech decoder with DTMF-regenerator and process for regeneration of a DTMF signal
DE2023149C3 (en) System for the transmission of LF signals in digitally coded form