DE2001003A1 - Arrangement for generating voltage pulses - Google Patents

Arrangement for generating voltage pulses

Info

Publication number
DE2001003A1
DE2001003A1 DE19702001003 DE2001003A DE2001003A1 DE 2001003 A1 DE2001003 A1 DE 2001003A1 DE 19702001003 DE19702001003 DE 19702001003 DE 2001003 A DE2001003 A DE 2001003A DE 2001003 A1 DE2001003 A1 DE 2001003A1
Authority
DE
Germany
Prior art keywords
voltage
transistor
resistor
circuit
pulses
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
DE19702001003
Other languages
German (de)
Inventor
Wolfgang Kraft
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zuse KG
Original Assignee
Zuse KG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zuse KG filed Critical Zuse KG
Priority to DE19702001003 priority Critical patent/DE2001003A1/en
Priority to LU62283D priority patent/LU62283A1/xx
Priority to NL7100159A priority patent/NL7100159A/xx
Priority to BE761308A priority patent/BE761308A/en
Priority to FR7100427A priority patent/FR2076024A1/fr
Publication of DE2001003A1 publication Critical patent/DE2001003A1/en
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K4/00Generating pulses having essentially a finite slope or stepped portions
    • H03K4/06Generating pulses having essentially a finite slope or stepped portions having triangular shape
    • H03K4/08Generating pulses having essentially a finite slope or stepped portions having triangular shape having sawtooth shape
    • H03K4/48Generating pulses having essentially a finite slope or stepped portions having triangular shape having sawtooth shape using as active elements semiconductor devices
    • H03K4/50Generating pulses having essentially a finite slope or stepped portions having triangular shape having sawtooth shape using as active elements semiconductor devices in which a sawtooth voltage is produced across a capacitor
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/53Generators characterised by the type of circuit or by the means used for producing pulses by the use of an energy-accumulating element discharged through the load by a switching device controlled by an external signal and not incorporating positive feedback
    • H03K3/57Generators characterised by the type of circuit or by the means used for producing pulses by the use of an energy-accumulating element discharged through the load by a switching device controlled by an external signal and not incorporating positive feedback the switching device being a semiconductor device
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K4/00Generating pulses having essentially a finite slope or stepped portions
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/01Shaping pulses
    • H03K5/08Shaping pulses by limiting; by thresholding; by slicing, i.e. combined limiting and thresholding

Description

ET-Dr. Wi/cbET-Dr. Wi / cb

7. Januar 1970 V 149January 7, 1970 V 149

ANORDNUNG ZUR ERZEUGUNG VON SPANNUNGSIMPULSENARRANGEMENT FOR GENERATING VOLTAGE PULSES

Die Erfindung besieht sich auf eine Anordnung sur Erzeugung von Spannungsimpulsen, deren Amplitude von einer Referenzspannung abhängig ist und deren Anstiegszeit konstant und unabhängig von der Amplitude dieser Spannungsimpulse ist.The invention relates to a generation arrangement of voltage pulses whose amplitude depends on a reference voltage and whose rise time is constant and independent on the amplitude of these voltage pulses.

109829/1551109829/1551

Die Erfindung bezweckt eine Anordnung sur Erzeugung von Spannungsimpulsen anzugeben, deren Anstiegszeit über einen weiten Temperaturbereich von ca. - 55° Celsius bis + 125° Celsius konstant bleibt. Darüber hinaus bezweckt die Erfindung, aus diesen Spannungsimpulsen Stromimpulse abzuleiten, deren Anstiegszeit ebenfalls in dem angegebenen großen Temperaturbereich konstant bleibt und die sich insbesondere als Treiberstromimpulse eignen, die in Koordinatenleitungen einer Kernspeichermatrix übertragen werden.The invention aims at an arrangement for generating Specify voltage pulses, the rise time of which exceeds a wide temperature range from approx. - 55 ° Celsius to + 125 ° Celsius remains constant. In addition, the invention aims to derive current pulses from these voltage pulses, their Rise time also remains constant in the specified large temperature range and which is particularly evident as driver current pulses which are transmitted in coordinate lines of a core memory matrix.

Außerdem bezweckt die Erfindung eine Anordnung anzugeben, mittels der Stromimpulse - insbesondere Treiberstromimpulse erzeugt werden können, deren Amplitude mit der Referenzspannung steuerbar ist.The invention also aims to provide an arrangement by means of which current pulses - in particular driver current pulses - are generated can be whose amplitude can be controlled with the reference voltage.

Erfindung s gemäß ist eine Stromquelle vorgesehen, die einen zur Referenzspannung proportionalen Strom an einen Verbindungspunkt abgibt, der mit einer Belegung des Ladekondensator· und einer parallel dazu liegenden Scbaltstrecke verbunden ist. Außerdem ist ein epannungsabhlngiger Widerstand vorgesehen, der mit einem Ende Ober einen Schaltungspunkt an eine Referensepannung und mit seinem anderen Ende an den Verbindung β punkt angeschlos-•en ist, über den die erzeugten Spannung s im pul se abgegeben werden.In accordance with the invention, a current source is provided which sends a current proportional to the reference voltage to a connection point which is connected to an occupancy of the charging capacitor · and a connecting path lying parallel to it. aside from that a voltage-dependent resistor is provided, which is connected to one end connected to a reference voltage via a circuit point and the other end to the connection β point is, via which the generated voltage s are emitted in the pulse.

Die erfindungsgemlOe Anordnung zeichnet sich dadurch au·, daß die Anstiegszeit der erzeugten Spannungsimpulse weitgehendThe arrangement according to the invention is characterized by that the rise time of the generated voltage pulses largely

109829/1551109829/1551

konstant und unabhängig von der Amplitude der Spannung*- impulse ist.constant and independent of the amplitude of the voltage * - impulse is.

In vielen Fällen ist es zweckmäßig, als Stromquelle eine an sich bekannte Widerstandsschaltung und einen Spannungsteiler zu verwenden, wobei der Widerstand der Widerstands schaltung vom Betrag einer Steuerspannung abhängig ist, die am Steuer eingang der Widerstandsschaltung anliegt und wobei über den Eingang und den Ausgang dieser Widerstandsschaltung ein konstanter von der Steuer spannung abhängiger Strom an den Verbindungspunkt abgegeben wird. Der vorgegebene Spannungsteiler ist mit einem Ende an die Referenzspannung und trat seinem anderen Ende an einen Schaltung spunkt festen Potentiale angeschlossen und dessen Abgriff ist mit dem Steuereingang der Widerstands Schaltung verbunden. Zur Erzeugung der Steuerspannung ist es zweckmäßig, einen Zweipol mit weitgehend konstantem Spannungsabfall - vorzugsweise eine Zehnerdiode einerseits an den Sc haltung β punkt anzus chile Ben, an den die Referenzspannung angeschlossen ist,und andererseits mit dem Abgriff des Spannungsteilers au verbinden.In many cases it is expedient to use a known resistance circuit and a voltage divider as the current source to use, the resistance of the resistor circuit depends on the amount of a control voltage that is input to the control the resistance circuit is applied and with a constant via the input and the output of this resistance circuit from the control voltage dependent current is delivered to the connection point. The specified voltage divider has one end connected to the reference voltage and its other end is connected to a circuit at fixed potentials and its tap is connected to the control input of the resistor circuit. To generate the control voltage it is advisable to use a two-terminal network with a largely constant voltage drop - preferably a Zener diode on the one hand to the circuit β point to which the reference voltage is connected, and on the other hand with connect to the tap of the voltage divider au.

Weitere Ausgestaltungen der Erfindung sind den Unteransprüchen ' su entnehmen.Further refinements of the invention can be found in the subclaims below.

-3a--3a-

109829/1561109829/1561

Im folgenden werden Ausführungsbeispiele der Erfindung aimand der Figuren 1 bie 5 beschrieben, wobei in mehreren Figuren dargestellte gleiche Bauteile oder Signale mit gleichen Bezugszeichen gekennzeichnet sind. Ee zeigen:In the following, embodiments of the invention are aimed at of Figures 1 to 5 described, shown in several figures the same components or signals are identified by the same reference numerals. Ee show:

Fig. 1 ein Prinzipschaltbild einer Anordnung zur Erzeugung von Spannungsimpuleen, ,1 shows a basic circuit diagram of an arrangement for generating voltage pulses,

Fig. 2 ein Zeitdiagramm der erzeugten Spannungeimpulse,2 shows a time diagram of the generated voltage pulses,

Fig. 3 eine Schaltungsanordnung zur Erzeugung von Spannungsimpulsen, bei der eine Stromquelle verwendet wird, die aus einer Wider stands schaltung und aus einem Spannungsteiler gebildet wird,3 shows a circuit arrangement for generating voltage pulses, in which a current source is used, which was composed of a resistor circuit and a voltage divider is formed

Fig. 4 eine ausführlichere Darstellung der Schaltungsanordnung nach Fig. 3,FIG. 4 shows a more detailed illustration of the circuit arrangement according to FIG. 3,

Fig. 5 eine Schaltungsanordnung zur Erzeugung von Spannungsimpuisen und Stromimpulsen konstanter Anstiegszeit, wobei die Stromimpulse als Treiberstromimpulse in einer Kernspeichermatrix verwendet werden.5 shows a circuit arrangement for generating voltage pulses and current pulses of constant rise time, the current pulses being used as driver current pulses in a core memory matrix can be used.

Die Schaltungsanordnung nach Fig. 1 zeigt in prinzipieller Weise eine Anordnung zur Erzeugung von Spannungsimpuls en, deren Amplitude von einer Referenzspannung abhangig ist und deren Anstiegszeit konstant und unabhängig von der Amplitude dieser Spannungsimpulse ist. Die zu erzeugenden Spannungeimpulse (U-) sind in Fig. Z dargestellt. Die AbzissenrichtungThe circuit arrangement according to FIG. 1 shows in principle an arrangement for generating voltage pulses whose amplitude is dependent on a reference voltage and whose rise time is constant and independent of the amplitude of these voltage pulses. To be generated Spannungeimpulse (U) are shown in Fig. Z. The direction of the abscissa

109829/1551109829/1551

bezieht sich auf die Zeit t und die Ordinatenrichtung auf die Spannung U. In Abhängigkeit von mehreren Werten U1.i, Ur2» Ur3 der Referenzspannpng Ur sind drei Spannungsinipulse Ugi, Ug2> Ug3 dargestellt. Die Anstiegszeit ta dieser Spannungsimpulse U ist konstant und in allen Fällen unabhängigrelates to the time t and the ordinate direction to the voltage U. Depending on several values U 1 .i, U r 2 >> U r 3 of the reference voltage U r , three voltage pulses Ugi, Ug2> Ug3 are shown. The rise time ta of these voltage pulses U is constant and independent in all cases

ftft

vom Betrag der Referenzspannung Ur. Als Anstiegszeit dieser Spannungsimpulse wird in üblicher Weise die Spanne zwischen den beiden Zeitpunkten gerechnet, in denen die Augenblickswerte der Impulse das erste Mal 10 % und 90 % des Maximalwertes annehmen. Zwecks einfacherer Darstellung ist in Fig. die Zeit ta zwischen den beiden Zeitpunkten ti und t2 eingezeichnet, in denen die Augenblickswerte der Spannungsimpulse 0 % und 100 % des Maximalwertes annehmen.on the amount of the reference voltage U r . The rise time of these voltage pulses is usually calculated as the span between the two times at which the instantaneous values of the pulses assume 10% and 90% of the maximum value for the first time. For the sake of simplicity, the time ta between the two times ti and t2 is shown in FIG. 1, at which the instantaneous values of the voltage pulses assume 0% and 100 % of the maximum value.

Die Schaltungsanordnung nach Fig. 1 besteht aus einer Stromquelle A1 einem spannungsabhängigen Widerstand B, einem Ladekondensator C, einer dazu parallel liegenden Schaltetrecke D. Die Stromquelle A gibt über den Verbindungepunkt P3 an den Ladekondensator C einen konstanten Strom i ab, dessen Betrag von der Referenzspannung U abhängt, die an den Schaltung* punkten Pl und P2 anliegt. Der spannungsabhängige Widerstand B ist mit einem Ende an den Schaltung spunkt Pl und mit seinemThe circuit arrangement according to Fig. 1 consists of a current source A 1, a voltage-dependent resistor B, a charging capacitor C, a parallel switching path D. The current source A is via the connection point P3 to the charging capacitor C from a constant current i, the amount of which depends on the Reference voltage U depends, which is applied to the circuit * points Pl and P2. The voltage-dependent resistor B is at one end to the circuit spunkt Pl and with his

10982Ö/15S110982Ö / 15S1

anderen Ende an den Verbindungspunkt P3 angeschlossen. Der Betrag dieses spannungsabhängigen Wideretandes B ist relativ groß bzw. relativ klein, solange die am Ladekondensator C anliegende Spannung Uc kleiner bzw. größer als die Referenzspannung Ux. ist.other end connected to connection point P3. The amount of this voltage-dependent resistance B is relatively large or relatively small as long as the voltage U c applied to the charging capacitor C is smaller or larger than the reference voltage U x . is.

Hinsichtlich der Wirkungsweise der Schaltungsanordnung nachWith regard to the mode of operation of the circuit arrangement according to

Fig. 1 wird davon ausgegangen, daß die Schaltstrecke D nach Fig. 1 die eingezeichnete Stellung einnimmt. Der Kondensator C wird dann ab dem Zeitpunkt ti (Fig. 2) solange aufgeladen, wie die Referenzspannung U kleiner als die im Ladekondensator C anliegende Spannung U ist, da der Betrag des Widerstandes B groß ist. Ab dem Zeitpunkt t2 ist die Referenzspannung U gleich der am Ladekondensator C anliegenden Spannung U , so daß der Betrag des Widerstandes B relativ klein ist und der Strom i nicht mehr den Ladekondensator C auflädt, sondern über den Widerstand B und über den Schaltungspunkt Pl fließt.Fig. 1 is based on the assumption that the switching path D after Fig. 1 assumes the position shown. The capacitor C is then charged from time ti (Fig. 2) as long as how the reference voltage U is smaller than the voltage U present in the charging capacitor C, since the amount of the resistor B is great. From the time t2, the reference voltage U is equal to the voltage U applied to the charging capacitor C, so that the The amount of the resistor B is relatively small and the current i no longer charges the charging capacitor C, but via the resistor B and flows through the circuit point Pl.

Die Aufladung des Ladekondensators C vollsieht sich bekanntlich gemäß folgender Gleichung:The charging of the charging capacitor C is known to be complete according to the following equation:

'. ■ τ} '. ■ τ}

idt (1)idt (1)

109829/1551109829/1551

Dabei bedeuten:Mean: U Spannung an Ladekondensator CU voltage on charging capacitor C C Kapazität des Ladekondensators CC Capacity of the charging capacitor C

i der von der Stromquelle A abgegebene Stromi is the current delivered by the current source A.

Da dieser von der Stromquelle A abgegebene Strom i Voraussetzungen gemäß konstant ist, ergibt sichSince this current delivered by the current source A i prerequisites is constant according to, results

Außerdem ist voraussetzungsgemäßIn addition, is required

i = P · Ur (3)i = P U r (3)

wobei P einen Proportionalitätsfaktor bedeutet. Aus den Gleichungen (2) und (3) ergibt sich:where P means a proportionality factor. Equations (2) and (3) result in:

U. . C
ta= —£ (4)
U. C.
ta = - £ (4)

Ur · PUr · P

Aus dieser Gleichung (4) ist ersichtlich, daß bei konstanterFrom this equation (4) it can be seen that at constant Kapazität C die Anstiegszeit ta immer dann konstant i3t,Capacitance C the rise time ta is always constant i3t,

wenn eich die Spannungen U und U proportional ändern.if you change the voltages U and U proportionally.

Da die Spannung U proportional dem Strom i ist, und dieserSince the voltage U is proportional to the current i, and this

proportional der Referenzspannung Ur ist, ergibt eich, daß die Spannung Uc ebenfalls proportional der Referenzspannung Ur ist. In Gleichung 4 darf daher anstelle der Spannung Uc dieis proportional to the reference voltage U r , it shows that the voltage U c is also proportional to the reference voltage U r . In equation 4, instead of the voltage U c, the

109829/1581109829/1581

Referenzspannung U multipliziert mit einem weiteren Proportionalfaktor angesetzt werden. Wenn man durch die Referenzspannung Uf Zähler und Nenner dividiert, dann bleiben auf der rechten Seite der Gleichung 4 nur konstante Glieder übrig, nämlich Proportionalfaktoren und die konstante Kapazität C. Auf diese Weise ergibt sich somit eine Anstiegszeit ta , die unabhängig von der Amplitude der Spannungsimpulse Ug konstant ist.Reference voltage U multiplied by a further proportional factor can be used. If the numerator and denominator are divided by the reference voltage U f , then only constant terms remain on the right-hand side of equation 4, namely proportional factors and the constant capacitance C. In this way, a rise time t a results that is independent of the amplitude the voltage pulse Ug is constant.

Die Fig. 3 zeigt ebenfalls eine Anordnung zur Erzeugung von Spannungsimpulsen, deren Amplitude von der Referenzspannung U abhängig ist und deren Anstiegszeit ta Konjtant und unabhängig von der Aniplitude dieser ipannuntjsimpul3e U idt. Als Stromquelle Λ wird nunr'.ehr zurr; Unterschied von der Anordnung nach Fig. 1 eine Widerstandsschaltung G and der Spannungsteiler E/F vorausgesetzt. Der Widerstand der Widerstandsschaltung G ist vom Betrag einer Steuer spannung Uz abhängig, die am Steuereingang P7 der -Videratandsschaitung C anliegt. Der Eingang P5 dieser A'iderstandsachaltung G liegt auf konstantem Potential, t.'ber deren Au3t>an<4 Ph wird ein konstanter von der Steuer spannung Uz abhängiger Strom i an den Verbindungspunkt Y-i abgegeben.3 also shows an arrangement for generating voltage pulses, the amplitude of which is dependent on the reference voltage U and the rise time ta constant and independent of the amplitude of this voltage pulse U idt. The current source Λ is now used as a current source; Difference from the arrangement according to FIG. 1, a resistor circuit G and the voltage divider E / F are assumed. The resistance of the resistance circuit G is dependent on the amount of a control voltage U z , which is applied to the control input P7 of the -Videratandsschaitung C. The input P5 of this A 'resistor connection G is at constant potential, t. Via its Au3t> an <4 Ph , a constant current i dependent on the control voltage U z is delivered to the connection point Yi.

Die Steuer spannung U wird unter Verwendung des Spannungs-The control voltage U is calculated using the voltage

teilers nut den Widerständen E, F gewonnen, der mit seinen beiden Enden an den Schaltungspunkten Pl bzw. PQ angeschlossen ist und von dessen Abgriff P9 die Steuerspannung Uz abgegeben wird.partly obtained only the resistors E, F, which is connected with its two ends to the circuit points Pl and PQ and from whose tap P9 the control voltage U z is emitted.

Die Schaltungsanordnung nach Fig. 4 zeigt die Schaltungsanordnung nach Fig. 3 in ausführlicherer Darstellung. Die Widerstandsschaltung C besteht aus den. "Widerstand E, der einerseits als Spannun^dteilerwiderstaiid und andererseits als Basiswiderstand dient, ferner aus dem ohmschen Widerstand 5 und aus den beiden Transistoren 6 und 7. Der Schaltungspunkt PlO ist an eine konstante Bezu,.;sspannung angeschlossen. Die von; Schaltungspunkt P9y«ibge-'4rirfene Steuerspannung U2, bewirkt eine Änderung des Gesamtwiderdtandes der zwischen den 3chaltang3punkten P5 und P6 liegenden Glieder. Es sind dies: Die Emitter-Kollektor-Strecke der Traneistoren 6 und 7 und der ohmsche Widerstand 5. In Abhängigkeit von diesem zwischen den ;jchaltungspunkten P5 und P6 liegenden Gesamtwiderstand ergibt sich dann der Strom i, der proportional der im Schaltun^spunkt P9 abgegriffenen Steuerspannung U ist.The circuit arrangement according to FIG. 4 shows the circuit arrangement according to FIG. 3 in more detail. The resistance circuit C consists of the. "Resistor E, which serves on the one hand as a voltage divider resistor and on the other hand as a base resistor, also from the ohmic resistor 5 and from the two transistors 6 and 7. The circuit s point P10 is connected to a constant reference.; Svoltage. Switching point P9y «ibge-'4ri r fene control voltage U 2 , causes a change in the total resistance of the elements lying between the 3chaltang3punkte P5 and P6. These are: The emitter-collector path of the transistor transistors 6 and 7 and the ohmic resistance 5. In depending on this between; jchaltungspunkten P5 and P6 total resistance lying is then given the current i which is proportional to the moved beyond the Schaltun ^ P9 tapped control voltage U.

Ale Schaltitrecke D (Fig. 1 und Fig. 3) ist der Transistor 8 vorgesehen, dessen Leitfähigkeit durch Impulse gesteuert wird, die über den jchaltungspunkt P 11 zugeführt werden.A transistor 8 is provided for the switching path D (Fig. 1 and Fig. 3), the conductivity of which is controlled by pulses that are supplied via the connection point P 11.

109829/1551109829/1551

Als epannungaabhängiger Widerstand B sind die beiden Transistoren 9 und 10 vorgesehen, die wie zwei hintereinander geschaltete Dioden wirken. Der Spannungsteiler wird aus den. Widerstand E und der Zehnerdiode 11 gebildet.As an voltage-dependent resistor B, the two transistors are 9 and 10 are provided, which like two diodes connected in series works. The voltage divider is made up of the. Resistor E and Zener diode 11 are formed.

Die Schaltungsanordnung nach Fig. 5 dient zur Erzeugung von Stromimpuls en, deren Amplitude von der Referenzspannung Uf abhängig ist und deren Anstiegszeit konstant und unabhängig von der Amplitude dieser Stromimpulee ist. Diese Schaltungsanordnung nach Fig. 5 besteht im wesentlichen aus der Schaltungeanordnung H, die bereits anhand der Figuren 3 und 4 ausführlich beschrieben wurde, ferner aus dem Impedanzwandler K, aus der Impulsflankenversteilerung:* stufe L und aus der Schaltungsanordnung M.The circuit arrangement according to FIG. 5 is used to generate current pulses whose amplitude is dependent on the reference voltage U f and whose rise time is constant and independent of the amplitude of these current pulses. This circuit arrangement according to FIG. 5 consists essentially of the circuit arrangement H, which has already been described in detail with reference to FIGS. 3 and 4, also of the impedance converter K, of the pulse edge steepening: * stage L and of the circuit arrangement M.

Der Impedanzwandler K besteht aus dem Transistor 12 und au« den Widerständen 13 und 14. Der Basis dieses Transistors 12 werden die Spannungsimpulse U., (Fig. 2) zugeführt und von. Emitter werden Spannung β im pulse gleicher Form abgegeben.The impedance converter K consists of the transistor 12 and the resistors 13 and 14. The base of this transistor 12 is the Voltage pulses U., (Fig. 2) supplied and from. Become an emitter Voltage β emitted in the pulse of the same form.

Die Impulsflankenversteilerungsstufe L besteht aus den Transistoren 17, 18, aus den Widerständen 19, 21, aus den. Transformator 22, den Dioden 23, l\, 25 und dem Kondensator 26. Der Transistor 18 wirkt im wesentlichen als Schalter und wird über Klemme 27 angejtetiert. The pulse edge pitch L consists of the transistors 17, 18, the resistors 19, 21, from the. Transformer 22, the diodes 23, 1 \, 25 and the capacitor 26. The transistor 18 essentially acts as a switch and is connected via terminal 27.

- 10 -- 10 -

10 9829/155110 9829/1551

Die bei durchgeachaltetem Transistor 18 durch die eine Spule des Transformators 22, durch den Widerstand 19 und durch die Emitter-Kollektor-Strecke des Transistors 17 fließenden Ströme sind jedoch vom Widerstand der Emitter-Koliektor-Strecke des Transistors 17 und damit von der Steuer spannung U abhängig, die der Basis dieses Transistors 17 zugeführt wird. Unter Verwendung der übrigen Bauteile dieser Impulsflankenversteilerungsstufe L wird in an sich bekannter Weise eine Impulsflankenversteuerung vorgenommen.With transistor 18 turned on through the one coil of the transformer 22, through the resistor 19 and through the emitter-collector path of the transistor 17 flowing However, currents are from the resistance of the emitter-Koliektor path of the transistor 17 and thus from the control voltage U dependent, which is fed to the base of this transistor 17. Using the rest of the components of this pulse edge enhancement stage L pulse edge control is carried out in a manner known per se.

Die Schaltungsanordnung M besteht aus dem Transistor 15, aus dem Widerstand 16, aus den Transformatoren 28, 29 und den Schaltern 30, 31. An die Klemmen 32, 33 bzw. 34, 35 sind über Koordinatenschalter Koordinatenleitungen einer Kernspeichermatrix (nicht dargestellt) als Lastwiderstände angeschlossen. Wenn einer der Schalter 30 bzw. 31 geschlossen wird, dann werden über die Klemmen 32 und 33 bzw. 34 und 35 Stromimpulse entgegengesetzter Polarität abgegeben, die als Treiberstromimpulse durch die Koordinatenleitungen geführt werden.The circuit arrangement M consists of the transistor 15, from the resistor 16, the transformers 28, 29 and the switches 30, 31. To the terminals 32, 33 and 34, 35 respectively Coordinate lines of a core memory matrix (not shown) connected as load resistors via coordinate switches. If one of the switches 30 or 31 is closed, then current pulses are transmitted via the terminals 32 and 33 or 34 and 35 of opposite polarity, which are conducted as driver current pulses through the coordinate lines.

Beim Betrieb einer derartigen Kernspeichermatrix unter weitgehend verschiedenen Temperaturverhältnissen ist es wesentlich, dati die Anstiegszeit der Stromimpulse (Treibei stromimpuläe) auch bei r.ilremen Ten-pcralursclrvanl unj?<:nWhen such a core memory matrix is operated under largely different temperature conditions essential, dati the rise time of the current impulses (driving current impulses) also with r.ilremen Ten-pcralursclrvanl unj? <: n

1 C) 9, V: ■ ' ■ ' ; r S ϊ1 C) 9, V: ■ '■' ; r S ϊ

BADBATH

■a■ a

konstant und unabhängig von der Amplitude der Spannungsimpulse ist. Dies deshalb, weil bei sich ändernder Anstiegezeit dieser Treiberstromimpulse die Spitzenzeit des Lesesignale sich ändern würde und somit eine Informationserfassung erschwert wäre. Ein verläßlicher Betrieb dieses Kernspeichere wäre nicht mehr gewährleistet.is constant and independent of the amplitude of the voltage pulses. This is because if the rise time changes, this Driver current pulses would change the peak time of the read signal and thus information acquisition would be more difficult. Reliable operation of this core storage would no longer be guaranteed.

Die Transistoren 9. 10, 12 und 15 sind sowohl hinsichtlich ihrer Fabrik-Type als auch hinsichtlich ihrer Art (p-n-p-Transistoren oder n-p-n-Transietoren) identisch. Die Traneistoren 9 und 15 einerseits und die Transistoren 10 und 12 andererseits werden jeweils bei gleicher Temperatur betrieben.The transistors 9. 10, 12 and 15 are both in terms of their Factory type as well as in terms of their type (p-n-p transistors or n-p-n transit gates) are identical. The transistor transistors 9 and 15 on the one hand and the transistors 10 and 12 on the other hand are each operated at the same temperature.

10 9 8 2 9/155110 9 8 2 9/1551

Claims (1)

ET-Dr.Wi/cb 7, Jan. 1970 V 149ET-Dr.Wi / cb 7, Jan. 1970 V 149 PATENTANSPRÜCHEPATENT CLAIMS ί l.) Anordnung zur Erzeugung von Spannungsinnpulsen, deren Amplitude von einer Referenzspannung abhängig ist und deren Anstiegezeit konstant und unabhängig von der Amplitude dieser Spannungsinipulse ist, dadurch gekennzeichnet, daß eine Stromquelle (A) vorgesehen ist, die einen Strom (i), der proportional zur Referenzspannung (Ur) ist, an einen Verbindungspunkt (P3) abgibt, daß der Verbindungspunkt (P3) mit einer Belegung eines Ladekondensators (C) und einer parallel dazu liegenden Schaltstrecke (D) verbunden ist, und daß ein spannungsabhängiger Widerstand (B) vorgesehen ist, der mit einem Ende über einen Schaltungspunkt (Pl) an die B eferenzspannung (Ur) und mit seinem -anderen Ende an den Verbindungspunkt (P3) angeschlossen ist, über den die erzeugten Spannungsimpulse (U ) abgegeben werden. (Fig. 1) ί l.) An arrangement for generating voltage pulses whose amplitude is dependent on a reference voltage and whose rise time is constant and independent of the amplitude of these voltage pulses, characterized in that a current source (A) is provided which generates a current (i) which is proportional to the reference voltage (U r ), outputs to a connection point (P3) that the connection point (P3) is connected to an occupancy of a charging capacitor (C) and a switching path (D) lying parallel to it, and that a voltage-dependent resistor (B ) is provided, which is connected with one end via a circuit point (Pl) to the reference voltage (U r ) and with its other end to the connection point (P3) via which the generated voltage pulses (U) are emitted. (Fig. 1) Z. Anordnung nach Anspruch 1, dadurch gekennzeichnet, daß als Stromquelle (A) eine an eich bekannte Widerstandsschaltung (G) und ein Spannungsteiler (Ε/Γ) vorgesehen sind, daß der Widerstand der vYiderätandsschaitun« (G) vom Betrag einer Steuer- Z. Arrangement according to claim 1, characterized in that a resistance circuit (G) known to calibration and a voltage divider (Ε / Γ) are provided as the current source (A) so that the resistance of the vYiderätandsschaitun «(G) depends on the amount of a control ViVi Spannung (U2) abhängig ist, die am Steuereingang (P7) der V/iderstandsschaltung (G) anliegt, und daß über den Eingang (P5) und den Auegang (P6) dieser Widerstandsschaltung (C) ein konstanter von der Steuerspannun^ (U ) abhängiger Strom an den Verbindungspunkt (P3) abgegeben wird, daß der Spannungsteiler (Ε/Γ) mit einem Ende am Schaltungspunkt (Pl) angeschlossen ist, an dem die Referenzspannung (Ur) anliegt, daß dessen anderes Ende an einen 3chaltungspunkt (P8) festen Potentials angeschlossen ist und daß dessen Abgriff (P9) mit dem Steuereingang (P7) der Widerstandeschaltung (G) verbunden ist. (Fig. 3)Voltage (U 2 ) that is applied to the control input (P7) of the V / resistance circuit (G), and that a constant of the control voltage (U ) dependent current is delivered to the connection point (P3) that the voltage divider (Ε / Γ) is connected with one end to the circuit point (Pl) at which the reference voltage (U r ) is applied, that the other end to a 3 circuit point (P8 ) fixed potential is connected and that its tap (P9) is connected to the control input (P7) of the resistor circuit (G). (Fig. 3) 3. Anordnung niach Anspruch 2, dadurch gekennzeichnet, daß zwischen den; Schaltungspunkt (Pl), an den die Referenzspannung (U ) angeschlossen ist und dem Abgriff (P9) des Spannungsteilers ein Zweipol (F) mit weitgehend konstantem Spannungsabfall vorzugsweise eine Zehnerdiode - angeschlossen ist.(Fig. 3)3. Arrangement according to claim 2, characterized in that between; Circuit point (Pl) to which the reference voltage (U) is connected and the tap (P9) of the voltage divider a two-pole (F) with a largely constant voltage drop, preferably a Zener diode - is connected (Fig. 3) 4. Anordnung nach Anspruch 1, dadurch gekennzeichnet, daß als spannungsabhängiger Widerstand (B) eine Diode vorgesehen ist, die η it einer Elektrode an den Verbindungspunkt (P3) und mit der anderen Elektrode an den jchaltungapunkt (Pl) angeschlossen ist, an den die Referenzspannung (Ur) anliegt. (Fig. 1, 3)4. Arrangement according to claim 1, characterized in that a diode is provided as the voltage-dependent resistor (B), the η it one electrode to the connection point (P3) and with the other electrode to the jchaltungapunkt (Pl) is connected to which the Reference voltage (U r ) is applied. (Fig. 1, 3) Widerstandsschaltung nach Anspruch 2, dadurch gekennzeichnet, daß ein erster ohmscher Wideretand (E), ein zweiter ohmacher Widerstand (5), ein erster Transistor (6) und ein zweiter Transietor (7) vorgesehen sind, daß ein Ende des ersten Widerstandes (E) mit dem Schaltangspunkt (P8) konstanten Potentials verbunden ist, daß das andere Ende des ersten Widerstandes (E) an den Steuereingang (P7) der Widerstände schaltung (C) und an die Basis des ersten Transistors (6) angeschlossen ist, daß der Kollektor des ersten Tranaistors (6) mit dem Eingang (P5) der Widerstandsschaltung (G) verbunden ist, daß der Emitter des ersten Transistors (6) über den zweiten ohmschen Widerstand (δ) mit dem Emitter dee zweiten Transistors (7) verbunden ist, daß der Kollektor des zweiten Transistors (7) an den Verbindungspunkt (P3) angeschlossen ist und daß die Basis des zweiten Transistors (7) mit einem Schaltungspunkt (PlO) festen Potentials verbunden ist. (Fig. 4)Resistance circuit according to Claim 2, characterized in that that a first ohmic resistance (E), a second ohmic Resistor (5), a first transistor (6) and a second Transietor (7) are provided that one end of the first resistor (E) is connected to the switching point (P8) of constant potential is that the other end of the first resistor (E) to the control input (P7) of the resistors circuit (C) and to the Base of the first transistor (6) is connected, that the collector of the first Tranaistor (6) with the input (P5) of the Resistance circuit (G) is connected that the emitter of the first transistor (6) via the second ohmic resistor (δ) with the emitter of the second transistor (7) is connected that the Collector of the second transistor (7) is connected to the connection point (P3) and that the base of the second transistor (7) connected to a circuit point (PIO) of fixed potential is. (Fig. 4) • Anordnung nach Anspruch 1, dadurch gekennzeichnet, daß aus den Spannungsimpuls en (U ) Stromimpulse abgeleitet werden. (Fig. 5)• Arrangement according to claim 1, characterized in that from current pulses can be derived from the voltage pulses (U). (Fig. 5) Anordnung nach Ansprach 2, dadurch gekennzeichnet, daß aus den Spannung s impuls en (U ) unter Verwendung einer Impulsflankenversteilerungsstufe (L) Strominipulse abgeleitet werden und daß die Impulsflankenversteilerung vom Betrag der Steuer-Arrangement according to spoke 2, characterized in that from the voltage s impulses (U) using a pulse edge pitching stage (L) current impulses are derived and that the pulse edge steepening depends on the amount of the control 109829/1551109829/1551 spannung (U£) abhängig ist. (Fig. 5)voltage (U £ ) is dependent. (Fig. 5) 8. Anordnung nach Anspruch 1, dadurch gekennzeichnet, daß8. Arrangement according to claim 1, characterized in that aus den Spannungsimpulsen (U ) Stromimpulse abgeleitet werden, die als Treiberstromimpulse durch Koordinatenleitungen einer Kernspeichermatrix übertragen werden. (Fig. 5)from the voltage pulses (U) current pulses are derived, which are used as driver current pulses through coordinate lines of a Core memory matrix are transferred. (Fig. 5) 9. Spannungsabhängiger Widerstand nach Anspruch 1, dadurch gekennzeichnet, daß er aus einem ersten (9) und einem zweiten (10) Transistor gebildet wird, die beide als Dioden geschaltet sind. (Fig. .4)9. Voltage-dependent resistor according to claim 1, characterized in that that it is formed from a first (9) and a second (10) transistor, both of which are connected as diodes. (Fig. 4) 10. Anordnung nach Anspruch 1, dadurch gekennzeichnet, daß ein Impedanzwandler (K) vorgesehen ist, der aus einem Transistor (12) und einem Arbeitswiderstand (13) besteht, daß die erzeugten Spannungsimpuls? (UJ der Basis dieses Transistors (12) zugeleitet werden, daß der Ausgang des Impedanzwandlers (K) mit der Basis des weiteren Transistors (15) verbunden ist» und daß der erste Transistor (9) des spannungsabhängig^ Widerstandes (B) und der weitere Transistor (15) bzw. der zweite Transistor (10) des spannungsabhängigen Widerstandes (B) und der Transistor (12) des Impedanzwandlers (K) unter gleichen Temperaturverhältnissen betrieben werden und für diese Transistoren (9, 10, 12, 15) Transistoren gleicher Typen verwendet werden. (Fig. 5) <J 09B29/ 1 5 5 110. The arrangement according to claim 1, characterized in that an impedance converter (K) is provided which consists of a transistor (12) and a load resistor (13) that the voltage pulse generated? (UJ are fed to the base of this transistor (12), that the output of the impedance converter (K) is connected to the base of the further transistor (15) and that the first transistor (9) of the voltage-dependent resistor (B) and the other The transistor (15) or the second transistor (10) of the voltage-dependent resistor (B) and the transistor (12) of the impedance converter (K) are operated under the same temperature conditions and for these transistors (9, 10, 12, 15) transistors of the same type (Fig. 5) <J 09 B29 / 1 5 5 1
DE19702001003 1970-01-10 1970-01-10 Arrangement for generating voltage pulses Pending DE2001003A1 (en)

Priority Applications (5)

Application Number Priority Date Filing Date Title
DE19702001003 DE2001003A1 (en) 1970-01-10 1970-01-10 Arrangement for generating voltage pulses
LU62283D LU62283A1 (en) 1970-01-10 1970-12-18
NL7100159A NL7100159A (en) 1970-01-10 1971-01-07
BE761308A BE761308A (en) 1970-01-10 1971-01-07 ARRANGEMENT USED TO GENERATE TENSION PULSES
FR7100427A FR2076024A1 (en) 1970-01-10 1971-01-08

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19702001003 DE2001003A1 (en) 1970-01-10 1970-01-10 Arrangement for generating voltage pulses

Publications (1)

Publication Number Publication Date
DE2001003A1 true DE2001003A1 (en) 1971-07-15

Family

ID=5759365

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19702001003 Pending DE2001003A1 (en) 1970-01-10 1970-01-10 Arrangement for generating voltage pulses

Country Status (5)

Country Link
BE (1) BE761308A (en)
DE (1) DE2001003A1 (en)
FR (1) FR2076024A1 (en)
LU (1) LU62283A1 (en)
NL (1) NL7100159A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3345026A1 (en) * 1983-12-13 1985-06-27 Günter Dipl.-Ing.(FH) 8000 München Rauscher Circuit for outputting pulse powers

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4567378A (en) * 1984-06-13 1986-01-28 International Business Machines Corporation Driver circuit for controlling signal rise and fall in field effect transistor processors

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3345026A1 (en) * 1983-12-13 1985-06-27 Günter Dipl.-Ing.(FH) 8000 München Rauscher Circuit for outputting pulse powers

Also Published As

Publication number Publication date
NL7100159A (en) 1971-07-13
FR2076024A1 (en) 1971-10-15
LU62283A1 (en) 1971-05-14
BE761308A (en) 1971-06-16

Similar Documents

Publication Publication Date Title
DE3422716A1 (en) VOLTAGE / CURRENT CONVERTER SWITCHING
DE2416059C3 (en) Circuit arrangement for generating a deflection current through a coil for vertical deflection in a picture display tube
DE2712369C2 (en) Oscillator for generating square-wave pulses
DE2620187C3 (en) Monostable multivibrator circuit
EP0307345B1 (en) Circuit arrangement for the transmission of pulses between two galvanically separated circuits
DE1766998C3 (en) Pulse measuring device
DE2410205A1 (en) HYSTERESIS CIRCUIT
DE2524496A1 (en) SQUARE SHAFT GENERATOR
DE2420377A1 (en) ELECTRIC TRANSMITTER USING THE TWO-WIRE PROCESS
DE1762721A1 (en) Saw tooth generator
DE2001003A1 (en) Arrangement for generating voltage pulses
EP0047001B1 (en) Read amplifier for a bipolar memory module
DE1774702A1 (en) Control circuit for recording high-frequency digital information
DE3013678A1 (en) ELECTRONIC CIRCUIT ARRANGEMENT FOR GENERATING CONTROLLED RISE AND DECLINE TIMES OF A SINE SQUARE SIGNAL
DE1229141B (en) Circuit arrangement for generating two triangular pulse trains which are phase-shifted by 90Ò
DE2140509C3 (en) Sense amplifier
DE2261218C2 (en) Control circuit for controlling at least one turn of a position measuring transformer
DE2801704C2 (en) Rectifier circuit for determining peak voltage values
DE1802235B2 (en) DELAY CIRCUIT
DE3012823C2 (en)
DE1951439B2 (en) THREE-POINT CONTROLLER WITH TWO ZERO THRESHOLD SWITCHES
DE2329254A1 (en) CURRENT CONVERTER WITH ACTIVE LOAD SHUTTER
DE3412843C2 (en)
DE1950295C2 (en) Continuous-like electrical regulator
DE1763666C (en) Circuit arrangement for controlling a current flowing through a consumer by means of a control voltage that changes in direction or polarity