Die
Erfindung betrifft eine Vorrichtung zur berührungslosen Entfernungsmessung
mit einer Strahlungsquelle, mit der intensitätsmodulierte Strahlung aussendbar
ist, mit einer Strahlungsempfangseinheit, mit der ein von einer
Objektoberfläche
rückgeworfener
Anteil der Strahlung empfangbar und in ein elektrisches Empfangssignal
umwandelbar ist, und mit einer Signalverarbeitungseinheit, mit der
unterschiedliche Intensitäten
des rückgeworfenen
Anteils der Strahlung zum Erhalt von zu den Empfangssignalen zeitlich
korrelierten, innerhalb eines vorgegebenen Toleranzbereichs mit
einem Verstärker
auf einen bestimmten Standardpegel intensitätskorrigierten Analogsignalen
ausgleichbar sind und mit der aus zeitlichen Abständen zwischen
dem Aussenden von Strahlung und dem Auftreten von Empfangssignalen Entfernungen
zwischen der Vorrichtung und der Objektoberfläche bestimmbar sind, wobei
der Verstärker eine
Anzahl von Verstärkerstufen
mit jeweils fester Verstärkung
aufweist, wobei die Verstärkerstufen
in Reihe mit vorangehenden Verstärkerstufen
an die Strahlungsempfangseinheit angeschlossen sind und wobei ein
Signalselektiermodul vorhanden ist, dem die Ausgangssignale aller
Verstärkerstufen
einspeisbar sind.The
The invention relates to a device for non-contact distance measurement
with a radiation source, with the intensity modulated radiation can be emitted
is, with a radiation receiving unit, with the one of a
object surface
back thrown
Proportion of radiation receivable and into an electrical received signal
is convertible, and with a signal processing unit, with the
different intensities
of the thrown back
Proportion of the radiation to receive to the received signals in time
correlated within a given tolerance range
an amplifier
to a certain standard level of intensity-corrected analog signals
are compensable and with the time intervals between
the emission of radiation and the occurrence of received signals distances
between the device and the object surface are determinable, wherein
the amplifier one
Number of amplifier stages
each with fixed gain
having the amplifier stages
in series with preceding amplifier stages
are connected to the radiation receiving unit and wherein a
Signalselektiermodul is present, the output signals of all
amplifier stages
can be fed.
Eine
derartige Vorrichtung ist aus der US-A-3,350,571 bekannt. Die vorbekannte Vorrichtung
verfügt über eine
Strahlungsquelle, mit der periodisch intensitätsmodulierte Strahlung aussendbar ist.
Weiterhin ist eine Strahlungsempfangseinheit vorhanden, mit der
ein von einer Objektoberfläche
rückgeworfener
Anteil der Strahlung empfangbar und in elektrische Empfangssignale
umwandelbar ist. Die vorbekannte Vorrichtung ist weiterhin mit einer
Signalverarbeitungseinheit ausgestattet, mit der unterschiedliche
Intensitäten
des rückgeworfenen
Anteils der Strahlung zum Erhalt von zu den Empfangssignalen zeitlich
korrelierten, innerhalb eines vorgegebenen Toleranzbereichs mit
einem Verstärker
intensitätskorrigierten
Analogsignalen ausgleichbar und mit der aus dem zeitlichen Abstand
zwischen dem Aussenden der Strahlung und den Empfangssignalen Entfernungen
zwischen der Vorrichtung und der Objektoberfläche bestimmbar sind. Die Signalverarbeitungseinheit
weist zum Ausgleich der aufgrund bei üblichen Verlauf einer Entfernungsmessung
unterschiedlichen Entfernungen und auch unterschiedlicher Beschaffenheiten
der Objektoberfläche
verhältnismäßig stark
schwankenden Pegel der Empfangssignale hierzu einen Verstärker mit
direkt an die Strahlungsempfangseinheit angeschlossenen, zu- und
abschaltbaren Verstärkerstufen
auf, die an ein Signalselektiermodul angeschlossen sind, wobei die Verstärkung solange
veränderbar
ist, bis der Pegel eines Empfangssignals innerhalb eines bestimmten Toleranzbereichs
einem Standardpegel entspricht. Mit diesem innerhalb des Toleranzbereichs
den Standardpegel aufweisenden Empfangssignal ist mit weiteren Bearbeitungsschritten
nunmehr die Entfernung bestimmbar. Nachteilig bei dieser Vorrichtung
sind neben dem verhältnismäßig hohen
apparativen Aufwand die erforderlichen Prüf- und Schaltvorgänge und
die dadurch bedingte grundsätzliche
Begrenzung bei einer Verringerung der Pulsdauer.Such a device is known from US-A-3,350,571 known. The previously known device has a radiation source with which periodically intensity-modulated radiation can be emitted. Furthermore, a radiation receiving unit is provided, with which a portion of the radiation reflected from an object surface can be received and converted into electrical reception signals. The known device is further equipped with a signal processing unit, with the different intensities of the reflected portion of the radiation to obtain time correlated to the received signals, within a predetermined tolerance range with an amplifier intensity-corrected analog signals compensated and with the from the time interval between the emission of the radiation and the reception signals can be determined distances between the device and the object surface. The signal processing unit has to compensate for the different course due to the usual course of a distance measurement and different textures of the object surface relatively strongly fluctuating level of the received signals for this purpose an amplifier with directly connected to the radiation receiving unit, connectable and disconnectable amplifier stages which are connected to a Signalelektiermodul, wherein the gain is variable until the level of a received signal within a certain tolerance range corresponds to a standard level. With this received signal within the tolerance range of the standard level, the distance can now be determined with further processing steps. A disadvantage of this device, in addition to the relatively high expenditure on equipment, the required testing and switching operations and the consequent fundamental limitation in reducing the pulse duration.
Aus
der US-A-3,735,404 ist
eine als Monopulsradarsystem ausgelegte Vorrichtung bekannt, bei
der nur dann ein Ausgangssignal eines Verstärkers weiterverarbeitet wird,
wenn dieses als notwendige Bedingung oberhalb eines bestimmten Schwellwertes
liegt.From the US-A-3,735,404 a device designed as a monopulse radar system is known, in which only an output signal of an amplifier is further processed if this is a necessary condition above a certain threshold value.
Aus
dem Artikel „Schnelles
und hochauflösendes
Laserradar mit Amplituden- und Laufzeitkompensation" von I. Bourovoi
und H. Höfler,
erschienen in tm – Technisches
Messen 67 (2000) 10, Seiten 402 bis 405, erschienen im Oldenbourg
Verlag, ist eine Vorrichtung bekannt, die eine Signalverarbeitungseinheit
mit ei nem Verstärker
mit einer variablen Verstärkung
aufweist, wobei die Verstärkung
von aufeinanderfolgenden Empfangssignalen solange veränderbar
ist, bis der Pegel eines Empfangssignals innerhalb eines bestimmten
Toleranzbereichs einem Standardpegel entspricht. Mit diesem innerhalb
des Toleranzbereichs den Standardpegel aufweisenden Empfangssignal
ist mit weiteren Bearbeitungsschritten nunmehr die Entfernung bestimmbar.
Nachteilig bei dieser Vorrichtung ist jedoch die verhältnismäßig lange
Messdauer aufgrund der unter Umständen eine Vielzahl von aufeinanderfolgenden
Empfangssignalen erfordernden Anpassung der Verstärkung sowie
die damit verbundene niedrige Genauigkeit der Entfernungsmessung
bei sich verhältnismäßig schnell
bewegenden Objektoberflächen
wie beispielsweise dynamischen Material- und Objektdeformationstests,
der Entfernungsmessung bei explosionsartigen Vorgängen oder
bei schnellen abtastenden Entfernungsmessungen.Out
the article "Fast
and high-resolution
Laser Radar with Amplitude and Runtime Compensation "by I. Bourovoi
and H. Höfler,
appeared in tm - Technical
Messen 67 (2000) 10, pages 402 to 405, published in Oldenbourg
Publisher, a device is known which is a signal processing unit
with an amplifier
with a variable gain
having the gain
of successive received signals as long changeable
is until the level of a received signal within a certain
Tolerance range corresponds to a standard level. With this inside
the tolerance range of the standard level receiving signal
With further processing steps now the distance can be determined.
The disadvantage of this device, however, is the relatively long
Measurement duration may be due to a variety of successive
Receive signals requiring adjustment of the gain and
the associated low accuracy of the distance measurement
relatively fast
moving object surfaces
such as dynamic material and object deformation tests,
the distance measurement in explosive processes or
with fast scanning distance measurements.
Aus
der AT 307 762 B ist
eine Vorrichtung zur berührungslosen
Entfernungsmessung mit einer bezüglich
ihrer Sendeintensität
einstellbaren Strahlungsquelle sowie mit einer zum Ausgleich von
Empfangssignalschwankungen einen regelbaren Verstärker aufweisenden
Signalverarbeitungseinheit bekannt. Diese Vorrichtung ist jedoch
aufgrund ihrer Trägheit
für eine
Einzelpulsmessung nicht zufriedenstellend einsetzbar.From the AT 307 762 B is a device for non-contact distance measurement with an adjustable with respect to their transmission intensity radiation source and with a compensating for receiving signal fluctuations an adjustable amplifier having signal processing unit known. However, due to its inertia, this device can not be used satisfactorily for a single pulse measurement.
Eine
weitere Vorrichtung zur berührungslosen
Entfernungsmessung ist aus DE
197 04 340 A1 bekannt, bei der anstatt der Pegelanpassung
durch Variation der Verstärkung
eines Verstärkers
ein optischer Abschwächer
vorgesehen ist, der der Strahlungsempfangseinheit drehbar vorgelagert
und eine sich in Drehrichtung ändernde
Strahlungsdurchlässigkeit
aufweist. Dieser Vorrichtung jedoch weist die gleichen prinzipiellen
Nachteile wie die gattungsgemäße Vorrichtung
auf, wobei sie jedoch auf grund der mechanischen Einstellung des
Abschwächers
noch langsamer arbeitet.Another device for non-contact distance measurement is off DE 197 04 340 A1 is known, in which instead of the level adjustment by varying the gain of an amplifier, an optical attenuator is provided which rotatably upstream of the radiation receiving unit and having a changing in the direction of rotation radiation transmission. However, this device has the Same principle disadvantages as the generic device on, but it works even slower due to the mechanical adjustment of the attenuator.
Aus
der nachveröffentlichten DE 101 53 270 A1 ist
eine Vorrichtung zur berührungslosen
Entfernungsmessung bekannt, bei der eine Anzahl von Verstärkerstufen über eine
Spannungsteilerschaltung an die Strahlungsempfangseinheit angeschlossen
sind. Den Verstärkerstufen
ist ein Signalselektiermodul nachgeordnet, mit dem nur das Ausgangssignal
derjenigen Verstärkerstufe
weiterverarbeitbar ist, dessen Pegel innerhalb des Toleranzbereiches
dem des Standardpegels entspricht.From the post-published DE 101 53 270 A1 a device for non-contact distance measurement is known in which a number of amplifier stages are connected via a voltage divider circuit to the radiation receiving unit. The amplifier stages are followed by a signal selection module with which only the output signal of that amplifier stage can be further processed, the level of which within the tolerance range corresponds to that of the standard level.
Der
Erfindung liegt die Aufgabe zugrunde, eine Vorrichtung der eingangs
genannten Art anzugeben, mit der mit einem einmaligen Aussenden
von Strahlung bei einem verhältnismäßig geringen
apparativen Aufwand sowie bei einer relativ einfachen Signalbearbeitung
eine genaue berührungslose
Entfernungsmessung durchführbar
ist.Of the
Invention is the object of a device of the initially
specified type, with the one with a single send
of radiation at a relatively low level
expenditure on equipment as well as a relatively simple signal processing
an exact non-contact
Distance measurement feasible
is.
Diese
Aufgabe wird mit einer Vorrichtung gemäß Patentanspruch 1 gelöst.These
The object is achieved with a device according to claim 1.
Mit
dem Signalselektiermodul läßt sich
nun das Ausgangssignal der Verstärkerstufe
selektiv direkt weiterverarbeiten, dessen Pegel innerhalb des Toleranzbereiches
dem des Standardpegels entspricht, ohne dass zeitaufwendige und
damit die Einsetzbarkeit der Vorrichtung bei der Messung von Entfernungen
bei sich schnell bewegenden Objektoberflächen grundsätzlich beschränkende Anpassungsvorgänge vorgenommen
werden müssen.With
the signal selection module can be
now the output signal of the amplifier stage
selectively process directly, the level within the tolerance range
that corresponds to the standard level, without time consuming and
thus the usability of the device in the measurement of distances
in the case of fast-moving object surfaces, generally restrictive adaptation processes are undertaken
Need to become.
Bei
der erfindungsgemäßen Vorrichtung
ist zweckmäßig, dass
die oberen beziehungsweise unteren Schwellen von Diskriminatorgliedern
mit denen von Verstärkerstufen
mit resultierenden benachbarten Verstärkungswerten zugeordneten Diskriminatorgliedern
teilweise überlappen.
Dadurch ist sichergestellt, dass in dem Dynamikbereich keine Lücke vorhanden
ist.at
the device according to the invention
is appropriate that
the upper and lower thresholds of discriminator members, respectively
with those of amplifier stages
discriminator members associated with resultant adjacent gain values
partially overlap.
This ensures that there is no gap in the dynamic range
is.
Zweckmäßig ist
bei der vorgenannten Weiterbildung ebenfalls, dass das Signalselektiermodul einen
Kanalselektor aufweist, mit dem das oder jedes Diskriminatorglied
bestimmbar ist, das ein Ausgangssignal geliefert hat. Dadurch sind
die von verschiedenen Diskriminatorgliedern stammenden Ausgangssignale
unterschiedlich weiterverarbeitbar.Is appropriate
in the aforementioned development also that the signal selection module a
Channel selector, with which the or each discriminator
can be determined, which has delivered an output signal. Thereby are
the output signals from different discriminator members
different processing.
Vorteilhaft
ist weiterhin, dass der Kanalselektor eine der Anzahl der Diskriminatorglieder
entsprechende Anzahl von Verzögerungsglieder
aufweist, mit denen die Ausgangssignale der einzelnen Diskriminatorglieder
mit einer festen Verzögerungszeit
unterschiedlich verzögerbar
sind. Dadurch lassen sich die Ausgangssignale verschiedener Diskriminatorglieder
zu unterschiedlichen Weiterverarbeitung besonders einfach trennen.Advantageous
is further that the channel selector one of the number of discriminator
corresponding number of delay elements
having, with which the output signals of the individual discriminator
with a fixed delay time
different delay
are. This allows the output signals of different discriminator
Separate particularly easy to different processing.
Bei
sich teilweise überlappenden
Empfangssignal-Pegelbereichen der Verstärkerstufen mit den Diskriminatorgliedern
und zeit lich getrennten Ausgangssignalen der Diskriminatorglieder
ist zweckmäßigerweise
vorgesehen, dass die Ausgangssignale eines mit einem geringer oder überhaupt
nicht verstärkten
Eingangssignal beaufschlagten Diskriminatorglieds mit einer kleineren
Verzögerungszeit
als Ausgangssignale eines gegenüber
dem Eingangssignal dieses Diskriminatorglieds stärker verstärkten Eingangssignal beaufschlagten
Diskriminatorglieds verzögerbar
sind. Dadurch ist sichergestellt, dass das am geringsten verstärkte Empfangssignal
mit der in der Regel höchsten
Signalqualität
als erstes anliegt und selektiv weiterverarbeitbar ist.at
partially overlapping
Receive signal level ranges of the amplifier stages with the discriminator
and time Lich separated output signals of the discriminator
is expediently
provided that the output signals one with a less or at all
not reinforced
Input signal biased discriminator with a smaller
Delay Time
as output signals of one opposite
acted upon the input signal of this discriminator stronger amplified input signal
Discriminator delay
are. This ensures that the least amplified received signal
with the usually highest
signal quality
is present first and is selectively weiterverarbeitbar.
Hierzu
ist zweckmäßigerweise
vorgesehen, dass der Kanalselektor an die Verzögerungsglieder angeschlossene
Prioritätsschalter
und einen Prioritätsencoder
aufweist, mit denen das Diskriminatorglied bestimmbar ist, dessen
Ausgangssignal als erstes an dem Prioritätsencoder anliegt. Dadurch
wird die Rückrechnung
auf die tatsächliche
Laufzeit erheblich vereinfacht.For this
is expediently
provided that the channel selector is connected to the delay elements
priority switch
and a priority encoder
having, with which the discriminator is determinable, whose
Output signal is applied first to the priority encoder. Thereby
will the retroactive accounting
on the actual
Runtime considerably simplified.
Bei
einer weiteren Weiterbildung der erfindungsgemäßen Vorrichtung ist vorgesehen,
dass die Signalverarbeitungseinheit einen Taktgeber und ein Zählglied
aufweist, mit dem von dem Taktgeber in regelmäßigen Abständen abgegebene Taktsignale
zwischen einem dem Aussenden der Strahlung zugeordneten Startsignal
bis zum Auftreten eines der Generierung des eines Empfangssignals
zugeordneten Stoppsignals nach einer Zählvorschrift zählbar sind. Dadurch
läßt sich
bereits verhältnismäßig genau
die Entfernung bestimmen, indem zum Bestimmen der Laufzeit der Strahlung
und damit der Entfernung die Anzahl der Taktsignale mit der Taktperiode,
das heißt der
Zeit zwischen zwei Taktsignalen, multipliziert wird.at
a further development of the device according to the invention is provided,
in that the signal processing unit comprises a clock and a counter
having the clock signals output from the clock at regular intervals
between a start signal associated with the emission of the radiation
until the occurrence of the generation of a received signal
assigned stop signal according to a counting rule are counted. Thereby
let yourself
already relatively accurate
determine the distance by determining the transit time of the radiation
and thus the distance the number of clock signals with the clock period
that is the one
Time between two clock signals, is multiplied.
Für eine Steigerung
der Meßgenauigkeit
ist bei der letztgenannten Weiterbildung vorteilhafterweise vorgesehen,
dass die Signalverarbeitungseinheit eine Interpolationsschaltung
aufweist, mit der für ein
zwischen zwei Taktsignale fallendes Stoppsignal der relative Zeitpunkt
des Eintreffens des Stoppsignals in Bezug auf die Taktperiode des
Taktgebers zur Berücksichtigung
bei der Bestimmung der Entfernung bestimmbar ist. Dadurch läßt sich
die Meßgenauigkeit über die
Taktperiode des Taktgebers hinaus erhöhen.For an increase
the measuring accuracy
is advantageously provided in the latter development,
the signal processing unit is an interpolation circuit
has, for a
between two clock signals falling stop signal, the relative time
the arrival of the stop signal with respect to the clock period of the
Clock for consideration
determinable in the determination of the distance. This can be done
the measuring accuracy over the
Increase the clock period of the clock.
Die
Erfindung wird nachstehend erläutert
unter Bezug auf die Figuren der Zeichnung. Es zeigen:The
Invention will be explained below
with reference to the figures of the drawing. Show it:
1 in
einem Blockschaubild den grundlegenden Aufbau einer erfindungsgemäßen Vorrichtung, 1 in a block diagram the basic structure of a device according to the invention,
2 in
einem Blockschaubild den beispielhaften Aufbau einer Empfangssignalverarbeitungseinheit
gemäß der Erfindung
mit einem Serienverstärker, 2 1 is a block diagram of the exemplary structure of a received signal processing unit according to the invention with a series amplifier,
3 in
einem Blockschaubild einen Parallelverstärker für eine Empfangssignalverarbeitungseinheit,
der nicht Teil der vorliegenden Erfindung ist, 3 1 is a block diagram of a parallel amplifier for a received signal processing unit which does not form part of the present invention;
4 in
einem Blockschaubild den beispielhaften Aufbau eines Kanalselektors
gemäß der Erfindung, 4 in a block diagram the exemplary structure of a channel selector according to the invention,
5 in
einem Blockschaubild den beispielhaften Aufbau eines Prioritätsencoders
gemäß der Erfindung, 5 1 is a block diagram showing the exemplary structure of a priority encoder according to the invention;
6 in
einem Blockschaubild den beispielhaften Aufbau einer Zeitsignalverarbeitungseinheit, 6 1 is a block diagram showing the exemplary structure of a time signal processing unit;
7 in
einem Blockschaubild ein weiteres Ausführungsbeispiel einer Interpolationsschaltung für eine Zeitsignalverarbeitungseinheit
und 7 in a block diagram, another embodiment of an interpolation circuit for a time signal processing unit and
8 in
einem Blockschaubild eine beispielhafte Hilfssignalgeneriereinheit
gemäß der Erfindung. 8th an exemplary auxiliary signal generating unit according to the invention in a block diagram.
1 zeigt
in einem Blockschaubild den grundlegenden Aufbau einer erfindungsgemäßen Vorrichtung
mit einer weiter unten näher
erläuterten Zeitsignalverarbeitungseinheit 1 als
Teil einer Signalverarbeitungseinheit, der von einer Triggersignalquelle 2 eine
Abfolge von Triggersignalen zum Start jeweils eines Messvorgangs
pro Triggersignal einspeisbar ist. Mit der Zeitsignalverarbeitungseinheit 1 ist
ein Modulatorstartsignal erzeugbar, das einer Modulatoreinheit 3 einspeisbar
ist. Mit der Modulatoreinheit 3 ist infolge des Modulatorstartsignals
ein Ansteuersignal generiert war, das einer vorzugsweise als im
sichtbaren oder nahen infraroten Spektralbereich emittierender Laser
ausgebildeten optischen Strahlungsquelle 4 einspeisbar
ist. Mit der Strahlungsquelle 4 sind in einer sich bekannten
Weise durch die Ansteuersignale gesteuert vorzugsweise verhältnismäßig kurze
Lichtpulse als intensitätsmodulierte
Strahlung aussendbar. 1 shows in a block diagram the basic structure of a device according to the invention with a time signal processing unit explained in more detail below 1 as part of a signal processing unit derived from a trigger signal source 2 a sequence of trigger signals for the start of each measurement process per trigger signal can be fed. With the time signal processing unit 1 a modulator start signal is generated, which is a modulator unit 3 can be fed. With the modulator unit 3 a drive signal was generated as a result of the modulator start signal, which is an optical radiation source which is preferably designed as a laser emitting in the visible or near infrared spectral range 4 can be fed. With the radiation source 4 are controlled in a known manner by the drive signals preferably relatively short pulses of light emitted as intensity-modulated radiation.
Der
Strahlungsquelle 4 ist eine Kollimationsoptik 5 nachgeordnet,
mit der die Lichtpulse kollimiert auf eine Objektoberfläche 6 richtbar
sind, deren Entfernung zu einer Referenz der Vorrichtung zu bestimmen
ist. Von der Objektoberfläche 6 rückgeworfene Anteile
der Lichtpulse sind über
eine Empfangsoptik 7 einer einen Photodetektor aufweisenden
Strahlungsempfangseinheit 8 einspeisbar, mit der die von dem
Photodetektor detektierten Intensitäten der erfaßten rückgeworfenen
Anteile der Lichtpulse in elektrische Empfangssignale umwandelbar
sind.The radiation source 4 is a collimation optics 5 downstream, with which the light pulses collimated on an object surface 6 can be directed, whose distance is to be determined to a reference of the device. From the object surface 6 discarded portions of the light pulses are via a receiving optics 7 a radiation receiving unit having a photodetector 8th can be fed, with which the detected by the photodetector intensities of the detected reflected portions of the light pulses can be converted into electrical reception signals.
Die
in Abhängigkeit
der Entfernung der Objektoberfläche 6 von
der Vorrichtung und auch in Abhängigkeit
von der Beschaffenheit der Objektoberfläche 6 mit ihrem Pegel
unter Umständen
stark schwankenden Empfangssignale der Strahlungsempfangseinheit 8 sind
einer weiter unten näher
erläuterten
Empfangssignalverarbeitungseinheit 9 als weiterer Teil
der Signalverarbeitungseinheit einspeisbar, mit der die Empfangssignale
verstärkbar
und in Analogsignale mit einem innerhalb eines vorgegebenen Toleranzbereichs
gelegenen bestimmten Standardpegel umwandelbar sind. Diese Analogsignale sind
zusammen mit weiteren, die jeweilige Bearbeitungsweise eines Empfangssignal
zu einem Analogsignal mit einem Standardpegel kennzeichnenden Signalbearbeitungsdaten
einem Messdatenrechner 10 einspeisbar.The depending on the distance of the object surface 6 from the device and also depending on the nature of the object surface 6 Under certain circumstances, with their level strongly fluctuating received signals of the radiation receiving unit 8th are a received signal processing unit explained in more detail below 9 as a further part of the signal processing unit with which the received signals can be amplified and converted into analog signals with a certain standard within a predetermined tolerance range certain standard level. These analog signals, together with further signal processing data characterizing the respective processing of a received signal into an analog signal with a standard level, are a measurement data computer 10 fed.
Die
Zeitsignalverarbeitungseinheit 1 steht weiterhin mit einer
weiter unten näher
erläuterten Hilfssignalgeneriereinheit 11 und mit
dem Messdatenrechner 10 in Verbindung, mit dem die Messdaten beispielsweise
zum Generieren eines räumlichen und/oder
zeitlichen Profiles der Objektoberfläche 6 oder eines Teilbereichs
hiervon weiterverarbeitbar sind.The time signal processing unit 1 also stands with an auxiliary signal generating unit explained in more detail below 11 and with the measurement data computer 10 in connection with which the measurement data, for example, to generate a spatial and / or temporal profile of the object surface 6 or a subarea thereof are further processed.
2 zeigt
in einem Blockschaubild den beispielhaften Aufbau einer Empfangssignalsverarbeitungseinheit 9 gemäß der Erfindung
mit einem Serienverstärker 12 als
Verstärker,
der als Verstärkerstufen über eine
Anzahl von in Reihe geschaltete, beispielsweise jeweils eine gleiche
Verstärkung
aufweisende Serienverstärkerstufen
verfügt,
wobei in 2 eine erste Serienverstärkerstufe 13,
eine zweite Serienverstärkerstufe 14 und
unter Auslassen weiterer Serienverstärkerstufen in der Darstellung
gemäß 2 eine
n. Serienverstärkerstufe 15 dargestellt sind.
Weiterhin weist die Empfangssignalverarbeitungseinheit 9 ein
Signalselektiermodul 16 auf, welches über eine Anzahl von Diskriminatorglieder
verfügt,
von denen in 2 ein nulltes Diskriminatorglied 17,
ein erstes Diskriminatorglied 18, ein zweites Diskriminatorglied 19 und
entsprechend der Anzahl der Serienverstärker ein n. Diskriminatorglied 20 dargestellt
sind. 2 shows in a block diagram the exemplary structure of a received signal processing unit 9 according to the invention with a series amplifier 12 as an amplifier having as amplifier stages a number of serially connected, for example, in each case an equal gain series amplifier stages, wherein in 2 a first series amplifier stage 13 , a second series amplifier stage 14 and omitting further series amplifier stages in the illustration according to 2 an n. series amplifier stage 15 are shown. Furthermore, the received signal processing unit 9 a signal selection module 16 which has a number of discriminator members, of which in 2 a zeroth discriminator member 17 , a first discriminator member 18 , a second discriminator member 19 and according to the number of series amplifiers, an nth discriminator element 20 are shown.
Der
Eingang des nullten Diskriminatorglieds 17 liegt am Eingang
der Empfangssignalverarbeitungseinheit 9 an und weist einen
nullten Fensterkomparator 21 und einen nullten Diskriminator 22 auf,
die parallel geschaltet sind. Die Ausgänge des nullten Fensterkomparators 21 und
des nullten Diskriminators 22 sind an die Eingänge eines
nullten Diskriminator-UND-Gatters 23 gelegt.The input of the zeroth discriminator 17 is located at the input of the received signal processing unit 9 and has a zeroth window comparator 21 and a zeroth discriminator 22 on, which are connected in parallel. The outputs of the zeroth window comparator 21 and the zeroth discriminator 22 are to the inputs of a zeroth discriminator AND gate 23 placed.
Bei
dieser Gelegenheit sei angemerkt, dass mit dem Namensbestandteil „UND" und entsprechend
mit dem Namensbestandteil „ODER" nachfolgend Elemente
benannt werden, die logische UND- beziehungsweise ODER-Funktionen
ausführen.at
This opportunity should be noted that with the name component "AND" and accordingly
with the name component "OR" below elements
be named, the logical AND or OR functions
To run.
Der
Eingang des ersten Diskriminatorglieds 18 liegt am Ausgang
der ersten Serienverstärkerstufe 13 an
und verfügt über einen
ersten Fensterkomparator 24 und einen ersten Diskriminator 25,
die parallel geschaltet sind. Die Ausgänge des ersten Fensterkomparators 24 und
des ersten Diskriminators 25 sind an die Eingänge eines
ersten Diskriminator-UND-Gatters 26 gelegt.The entrance of the first discriminator 18 is at the output of the first series amplifier stage 13 and has a first window comparator 24 and a first discriminator 25 which are connected in parallel. The outputs of the first window comparator 24 and the first discriminator 25 are to the inputs of a first discriminator AND gate 26 placed.
Entsprechend
liegt der Eingang des zweiten Diskriminatorglieds 19 am
Ausgang der zweiten Serienverstärkerstufe 14 an
und verfügt über einen
zweiten Fensterkomparator 27 und einen zweiten Diskriminator 28,
die parallel geschaltet sind. Die Ausgänge des zweiten Fensterkomparators 27 und
des zweiten Diskriminators 28 sind an die Eingänge eines zweiten
Diskriminator-UND-Gatters 29 gelegt.Accordingly, the input of the second discriminator is located 19 at the output of the second series amplifier stage 14 and has a second window comparator 27 and a second discriminator 28 which are connected in parallel. The outputs of the second window comparator 27 and the second discriminator 28 are to the inputs of a second discriminator AND gate 29 placed.
Analog
schließlich
liegt der Eingang des n. Diskriminatorglieds 20 am Ausgang
der n. Serienverstärkerstufe 15 an
und verfügt über einen
n. Fensterkomparator 30 und einen n. Diskriminator 31,
die parallel geschaltet sind. Die Ausgänge des n. Fensterkomparators 30 und
des n. Diskriminators 31 sind an die Eingänge eines
n. Diskriminator-UND-Gatters 32 gelegt.Analogously, the input of the nth discriminator element is located 20 at the output of the nth series amplifier stage 15 and has a n. Window Comparator 30 and an n. discriminator 31 which are connected in parallel. The outputs of the nth window comparator 30 and the n. discriminator 31 are to the inputs of an n. discriminator AND gate 32 placed.
Die
Diskriminatoren 22, 25, 28, 31 sind
beispielsweise als sogenannte „constant
amplitude fraction" – Diskriminatoren
oder als sogenannte „constant
time fraction" – Diskriminatoren
ausgebildet. Ein „constant
amplitude fraction" – Diskriminator
liefert dann ein Ausgangssignal, wenn sein Eingangssignal einen
bestimmten relativen Signalamplitudenanteil entsprechenden, für den jeweiligen
Diskriminator charakteristischen Pegel überschreitet. Ein „constant time
fraction" – Diskriminator
liefert dann ein Ausgangssignal, wenn dessen Eingangssignal einen
als für
den jeweiligen Diskriminator charakteristischen und in einem bestimmten
relativen Verhältnis
zum Signalwert bei einer bestimmten, für den jeweiligen Diskriminator
charakteristischen Zeit vom Signalanfang stehenden Pegel überschreitet.The discriminators 22 . 25 . 28 . 31 For example, they are designed as so-called "constant amplitude fraction" discriminators or as so-called "constant time fraction" discriminators. A constant amplitude fraction discriminator then provides an output signal when its input signal exceeds a level representative of a particular relative signal amplitude component for each discriminator A constant time fraction discriminator then provides an output signal when its input signal is one for the respective discriminator characteristic and in a certain relative ratio to the signal value at a certain, characteristic of the respective discriminator time from the beginning of the signal signal exceeds.
Die
Fensterkomparatoren 21, 24, 27, 30 liefern
genau dann ein Ausgangssignal, wenn das Eingangssignal einen bestimmten,
für den
jeweiligen Fensterkomparator 22, 25, 28, 31 charakteristischen unteren
Pegel überschreitet,
aber unterhalb eines bestimmten, für den jeweiligen Fensterkomparator 22, 25, 28, 31 charakteristischen
oberen Pegels bleibt.The window comparators 21 . 24 . 27 . 30 provide an output signal if and only if the input signal has a specific, for the respective window comparator 22 . 25 . 28 . 31 characteristic lower level, but below a certain, for the respective window comparator 22 . 25 . 28 . 31 characteristic upper level remains.
Somit
liefert jedes der Diskriminatorglieder 17, 18, 19, 20 genau
dann am Ausgang des jeweiligen Diskriminator-UND-Gatters 23, 26, 29, 32 ein Ausgangssignal,
wenn das mit jeweils festen Verstärkungen verstärkte Empfangssignal
oberhalb der jeweiligen unteren Schwelle und unterhalb der jeweiligen
oberen Schwelle des betreffenden Fensterkomparators 21, 24, 27, 30 liegt.Thus, each of the discriminator members provides 17 . 18 . 19 . 20 right then at the output of the respective discriminator AND gate 23 . 26 . 29 . 32 an output signal when the each with fixed gains amplified received signal above the respective lower threshold and below the respective upper threshold of the respective window comparator 21 . 24 . 27 . 30 lies.
Zweckmäßigerweise überlappen
die oberen beziehungsweise unteren Schwellen aufeinanderfolgender
Serienverstärkerstufen 13, 14, 15 mit
zugeordneten Diskriminatorgliedern 17, 18, 19, 20 geringfügig, so
dass der gesamte, durch die kleinste noch ordnungsgemäß verstärkbare und
die größte unverstärkt weiterverarbeitbare
Intensität
eines Empfangssignals und die Verstärkungseigenschaften der Serienverstärkerstufen 13, 14, 15 festgelegte
Dynamikbereich der Empfangssignalverarbeitungseinheit 9 in feste,
einander in einem gewissen Randbereich überlappende Segmente unterteilt
ist.Conveniently, the upper and lower thresholds of successive series amplifier stages overlap 13 . 14 . 15 with associated discriminator links 17 . 18 . 19 . 20 slightly, so that the total, by the smallest still properly amplifiable and the largest unprocessed further processed intensity of a received signal and the gain characteristics of the series amplifier stages 13 . 14 . 15 fixed dynamic range of the received signal processing unit 9 is divided into fixed, each other in a certain edge region overlapping segments.
Die
nunmehr innerhalb eines gewissen Toleranzbereiches den intensitätskorrigierten
Empfangssignalen entsprechenden Ausgangssignale der Diskriminator-UND-Gatter 23, 26, 29, 32 sind
als Analogsignale S0, S1,
S2, ..., Sn mit
einem bestimmten, innerhalb eines vorgegebenen Toleranzbereichs
gelegenen Standardpegel, vorzugsweise mit einem üblichen logischen Pegel, einem
weiter unten näher
erläuterten
Kanalselektor 33 der Empfangssignalverarbeitungseinheit 9 einspeisbar,
mit dem genau eines der Analogsignale S0,
S1, S2, ..., Sn mit einem Standardpegel unter Zuordnung
zu dem jeweiligen Diskriminatorglied 17, 18, 19, 20 weiterverarbeitbar
ist.The now within a certain tolerance range of the intensity-corrected received signals corresponding output signals of the discriminator AND gate 23 . 26 . 29 . 32 are as analog signals S 0 , S 1 , S 2 , ..., S n with a certain, within a predetermined tolerance range located standard level, preferably with a common logic level, a channel selector explained in more detail below 33 the received signal processing unit 9 fed, with exactly one of the analog signals S 0, S 1, S 2, ..., S n with a standard level in association with the respective Diskriminatorglied 17 . 18 . 19 . 20 is processable.
3 zeigt
in einem Blockschaubild einen Parallelverstärker 34 als Verstärker für eine Empfangssignalverarbeitungseinheit 9,
der nicht Teil der vorliegenden Erfindung ist. Bei dem Parallelverstärker 34 sind
als Verstärkerstufen
eine Anzahl von Parallelverstärkerstufen
parallel geschaltet, wobei in 3 eine erste
Parallelverstärkerstufe 35,
eine zweite Parallelverstärkerstufe 36 und
eine n. Parallelverstärkerstufe 37 dargestellt
sind. Die Parallelverstärkerstufen 35, 36, 37 weisen
mit zunehmender Ordnungszahl eine zunehmende Verstärkung auf. Die
Eingänge
der Parallelverstärkerstufen 35, 36, 37 sind
direkt mit den Empfangssignalen beaufschlagbar, und die Ausgänge der
Parallelverstärkerstufen 35, 36, 37 sind
an jeweils ein zugeordnetes, in 3 nicht
dargestelltes Diskriminatorglied 18, 19, 20 angeschlossen. 3 shows in a block diagram a parallel amplifier 34 as an amplifier for a received signal processing unit 9 which is not part of the present invention. In the parallel amplifier 34 are connected as amplifier stages a number of parallel amplifier stages in parallel, wherein in 3 a first parallel amplifier stage 35 , a second parallel amplifier stage 36 and an n. parallel amplifier stage 37 are shown. The parallel amplifier stages 35 . 36 . 37 have increasing gain with increasing atomic number. The inputs of the parallel amplifier stages 35 . 36 . 37 can be acted upon directly with the received signals, and the outputs of the parallel amplifier stages 35 . 36 . 37 are assigned to one each, in 3 not shown discriminator 18 . 19 . 20 connected.
Funktional
entsprechen die Parallelverstärkerstufen 35, 36, 37 den
Serienverstärkerstufen 13, 14, 15 des
Serienverstärker 12 gemäß 2,
indem den Diskriminatorgliedern 17, 18, 19, 20 mit
einer festen Verstärkung
unterschiedlich verstärkte
Empfangssignale bereitgestellt werden.Functionally, the parallel amplifier stages correspond 35 . 36 . 37 the series amplifier stages 13 . 14 . 15 of the series amplifier 12 according to 2 by the discriminator members 17 . 18 . 19 . 20 be provided with a fixed gain differently amplified received signals.
4 zeigt
in einem Blockschaubild den beispielhaften Aufbau eines Kanalselektors 33 gemäß der Erfindung.
Der Kanalselektor 33 gemäß 4 weist
eingangsseitig ein an das nullte Diskriminator-UND-Gatter 23 angeschlossenes
nulltes Verzögerungsglied 38,
ein an das erste Diskriminator-UND-Gatter 26 angeschlossenes
erstes Verzögerungsglied 39,
ein an das zweite Diskriminator-UND-Gatter 29 angeschlossenes
zweites Verzögerungsglied 40 und
entsprechend der Anzahl der Diskriminatorglieder 17, 18, 19, 20 der
Empfangssignalverarbeitungseinheit 9 ein an das n. Diskriminator-UND-Gatter 32 angeschlossenes
n. Verzögerungsglied 41 auf.
Mit den Verzöge rungsgliedern 38, 39, 40, 41 sind
mit zunehmender Verstärkung
der Empfangssignale, auf die die jeweiligen Analogsignale S0, S1, S2,
..., Sn mit einem Standardpegel zurückgehen,
eine zunehmende Verzögerung
der jeweiligen Analogsignale S0, S1, S2, ..., Sn mit einem Standardpegel erzeugbar. 4 shows in a block diagram the exemplary structure of a channel selector 33 according to the invention. The channel selector 33 according to 4 has on the input side to the zeroth discriminator AND gate 23 connected zeroth delay element 38 to the first discriminator AND gate 26 connected first delay element 39 to the second discriminator AND gate 29 connected second delay element 40 and according to the number of discriminator members 17 . 18 . 19 . 20 the received signal processing unit 9 an to the n. discriminator AND gate 32 Connected n. Delay element 41 on. With the delay elements 38 . 39 . 40 . 41 are with increasing amplification of the received signals to which the respective analog signals S 0 , S 1 , S 2 , ..., S n go back to a standard level, an increasing delay of the respective analog signals S 0 , S 1 , S 2 , ... , S n can be generated with a standard level.
Die
Ausgangssignale der Verzögerungsglieder 38, 39, 40, 41 sind
zum einen an die Eingänge
eines Stoppsignal-ODER-Glieds 42 gelegt,
dessen Ausgangssignal einem Eingang eines Stoppssignal-UND-Glieds 43 einspeisbar
ist. An dem weiteren Eingang des Stoppssignal-UND-Glieds 43 liegt
weiterhin ein mit der weiter unten näher erläuterten Hilfssignalgeneriereinheit 11 erzeugtes
Plausibilitätssteuersignal
an, welches über
eine innerhalb des Messbereiches der Vorrichtung der maximalen Laufzeit der
Strahlung entsprechende Zeitdauer an dem Stoppsignal-UND-Glied 43 anliegt.
Somit liegt am Ausgang des Stoppsignal-UND-Glieds 43 dann
ein als Stoppsignal dienendes, bei einem pulsartigen Triggersignal
ebenfalls pulsartiges Ausgangssignal an, wenn innerhalb des Meßbereiches
der Vorrichtung am Ausgang wenigstens eines der Diskriminatorglieder 17, 18, 19, 20 ein
Analogsignal mit einem Standardpegel anliegt.The output signals of the delay elements 38 . 39 . 40 . 41 are on the one hand to the inputs of a stop signal OR gate 42 whose output signal is an input of a stop signal AND gate 43 can be fed. At the further input of the stop signal AND gate 43 is still a with the explained in more detail below auxiliary signal generating unit 11 generated plausibility control signal, which has a corresponding within the measuring range of the device of the maximum transit time of the radiation time at the stop signal AND gate 43 is applied. Thus lies at the output of the stop signal AND gate 43 then serving as a stop signal, in a pulse-like trigger signal also pulse-like output signal, if within the measuring range of the device at the output of at least one of the discriminator 17 . 18 . 19 . 20 an analog signal with a standard level is applied.
Weiterhin
verfügt
der Kanalselektor 33 als Prioritätsschalter über eine der Anzahl der Verzögerungsglieder 38, 39, 40, 41 entsprechende
Anzahl von Selektor-Flipflops mit einem Daten-Eingang D, einem clock-Eingang C, einem
Rücksetz-Eingang
R sowie einem invertierenden Ausgang –Q. Bei den Selektor-Flipflops und allen
weiteren, nachfolgend eingeführten
Flipflops wird bei einem Signalübergang von
einem niedrigen zu einem hohen Pegel an dem clock-Eingang C das
an dem Daten-Eingang D anliegende Signal auf den invertierenden
Ausgang –Q
beziehungsweise einen nicht invertierenden Ausgang Q durchgeschaltet
und dort bis zu einem hohen Pegel an dem Rücksetz-Eingang R gehalten.Furthermore, the channel selector has 33 as a priority switch over one of the number of delay elements 38 . 39 . 40 . 41 corresponding number of selector flip-flops with a data input D, a clock input C, a reset input R and an inverting output -Q. In the selector flip-flops and all other subsequently introduced flip-flops is at a signal transition from a low to a high level at the clock input C, the signal applied to the data input D to the inverting output -Q or a non-inverting output Q. through and held there to a high level at the reset input R.
Bei
dem Kanalselektor 33 ist der clock-Eingang C eines nullten
Selektor-Flipflops 44 an den Ausgang des nullten Verzögerungsglieds 38,
der clock-Eingang C eines ersten Selektor-Flipflops 45 an den
Ausgang des ersten Verzögerungsglieds 39,
der clock-Eingang
C eines zweiten Selektor-Flipflops 46 an den Ausgang des
zweiten Verzögerungsglieds 40 und
schließlich
der clock-Eingang
C des n. Selektor-Flipflops 47 an den Ausgang des n. Verzögerungsglieds 41 angeschlossen
sind.At the channel selector 33 is the clock input C of a zeroth selector flip-flop 44 to the output of the zeroth delay element 38 , the clock input C of a first selector flip-flop 45 to the output of the first delay element 39 , the clock input C of a second selector flip-flop 46 to the output of the second delay element 40 and finally, the clock input C of the n. selector flip-flop 47 to the output of the nth delay element 41 are connected.
An
dem Daten-Eingang D des nullten Selektor-Flipflops 44 liegt
während
der Dauer der maximalen Laufzeit der Strahlung das einen hohen Pegel aufweisende
Plausibilitätssteuersignal
an. Der invertierende Ausgang –Q
des nullten Selektor-Flipflops 44 liegt an dem Daten-Eingang
D des ersten Selektor-Flipflops 45 an. Der invertierende
Ausgang –Q des
ersten Selektor-Flipflops 45 liegt an dem Daten-Eingang
D des zweiten Selektor-Flipflops 46 an. Diese Verschaltung
wird von Stufe zu Stufe vorgeführt,
wobei 4 zu entnehmen ist, dass an dem Daten-Eingang
D des n. Selektor-Flipflops 47 das invertierte Ausgangssignal
aus den invertierenden Ausgang –Q
des Selektor-Flipflops der vorletzten Stufe anliegt.At the data input D of the zeroth selector flip-flop 44 During the duration of the maximum transit time of the radiation, the high-level plausibility control signal is present. The inverting output -Q of the zeroth selector flip-flop 44 is at the data input D of the first selector flip-flop 45 at. The inverting output -Q of the first selector flip-flop 45 is at the data input D of the second selector flip-flop 46 at. This interconnection is demonstrated from stage to stage, where 4 It can be seen that at the data input D of the n. Selector flip-flop 47 the inverted output signal from the inverting output -Q of the selector flip-flop of the penultimate stage is applied.
Die
invertierenden Ausgänge –Q der Selektor-Flipflops 44, 45, 46, 47 sind
an einen weiter unten näher
erläuterten
Prioritätsencoder 48 angeschlossen.
Mit dem Prioritätsencoder 48 ist
ein Stufenkennsignal erzeugbar, welches angibt, ob, und wenn ja
mit welcher Serienverstärkerstufe 13, 14, 15 beziehungsweise
Parallelverstärkerstufe 35, 36, 37 das
jeweilige Empfangssignal verstärkt
worden und damit auch festgelegt ist, welche der nachfolgenden Elemente,
und dabei insbesondere die Verzögerungsglieder 38, 39, 40, 41,
durchlaufen worden sind.The inverting outputs -Q of the selector flip-flops 44 . 45 . 46 . 47 are to a further explained below priority encoder 48 connected. With the priority encoder 48 is a stage identification signal can be generated, which indicates whether, and if so with which series amplifier stage 13 . 14 . 15 or parallel amplifier stage 35 . 36 . 37 the respective received signal has been amplified and thus also fixed which of the following elements, and in particular the delay elements 38 . 39 . 40 . 41 , have been passed through.
Durch
die durch die Verzögerungsglieder 38, 39, 40, 41 erzeugten
zeitlichen Verzögerungen
zwischen den über
die verschiedenen Diskriminatorglieder 17, 18, 19, 20 erzeugten
Ana logsignale S0, S1,
S2, ..., Sn mit
einem Standardpegel und die Umschaltung der Selektor-Flipflops 44, 45, 46, 47 der
höheren
Stufen nach Einlauf der Analogsignale S0,
S1, S2, ..., Sn mit einem Standardpegel in den clock-Eingang
C der den Diskriminatorgliedern 17, 18, 19, 20 mit
der höchsten
vorangegangenen Verstärkung
zugeordneten Selektor-Flipflops 44, 45, 46, 47 in
den anderen logischen Zustand liegt an den Eingängen des Prioritätsencoders 48 dabei
nur das invertierte Ausgangssignal eines einzigen oder zweier benachbarter
Selektor-Flipflops 44, 45, 46, 47 mit
niedrigem Pegel an. Bei sich überlappenden
Diskriminationsbereichen der Diskriminatorglieder 17, 18, 19, 20 wird
allein das Analogsignal S0, S1,
S2, ..., Sn mit
einem Standardpegel weiterverarbeitet, welches auf das am geringsten verstärkte Empfangssignal
zurückgeht.Through the through the delay elements 38 . 39 . 40 . 41 generated delays between the over the different discriminator 17 . 18 . 19 . 20 Ana generated Ana logsignals S 0 , S 1 , S 2 , ..., S n with a standard level and the switching of the selector flip-flops 44 . 45 . 46 . 47 the higher stages after entry of the analog signals S 0 , S 1 , S 2 , ..., S n with a standard level in the clock input C of the discriminator 17 . 18 . 19 . 20 selector flip-flop associated with the highest preceding gain 44 . 45 . 46 . 47 the other logical state is at the inputs of the priority encoder 48 only the inverted output signal of a single or two adjacent selector flip-flops 44 . 45 . 46 . 47 low level. At overlapping discrimination areas of discriminator 17 . 18 . 19 . 20 Only the analog signal S 0, S 1, S 2, ..., S n is further processed with a standard level, which goes back to the lowest amplified receive signal.
5 zeigt
in einem Blockschaubild den beispielhaften Aufbau eines Prioritätsencoders 48 gemäß der Erfindung
für die
Verarbeitung von aus den invertierenden Ausgängen –Q von in der dargestellten
Ausführung
vier Selektor-Flipflops 44, 45, 46, 47 stammenden
invertierten Logiksignalen S 0, S 1, S 2, S 3 mit einem Standardpegel. 5 shows in a block diagram the exemplary structure of a priority encoder 48 according to the invention for the processing of from the inverting outputs -Q of FIG th execution four selector flip-flops 44 . 45 . 46 . 47 originating inverted logic signals S 0 . S 1 . S 2 . S 3 with a standard level.
Das
aus dem nullten Selektor-Flipflop 44 stammende invertierte
Logiksignal S 0 mit
einem Standardpegel wird nicht direkt weiterverarbeitet.The zeroth selector flip-flop 44 native inverted logic signal S 0 with a standard level is not further processed directly.
Das
aus dem ersten Selektor-Flipflop 45 stammende invertierte
Logiksignal S 1 mit
einem Standardpegel ist zur Invertierung einem ersten Invertierglied 49 einspeisbar.
Der Ausgang des ersten Invertierglieds 49 liegt an einem
Eingang eines ersten Auswahl-UND-Glieds 50.That from the first selector flip-flop 45 native inverted logic signal S 1 with a standard level is for inversion a first inverter 49 fed. The output of the first inverter 49 is located at an input of a first selection AND gate 50 ,
Das
aus dem zweiten Selektor-Flipflop 46 stammende invertierte
Logiksignal S 2 mit
einem Standardpegel ist zur Invertierung einem zweiten Invertierglied 51 einspeisbar.
Der Ausgang des zweiten Invertierglieds 51 liegt zum einen
nach erneuter Invertierung über
ein drittes Invertierglied 52 an einem weiteren Eingang
des ersten Auswahl-UND-Glieds 50 und zum anderen an einem
Eingang eines zweiten Auswahl-UND-Glieds 53 an.That from the second selector flip-flop 46 native inverted logic signal S 2 with a standard level is for inverting a second inverter 51 fed. The output of the second inverter 51 on the one hand after renewed inversion via a third Invertierglied 52 at a further input of the first selection AND gate 50 and on the other to an input of a second selection AND gate 53 at.
Das
aus dem in dem dargestellten Ausführung mit n = 3 dem in der
Ordnung dritten Selektor-Flipflop 47 stammende invertierte
Logiksignal S 3 mit
einem Standardpegel schließlich
ist zur Invertierung einem vierten Invertierglied 54 einspeisbar.
Der Ausgang des vierten Invertierglieds 54 liegt an einem Eingang
eines dritten Auswahl-UND-Glieds 55 an.This is from that in the illustrated embodiment with n = 3 in the order third selector flip-flop 47 native inverted logic signal S 3 Finally, with a standard level, a fourth inverter is used for inversion 54 fed. The output of the fourth inverter 54 is located at an input of a third selection AND gate 55 at.
Weiterhin
ist dem Prioritätsencoder 48 das
in 5 mit P bezeichnete
invertierte Plausibilitätssteuersignal
einspeisbar, welches über
ein fünftes
Invertierglied 56 dem zweiten Auswahl-UND-Glied 53 und dem dritten
Auswahl-UND-Glied 55 über
jeweils zweite Eingänge
sowie dem ersten Auswahl-UND-Glied 50 über einen dritten Eingang zuführbar ist.Furthermore, the priority encoder 48 this in 5 With P designated inverted plausibility control signal, which via a fifth inverter 56 the second selection AND gate 53 and the third selection AND gate 55 via in each case second inputs and the first selection AND element 50 can be supplied via a third input.
Der
Ausgang des ersten Auswahl-UND-Glieds 50 und der Ausgang
des dritten Auswahl-UND-Glieds 55 sind einem invertierenden ersten
Encoder-ODER-Glied 57 einspeisbar. Der Ausgang des zweiten
Auswahl-UND-Glieds 53 und der Ausgang des dritten Auswahl-UND-Glieds 55 sind
einem invertierenden zweiten Encoder-ODER-Glied 58 zuführbar.The output of the first selection AND gate 50 and the output of the third select AND gate 55 are an inverting first encoder-OR gate 57 fed. The output of the second selection AND gate 53 and the output of the third select AND gate 55 are an inverting second encoder OR gate 58 fed.
Bei
dem beispielhaften Aufbau des Prioritätsencoders 48 gemäß 5 liegen
bei genereller Freischaltung durch das invertierte Plausibilitätssteuersignal P am Ausgang des ersten
Encoder-ODER-Glieds 57 ein
invertiertes erstes Encoderausgangssignal Ē1 und
am Ausgang des zweiten Encoder-ODER-Glieds 58 ein invertiertes
zweites Encoderausgangssignal Ē2 an, die in Abhängigkeit der Pegel der invertierten
Logiksignale S 0, S 1, S 2, S 3 mit
einem Standardpegel verschiedene Werte annehmen. Wie sich aus der
Schaltlogik des Prioritätsencoders 48 ableiten läßt, nimmt
das aus den invertierten Encoderausgangssignalen Ē1, Ē2 gebildete Wertetupel (Ē1, Ē2) in Abhängigkeit
der Werte der invertierten Logiksignale S 0, S 1, S 2, S 3 mit einem
Standardpegel für S 0 =
0, S 1 = S 2 = S 3 =
1 den Wert (1, 1), für S 1 =
0 und S 0 = S 2 = S 3 =
1 den Wert (0, 1), für S 2 =
0 und S 0 = S 1 = S 3 =
1 den Wert (1, 0) und schließlich für S 3 = 0 und S 0 = S 1 = S 2 =
1 den Wert (0, 0).In the exemplary configuration of the priority encoder 48 according to 5 are in general activation by the inverted plausibility control signal P at the output of the first encoder-OR gate 57 an inverted first encoder output signal Ē 1 and at the output of the second encoder-OR gate 58 an inverted second encoder output signal Ē 2 , which depends on the level of the inverted logic signals S 0 . S 1 . S 2 . S 3 assume different values with a standard level. As can be seen from the switching logic of the priority encoder 48 , the value tuple (Ē 1 , Ē 2 ) formed from the inverted encoder output signals Ē 1 , Ē 2 is dependent on the values of the inverted logic signals S 0 . S 1 . S 2 . S 3 with a standard level for S 0 = 0, S 1 = S 2 = S 3 = 1 the value (1, 1), for S 1 = 0 and S 0 = S 2 = S 3 = 1 the value (0, 1), for S 2 = 0 and S 0 = S 1 = S 3 = 1 the value (1, 0) and finally for S 3 = 0 and S 0 = S 1 = S 2 = 1 the value (0, 0).
Die
mit der dem Prioritätsencoder 48 gemäß 5 zugrundeliegenden
Schaltlogik gewonnenen Wertetupel (Ē1, Ē2) sind dem Messdatenrechner 10 gemäß 1 zur
Berücksichtigung
der verschiedenen Signallaufzeiten insbesondere durch die Verzögerungsglieder 38, 39, 40, 41 bei
der Entfernungsmessung als Signalbearbeitungsdaten einspeisbar.The one with the priority encoder 48 according to 5 underlying value logic (Ē 1 , Ē 2 ) are the measurement data calculator 10 according to 1 to take into account the different signal propagation times, in particular by the delay elements 38 . 39 . 40 . 41 can be fed in as signal processing data during the distance measurement.
Es
versteht sich, dass die funktionale Ausgestaltung der Empfangssignalsverarbeitungseinheit 9 und
insbesondere auch des Signalselektiermoduls 16, des Kanalselektors 33 beziehungsweise
des Prioritätsencoders 48 nicht
auf die oben erläuterten Ausführungen
beschränkt
ist, sondern auch durch andere gleichwirkenden Schaltlogiken und
insbesondere auch durch ein funktional gleichwirkendes Datenverarbeitungsprogramm
beziehungsweise -programmteile umsetzbar ist.It is understood that the functional design of the received signal processing unit 9 and in particular also of the signal selection module 16 , the channel selector 33 or the priority encoder 48 is not limited to the above-described embodiments, but also by other equivalent switching logic and in particular by a functionally equivalent data processing program or program parts can be implemented.
6 zeigt
in einem Blockschaubild den beispielhaften Aufbau der Zeitsignalverarbeitungseinheit 1,
die eingangsseitig mit einem Triggersignalwandler-Flipflop 59 und
mit einem Stoppsignalwandler-Flipflop 60 ausgestattet ist.
In den clock-Eingang C
des Triggersignalwandler-Flipflops 59 ist das von der Triggersignalquelle 2 generierte
Triggersignal einspeisbar, während
der clock-Eingang C des Stoppsignalwandler-Flipflops 60 mit
dem von dem Stoppsignal-UND-Glied 43 erzeugten Stoppsignal beaufschlagbar
ist. An den Daten-Eingängen
D des Triggersignalwandler-Flipflops 59 und des Stoppsignalwandler-Flipflops 60 liegt
das Plausibilitätssteuersignal
P als im Rahmen der Messdauer für
eine Entfernungsmessung im wesentlichen konstantes Dauersignal hohen
Pegels an. 6 shows in a block diagram the exemplary structure of the time signal processing unit 1 , the input side with a trigger signal converter flip-flop 59 and with a stop signal converter flip-flop 60 Is provided. In the clock input C of the trigger signal converter flip-flop 59 that is from the trigger signal source 2 generated trigger signal, while the clock input C of the stop signal converter flip-flop 60 with that of the stop signal AND gate 43 generated stop signal can be acted upon. At the data inputs D of the trigger signal converter flip-flop 59 and the stop signal converter flip-flop 60 is the plausibility control signal P as in the measurement period for a distance measurement substantially constant high level signal on.
Die
Zeitsignalverarbeitungseinheit 1 verfügt weiterhin über einen
Taktgeber 61, mit dem ein vorzugsweise impulsartiges Taktsignal
konstanter Frequenz generierbar ist.The time signal processing unit 1 also has a clock 61 with which a preferably pulse-like clock signal of constant frequency can be generated.
Einem
ersten Triggersignalverarbeitungs-Flipflop 62 sind an dem
clock-Eingang C das Taktsignal und an dem Daten-Eingang D das Ausgangssignal
des Triggersignalwandler-Flipflops 59 einspeisbar. Das
an dem Ausgang Q anliegende Ausgangssignal des ersten Triggersignalverarbeitungs-Flipflops 62 wiederum
ist dem Daten-Eingang D eines zweiten Triggersignalverarbeitungs-Flipflops 63 einspeisbar,
dessen clock-Eingang C mit dem Taktsignal beaufschlagbar ist.A first trigger signal processing flip-flop 62 At the clock input C the clock signal and at the data input D the output signal of the trigger signal flip-flop 59 fed. The output signal of the first trigger signal processing flip-flop applied to the output Q 62 again, the data input D is a second trigger signal processing flip-flop 63 einspeisbar whose clock input C can be acted upon by the clock signal.
Einem
ersten Stoppsignalverarbeitungs-Flipflop 64 sind an dem
clock-Eingang C das Taktsignal und an dem Daten-Eingang D das Ausgangssignal des
Stoppsignalwandler-Flipflops 60 einspeisbar. Das an dem
Ausgang Q anliegende Ausgangssignal des ersten Stoppsignalverarbeitungs-Flipflops 64 ist wiederum
dem Daten-Eingang D eines zweiten Stoppsignalsverarbeitungs-Flipflops 65 einspeisbar, dessen
clock-Eingang C ebenfalls mit dem Taktsignal beaufschlagbar ist.A first stop signal processing flip-flop 64 At the clock input C, the clock signal and at the data input D are the output signal of the stop signal converter flip-flop 60 fed. The output signal of the first stop signal processing flip-flop applied to the output Q 64 again is the data input D of a second stop signal processing flip-flop 65 einspeisbar whose clock input C is also acted upon by the clock signal.
Die
Kaskadierung der Triggersignalverarbeitungs-Flipflops 62, 63 und
der Stoppsignalverarbeitungs-Flipflops 64, 65 dient
der Vorbeugung von aufgrund Metastabilitäten des Triggersignalverarbeitungs-Flipflops 63 und
des Stoppsignalverarbeitungs-Flipflops 65 undefinierter
Zustände
beim Wechsel des Pegels von Eingangsignalen an den Daten-Eingängen D und
gleichzeitig an clock-Eingängen
C.The cascading of the trigger signal processing flip-flops 62 . 63 and the stop signal processing flip-flop 64 . 65 serves to prevent due to metastabilities of the trigger signal processing flip-flop 63 and the stop signal processing flip-flop 65 undefined states when changing the level of input signals at the data inputs D and at the same time at clock inputs C.
Das
Ausgangssignal des zweiten Triggersignalverarbeitungs-Flipflops 63 ist
zum einen der Modulatoreinheit 3 als Modulator startsignal
und zum anderen einem Zählglied 66 an
einem invertierenden Startsignaleingang –PE als Startsignal für die dem Zählglied 66 über einen
clock-Eingang C einspeisbaren Triggersignale zuführbar. Das an dem Ausgang Q anliegende
Ausgangssignal des zweiten Stoppsignalverarbeitungs-Flipflops 65 ist
dem Zählglied 66 an einem
invertierenden Stoppsignaleingang –CE als Stoppsignal zum Beenden
des Zählens
der Taktsignale nach dem übernächsten Taktsignal
nach dem Stoppsignal. Nach Beendigung des Zählvorganges ist der die Anzahl
von zwischen dem Startsignal und dem Stoppsignal einschließlich des
unmittelbar darauffolgenden Taktsignals darstellende Zählerstand dem
Messdatenrechner 10 einspeisbar.The output of the second trigger signal processing flip-flop 63 is on the one hand the modulator unit 3 as a modulator start signal and on the other a counter 66 at an inverting start signal input -PE as a start signal for the counter 66 can be supplied via a clock input C einspeisbaren trigger signals. The output signal of the second stop signal processing flip-flop applied to the output Q 65 is the counting member 66 at an inverting stop signal input -CE as a stop signal for terminating the counting of the clock signals after the second clock signal after the stop signal. Upon completion of the counting process, the count of the count between the start signal and the stop signal including the immediately succeeding clock signal is the measurement data calculator 10 fed.
Die
Zeitsignalverarbeitungseinheit 1 verfügt weiterhin über eine
Interpolationsschaltung 67, die ein invertierendes Aktivier-ODER-Glied 68 aufweist. Ein
Eingang des Aktivier-ODER-Glieds 68 ist mit dem invertierenden
Ausgang –Q
des Stoppsignalwandler-Flipflops 60 verbunden, während der
andere Eingang des Aktivier-ODER-Glieds 68 an den Ausgang Q
des zweiten Stoppsignalverarbeitungs-Flipflops 65 angeschlossen
ist. Der invertierende Ausgang des Aktivier-ODER-Glieds 68 ist
an einen Aktiviereingang eines Zeit-Amplituden-Wandlers 69 angeschlossen, während der
Ausgang Q des Stoppsignalwandler-Flipflops 60 mit einem
Vorbereitungseingang des Zeit-Amplituden-Wandlers 69 verbunden
ist.The time signal processing unit 1 also has an interpolation circuit 67 , which is an inverting activator OR gate 68 having. An input of the activator OR gate 68 is at the inverting output -Q of the stop signal converter flip-flop 60 while the other input of the activator OR gate 68 to the output Q of the second stop signal processing flip-flop 65 connected. The inverting output of the activator OR gate 68 is to an enable input of a time-to-amplitude converter 69 connected during the output Q of the stop signal converter flip-flop 60 with a preprocessing input of the time-amplitude converter 69 connected is.
Mit
dem Zeit-Amplituden-Wandler 69 ist solange ein der seit
dem Stoppsignal verstrichenen Zeit zugeordnetes Wandlersignal generierbar,
bis ein einlaufendes übernächstes Taktsignal
das Wandlersignal einfriert. Der Wert des Wandlersignals entspricht dem
Anteil einer Taktperiode zwischen zwei Taktsignalen nach dem Stoppsignal.With the time-amplitude converter 69 is as long as one of the elapsed since the stop signal time converter signal generated until an incoming overclocking signal freezes the transducer signal. The value of the transducer signal corresponds to the proportion of a clock period between two clock signals after the stop signal.
Das
analoge Wandlersignal als Ausgangssignal des Zeit-Amplituden-Wandlers 69 ist
einem Analogeingang eines Analog-Digital-Wandlers 70 einspeisbar.
Ein bei Anliegen eines Aktiviersignals das Durchführen der
Digitalisierung auslösender
Aktiviereingang des Analog-Digital-Wandlers 70 steht über ein
Wandlerverzögerungsglied 71 und
einen Wandleraktiviergenerator 72 mit dem Ausgang Q des Stoppsignalwandler-Flipflops 60 in
Verbindung. Die durch das Wandlerverzögerungsglied 71 hervorgerufene
Verzögerung
entspricht wenigstens der Lauf- und
Bearbeitungszeit der Signale in den Stoppsignalverarbeitungs-Flipflops 64, 65,
dem Aktivier-ODER-Glied 68, dem Zeit-Amplituden-Wandler 69 und dem
Analog-Digital-Wandler 70, so dass sichergestellt ist,
dass der Analog-Digital-Wandler 70 frühestens dann digitalisiert,
wenn das Stoppsignal eingegangen ist.The analogue converter signal as an output signal of the time-amplitude converter 69 is an analog input of an analog-to-digital converter 70 fed. An activation input of the analog-to-digital converter triggering the digitization when an activation signal is present 70 is via a transformer delay element 71 and a transducer activating generator 72 to the output Q of the stop signal converter flip-flop 60 in connection. The through the transducer delay 71 caused delay at least equal to the running and processing time of the signals in the stop signal processing flip-flops 64 . 65 , the activator OR 68 , the time-amplitude converter 69 and the analog-to-digital converter 70 , so that ensures that the analog-to-digital converter 70 at the earliest digitized when the stop signal is received.
Das
digitale Ausgangssignal des Analog-Digital-Wandlers 70 ist
ebenfalls dem Messdatenrechner 10 zu weiteren Bearbeitung,
nämlich
der Interpolation der tatsächlichen
Laufzeit der Strahlung über die
durch die Taktfrequenz des Taktgebers 61 hinausgehende
Genauigkeit, einspeisbar.The digital output signal of the analog-to-digital converter 70 is also the measurement data processor 10 for further processing, namely the interpolation of the actual transit time of the radiation over the by the clock frequency of the clock 61 exceeding accuracy, feedable.
7 zeigt
in einem Blockschaubild ein weiteres Ausführungsbeispiel einer Interpolationsschaltung 67 für eine Zeitsignalverarbeitungseinheit 1 gemäß 1.
Die Interpolationsschaltung 67 gemäß 7 weist
ein Stoppsignalverzögerungsglied 73 auf,
mit dem das der Interpolationsschaltung 67 einspeisbare
Startsignal von dem invertierenden Ausgang –Q des Stoppsignalwandler-Flipflops 60 verzögert auf
einen Eingang eines Exklusiv-ODER-Glieds 74 zuführbar ist.
Der weitere Eingang des Exklusiv-ODER-Glieds 74 ist
mit dem Stoppsignal von dem Ausgang Q des zweiten Stoppsignalbearbeitungs-Flipflops 65 beaufschlagbar.
Der Ausgang des Exklusiv-ODER-Glieds 74 ist an eine insbesondere einen
ersten Arbeitswiderstand 75, einen zweiten Arbeitswiderstand 76,
einen invertierenden Operationsverstärker 77 und eine Integrationskapazität 78 aufweisende
Integrationsstufe 79 angeschlossen, die über eine
eine sogenannte „track
and hold"-Schaltung 80 aufweisende
Kompensationsstufe 81 zur Kompensation parasitärer Offset-Spannungen
stabilisiert ist. 7 shows in a block diagram another embodiment of an interpolation circuit 67 for a time signal processing unit 1 according to 1 , The interpolation circuit 67 according to 7 has a stop signal delay 73 on, with that of the interpolation circuit 67 feed-in start signal from the inverting output -Q of the stop signal converter flip-flop 60 delayed to an input of an Exclusive-OR gate 74 can be fed. The further input of the exclusive-OR gate 74 is the stop signal from the output Q of the second stop signal processing flip-flop 65 acted upon. The output of the Exclusive OR gate 74 is in particular a first working resistance 75 , a second resistance to work 76 , an inverting operational amplifier 77 and an integration capacity 78 having integration level 79 connected via a so-called "track and hold" circuit 80 having compensation level 81 is stabilized to compensate for parasitic offset voltages.
Mit
dem auf einen Track/Hold-Steuereingang der „track and hold"-Schaltung 80 angelegten
Startsignal von dem invertierenden Ausgang –Q des Stoppsignalwandler-Flipflops 60 wird
die „track
and hold"-Schaltung 80 aus
dem sogenannten „track"-Modus in den sogenannten „hold"-Modus umgeschaltet,
was einen Signalintegrationsvorgang in der Integrationsstufe 79 zur
Folge hat.With the on a track / hold control input of the "track and hold" circuit 80 applied start signal from the inverting output -Q of the stop signal converter flip-flop 60 becomes the "track and hold" circuit 80 from the so-called "track" mode to the so-called "hold" mode Switched, which is a signal integration process in the integration stage 79 entails.
Ein
Anfangswert des Integrationssignals der Integrationsstufe 79 wird
mit Hilfe von einer zu dem ersten Arbeitswiderstand 76 zugelegten,
im Rahmen der Messdauer für
eine Entfernungsmessung konstanten externen Spannung eingestellt.An initial value of the integration signal of the integration stage 79 becomes one with the help of one to the first 76 set within the measurement duration for a distance measurement constant external voltage set.
Der
Ausgang der Integrationsstufe 79 ist an einen Analog-Digital-Wandler 82 angeschlossen,
mit dem nach Eingang des über
ein Triggerverzögerungsglied 83 auf
einen Triggergenerator 84 gelegten Stoppsignals und einem
von dem Triggergenerator 84 erzeugten Wandlertriggersignal
zum Beginn der Digitalisierung des von der Integrationsstufe 79 generierten
Integrationssignals, das dem von dem Eingang des Stoppsignals des
Stoppsignalwandler-Flipflops 60 der Zeitsignalverarbeitungseinheit 1 bis
zu dem letzten von dem Zählglied 66 erfaßten Zählsignal
verstrichenen Zeitraums entspricht und das unter Berücksichtigung
der von dem Stoppsignalverzögerungsglied 73 zur
Verbesserung der Genauigkeit des Integrationssignals erzeugten Verzögerung zur
Berechnung der Entfernung dem Messdatenrechner 10 einspeisbar
ist.The output of the integration stage 79 is to an analog-to-digital converter 82 connected to the input of the via a trigger delay 83 on a trigger generator 84 set stop signal and one of the trigger generator 84 generated transducer trigger signal to begin the digitization of the integration stage 79 generated integration signal, that of the input of the stop signal of the stop signal converter flip-flop 60 the time signal processing unit 1 to the last of the counter 66 detected counting signal elapsed period and that taking into account of the stop signal delay element 73 To improve the accuracy of the integration signal generated delay for calculating the distance of the measurement data computer 10 can be fed.
8 zeigt
in einem Blockschaubild die beispielhafte Hilfssignalgeneriereinheit 11 gemäß der Erfindung,
mit der die wie oben erwähnt
an verschiedenen Stellen eingesetzten Plausibilitätssteuersignale
und insbesondere auch Datenbereitschaftssignale sowie Fehlersignale
für aufgrund
Ausbleibens von rückgeworfener
Strahlung als Fehlmessungen zu erkennenden Zustände generierbar sind. Die Hilfssignalgeneriereinheit 11 weist
einen zweckmäßigerweise
als sogenanntes Monoflop ausgebildeten Messbereichsgeber 85,
einen dem Messbereichsgeber 85 nachgeordneten, zweckmäßigerweise
ebenfalls als Monoflop ausgebildeten Bereitschaftssignalgeber 86,
einen dem Bereitschaftssignalgeber 86 nachgeordneten, zweckmäßigerweise
auch als Monoflop ausgebildeten Rücksetzsignalgeber 87 sowie
einen als UND-Gatter ausgebildeten Fehlmessungsgeber 88 auf. 8th shows in a block diagram the exemplary auxiliary signal generating unit 11 according to the invention, with which the plausibility control signals used at various locations as mentioned above and in particular also data readiness signals as well as error signals for states to be recognized as erroneous measurements due to the absence of reflected radiation can be generated. The auxiliary signal generating unit 11 has a measuring range transmitter designed expediently as a so-called monoflop 85 , one the encoder 85 downstream, expediently also designed as monoflop ready signal generator 86 , a standby signal generator 86 downstream, expediently designed as a monoflop reset signal generator 87 and an erroneous encoder formed as an AND gate 88 on.
Die
Haltezeit des von einem Triggersignal oder einem Ausgangssignal
des Ausgangs Q des zweiten Triggersignalverarbeitungs-Flipflops 63 gespeisten
Messbereichsgebers 85 ist so eingerichtet, dass sie der
maximal zur erwartenden Laufzeit der Strahlung und damit dem Meßbereich
entspricht. Somit sind an dem Ausgang des Messbereichsgebers 85 die
Plausibilitätssteuersignale
P zur direkten Verwendung und auch zum nachfolgenden invertieren mit
einem in den Figuren nicht dargestellten Plausibilitätssteuersignalinvertierglieds
abgreifbar.The hold time of the trigger signal or an output of the output Q of the second trigger signal processing flip-flop 63 fed measuring range sensor 85 is set up so that it corresponds to the maximum expected duration of the radiation and thus the measuring range. Thus, at the output of the encoder are 85 the plausibility control signals P for direct use and also for the subsequent inverting with a Plausibilitysteuersignalinvertierglieds not shown in the figures tapped.
Die
Haltezeit des Bereitschaftssignalgebers 86 ist so eingerichtet,
dass bis nach einer gewissen Zeitspanne nach der maximal zur erwartenden
Laufzeit dem Messdatenrechner 10 ein Datenbereitschaftssignal
einspeisbar ist, während
dessen Anliegens von dem Messdatenrechner 10 von der Zeitsignalverarbeitungseinheit 1 und
von der Empfangssignalverarbeitungseinheit 9 übermittelte
Daten einlesbar sind.The hold time of the ready signal generator 86 is set up so that after a certain period of time after the maximum expected runtime the measurement data processor 10 a data readiness signal can be fed in during its request from the measurement data computer 10 from the time signal processing unit 1 and the received signal processing unit 9 transmitted data are readable.
Mit
dem Rücksetzsignalgeber 87 sind
die Rücksetzsignale
für das
Rücksetzen
der Flipflops an den Rücksetz-Eingängen R bereitstellbar.With the reset signal transmitter 87 the reset signals for the reset of the flip-flops at the reset inputs R can be provided.
Mit
dem an einem invertierenden Eingang von dem Plausibilitätssteuersignal
und an dem weiteren, nicht invertierenden Eingang von dem der Interpolationsschaltung 67 eingespeisten
Stoppsignal von dem Ausgang Q des zweiten Stoppsignalverarbeitungs-Flipflops 65 gespeisten
Fehlmessungsgeber 88 schließlich ist dem Messdatenrechner 10 ein
Fehlersignal übermittelbar,
wenn nicht innerhalb des zeitlichen Messbereiches Strahlung empfangen
und ein ordnungsgemäßes Messsignal
gewonnen worden ist.With the at an inverting input from the plausibility control signal and at the other non-inverting input from the interpolation circuit 67 fed stop signal from the output Q of the second stop signal processing flip-flop 65 fed erroneous gauges 88 Finally, the measurement data calculator 10 an error signal can be transmitted if radiation has not been received within the time measuring range and a proper measuring signal has been obtained.
Es
versteht sich, dass die funktionalen Ausgestaltungen der Zeitsignalverarbeitungseinheit 1 und
der Hilfssignalgeneriereinheit 11 auch durch andere gleichwirkende
logische beziehungsweise analoge Schaltungen und insbesondere auch
durch ein funktional gleichwirkendes Datenverarbeitungsprogramm
beziehungsweise -programmteile umsetzbar sind.It is understood that the functional embodiments of the time signal processing unit 1 and the auxiliary signal generating unit 11 can also be implemented by other equivalent logical or analog circuits and in particular by a functionally equivalent data processing program or program parts.