CZ281083B6 - Zapojení nastavitelného sfázování obrazového signálu a signálu rozmítání pro horizontální vychylovací systém - Google Patents

Zapojení nastavitelného sfázování obrazového signálu a signálu rozmítání pro horizontální vychylovací systém Download PDF

Info

Publication number
CZ281083B6
CZ281083B6 CS91801A CS80191A CZ281083B6 CZ 281083 B6 CZ281083 B6 CZ 281083B6 CS 91801 A CS91801 A CS 91801A CS 80191 A CS80191 A CS 80191A CZ 281083 B6 CZ281083 B6 CZ 281083B6
Authority
CZ
Czechia
Prior art keywords
signal
timing signal
phase
timing
horizontal deflection
Prior art date
Application number
CS91801A
Other languages
English (en)
Inventor
J. Todd (Nmn) Christopher
Thomas Keen Ronald
Original Assignee
Thomson Consumer Electronics, Inc.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Thomson Consumer Electronics, Inc. filed Critical Thomson Consumer Electronics, Inc.
Publication of CS9100801A2 publication Critical patent/CS9100801A2/cs
Publication of CZ281083B6 publication Critical patent/CZ281083B6/cs

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/22Circuits for controlling dimensions, shape or centering of picture on screen
    • H04N3/227Centering
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/30Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical otherwise than with constant velocity or otherwise than in pattern formed by unidirectional, straight, substantially horizontal or vertical lines

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Synchronizing For Television (AREA)
  • Details Of Television Scanning (AREA)
  • Separation By Low-Temperature Treatments (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
  • Input Circuits Of Receivers And Coupling Of Receivers And Audio Equipment (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
  • Networks Using Active Elements (AREA)
  • Medicines That Contain Protein Lipid Enzymes And Other Medicines (AREA)
  • Addition Polymer Or Copolymer, Post-Treatments, Or Chemical Modifications (AREA)
  • Absorbent Articles And Supports Therefor (AREA)
  • Testing, Inspecting, Measuring Of Stereoscopic Televisions And Televisions (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

První smyčka (12) fázového závěsu generuje první časovací signál (1f.sub.H.n.) na prvním kmitočtu synchronně s horizontální synchronizační složkou v obrazovém signálu. Přednastavitelný čítací obvod v převodníku (56) pracuje synchronně s prvním časovacím signálem pro dělení hodinového signálu pro generování druhého časovacího signálu (2f.sub.H.n.) na druhém kmitočtu. Druhá smyčka (62) fázového závěsu generuje synchronizační signál rozmítání. Mikroprocesor (74) může dodávat různá čísla registru v převodníku (56), přičemž výstup registru je připojen k přednastavitelnému čítacímu obvodu. Různá čísla z mikroprocesoru (74) mění relativní fázi mezi prvním a druhým časovacím signálem v inkrementálních krocích. Mikroprocesor (74) monitoruje přepínač volby obrazového zdroje pro propuštění jednoho z alternativních obrazových zdrojů a nastavuje relativní fázi mezi horizontální synchronizační složkou zvoleného obrazového zdroje a synchronizačním časovacím signálem činitelem vhodnŕ

Description

Zapojení horizontálního a udržení fázového vztahu ním signálem rozmítání vychylovacího systému pro nastavení mezi obrazovým signálem a synchronizačOblast techniky
Vynález se týká obvodů horizontálního vychylování pro televizní přístroje, zvláště však systému pro zajištění dálkové nastavitelného fázového vztahu mezi přicházejícím obrazovým signálem a synchronizačním signálem užívaným obvodem horizontálního vychylování pro zajištění horizontálního vystředění. Zejména se však tento vynález týká zapojení horizontálního vychylovacího systému pro nastavení a udržení fázového vztahu mezi obrazovým signálem a synchronizačním signálem rozmítání, obsahujícího první generátor prvního časovaciho signálu, který je připojen ke vstupu obrazového signálu pro generování prvního časovaciho signálu na prvním kmitočtu synchronně s horizontální synchronizační složkou obrazového signálu.
Dosavadní stav techniky
Televizní přístroj vyžaduje, aby obvody, generující rozmítaný rastr, byly synchronizovány se zobrazovaným obrazovým signálem. Standardní obrazové signály v normě NTSC jsou například zobrazovány prokládáním následných polí, kde každé pole je generováno rozmítánim na standardním kmitočtu horizontálního rozmítání, přibližně 15 734 Hz.
Základní nebo standardní kmitočet rozmítání pro obrazové signály bývá označován jako fH, lfH nebo 1H. Skutečný kmitočet signálu 1H se mění podle různých televizních norem. V souladu s úsilím o zlepšení kvality obrazu televizního přístroje byly vyvinuty systémy pro postupné zobrazení obrazových signálů, a to neprokládaným způsobem. Postupné rozmítání vyžaduje, že každý zobrazený snímek musí být rozmitnut v téže časové periodě, která byla určena pro rozmitnuti jednoho ze dvou polí proloženého formátu. Odtud musí být kmitočet horizontálního rozmítání dvojnásobkem toho, který se používá pro prokládané obrazové signály. Kmitočet rozmítání pro takové postupně rozmítané zobrazeni bývá označován 2fH nebo 2H. Kmitočet rozmítání 2fH je například podle normy platné v USA přibližné 31 468 Hz. Nespecifikovaný násobek kmitočtu může být označen například nfH, kde n je přirozené číslo větší než 1.
Problém, s nímž se lze setkat ve složitých systémech, je přídavný čas, který je často nezbytný pro zvláštní zpracování signálu obrazové informace. Časové prodlevy vyplývající z přídavného zpracování signálu mohou způsobovat problémy v synchronizováni vychylovacího obvodu s přicházejícím obrazovým signálem. Problémy ve správné synchronizaci fázování obrazového signálu se signálem rozmítání mohou mít za následek, že obraz není horizontálně scentrován. Typicky je obrazová informace přijímána televizním přístrojem, v jednom okamžiku jeden řádek, na prvním kmitočtu horizontálního rozmítání, například lfH. v systému postupného rozmítání může být například obrazová informace uložená do
-1CZ 281083 B6 paměti, a to současně jeden nebo více řádků, dříve než je zobrazena. Někdy je každý řádek vybírán z paměti nebo zobrazen více než jednou. Někdy je informace v za sebou následujících řádcích nebo soustavách řádků zpracovávána na příklad prováděním interpolace mezi řádky. Toto může mít za následek přídavné řádky obrazové informace, které musí být zobrazeny spolu s informaci v originálním obrazovém signálu. Ve dvousměrném rozmítacím systému například musí být obrazová informace pro střídavé řádky vybírána z paměti nebo zobrazována opačně. V každém případě synchronizační signály nf^ o násobném kmitočtu, což je pro zvolený příklad 2fH, musí být zpožděny dostatečně dlouho, aby bylo mezitím dokončeno zpracováni signálu.
aby byly obvody standardizovány, což umožní, aby různých televizních které jsou jinak opatřeny různými možnostmi a systémy signálu. Některé přijímače mohou nebo zpracovávat obrazové signály což může vyžadovat delší a proto může vyžadovat signálu se signálem ty, které používají snadné řízení pracovat v různých ze dvou nebo více nebo kratší čas nastavitelné Televizní zpracování obrazového synchronia signály pro zpracovávané obrazové jsou často zobrazovány na rozmítáni. složité fázováni
Je žádoucí, některé obvody byly použitelné pro řadu přístrojů, zpracování režimech alternativních zdrojů, na zpracování signálu fázováni obrazového přístroje, zejména signálu, nutně potřebují signálu se signálem rozmítáni, to jest zpoždění mezi začnimi složkami přijímaných obrazových signálů synchronizace rozmítáni, generovanými signály. Zpracovávané obrazové signály vyšších rychlostech rozmítáni, například vyžadují nastavení fáze obrazového signálu a rastru pro zpoždění mezi obrazovým signálem lfjl v prokládaném formátu a synchronizačním signálem rozmítáni 2fH vyžadovaným pro vychylovací systém s postupným horizontálním rozmítánim.
Podstata vynálezu
Uvedené problémy současného stavu techniky do značné míry řeší zapojeni horizontálního vychylovacího systému pro nastavení a udržení fázového vztahu mezi obrazovým signálem a synchronizačním signálem rozmítáni, obsahující první generátor prvního časovacího signálu připojený ke vstupu obrazového signálu pro generování prvního časovaciho signálu na prvním kmitočtu synchronně s horizontální synchronizační složkou obrazového signálu, podle vynálezu, jehož podstatou je že zapojení obsahuje druhý generátor časovaciho signálu, pracujícího synchronně s prvním časovacim signálem, pro generování druhého časovaciho signálu 2fH -REF na druhém kmitočtu, regulátor fáze pro inkrementální nastaveni relativní fáze mezi prvním a druhým časovacim signálem a signální generátor, připojený ke druhému generátoru časovaciho signálu pro generováni synchronizačního signálu rozmítáni z druhého časovacího signálu. Zapojeni horizontálního vychylovacího systému podle vynálezu může obsahovat detektor impulsů, připojený k prvnímu generátoru časovaciho signálu, pro detekci hran impulsů v prvním časovacim signálu a pro generování řídicího signálu pro čítač pro synchronizaci čítače s prvním časovacim signálem. V tomto provedení zapojení může druhý generátor časovaciho signálu obsahovat posuvný registr pro dodáni různých čísel k čítači ze vzdáleného
-2CZ 281083 B6 zdroje. Regulátor fáze může být přitom vytvořen jako mikroprocesor pro dodávání různých čísel, který je připojen na datovou sběrnici, propojující mikroprocesor a čítač. Ve výhodném provedení zapojení podle vynálezu může druhý generátor časovacího signálu obsahovat čítač pro dělení hodinového signálu pro generování druhého časovacího signálu 2fH -REF. První generátor časovacího signálu obsahuje v dalším výhodném provedení hodinový signálový generátor pro generováni hodinového signálu na násobku prvního kmitočtu lfH a čítač pro dělení hodinového signálu tímto násobkem pro generování prvního časovacího signálu. V tomto provedení vytvářejí generátor hodinového signálu s nim spojený čítač část první smyčky fázového závěsu, mající na svém vstupu synchronizační složku obrazového signálu a na svém výstupu první časovači signál. Obsahuje-li druhý generátor časovacího signálu posuvný registr pro dodání různých čísel k čítači ze vzdáleného zdroje, může být posuvný registr spojen svým výstupem s čítačem a svým vstupem regulátorem fáze, který je pro něj zdrojem různých čísel.
Jedním rysem tohoto vynálezu je tedy zajištění prostředku pro snadné nastaveni a udržení relativní fáze synchronizačních nebo časovačích signálů o různých kmitočtech. Lze použít obvodu děličky pro generování časovacího signálu nfH o vyšším kmitočtu, například 2fH, z hodinového signálu. Obvod déličky může být synchronizován s časovacim signálem, například lift/ generovaným první smyčkou fázového závěsu pro periodické vynulování děličky. Taková dělička může být provedena jako číslicová dělička, která může být číslicovými řídicími signály přednastavena na digitální číslo, například čtyřbitové digitální číslo. Takové číslicové řídicí signály mohou být přenášeny po sériové sběrnici, jak tomu je v mnoha číslicově řízených televizních přístrojích. Přednastavitelný obvod déličky může zajistit hrubé sfázování obrazového signálu se signálem rozmítáni podle přednastaveného digitálního čísla pro řízeni středění obrazu. Změna přednastaveného čísla bude pohybovat druhým časovacim signálem vzhledem k přicházejícímu obrazovému signálu v krocích, například dvoumikrosekundových krocích. Například přednastavitelná dělička šestnácti, pracující z hodin 32fH, může zajistit časovači signál 2fH.
Dalším aspektem vynálezu je zajištěni automaticky řízeného nastaveni fáze obrazového signálu rozmítáni pro alternativní obrazové zdroje, májici inherentně odlišné časovači charakteristiky. Takové alternativní zdroje mohou zahrnovat vstupy RGB a budicí obvody počítačového obrazu. Volba alternativního obrazového zdroje, například prostřednictvím dálkové řídicí klávesy, je detekována dálkovým přijímačem. Dálkový přijímač je monitorován mikroprocesorem, který řídi televizní přístroj. Mikroprocesor vysílá řídicí údaje voliči obrazového zdroje pro připojení alternativního obrazového zdroje, jako je obrazový výstup obvodů pro zpracováni signálu. Mikroprocesor také vysílá řídicí údaje k obvodu nastaveni sfázování obrazového signálu se signálem rozmítáni pro kompenzaci různých časovačích charakteristik alternativního obrazového zdroje, aby se zajistilo správné vystředění obrazu.
Ještě dalším aspektem vynálezu je zajištění ručně řízeného jemného dostavení sfázování, například v rozsahu od nuly do dvou
-3CZ 281083 B6 mikrosekund, ve spojení se sběrnicí řízeným nastavením fáze. V souladu s tímto aspektem vynálezu muže být jemné dostavení sfázování zařazeno v odlišném místě řetězce za sebou uspořádaných synchronizačních a časovačích signálů než kam je zařazeno v druhé smyčce fázového závěsu, spíše než v převodníku. Zpoždění je provedeno vůči druhému časovacímu signálu spíše než vůči prvnímu časovacímu signálu. V příkladném provedení jsou impulsy zpětného běhu na druhém kmitočtu vstupem k obvodu pilovitého signálu. Pilovitý signál je jedním vstupem k fázovému komparátoru druhé smyčky fázového závěsu. Obvod pilovitého signálu zahrnuje kondenzátor se stoupající funkcí. Změna proudu používaného k nabíjení kondenzátoru se stoupající funkcí v obvodu pilovitého signálu, například prostřednictvím ručně nastavitelného potenciometru, zajišťuje jemné dostavení fáze.
Dalším problémem, se kterým se lze setkat při generováni druhého horizontálního synchronizačního signálu, například 2fH, z prvního horizontálního synchronizačního signálu, například lfjp v obrazovém signálu, je zajištění dostatečně přesné symetrie, nebo stálosti druhého synchronizačního signálu v periodě prvního synchronizačního signálu. Perioda druhého signálu se může měnit v důsledku chvění obrazu způsobeného prvním signálem. Neni-li například symetrie synchronizačního signálu 2fH dosti přesná například v některé periodě lfH, bude stopa 2fH započata v odlišném okamžiku v každém druhém řádku v rastru. To může způsobit jev rozdvojeni rastru, jak je znázorněno například na obr. 5. Rastr 2 má první soustavu střídavě uspořádaných rozmítaných řádků vytvářejících obrazovou část R odchylující se doprava a druhou soustavu střídavě uspořádaných rozmítaných řádků vytvářejících obrazovou část L odchylující se doleva. Sousedící impulsy zpětného běhu mají odlišnou amplitudu vzhledem k tomu, že je odlišné rozpětí špička - špička proudu jha v průběhu period sousedících stop. Odlišné rozpětí špička - špička proudu jha je způsobeno tím, že sousedící periody jsou odlišné délky. Velikost rozdílu rozmitání v sousedících řádcích bude záviset na velikosti rozdílu period a na celkové energetické účinnosti vychylovaciho obvodu. Účinek rozdvojeni rastru je přehnané znázorněn na obr. 5, kde rozmítané řádky části L začínají dříve než rozmítané řádky části R. Časové rozdíly mezi sousedními drahami řádu pouhých 100 nanosekund však mohou způsobit neakceptovatelný stupeň rozdvojeni obrazu.
Asymetrie v prvním synchronizačním signálu, například u lfH, může být zavedena právě vlastním charakterem smyček fázového závěsu, používaných v synchronizačních obvodech horizontálních vychylovacích systémů, majících dvě smyčky fázového závěsu a vytvářeci část obrazového urychlovacího systému. Asymetrie může být inherentní i některým integrovaným obvodům. Absence signálu zpětného běhu, z něhož se odvozuje zpětnovazební signál pro první smyčku fázového závěsu, na přiklad o kmitočtu vyžaduje, aby první časovači signál byl použit jako zpětnovazební signál k fázovému komparátoru ve smyčce fázového závěsu. To muže zavést zvlněni na kmitočtu prvního časovacího signálu, což má za následek asymetrii prvního časovacího signálu. Tato asymetrie byla v minulosti korigována například speciálním obvodem zpracováni signálu
-4CZ 281083 B6 spolupůsobícím s první smyčkou fázového závěsu a/nebo obvodem používaným pro převod prvního časovacího signálu na druhý časovači nebo synchronizační signál na násobku kmitočtu prvního časovacího signálu. Toto řešení může být nákladné a může mít za následek nežádoucí zpoždění při řízení synchronizační informace vychylovacími obvody.
Ve společně vlastněné a souběžné US patentové přihlášce č. 499 249, podané 26. března 1990,je popsán horizontální vychylovací systém mající přesné synchronizační obvody pro použití v zobrazováni obrazových signálů na násobném rozmítacím kmitočtu, kde asymetrie pochází z periodického rušeni synchronizačního nebo časovacího signálu. Zde první smyčka fázového závěsu generuje první časovači signál na prvním horizontálním synchronizačním kmitočtu odpovídajícím horizontální synchronizační složce v obrazovém signálu. Obvod převodníku odvozuje z prvního časovacího signálu druhý časovači signál o druhém kmitočtu na násobku prvního kmitočtu a podléhající změnám kmitočtu na četnosti odpovídající prvnímu kmitočtu. Druhá smyčka fázového závěsu přijímá druhý časovači signál a zpětnovazební signál v souladu s druhým kmitočtem, a zahrnuje napěťově řízený oscilátor pro generování hladkého horizontálního synchronizačního signálu na druhém kmitočtu. Druhá smyčka fázového závěsu má charakteristickou odezvu smyčky zabraňující tomu, aby napěťově řízený oscilátor měnil kmitočet s rychlostí četnosti změn druhého časovacího signálu. Horizontální výstupní vychylovaci stupeň může být připojen ke druhé smyčce fázového závěsu pro synchronizované horizontální rozmítání v souladu s druhým kmitočtem. Dvě smyčky fázového závěsu jsou uspořádány v tandemu ve spojeni s převaděčem kmitočtu signálu nebo násobičem. Není třeba přídavných zpracujících obvodů pro korekci symetrie časovacího signálu generovaného první smyčkou fázového závěsu nebo symetrie časovacího signálu o násobném kmitočtu, odvozeného převaděčem.
Ještě jiným aspektem vynálezu, který je zde popsán je zajištění snadného nastavení a udržováni fázového vztahu mezi přijímanými obrazovými signály a synchronizačními nebo časovacími signály o vyšší četnosti generovanými horizontálním vychylovacím obvodem, který je kompatibilní se systémem řízení zvlnění popsaným v US patentové přihlášce č. 499 249. Výstup děličky může být například ošetřen a zpracován jako nezkorigovaný časovači signál, kmitočet, jehož kolísáni bude zprůmérováno druhou smyčkou fázového závěsu, jak bylo popsáno shora.
Přehled obrázků na výkresech
Vynález bude podrobněji popsán podle připojených výkresů, kde na obr. 1 je znázorněno blokové schéma horizontálního vychylovacího systému, zahrnujícího synchronizační obvody pro generování časovačích signálů pro zobrazeni obrazových signálů lf^ na horizontálním rozmítacím kmitočtu 2fH, a zajišťujícího sběrnicí řízené fázové dostaveni podle vynálezu, na obr. 2 (a) je blokové schéma znázorňující převodník kmitočtu lfH na kmitočet 2fH a obvod sběrnici řízeného fázového nastavení z obr. 1 v detailnějším provedení, na obr. 2 (b) je blokové schéma znázorňující alternativní obvod sběrnici řízeného fázového nastavení používa
-5CZ 281083 B6 jící číslicový posouvač fáze, na obr. 3 je blokové schéma, znázorňující druhou smyčku fázového závěsu z obr. 1 v detailnějším provedení, zahrnující obvod ručně řízeného fázového dostavení, na obr. 4(a), 4(b), 4(c) a 4(d) jsou průběhy signálů, užitečné pro vysvětlení sběrnici řízeného nastavení fáze a ručně řízeného dostavení fáze, na obr. 5 je schematicky znázorněno rozdvojení rastru způsobené asymetrií synchronizačního signálu 2fH v periodě synchronizačního signálu lfH, na obr. 6(a), 6(b), 6(c), 6(d), 6(e) a 6(f) jsou průběhy signálů užitečné pro vysvětleni rozdvojeni rastru znázorněného na obr. 5 a na obr. 7 je blokové schéma užitečné pro vysvětleni interakce mikroprocesoru, alternativních obrazových zdrojů a sběrnicí řízeného systému nastavení sfázování obrazového signálu se signálem rastru.
Příklady provedení vynálezu
Na obr. 1 je ve formě blokového schéma znázorněn první horizontální vychylovací obvod 40 pro zajištění postupného rozmítáni kmitočtem 2fH obrazového signálu lfjp Pro konstrukci smyčky fázového závěsu může být použit jednočipový obvod první smyčky 12 fázového závěsu, generující jako svůj výstup první časovači signál na jmenovité četnosti lfH· Například průmyslový typ TA 8360 je jednočipový obvod, zahrnující oddělovač 14 synchronizačních impulsů, první fázový komparátor 16 a generátor 48 hodinového signálu, vytvořený jako napěťově řízený oscilátor. Obrazový signál lfH na prvním vedení 11 je vstupním signálem pro oddělovač 14 synchronizačních impulsů. Oddělovač 14 synchronizačních impulsů zajišťuje vertikální synchronizační impulsy na pátém vedeni 43 a horizontální synchronizační impulsy lfH na druhém vedení 13. Synchronizační signály lfH na druhém vedeni 13 , znázorněné na obr. 6(a), jsou vstupním signálem pro první fázový komparátor 16. Výstup prvního fázového komparátorů 16 na třetím vedeni 15, znázorněný na obr. 6(b), je vstupem signálu řízení zabezpečení proti chybám pro první dolní propust 20. Kmitočtová charakteristika dolnopropustného filtru je například v TA 8360 určena primárné vnějšími časovacími složkami. Proto je blok první dolní propusti 20 znázorněn čárkovaně. Vnější prvky mohou být sériový obvod RC, sestavený z kondenzátoru o hodnotě 10 mikrofaradů a rezistoru o hodnotě odporu 2 kiloohmy, který je vřazen mezi kondenzátor a zem. Generátor 48 hodinového signálu, vytvořený jako napěťově řízený oscilátor, pracuje na kmitočtu 32fH, odpovídajícímu keramickému nebo LC rezonančnímu obvodu 50. Jmenovitý časovači signál 32fH na šestém vedeni 49 , znázorněný na obr. 6(c), je vstupním signálem déličky 52 s dělicím poměrem 1:32. Výstup děličky 52 s dělicím poměrem 1:32 na čtvrtém vedeni 17 je budicí signál lfH, znázorněný na obr. 6(d). Signál lfH je vstupním signálem na osmém vedeni 55 k dalším vstupům prvního fázového komparátoru 16., což může mít za následek, že chybové řídicí napětí z obr. 6(b) je nevhodně změněno zvlněním lfH, jak je znázorněno. V případě, že šířka impulsů lf^, přiváděných zpět k prvnímu fázovému komparátorů 16, je příliš veliká, lze šířku impulsů zmenšit, například sériové zapojeným kondenzátorem 54.. Výstup rezonančního
-6CZ 281083 B6 obvodu 50 na 3 2fH je k dispozici i vně jednočipového obvodu první smyčky 12 fázového závěsu, a to na sedmém vedeni 51.
Výstupní časovači signál lfH první smyčky fázového závěsu je přiveden čtvrtým vedením 17 ke druhému generátoru 56 časovacího signálu, pracujícímu jako převodník kmitočtu lfR na kmitočet 2fH, a sběrnici řízeného fázového nastaveni čtvrtým vedením 17 a k rezonančnímu obvodu 50 sedmým vedením 51. Druhý generátor £6 časovacího signálu generuje časovači signál 2fH -REF jako výstup na devátém vedeni 61. Fáze signálu 2fH -REF vůči časovacímu signálu lfH na čtvrtém vedení 17 může být nastavena v odezvu na řídicí signály přenášené sériovou datovou sběrnicí 53 , například mikroprocesorem 74.
Druhý generátor 56 časovacího signálu je znázorněn detailněji na obr. 2(a). Výstupní signál 3 2fH rezonančního obvodu 50 na sedmém vedení 51 je vstupním signálem zesilovače 90,. Výstupní signál zesilovače 90 na patnáctém vedení 91 je hodinovým vstupním signálem čítače 58 dělicího číslem šestnáct. Děleni signálu 32fH šestnácti dává signál 2fH· Další násobky základního horizontálního rozmítacího kmitočtu lze vytvářet použitím vhodných kombinací hodinových kmitočtů a dělicích činitelů. Časovači signál lfH na čtvrtém vedení 17 je vstupním signálem hranového detektoru 92. Hranový detektor 92 bude detekovat například náběhové hrany impulsů časovacího signálu lfH· Výstupní signál hranového detektoru 92 na šestnáctém vedeni 93 je nastavovacím vstupním signálem pro čítač 58 . Čítač 58 dělící šestnácti může být čtyřbitový čítač, mající čtyřbitovou první paralelní datovou sběrnici 95 na svém vstupu D nebo startovacího čísla. Dalším rysem tohoto vynálezu je, že použiti takového čitaciho prostředku je kompatibilní se systémem řízení zvlněni, popsaným ve společně vlastněné a v řízeni se nacházející US patentové přihlášce č. 499 249. Čítaci/délicí prostředek, podobný, avšak bez přednastavení, se používá v jednom jeho příkladném provedení pro generování časovacího signálu 2fH z hodinového signálu 32ί^. Signál 2fH je synchronizován s horizontální synchronizační složkou obrazového signálu časovacim signálem lfH synchronizovaným se synchronizační složkou.
Dálkové ovládáni lze uskutečnit například prostřednictvím sériové datové sběrnice £3, viz obr. 1, druhu, který se často vyskytuje u těch televizních přístrojů, které jsou stavěny na číslicovém řízení. Sériová datová sběrnice 53 může, jak je zde znázorněno, obsahovat tři vedeni, která jsou obecně označena jako datové, hodinové a povolovací. Číslo, od něhož se má načitávat, může být uloženo v posuvném registru 94 informací, a může být dodáno přes sériovou datovou sběrnici 53 mikroprocesorem 74. Sériová datová sběrnice 53 může zajistit startovací číslo pro čítač 58 dělící šestnácti pro použiti při každém příchodu impulzu v signálu lfH na čtvrtém vedení 17. Výstupem 0 čítače 58 je čtyř
-7CZ 281083 B6 bitový signál na druhé paralelní datové sběrnici 97. Čtyřbitový signál je vstupním signálem obvodu dekodéru 96, který přivádí výstupní impuls na sedmnáctém vedení 99 například při každém načítání čísla 16. Každé startovací číslo zajišťuje odlišný a odpovídající počet inkrementálních nebo hrubých, zpoždění fázového nastavení. Signál na sedmnáctém vedení 99 je vstupním signálem k obvodu 60 šířky impulsu, jehož výstupem na devátém vedení 61 Ie signál 2fH -REF. Obvod 60 šířky impulsu zajišťuje, že šířka impulsů v nekorigovaném časovacim signálu 2fH -REF na devátém vedení 61 bude dostatečně široká, aby byla zajištěna správná činnost fázového komparátoru ve druhé smyčce fázového závěsu.
Alternativně může být fázového zpožděni dosaženo číslicovým posouvačem fáze, jak je znázorněno na obr. 2(b). Druhý generátor 561 časovacího signálu, pracující jako převodník kmitočtu lfH na kmitočet 2fg je tentýž jako druhý generátor 56 časovacího signálu na obr. 2(a) s výjimkou toho, že čítač 58 není přednastavitelný a je vynechán posuvný registr 94.· Signál 2fH -REF na devátém vedeni 61 je vstupním signálem k číslicovému posouvači 101 fáze. Velikost fázového zpožděni zaváděného posouvačem 101 fáze je určena řídicími signály vysílanými přes sériovou datovou sběrnici 53 mikroprocesorem 7 4. Sedmé vedení 51 také dodává hodinový signál 32fH k číslicovému posouvači 101 fáze. Jestliže číslicový posouvač 101 fáze nemá vyrovnávací paměť přizpůsobenou pro příjem sériových dat, může být pro tento účel použit registr podobný posuvnému registru 94, jako v druhém generátoru 56 časovacího signálu na obr. 2(a). Výstup posouvače 101 fáze je fázové nastavený signál 2fH -REF', který se například stává vstupem ke druhé smyčce fázového závěsu, tvořené signálním generátorem 62 synchronizace rozmítání z obr. 1.
Signál 2fH -REF je symetrický pouze do té míry, že počáteční pracovní cyklus signálu lfg je padesát procent. Účinek zvlněni lfpi na chybové řídicí napětí pro kmitočet 3 2fg napěťově řízeného oscilátoru se odráží v průběhu signálu na obr. 6(b). Chybové řídicí napětí periodicky klesá v průběhu každé periody kmitočtu lfH- Odtud výstupní kmitočet fvco napěťově řízeného oscilátoru 32fH periodicky klesá v průběhu každé periody kmitočtu lfH· Jak klesá kmitočet, vzrůstá šířka impulsu l/fVCQ. Obvod čítače 58. zdvojuje kmitočet signálu lfH, který má periodu 32 výstupních impulsů napěťově řízeného oscilátoru 32fH, dělením periody dvěma, to jest na dvě šestnáctiimpulsové periody. Vzhledem k periodickému nárůstu šířky impulsů je však součet šířek prvních šestnácti impulsů tA menší než součet šířek následujících šestnácti impulsů tB. Když není doba trvání tA rovna době trvání tB, není časovači signál 2fg -REF symetrický v periodě signálu lfg bez ohledu na přesnost číslicové déličky. Tato asymetrie může způsobit impulsy zpětného běhu o různých amplitudách Yl a Y2, jak je znázorněno na
-8CZ 281083 B6
2fH -REF, generovaný číslicovým obvodem, musí být proto ošetřen jako nekorigovaný signál, což vyžaduje další zpracovávání.
Signál 2fH -REF je dále zpracováván druhou smyčkou fázového závěsu. Druhá smyčka fázového závěsu, tvořená signálním generátorem 62 synchronizace rozmítání, obsahuje druhý fázový komparátor 64, druhá dolní propust 63 a napěťově řízený oscilátor 66. Druhá smyčka fázového závěsu, tvořená signálním generátorem 62 synchronizace rozmítání, je provedena průmyslovým obvodem CA 1391. Chybový výstupní signál druhého fázového komparátoru 64 na desátém vedeni 65 je řídicím vstupním signálem napěťově řízeného oscilátoru 66, který pracuje na kmitočtu 2fH. Pracovní kmitočet oscilátoru a kmitočtová odezva dolní propusti v oscilátoru typu CA 1391 jsou primárně určeny vnějšími časovacími složkami, jak je znázorněno na obr. 3. Odtud je druhá dolní propust 63 znázorněna čárkovaně.
Signál 2fH~REF je vstupním signálem druhého fázového komparátoru 64. Chybový, řídicí signál druhého fázového kom parátoru 64 na desátém vedení 65 je vstupním signálem pro druhou dolní propust 63. Výstupní signál druhé dolní propusti 63 je řídicím vstupním signálem napěťově řízeného oscilátoru 66 , který pracuje na kmitočtu 2fH a je označen 2fH VCO. Kmitočtová charakteristika druhé dolní propusti 63 je určena vnějším sériovým RC obvodem, vytvořeným například z kondenzátoru C53 o hodnotě 1,5 mikrofaradu a rezistoru R68 o hodnotě odporu 2. kiloohmy, jak je znázorněno na obr. 3. Výstup napěťově řízeného oscilátoru 66 na jedenáctém vedení 67 dává korigované synchronizační signály 2fu pro horizontální výstupní obvod 68. Výstup horizontálního výstupního obvodu 68 na dvanáctém vedeni 69 dává signál 2fH ve formě signálů 2fH zpětného běhu. Signály 2fpj zpětného běhu jsou vstupními signály pro generátor 70 lineárně stoupající funkce, který je podroben ručnímu fázovému posunu prostřednictvím ručně ovladatelného zpožďovacího obvodu 72. Výstup generátoru 70 lineárně stoupající funkce na třináctém vedení 71 je střídavé spojen prostřednictvím kondenzátoru C56 s druhým vstupem druhého fázového komparátoru 64 čtrnáctým vedením 73.
Schéma zapojeni pro část blokového schématu znázorněného na obr. 1 je znázorněno na obr. 3. Druhá smyčka fázového závěsu, tvořená signálním generátorem 62 synchronizace rozmítání, na přiklad obvodem typu CA 1391, zahrnuje napěťově řízený oscilátor 66, druhý fázový komparátor 64 , budicí předzesilovač 84., budič 86 výstupu druhého fázového komparátoru 64 a regulátor 87 napětí Vcc. Napěťové řízený oscilátor 66 je oscilátorem RC typu se svorkou 7 používanou pro řízení kmitočtu. Vnější kondenzátor C51 je zapojen mezí svorkou 7 a zemí a nabíjí se přes vnější rezistor R62, zapojený mezi svorky 6 a 7. Když napětí na svorce 7 přesáhne předpětí vnitřního potenciálu, kondenzátor C51 se vybije přes vnitřní odpor. Toto vedení způsobí vytvořeni budicího impulsu, který skonči, jakmile je kondenzátor dostatečné vybit. Záporné synchronizační impulsy na svorce 3 jsou fázově srovnávány s pilovitým signálem na svorce £, který je odvozen z horizontálního zpětného běhu paprsků nebo z impulsů zpětného běhu. Není-li fázo
-9CZ 281083 B6 vý rozdíl mezi synchronizačním signálem a pilovitým signálem, není ani čistý výstupní proud na svorce 5. Dojde-li k fázovému posunu, teče proud do svorky 5 nebo z ní pro korekci kmitočtu. Pracovní cyklus nebo střída impulsů budicího předzesilovače 84. může být nastavena nastavením potenciálu na svorce 8. V obvodu z obr. 3 je toto určeno napěťovým děličem, vytvořeným z rezistorů R63 a R64. Potenciometr R37, připojený ke svorce Ί_ přes rezistor R72, lze použít k ručnímu nastavení kmitočtu napěťově řízeného oscilátoru 66.
Generátor 70 lineárně stoupající funkce obsahuje tranzistor Q4. rezistor R55 a kondenzátor C50. Lineárně stoupající signál generovaný na kondenzátoru C50 je střídavou vazbou připojen přes kondenzátor C56 ke svorce 4. Tranzistor Q2 a potenciometr R20 vytvářejí ručně ovladatelný zpožďovací obvod 72., který mění proud nabíjející kondenzátor C50 lineárně stoupající funkce. Změny doby potřebné k nabití kondenzátoru C50 zajišťují proměnné zpožděni v rozmezí přibližně 0 až 2 mikrosekundy ve vztahu fází impulsů 2fH -REF a korigovaných impulsů 2fH.
Korigované výstupní impulsy 2fH budicího předzesilovače 84 na jedenáctém vedeni 67 jsou vstupním signálem souměrného dvojčinného budicího obvodu, obsahujícího tranzistory Q5 a Q6 , který zajišťuje budicí výstupní signál 2fH k horizontálnímu výstupnímu obvodu.
Průběhy signálů z obr. 4(a), 4(b), 4(c) a 4(d) znázorňuji relativní fázové polohy časovačích signálů lfH a 2fH a synchronizačních signálů generovaných činností obvodu znázorněného na obr. 1,2 a 3. Obr. 4(a) znázorňuje synchronizační impulsy lfH, oddělené oddělovačem 14 synchronizačních impulsů a přiváděné k prvnímu fázovému komparátorú 16 na druhém vedení £3. Obr. 4(b) znázorňuje výstupní signál lfH obvodu déličky 52 dělicí třicetidvěma na čtvrtém vedeni 17. První smyčka 12 fázového závěsu zodpovídá za udržení relativní fáze náběhové hrany například impulsů lfH ve středovém bodě, například synchronizačních impulsů lř^· Obr. 4(c) znázorňuje signál 2fH -REF generovaný obvodem 60 šířky impulsů na devátém vedení 6£, což je jeden ze vstupních signálů druhého fázového komparátorú 64 druhé smyčky fázového závěsu. Obr. 4(d) je signál 2fH zpětného běhu na dvanáctém vedení 69 , který je vstupním signálem generátoru 70 lineárně stoupající funkce. Fázový rozdíl mezi synchronizačními impulsy lfH a impulsy 2fH -REF, a tedy korigovanými impulsy 2fH, 3e nastavitelný> například ve dvoumikrosekundových krocích, jak je popsáno shora, sběrnicí řízeným přednastavením čítače 58 dělicího šestnácti. Jemné nastaveni, například od nuly do 2 mikrosekund, je zajištěno ručně ovladatelným zpožďovacím obvodem 72 , který zajišťuje nastavení fázového rozdílu mezi impulsy 2f^ zpětného běhu a signálu 2fj] -REF. Nastavení je nepřímé, protože ručně ovladatelný zpožďovací obvod 72 ve skutečnosti nastavuje zpoždění mezi impulsy 2f^ zpětného běhu a pilovitým signálem, který je druhým vstupním sig
-10CZ 281083 B6 nálem druhého fázového komparátoru 64,. Je zřejmé, že lze zavést řízeni sběrnice s různými časovými kroky zpožděni použitím různých hodinových kmitočtů a/nebo různých čítačů s různým počtem bitů pro zajištěni odlišného rozlišeni. Ruční nastavení fáze může být modifikováno, aby bylo umožněno ruční nastaveni v rozsahu, který by odpovídal krokům časových přírůstků zpoždění zajištěným sběrnicovým řízením.
Příklad nastavení fázového zpožděni obrazového signálu vůči signálu rozmítání pro přijetí alternativních obrazových zdrojů je znázorněn v blokovém schématu na obr. 7. Druhý horizontální vychylovací obvod 80, znázorněný na obr. 7, se podobá prvnímu horizontálnímu vychylovacímu obvodu 40 z obr. 1 až 3, s výjimkou toho, že jsou zde znázorněny alternativní obrazové zdroje a přepínací prostředek pro jejich přepínání. Detaily jednočipového obvodu první smyčky 12 fázového závěsu, druhého generátoru 56 časovacího signálu a druhé smyčky fázového závěsu tvořené signálním generátorem 62 synchronizace rozmítání jsou pro jasnost vynechány, mohou však být provedeny tak, jak jsou znázorněny na obr. 1 až 3. Přepínače volby obrazových zdrojů jsou součásti některých, nikoli však jednočipových obvodů.
Mikroprocesor 74 je připojen k přijímači 79 s dálkovým ovládáním a k voliči 88 obrazového zdroje například sériovou datovou sběrnici 53.. Přijímač 79 s dálkovým ovládáním je připojen ke klávesnici, například ke klávesnici 89 dálkového ovládání radiovou nebo infračervenou přenosovou dráhou 85. Obrazový zdroj A, znázorněný v bloku 81 jako zdroj kompozitního obrazového signálu, je připojen k oddělovacímu a demodulačnímu obvodu 83,. Obrazový zdroj A může tedy představovat vysílaný nebo kabelem rozváděný kompozitní obrazový signál, například prokládaný obrazový signál lfH
Výstupní signály oddělovacího a elektronových trysek pro a synchroniazčnim signálem soustavu vstupů k vstupů k voliči 88 obrazového demodulačniho obvodu 83. , červenou, A SYNC. Tyto voliči 88 obrazového obrazového zdroje je zdroje 8.2. Alternativní například z počítače. Výstupy jsou buzelenou výstupy zdroje. napájena obrazový z alterdicimi signály a modrou barvu vytvářejí jednu Další soustava z alternativního zdroj 82 může být napájen nativního obrazového zdroje 82 jsou také budicími signály elektronových trysek pro červenou, zelenou a modrou barvu a synchronizačním signálem RGB SYNC. Je zřejmé, že mohou být zapotřebí různá zpožděni ve sfázováni obrazového a rozmítacího signálu pro zajištěni správného vystředěni obrazu. Volič 88 obrazového zdroje má výstupy pro červenou, zelenou a modrou barvu a pro synchronizační signál. Za účelem větší ilustrativnosti se předpokládá, že časovači signály alternativních obrazových zdrojů jsou dostatečně odlišné, takže v případě nepřítomnosti sladěni fáze obrazového signálu a rozmítacího signálu nemusí být obraz při volbě alternativního obrazového zdroje správně horizontálně vystředěn.
Volba alternativního obrazového zdroje, například prostřednictvím klávesnice 89 dálkového ovládáni, je detekována přijímačem 79 s dálkovým ovládáním a monitorována mikroprocesorem 74. Mikroprocesor 74 vysílá řídicí data k voliči 88 obrazového zdroje pro zajištěni obrazových budicích signálů a synchronizačního signálu z alternativního obrazového zdroje namísto obrazového zdroje A. Mikroprocesor 74 také vysílá řídicí data k druhému generátoru
-11CZ 281083 B6 časovacího signálu, což je obvod nastavení fáze pro kompenzaci odlišného časování alternativního obrazového zdroje pro zajištění horizontálního vystředění obrazu.
Je rysem tohoto vynálezu, že lze takto vytvořit optimální fázový vztah mezi přicházejícím obrazovým signálem synchronizace rozmítání používaným v horizontálním vychylovacim obvodě při generování rastru. Optimálního fázového vztahu lze dosáhnout použitím obvodů jak sběrnicí řízeného, tak ručně nastavitelného fázového přizpůsobení pro hrubé, popřípadě jemné dostavení fáze. Je zřejmé, že termíny hrubý a jemný jsou relativní. Hrubé nastavení může být pro určité účely prováděno dostatečné jemně snížením časového zpožděni pro každý přírůstkový krok. Kdykoliv je dán požadavek na mikroprocesor 74 , aby inicioval speciální obrazovou zobrazovací funkci nebo proces nebo zobrazil alternativní obrazový zdroj, vyžadující větší nebo menší fázové zpoždění mezi obrazovým signálem a synchronizovaným rozmitáním, lze mikroprocesorem příslušné měnit fázové zpožděni. Toto uspořádáni dává maximální pružnost pro optimalizaci fázového zpožděni obrazového signálu vůči signálu rozmítání pro všechny obrazové procesory a všechny obrazové zdroje.

Claims (11)

  1. PATENTOVÉ NÁROKY
    1. Zapojení horizontálního vychylovacího systému pro nastavení a udržení fázového vztahu mezi obrazovým signálem a synchronizačním signálem rozmítání, obsahující první generátor prvního časovacího signálu připojený ke vstupu obrazového signálu pro generování prvního časovacího signálu na prvním kmitočtu synchronně s horizontální synchronizační složkou obrazového signálu, vyznačující se tím, že obsahuje druhý generátor (56) časovacího signálu, pracujícího synchronně s prvním časovacím signálem, pro generování druhého časovacího signálu (2fH -REF) na druhém kmitočtu, mikroprocesor (74) pro inkrementální nastavení relativní fáze mezi prvním a druhým časovacím signálem a signální generátor (62) synchronizace rozmítání, připojený ke druhému generátoru (56) časovacího signálu pro generováni synchronizačního signálu rozmítání z druhého časovacího signálu.
  2. 2. Zapojení horizontálního vychylovacího systému podle nároku 1, vyznačující se tím, že druhý generátor (56) časovacího signálu obsahuje čítač (58) pro dělení hodinového signálu pro generování druhého časovacího signálu (2fH -REF).
  3. 3. Zapojení horizontálního vychylovacího systému podle nároku 2, vyznačující se tím, že mikroprocesor (74), vytvořený jako regulátor fáze, obsahuje posuvný registr (94) pro dodáni různých čísel k čítači (58) z odděleného zdroje.
  4. 4. Zapojení horizontálního vychylovacího systému podle nároku 2, vyznačující se tím, že mikroprocesor (74) je vytvořen pro dodávání různých čísel a je připojen na sériovou
    -12CZ 281083 B6 vytvořen pro dodáváni různých čísel a je připojen na sériovou datovou sběrnici (53), propojující mikroprocesor (74) a druhý generátor (56) časovacího signálu.
  5. 5. Zapojení horizontálního vychylovacího systému podle nároku 1, vyznačující se tím, že první generátor (100) časovacího signálu, obsahuje generátor (48) hodinového signálu na násobku prvního kmitočtu (lfH) a děličku (52) pro dělení hodinového signálu tímto násobkem pro generování prvního časovacího signálu.
  6. 6. Zapojeni horizontálního vychylovacího systému podle nároku 5, vyznačující se tím, že generátor (48) hodinového signálu a s ním spojená dělička (52) vytvářejí část první smyčky (12) fázového závěsu, mající na svém vstupu synchronizační složku obrazového signálu a na svém výstupu první časovači signál.
  7. 7. Zapojení horizontálního vychylovacího systému podle nároku 2, vyznačující se tím, že obsahuje hranový detektor (92), připojený k prvnímu generátoru (100) časovacího signálu, pro detekci hran impulsů v prvním časovacím signálu a pro generování řídicího signálu pro čítač (58) pro synchronizaci čítače (58) s prvním časovacím signálem.
  8. 8. Zapojeni horizontálního vychylovacího systému podle nároku 3, vyznačující se tím, že posuvný registr (94) je spojen svým výstupem s čítačem (58) a svým vstupem přes sériovou datovou sběrnici (53) s mikroprocesorem (74), zapojeným jako regulátor fáze, který je pro něj zdrojem různých čísel.
  9. 9. Zapojení horizontálního vychylovacího systému podle nároku 1, vyznačující se tím, že signální generátor (62) synchronizace rozmítáni obsahuje smyčku fázového závěsu.
  10. 10. Zapojení horizontálního vychylovacího systému podle nároku 1, vyznačující se tím, že signální generátor (62) synchronizace rozmítáni je uspořádán pro regulaci relativní fáze mezi druhým časovacím signálem (2fH -REF) a rozmítacím synchronizačním signálem na jedenáctém vedení (67).
  11. 11. Zapojeni horizontálního vychylovacího systému podle nároku 1, vyznačující se tím, že druhý generátor (56) časovacího signálu obsahuje posuvný registr (94), zapojený jako číslicový fázovač a připojený k mikroprocesoru (74), který je zapojen jako oddělený zdroj řídicích signálů fázového zpoždění.
CS91801A 1990-03-26 1991-03-26 Zapojení nastavitelného sfázování obrazového signálu a signálu rozmítání pro horizontální vychylovací systém CZ281083B6 (cs)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US49922690A 1990-03-26 1990-03-26

Publications (2)

Publication Number Publication Date
CS9100801A2 CS9100801A2 (en) 1991-11-12
CZ281083B6 true CZ281083B6 (cs) 1996-06-12

Family

ID=23984368

Family Applications (1)

Application Number Title Priority Date Filing Date
CS91801A CZ281083B6 (cs) 1990-03-26 1991-03-26 Zapojení nastavitelného sfázování obrazového signálu a signálu rozmítání pro horizontální vychylovací systém

Country Status (17)

Country Link
US (1) US5619276A (cs)
EP (1) EP0449130B1 (cs)
JP (2) JP3473961B2 (cs)
KR (1) KR100230155B1 (cs)
CN (1) CN1034901C (cs)
AT (1) ATE180613T1 (cs)
BR (1) BR9101207A (cs)
CA (1) CA2038780C (cs)
CZ (1) CZ281083B6 (cs)
DE (1) DE69131262T2 (cs)
ES (1) ES2131500T3 (cs)
FI (1) FI103241B (cs)
MY (1) MY111159A (cs)
PL (1) PL165473B1 (cs)
RU (1) RU2108684C1 (cs)
SG (1) SG73958A1 (cs)
TR (1) TR27621A (cs)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5251015A (en) * 1991-05-06 1993-10-05 Thomson Consumer Electronics, Inc. Apparatus for positioning a timing signal relative to a synchronization signal derived in the deflection section of a television system
JPH06334894A (ja) * 1993-05-19 1994-12-02 Toshiba Corp 水平同期装置
US6005634A (en) * 1996-07-24 1999-12-21 Motorola, Inc. Method and apparatus for controlling the display of a video image
US5811999A (en) * 1996-12-11 1998-09-22 Micro Linear Corporation Power converter having switching frequency phase locked to system clock
JPH11205627A (ja) * 1998-01-19 1999-07-30 Sony Corp 水平偏向装置、自動周波数制御装置および映像信号受信装置
US6556249B1 (en) 1999-09-07 2003-04-29 Fairchild Semiconductors, Inc. Jitter cancellation technique for video clock recovery circuitry
JP2002101316A (ja) * 2000-09-26 2002-04-05 Mitsubishi Electric Corp クロック生成回路及び画像表示装置
DE10202967A1 (de) * 2002-01-26 2003-07-31 Philips Intellectual Property Schaltungsanordnung und Verfahren zur Generierung des Ansteuersignales des Ablenktransistors einer Kathodenstrahlröhre
KR100943421B1 (ko) * 2007-12-24 2010-02-19 연세대학교 산학협력단 에폭시기와 불포화이중결합을 갖는 광중합성 단량체 및이를 함유한 광중합 조성물
KR102626407B1 (ko) * 2016-10-26 2024-01-18 삼성전자주식회사 디스플레이 장치 및 방법
CN206388486U (zh) * 2017-01-22 2017-08-08 京东方科技集团股份有限公司 移位寄存器电路、goa电路和显示装置

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3891800A (en) * 1971-03-16 1975-06-24 Philips Corp Line time base in a television receiver
US4336861A (en) * 1972-08-23 1982-06-29 Peter B Keith Speaker system
GB2085257B (en) * 1980-09-03 1984-09-12 Nat Res Dev Apparatus and methods for varying the format of a raster scan display
US4317133A (en) * 1980-09-29 1982-02-23 Rca Corporation Two-loop horizontal AFPC system
US4425581A (en) * 1981-04-17 1984-01-10 Corporation For Public Broadcasting System for overlaying a computer generated video signal on an NTSC video signal
US4611229A (en) * 1983-06-17 1986-09-09 Zenith Electronics Corporation Auto range horizontal automatic phase control
JPS6096965A (ja) * 1983-10-31 1985-05-30 Nec Home Electronics Ltd 外部入力対応型テレビジヨン受像機
US4591910A (en) * 1984-03-14 1986-05-27 Zenith Electronics Corporation Horizontal picture centering
US4686567A (en) * 1984-09-28 1987-08-11 Sundstrand Data Control, Inc. Timing circuit for varying the horizontal format of raster scanned display
US4611230A (en) * 1984-12-18 1986-09-09 Zenith Electronics Corporation Vertical video centering control system
US4739403A (en) * 1985-10-28 1988-04-19 Zenith Electronics Corporation Digital horizontal processor
DE3602137C1 (de) * 1986-01-24 1987-07-02 Ford Werke Ag Steuerventilsystem fuer ein stufenlos regelbares Kegelscheiben-Umschlingungsgetriebe,insbesondere fuer Kraftfahrzeuge
US4686576A (en) * 1986-03-17 1987-08-11 Northern Technologies, Ltd. Conductive screen for video display unit
JPS62216588A (ja) * 1986-03-18 1987-09-24 Toshiba Corp 水平位相シフト回路
US4730216A (en) * 1986-07-03 1988-03-08 Rca Corporation Raster distortion correction circuit
US4769705A (en) * 1987-06-30 1988-09-06 Rca Licensing Corporation Deflection synchronizing apparatus
US4874992A (en) * 1988-08-04 1989-10-17 Honeywell Inc. Closed loop adaptive raster deflection signal generator
JPH0258090A (ja) * 1988-08-24 1990-02-27 Kokusai Electric Co Ltd Crtディスプレイの表示画面位置制御方法及び装置
DE68915228T2 (de) * 1988-09-02 1994-12-15 Sanyo Electric Co Phasensynchronisierschaltung in einem Videosignalempfänger und Verfahren zur Herstellung der Phasensynchronisation.
JPH071423B2 (ja) * 1988-12-20 1995-01-11 株式会社山下電子設計 パルス発生回路
US4991023A (en) * 1989-05-22 1991-02-05 Hewlett-Packard Company Microprocessor controlled universal video monitor

Also Published As

Publication number Publication date
EP0449130A2 (en) 1991-10-02
JP2003189117A (ja) 2003-07-04
MY111159A (en) 1999-09-30
JP3655275B2 (ja) 2005-06-02
JP3473961B2 (ja) 2003-12-08
CN1055455A (zh) 1991-10-16
CS9100801A2 (en) 1991-11-12
JPH0779360A (ja) 1995-03-20
SG73958A1 (en) 2000-07-18
CN1034901C (zh) 1997-05-14
DE69131262D1 (de) 1999-07-01
FI103241B1 (fi) 1999-05-14
KR100230155B1 (ko) 1999-11-15
US5619276A (en) 1997-04-08
DE69131262T2 (de) 1999-09-23
KR910017832A (ko) 1991-11-05
CA2038780C (en) 1995-10-24
EP0449130A3 (en) 1993-05-26
BR9101207A (pt) 1991-11-05
PL165473B1 (pl) 1994-12-30
TR27621A (tr) 1995-06-13
FI103241B (fi) 1999-05-14
FI911423A0 (fi) 1991-03-25
FI911423A (fi) 1991-09-27
ATE180613T1 (de) 1999-06-15
EP0449130B1 (en) 1999-05-26
RU2108684C1 (ru) 1998-04-10
ES2131500T3 (es) 1999-08-01
PL289592A1 (en) 1991-10-07
CA2038780A1 (en) 1991-09-27

Similar Documents

Publication Publication Date Title
CZ281083B6 (cs) Zapojení nastavitelného sfázování obrazového signálu a signálu rozmítání pro horizontální vychylovací systém
EP0473771B1 (en) Display locked timing signals for video processing
US4769705A (en) Deflection synchronizing apparatus
EP0200348B1 (en) Line deflection system
EP0180450B1 (en) Television display apparatus having character generator with non-line-locked clock
US5223931A (en) Synchronized scanning at horizontal frequency
US5565928A (en) Circuit for generating a scan at a multiple of a synchronizing signal
US5760839A (en) Horizontal synchronizing apparatus
US6404833B1 (en) Digital phase synchronizing apparatus
US6130708A (en) Trigger generator and waveform monitor
EP0966153B1 (en) Video signal synchronizing apparatus
EP0449198B1 (en) Synchronized horizontal scanning at horizontal frequency multiples
US5329367A (en) Horizontal blanking
GB2262408A (en) Horizontal blanking for multiple rate scanning
RU2215372C2 (ru) Система горизонтального отклонения
JP4540246B2 (ja) 偏向回路
GB2309841A (en) HSYNC pulse synchronisation to local clock without a PLL
JP3008382B2 (ja) Pal用信号変換回路およびそれを用いたpal用ビデオ信号生成方法
MXPA95002546A (en) Synchronized exploration circuit
JPS6126872B2 (cs)

Legal Events

Date Code Title Description
IF00 In force as of 2000-06-30 in czech republic