CS257731B1 - Zapojení s jedním porovnávacím obvodem k automatickému nastavování úrovní složkových obrazových signálů - Google Patents
Zapojení s jedním porovnávacím obvodem k automatickému nastavování úrovní složkových obrazových signálů Download PDFInfo
- Publication number
- CS257731B1 CS257731B1 CS869773A CS977386A CS257731B1 CS 257731 B1 CS257731 B1 CS 257731B1 CS 869773 A CS869773 A CS 869773A CS 977386 A CS977386 A CS 977386A CS 257731 B1 CS257731 B1 CS 257731B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- terminal
- output
- input terminal
- amplifier
- input
- Prior art date
Links
Landscapes
- Picture Signal Circuits (AREA)
Abstract
Zapojení jediného porovnávacího obvodu s přepínačem vstupních signálů, s přepínačem referenčních napětí, s prvou výstupní přepínací soupravou, dále pak s obvody paměti s generátory referenčních signálů a se zesilovači složkových signálů vylučuje možnost nepřesného nastavení úrovní složkových signálů, způsobené nestejnými vlastnostmi porovnávacích obvodů. Toto zapojení zavádí do složkových signálů referenční signály a automaticky udržuje úrovně referenčních signálů na daných hodnotách a tím udržuje s velkou přesnosti požadovaný vzájemný vztah úrovní složkových signálů.
Description
Vynález se týká zapojení s jedním porovnávacím obvodem k automatickému nastavování úrovní složkových obrazových signálů ve snímacím zařízení barevné televize.
Ve známých způsobech .řešení se každý referenční signál, vložený do složkových obrazových signálů a každý složkový obrazový signál porovnává v samostatném porovnávacím obvodu s požadovaným referenčním napětím. Výstupním napětím každého porovnávacího obvodu se řídí parametry zesilovačů popř. dalších obvodů, a tím se nastaví požadované úrovně signálů.
Nevýhodou tohoto známého způsobu řešení je, že nastavení úrovní signálů je ovlivněno nestejnými vlastnostmi porovnávacích obvodů, jmenovitě nesymetrií jejich vstupů.
Uvedené nedostatky odstraňuje zapojení dle vynálezu, jehož podstata spočívá v tom, že je použit pouze jediný porovnávací obvod; K jeho prvé vstupní svorce je připojen přepínač vstupních signálů, k jehož vstupním svorkám jsou připojeny výstupní svorky zesilovačů.složkových signálů. K druhé vstupní svorce porovnávacího obvodu je připojen přepínač referenčních napětí. K výstupní svorce porovnávacího obvodu je připojena jednak prvá výstupní přepínací souprava, jednak druhá výstupní přepínací souprava. Řídicí svorky prvé výstupní přepínací soupravy jsou spojeny s druhými vstupními svorkami zesilovačů složkových signálů.
Jejich třetí vstupní svorky jsou spojeny s ovládacími svorkami prvé výstupní přepínací soupravy. Prvá výstupní svorka druhé výstupní přepínací soupravy je připojena ke vstupní svorce obvodů paměti s generátory referenčních signálů, jejichž výstupní svorky jsou připojeny ke čtvrtým vstupním svorkám zesilovačů složkových signálů.
Zapojení jediného porovnávacího obvodu s přepínačem vstupních signálů, s přepínačem referenčních napětí, s prvou výstupní přepínací soupravou a s druhou výstupní přepínací soupravou, dále pak s obvody paměti s generátory referenčních signálů a se zesilovači složkových signálů vylučuje možnost nepřesného nastavení složkových signálů způsobené nestejnými vlastnostmi porovnávacích obvodu. Toto zapojení zavádí do složkových signálů referenční signály a automaticky udržuje úrovně referenčních signálů na daných hodnotách, a tím udržuje s velkou přesností požadovaný vzájemný vztah úrovní složkových signálů.
Příklad zapojení tohoto vynálezu je na obrázku.
Výstupy snímacích elektronek Al, Bl, Cl, jsou připojeny k prvým vstupním svorkám A21,
B21, C21 prvého zesilovače A2, druhého zesilovače B2 a třetího zesilovače C2. Zesilovače jsou realizovány jako vícestupňové zesilovače a· kromě jiných obvodů obsahují* řízený stupeň, jehož zesílení lze ovládat alespoň jedním řídicím napětím. Ke čtvrtým vstupním svorkám A25,
B25, C25 uvedených zesilovačů jsou připojeny výstupní svorky 62A, 62B, 62C obvodů paměti 2 s generátory referenčních signálů. Výstupní svorky A24, B24, C24 zesilovačů A2, B2, C2 jsu spojeny se vstupním svorkami 21A, 21B, 21C přepínače 2 vstupních signálů.
Jeho výstupní svorka 22 je spojena s prvou vstupní svorkou 11 porovnávacího obvodu 2· Jeho druhá vstupní svorka 12 je spojena s výstupní svorkou 31 přepínače 2 referenčních napětí. Výstupní svorka 13 porovnávacího obvodu 2 3e spojena se vstupní svorkou 41 prvé výstupní přepínací soupravy £ a také se vstupní svorkou 51 druhé výstupní přepínací soupravy 2· Obě výstupní přepínací soupravy jsou realizovány soustavou elektronických spínačů a obsahují operační paměti, zpravidla realizované kondenzátorem a tranzistorem řízeným polem popř. operačním zesilovačem. 1
Řídicí svorky 42A, 42B, 42C prvé výstupní přepínací soupravy 4. jsou spojeny s druhými vstupními svorkami A22, B22, C22 zesilovačů A2, B2, C2. Jejich třetí vstupní svorky A23,
B23, C23 jsou připojeny k ovládacím svorkám 43£ 43B, 43C prvé výstupní přepínací soupravy £. Prvá výstupní svorka 52 druhé výstupní přepínací soupravy 2 3θ spojena se vstupní svorkou 61 obvodů paměti 6 s generátory referenčních signálů. Tyto obvody obsahují kromě vlastní paměti pomocné obvody potřebné pro zápis informací do paměti a pro jejich čtení, a dále pak generátory referenčních signálů realizovaných' zpravidla elektronickými přepínači, děliči napětí a zesilovači. Druhá výstupní svorka 53 druhé výstupní přepínací soupravy £ bývá připojena ke vstupní svorce 71 obvodu £ pro ovládání clony.
Z výstupních svorek A24 , BB24, C24 zesilovačů A2, B2, C2 se přivádějí složkové obrazové signály smíšené s referenčními signály k přepínači 2 vstupních signálů, kde se referenční signály, popř. stanovené časové úseky složkových obrazových signálů postupně přepínají k prvé vstupní svorce 11 porovnávacího obvodu £.
K jeho,druhé vstupní svorce 12 se postupně přepínají dané úrovně referenčních napětí. Výstupní napětí porovnávacího obvodu £ se přivádí k prvé výstupní přepínací soupravě £, kdé se napětí, které vzniká v době porovnávání referenčních signálů s referenčními napětími postupně přepíná k jejím řídicím svorkám 42A, 42B, 42C a k jejím ovládací svorkám 43A,
43B, 43C. Napětí z těchto svorek se přivádějí k druhým vstupním svorkám A22, B22, C22 a. k třetím vstupním svorkám A23, B23, C23 zesilovačů A2, b2 , C2.
Tato napětí řídí parametry uvedených zesilovačů, zpravidla jejich pracovní body a jejich zesílení, a tím udržují referenční signály na jmenovitých napěťových úrovních. Ovládání přepínače 2 vstupních signálů, přepínače £ referenčních napětí a prvé výstupní přepínací soupravy £ musí být ve vzájemném souladu, aby na jejich výstupech byly vždy vzájemně si odpovídající signály. Napětí z výstupu porovnávacího obvodu 1 je také přiváděno na vstup druhé výstupní přepínací soupravy £, kde se postupně vybírají napětí, která vznikají v době porovnávání složkových obrazových signálů přiváděných na prvou vstupní svorku 11 porovnávacího obvodu 1 s referenčním napětím přiváděným na druhou vstupní svorku 12 porovnávacího obvodu
1.
Tato napětí se v druhé výstupní přepínací soupravě £ převádějí na kladné nebo záporné impulsy povelů, které se vedou ke vstupní svorce 61 obvodu paměti £ s generátory referenčních signálů. Ovládání výstupní přepínací soupravy £ musí být v souladu s ovládáním přepínače 2 vstupních signálů a přepínače £ referenčních napětí a s ovládáním obvodu paměti £ s generátory referenčních signálů.
Na výstupních svorkách 62A, 62B, 62C obvodů paměti £ s-generátory referenčních signálů se vytvoří referenční signály, jejichž napěťové úrovně mají definovaný vztah k napěťovým úrovním složkových obrazových signálu vzniklých snímáním při daných světelných podmínkách.
Tyto referenční signály se přivádějí ke čtvrtým vstupním svorkám A25, B25, C25 zesilovačů A2, B2, C2. Jako referenční napětí k druhé vstupní svorce 12 porovnávacího obvodu £ se též může přepínat v přepínači £ referenčních napětí složkový signál z výstupní svorky A24 zesilovače A2.
Claims (4)
1. Zapojení s jedním porovnávacím obvodem k automatickému nastavování úrovní složkových obrazových signálů vyznačené tím, že výstup prvé snímací elektronky (Al) je připojen k prvé vstupní svorce (A21) prvého zesilovače (A2), výstup druhé snímací elektronky (Bl) je připojen k prvé vstupní svorce (B21) druhého zesilovače (B2) a výstup třetí snímací elektronky (Cl) je připojen k prvé vstupní svorce (C21) třetího zesilovače (C2), přičemž čtvrtá vstupní svorka (A25) prvého zesilovače (A2) je připojena k prvé výstupní svorce (62A) obvodů paměti (6) s generátory referenčních signálů, jejichž druhá výstupní svorka (62B) je spojena se čtvrtou vstupní svorkou (B25) druhého zesilovače (B2) a třetí výstupní svorka (62C) obvodů paměti (6) s generátory referenčních signálů je spojena se čtvrtou vstupní svorkou (C25) třetího zesilovače (C2), jehož výstupní svorka (C24) je spojena s třetí vstupní svorkou (21C) přepínače (2) vstupních signálů, jehož druhá vstupní svorka (21B) je spojena s výstupní svorkou (B24) druhého zesilovače (B2) a výstupní svorka (A24) prvého zesilovače (A2) je spojena s prvou vstupní svorkou (21A) přepínače (2) vstupních signálů, jehož výstupní svorka (22) je spojena s prvou vstupní svorkou (11) porovnávacího obvodu (1), jehož druhá vstupní svorka (12) je spojena s výstupní svorkou (31) přepínače (3) referenčních napětí a výstupní svorka (13) porovnávacího obvodu (1) je spojena se vstupní svorkou (41) prvé výstupní přepínací soupravy (4), jejíž prvá řídicí svorka (42A) je spojena s druhou vstupní svorkou (A22) prvého zesilovače (A2), jehož třetí vstupní svorka (A23) je spojena s prvou ovládací svorkou (43A) prvé výstupní přepínací soupravy (4), jejíž druhá řídicí svorka (42B) je spojena s druhou vstupní svorkou (B22) druhého zesilovače (B2), jehož třetí vstupní svorka (B23) je spojena s druhou ovládací svorkou (43b) prvé výstupní přepínací soupravy (4), jejíž třetí řídicí svorka (42C) je spojena s druhou vstupní svorkou (C22) třetího zesilovače (C2), jehož třetí vstupní svorka (C23) je spojena s třetí ovládací svorkou (43C) prvé výstupní přepínací soupravy (4) .
2. Zapojení podle bodu 1 vyznačené tím, že výstupní svorka (13) porovnávacího obvodu (1) je spojena se vstupní svorkou (51) druhé výstupní přepínací soupravy (5), jejíž prvá výstupní svorka (52) je spojena s prvou vstupní svorkou (61) obvodů paměti (6) s generátory referenčních signálů.
3. Zapojení podle bodu 2 vyznačené tím, že druhá výstupní svorka (53) druhé výstupní přepínací soupravy (5) je spojena se vstupní svorkou (71) ovládacího obvodu (7) pro ovládání clony.
4. Zapojení podle bodu 1, 2 a 3 vyznačené tím, že výstupní svorka (A24) prvého zesilovače (A2) je spojena se vstupní svorkou (35) přepínače (3) referenčních napětí.
1 výkres
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS869773A CS257731B1 (cs) | 1986-12-22 | 1986-12-22 | Zapojení s jedním porovnávacím obvodem k automatickému nastavování úrovní složkových obrazových signálů |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS869773A CS257731B1 (cs) | 1986-12-22 | 1986-12-22 | Zapojení s jedním porovnávacím obvodem k automatickému nastavování úrovní složkových obrazových signálů |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CS977386A1 CS977386A1 (en) | 1987-10-15 |
| CS257731B1 true CS257731B1 (cs) | 1988-06-15 |
Family
ID=5446485
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS869773A CS257731B1 (cs) | 1986-12-22 | 1986-12-22 | Zapojení s jedním porovnávacím obvodem k automatickému nastavování úrovní složkových obrazových signálů |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS257731B1 (cs) |
-
1986
- 1986-12-22 CS CS869773A patent/CS257731B1/cs unknown
Also Published As
| Publication number | Publication date |
|---|---|
| CS977386A1 (en) | 1987-10-15 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US5113090A (en) | Voltage comparator | |
| US5039914A (en) | Dimmer control circuit | |
| US20040239783A1 (en) | Semiconductor integrated circuit device | |
| US5155386A (en) | Programmable hysteresis comparator | |
| US5633637A (en) | Digital-to-analog converter circuit | |
| KR920004347B1 (ko) | 아나로그/디지탈변환회로 | |
| JPH1030960A (ja) | 光センサ | |
| US7161419B2 (en) | Sensor device and a signal amplification device of a small detection signal provided by the sensor | |
| JP2543177B2 (ja) | クランプ装置と自動利得制御装置 | |
| CS257731B1 (cs) | Zapojení s jedním porovnávacím obvodem k automatickému nastavování úrovní složkových obrazových signálů | |
| US5003378A (en) | Automatic white balance circuit | |
| US6246285B1 (en) | AGC circuit based on a peak detection system | |
| US5497201A (en) | Sync chip clamping/sync separator circuit | |
| US5525922A (en) | Automatic gain and level control circuit and method | |
| US5896050A (en) | Signal generating circuit and peak detection circuit | |
| US4644193A (en) | Analog circuit for simulating a digitally controlled rheostat | |
| EP0501412B1 (en) | Signal line changeover circuit | |
| KR910009559B1 (ko) | 샘플 홀드 회로 | |
| JPH05268620A (ja) | 自動白バランス調整回路 | |
| US6844746B2 (en) | Electrical system like a testing system for testing the channels of a communication system | |
| KR890003891Y1 (ko) | Vtr 레코딩 모드에서 자동주파수 영역을 벗어난 오디오신호의 뮤팅 회로 | |
| KR900004135B1 (ko) | 합성동기 신호 분리 및 합성 비디오 신호의 디지탈 정보신호와 디지탈 동기신호 분리용 집적회로 | |
| KR960000316Y1 (ko) | 궤환회로(feed back)를 이용한 동기 검출회로 | |
| JPH05299987A (ja) | 自動識別レベル制御装置 | |
| KR890004060B1 (ko) | 합성동기 신호분리 및 고주파 디지탈 정보 신호 분리용 집적회로 |