CS245245B1 - Zapojení pro korekci údaje čítače kmitočtu - Google Patents

Zapojení pro korekci údaje čítače kmitočtu Download PDF

Info

Publication number
CS245245B1
CS245245B1 CS848236A CS823684A CS245245B1 CS 245245 B1 CS245245 B1 CS 245245B1 CS 848236 A CS848236 A CS 848236A CS 823684 A CS823684 A CS 823684A CS 245245 B1 CS245245 B1 CS 245245B1
Authority
CS
Czechoslovakia
Prior art keywords
input
memory
circuit
output
frequency
Prior art date
Application number
CS848236A
Other languages
English (en)
Other versions
CS823684A1 (en
Inventor
Zdenek Krumphanzl
Vladimir Crha
Original Assignee
Zdenek Krumphanzl
Vladimir Crha
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zdenek Krumphanzl, Vladimir Crha filed Critical Zdenek Krumphanzl
Priority to CS848236A priority Critical patent/CS245245B1/cs
Publication of CS823684A1 publication Critical patent/CS823684A1/cs
Publication of CS245245B1 publication Critical patent/CS245245B1/cs

Links

Landscapes

  • Measuring Frequencies, Analyzing Spectra (AREA)

Abstract

Řešení se týká zapojeni pro korekci údaje čítače kmitočtu, řeší technický problém zaokrouhlování posledních míst čítače kmitočtu, aby byla vyloučena periodická změna posledního místa, popřípadě více míst údaje kmitočtu. Podstata zapojení spočívá v tom, že na první vstup paměti je připojen klopný obvod, zatím co na její druhý vstup je připojeno hradlo, na jehož první vstup je připojen zdroj přenášecích impulsů do paměti, kdežto na jeho druhý vstup je připojen výstup logického obvodu. Zapojení je použitelné u všech kmitočtových čítačů, u kterých není předpokládán odhad dalších míst ze změny posledního místa.

Description

Autor vynálezu KRUMPHANZL ZDENĚK ing.,' CRHA VLADIMÍR ing., PRAHA (54)
Zapojení pro korekci údaje čítače kmitočtu
Řešení se týká zapojeni pro korekci údaje čítače kmitočtu, řeší technický problém zaokrouhlování posledních míst čítače kmitočtu, aby byla vyloučena periodická změna posledního místa, popřípadě více míst údaje kmitočtu.
Podstata zapojení spočívá v tom, že na první vstup paměti je připojen klopný obvod, zatím co na její druhý vstup je připojeno hradlo, na jehož první vstup je připojen zdroj přenášecích impulsů do paměti, kdežto na jeho druhý vstup je připojen výstup logického obvodu.
Zapojení je použitelné u všech kmitočtových čítačů, u kterých není předpokládán odhad dalších míst ze změny posledního místa.
- 1 245 245
Vynález se týká zapojení pro korekci údaje čítače kmitočtu, kterým jsou zaokrouhlována poslední místa čítače kmitočtu, aby byla vyloučena periodická změna posledního místa,případně více míst údaje čítače, je-li měřený kmitočet necelistvým násobkem kmitočtu časové základny tak, že dochází k zobrazení převládajících údajů kmitočtu.
Při dosavadním používání sedmisegmentových displejů je možnost chybného odečtu. Například při měření kmitočtu 1000 Hz kolísá 999 a 1000 a vyskytuje se chybný odečet 1888. Těchto možností je mnoho a obzvláště u celistvých kmitočtů je tento chybný výskyt nejvýšší. Použitím zapojení podle vynálezu je tato chyba zcela odstraně na.
Podstata vynálezu spočívá v tom, že na první vstup paměti je připojen klopný obvod, zatím co na její druhý vstup je připojeno hradlo, na jehož první vstup je připojen zdroj přenašečích impulsů do paměti, kdežto na jeho druhý vstup je připojen výstup logického obvodu,jehož první vstup je spojen s výstupem přídavné paměti, druhý vstup je spojen s výstupem paměti a třetí vstup je spojen s výstupem klopného obvodu a současně s druhým vstupem přídavné paměti,na jejíž první vstup je připojen zdroj přenášecích impulsů.
Vyšší účinek zapojení podle vynálezu ve srovnání se známým stavem techniky spočívá v tom, že zapojení podle vynálezu vylučuje chybný odečet a přispívá k podstatnému snížení únavy pozorovatele.
245 245
Zejména je vhodné pro všechny kmitočtové čítače, u nichž se nepředpokládá odhad dalších míst ze změn posledního místa.
Zapojení podle vynálezu bude dále vysvětleno se zřetelem k připojenému schéma.
Zapojení podle vynálezu je tvořeno klopným obvodem i, jehož výstup je připojen k paměti 2 a současně k druhému vstupu přídavné paměti 4· K druhému vstupu paměti 2 je připojen výstup hrdla 3, jehož vstup je spojen se zdrojem P přenášecích impulsů do paměti 2. Na druhý vstup hradla 3 je připojen výstup logického obvodu 5» jehož první vstup je spojen s výstupem přídavné paměti 4, druhý vstup je spojen s výstupem klopného obvodu 2, jakož i s druhým vstupem přídavné paměti 4, na jejíž první vstup je připojen zdroj P přenášecích impulsů. Třetí vstup logického obvodu 5 je spojen s výstupem paměti 2. K výstupu paměti 2 je připojen zobrazovač Z. Hradlo 3 propouští nebo nepropouští impulsy přenosu do zobrazovací paměti 2 podle toho, jak logický obvod vyhodnotí výstup čítače | zobrazovací paměti 2 a přídavné paměti Impuls je propuštěn teprve tehdy, nastane-li shoda logických úrovní výstupů klopného obvodu 1., paměti 2 nebo klopného obvodu i, paměti 2, přídavné paměti 4 současně.
Při dostatečné stabilitě kmitočtu měřeného signálu kolísá poslední místo údaje,to je údaj tak, že se mění číslo liché na sudé a obráceně. Počet hodnot sudých (lichých) následuje po sobě tak, že je vždy jedna či více hodnot sudých (lichých) na pouze jednu hodnotu lichou (sudou) za určitý časový úsek. Pokud ze zobra zení vyloučíme tuto ojedinělou hodnotu, dojde k zaokrouhlejní údaje, neb se bude zobrazovat hodnota převládající. K zaokrouhlení dojde po několika periodách měření sledováním pouze jediného stupně prvního děliče čítače, který rozhoduje,je-li číslo sudé či liché.
Zapojení je vhodné pro všechny kmitočtové čítače, u nichž se nepředpokládá odhad dalších míst se změnou posledního místa.
-3PŘEDMĚT VYNÁLEZU

Claims (1)

  1. 245 245
    Zapojení pro korekci údaje čítače kmitočtu, vyznačené tím, že na první vstup paměti (2) je připojen klopný obvod (1), zatím co na její druhý vstup je připojeno hradlo (3), na jehož první vstup je připojen zdroj (P) přenášecích impulsů do paměti (2), kdežto na jeho druhý vstup je připojen výstup logického obvodu (5), jehož první vstup je spojen s výstupem přídavné paměti (4), druhý vstup je spojen s výstupem paměti (2) a třetí vstup je spojen s výstupem klopného obvodu (1) a současně s druhým vstupem přídavné paměti (4), na jejíž první vstup je připojen zdroj (P) přenášecích impulsů.
CS848236A 1984-10-30 1984-10-30 Zapojení pro korekci údaje čítače kmitočtu CS245245B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS848236A CS245245B1 (cs) 1984-10-30 1984-10-30 Zapojení pro korekci údaje čítače kmitočtu

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS848236A CS245245B1 (cs) 1984-10-30 1984-10-30 Zapojení pro korekci údaje čítače kmitočtu

Publications (2)

Publication Number Publication Date
CS823684A1 CS823684A1 (en) 1985-07-16
CS245245B1 true CS245245B1 (cs) 1986-09-18

Family

ID=5432674

Family Applications (1)

Application Number Title Priority Date Filing Date
CS848236A CS245245B1 (cs) 1984-10-30 1984-10-30 Zapojení pro korekci údaje čítače kmitočtu

Country Status (1)

Country Link
CS (1) CS245245B1 (cs)

Also Published As

Publication number Publication date
CS823684A1 (en) 1985-07-16

Similar Documents

Publication Publication Date Title
US4420809A (en) Frequency determining apparatus
CS245245B1 (cs) Zapojení pro korekci údaje čítače kmitočtu
US3943440A (en) Sensitivity coding circuit for an electronic instrument
US3062443A (en) Indicating system
US4250758A (en) Combination for use in a rotary drilling system with torque meter
US4241342A (en) Measurement indicating apparatus and method
US4224569A (en) Display stabilization circuit
US4534046A (en) Flow quantity measuring apparatus
US4728816A (en) Error and calibration pulse generator
JPS6216578B2 (cs)
JPS62237386A (ja) 電子時計
KR910006702Y1 (ko) 피포를 이용한 클럭소스의 안정도 측정회로
SU983566A1 (ru) Частотно-цифровое измерительное устройство
KR200195351Y1 (ko) 컴퓨터 내장형 전자 저울
SU443330A1 (ru) Измеритель фазового сдвига дл фазовых систем автоматического управлени
SU1654981A2 (ru) "Устройство дл контрол кода "1 из @ "
SU1287037A1 (ru) Цифровой фазометр
SU546892A1 (ru) Многоканальное устройство дл выбора минимального значени средней величины
SU1173337A1 (ru) Устройство дл измерени периода сигналов
SU690405A2 (ru) Цифровой процентный частотомер
KR900004174B1 (ko) 마이크로 프로세서 제어에 의한 펄스폭 측정장치
SU1508097A1 (ru) Устройство дл измерени суточного хода часов
SU1182427A1 (ru) Устройство дл измерени относительной разности частот,отношени частот и частоты
SU696388A2 (ru) Измеритель средней частоты
SU1027817A1 (ru) Интегрирующий цифровой вольтметр