CS244707B1 - Connecting block of program controlled units - Google Patents
Connecting block of program controlled units Download PDFInfo
- Publication number
- CS244707B1 CS244707B1 CS846687A CS668784A CS244707B1 CS 244707 B1 CS244707 B1 CS 244707B1 CS 846687 A CS846687 A CS 846687A CS 668784 A CS668784 A CS 668784A CS 244707 B1 CS244707 B1 CS 244707B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- output
- input
- supermultiplex
- control
- program
- Prior art date
Links
Landscapes
- Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
- Multi Processors (AREA)
- Air Conditioning Control Device (AREA)
- Small-Scale Networks (AREA)
Description
Řešení se týká propojovacího bloku programově řízených jednotek v síti hvězdicového typu, vytvořené pouze datovými sběrnicemi .
Programově řízené jednotky (Al) až (An) předávají informace přes paralelní nebo sériové datové sběrnice (al) až (an) do vstupních vyrovnávacích obvodů (11) až (ln). Podle pokynů řídicí Části (3) jsou jejich obsahy cyklicky přiváděny na vstupní supermultiplex (2). Po komutaci je signál veden z komutátoru (4) na výstupní supermultiplex (5), z něhož jsou podle pokynů řídicí části (3) plněny výstupní vyrovnávací obvody (61) až (6n). Řídicí část (3) vyhodnocuje adresy volající i volané programově řízené jednotky a na jejich podkladě řídí výstavbu i zrušení spojení mezi nimi.
Propojovací blok programově řízených jednotek je určen pro elektronický spojovací systém malých a středních kapacit. Dále ho lze využít v různých programově řízených systémech nebo v multiprocesorových a multipočítačových systémech a sítích.
Vynález se týká propojovacího bloku programově řízených jednotek v eíti hvězdicového typu, vytvořené pouze datovými sběrnicemi.
Známá zapojení využívají к propojování programově řízených jednotek paralelní sběrnici adresovou a datovou, případně sběrnici sériovou, к nimž jsou paralelně připojeny všechny programově řízené jednotky dané sítě. Nevýhodou těchto řešení je velké provozní zatížení sběrnic, umožňujících ve stejné době propojit nejvýše dvě programově řízené jednotky, což může vést až к přetížení sběrnice. Pro větší počet programové řízených jednotek může způsobit neúnosné doby čekání na uvolnění sběrnice. Navíc musí být každá programově řízená jednotka opatřena zařízením vyhodnocujícím její adresu.
Očelem vynálezu je odstranit uvedené nevýhody. Podle podstaty vynálezu se toho dosahuje tím, že datové sběrnice, připojující programově řízené jednotky, jsou připojeny přes vstupní vyrovnávací obvody na vstupní supermultiplex, připojený к prvnímu vstupu komutátoru а к řídicí Části, jejíž první výstup je připojen na ovládací vstupy vstupních vyrovnávacích obvodů, druhý výstup je připojen na ovládací vstupy výstupních vyrovnávacích obvodů a třetí výstup je připojen na ovládací vstup komutátoru. Výstup komutátoru je připojen na výstupní supermultiplex, к němuž jsou připojeny výstupní datové sběrnice přes výstupní vyrovnávací obvody.
Propojovací blok programově řízených jednotek podle vynálezu umožňuje sestavit hvězdicovou sít programově řízených jednotek. Pro N programově řízených jednotek může současně uskutečnit N/2 spojení, takže současně mohou komunikovat všechny programově řízené jednotky sítě. Odpadá adresová sběrnice. Zařízení pro vyhodnocení adresy je centralizováno do propojovacího bloku.
Příklad vynálezu je dále popsán pomocí výkresu. Programově řízené jednotky AI až An jsou připojeny paralelními sériovými datovými sběrnicemi al až an přes vstupní vyrovnávací obvody 11 až ln na vstupní supermultiplex 2· K vstupnímu supermultiplexu 2 je připojen první vstup komutátoru 4 a řídicí část 3.
První výstup řídicí části 2 Iе připojen na ovládací vstupy vstupních vyrovnávacích obvodů 11 až ln. Druhý výstup řídicí části 2 3e připojen na ovládací vstupy výstupních vyrovnávacích obvodů 61 až 6n. Třetí výstup řídicí části 2 3e připojen na ovládací vstup komutátoru £, jehož výstup je připojen na výstupní supermultiplex 2· K němu jsou připojeny přes výstupní vyrovnávací obvody 61 až 6n výstupní datové sběrnice bl až bn, к nimž jsou připojeny programově řízené jednotky Bl až Bn.
Výstupní datové sběrnice bl až bn mohou být jak paralelní tak i sériové. Vyrovnávací “ obvody 11 až ln, 61 až 6n jsou tvořeny pro paralelní datové sběrnice vyrovnávacími pamětmi, pro sériové datové sběrnice sérioparalelními převodníky.
Podle pokynů z řídicí části 2 jsou obsahy vstupních vyrovnávacích obvodů 11 až ln cyklicky přiváděny na vstupní supermultiplex 2. Po komutaci je signál veden z komutátoru 2 na výstupní supermultiplex 5, z něhož jsou podle pokynů řídicí části 2 plněny výstupní vyrovnávací obvody 61 až 6n.
Programově řízená jednotka, např. A2, přikládá na datovou sběrnici a2 klidovou skupinu až do okamžiku, kdy žádá spojení s jinou programově řízenou jednotkou, např. B5, tím, že přiloží na vstupní datovou sběrnici a2 adresu programově řízené jednotky B5. Řídicí část 2 vyhodnotí, že na supermultiplexu 2 došlo v době příslušné volající programově řízené jednotce A2 ke změně z klidového stavu. Informaci o adrese volané programově řízené jednotky B2 spolu s údajem o časové poloze volající programově řízené jednotky A2 na vstupním supermultiplexu 2 tvoří soubor dat, z něhož řídicí část 2 vychází při sestavování instrukcí pro komutátor 2 a výstupní vyrovnávací obvod 65. Při zrušení spojení je postup obdobný.
Propojovací blok programově řízených jednotek podle vynálezu je určen pro elektronický spojovací systém malých a středních kapacit. Dále ho lze využít v různých programově řízených systémech s distribuovaným řízením nebo v multiprocesorových a multipočítačových systémech a sítích.
PŘEDMĚT VYNÁLEZU
Claims (1)
- Propojovací blok programově řízených jednotek, připojených paralelní datovou nebo sériovou datovou sběrnicí, vyznačený tím, že vstupní datové sběrnice (al až an) jsou připojeny přes vstupní vyrovnávací obvody (11 až ln) na vstupní supermultiplex (2), připojený k prvnímu vstupu komutátoru (4) a k řídicí části (3), jejíž první výstup je připojen na ovládací vstupy vstupních vyrovnávacích obvodů (11 až ln), druhý výstup je připojen na ovládací vstupy výstupních vyrovnávacích obvodů (61 až 6n) a třetí výstup je připojen na ovládací vstup komutátoru (4), jehož výstup je připojen na výstupní supermultiplex (5), k němuž jsou připojeny přes výstupní vyrovnávací obvody (61 až 6n) výstupní datové sběrnice (bl až bn).
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CS846687A CS244707B1 (en) | 1984-09-05 | 1984-09-05 | Connecting block of program controlled units |
DD27769485A DD255068A3 (de) | 1984-09-05 | 1985-06-25 | Verbindungseinheit fuer programmgesteuerte bauteile |
HU330685A HU195054B (en) | 1984-09-05 | 1985-08-30 | Transmission unit for programm controlled units |
PL25524785A PL142097B2 (en) | 1984-09-05 | 1985-09-04 | Interconnection arrangement between program controlled units |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CS846687A CS244707B1 (en) | 1984-09-05 | 1984-09-05 | Connecting block of program controlled units |
Publications (2)
Publication Number | Publication Date |
---|---|
CS668784A1 CS668784A1 (en) | 1985-07-16 |
CS244707B1 true CS244707B1 (en) | 1986-08-14 |
Family
ID=5414494
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CS846687A CS244707B1 (en) | 1984-09-05 | 1984-09-05 | Connecting block of program controlled units |
Country Status (4)
Country | Link |
---|---|
CS (1) | CS244707B1 (cs) |
DD (1) | DD255068A3 (cs) |
HU (1) | HU195054B (cs) |
PL (1) | PL142097B2 (cs) |
-
1984
- 1984-09-05 CS CS846687A patent/CS244707B1/cs unknown
-
1985
- 1985-06-25 DD DD27769485A patent/DD255068A3/de not_active IP Right Cessation
- 1985-08-30 HU HU330685A patent/HU195054B/hu unknown
- 1985-09-04 PL PL25524785A patent/PL142097B2/pl unknown
Also Published As
Publication number | Publication date |
---|---|
CS668784A1 (en) | 1985-07-16 |
PL255247A2 (en) | 1986-07-01 |
DD255068A3 (de) | 1988-03-23 |
HUT39029A (en) | 1986-07-28 |
PL142097B2 (en) | 1987-09-30 |
HU195054B (en) | 1988-03-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4032899A (en) | Apparatus and method for switching of data | |
US4755986A (en) | Packet switching system | |
US3735362A (en) | Shift register interconnection system | |
CN101385296A (zh) | 用于总线间信息自动路由的网关 | |
WO1985002737A1 (en) | Alternate paths in a self-routing packet switching network | |
NL8120044A (nl) | Stelsel voor snelle overbrenging van berichten tussen computers. | |
JPH0583016B2 (cs) | ||
EP0439098A2 (en) | Packet switching system having self-routing switches | |
US4763247A (en) | Multiprocessor system formed by microprocessor matrix | |
CS244707B1 (en) | Connecting block of program controlled units | |
US4796022A (en) | Double transit bus system | |
JP3057591B2 (ja) | マルチプロセッサシステム | |
Liu et al. | Hierarchical adaptive routing: A framework for fully adaptive and deadlock-free wormhole routing | |
US5423053A (en) | Device managing accessing priority to common resources, of functional modules divided over a plurality of local units in each of which they form of local daisy chain | |
WO1999029071A1 (en) | Resource sharing | |
JPS6298842A (ja) | パケツト交換システム | |
JP2989263B2 (ja) | 高速データパケットスイッチング回路および方法 | |
JP2002539558A (ja) | ローカルバスノードを備えたマルチプレクサバス | |
AU5290093A (en) | Signal handling system with a shared data memory | |
Pan et al. | Short circuits in buffered multi-stage interconnection networks | |
TAKAHASHI et al. | Multi-server system with batch arrivals of queueing and non-queueing customers | |
JP2613215B2 (ja) | パケット交換装置 | |
KR940009703B1 (ko) | 다중 프로세서 시스템의 버스 중재 장치 | |
CA1235229A (en) | Double transit bus system | |
JPH05181809A (ja) | マルチプロセッサシステムにおけるデータ転送方式 |