CN211555925U - 一种具有高逆向崩塌电压的外延结构 - Google Patents
一种具有高逆向崩塌电压的外延结构 Download PDFInfo
- Publication number
- CN211555925U CN211555925U CN202020236138.2U CN202020236138U CN211555925U CN 211555925 U CN211555925 U CN 211555925U CN 202020236138 U CN202020236138 U CN 202020236138U CN 211555925 U CN211555925 U CN 211555925U
- Authority
- CN
- China
- Prior art keywords
- layer
- gan
- gan layer
- temperature
- epitaxial structure
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Abstract
本实用新型公开了一种具有高逆向崩塌电压的外延结构,包括衬底、缓冲层、第一半导体层、超晶格层、有源层、第二半导体层和第一插入层;所述第一半导体层包括高温N‑GaN层和低温N‑GaN层,所述高温N‑GaN层的形成温度高于所述低温N‑GaN层的形成温度;所述第一插入层设置在低温N‑GaN层和高温N‑GaN层之间,所述第一插入层由AlGaN制成。本实用新型在高温N‑GaN层和低温N‑GaN层之间设置第一插入层,以减少第一半导体层内的晶格缺陷,强化第一半导体层的逆向崩溃电流散布,提高外延结构的逆向崩溃电压。
Description
技术领域
本实用新型涉及发光二极管技术领域,尤其涉及一种具有高逆向崩塌电压的外延结构。
背景技术
目前LED广泛应用在家电上当指示照明使用,但家电中含有很多电子组件会引起电感效应,导致家电中的电子回路产生逆向脉冲,引起电子组件逆向电压崩溃,从而导致LED漏电、烧毁。
具体的,向二极管组件所加的电压为P接负极而N接正极,当所加的电压在某一特定值以下时反向电流很小,而当所加电压值大于特定值时,反向电流会急剧增加,则此特定值就是所谓的逆向崩溃电压。
现有的LED外延结构如图1所示,包括衬底10、缓冲层20、第一半导体层30、超晶格层40、有源层50和第二半导体层60。上述LED外延结构,其逆向崩溃电压较低,只有15V左右。
由于现有LED的外延结构主要针对照明领域的应用,着重在芯片是否漏电方面,因此不适合应用在家电产品或电路密度高的产品上。
发明内容
本实用新型所要解决的技术问题在于,提供一种具有高逆向崩塌电压的外延结构,适用于家电产品或电路密度高的产品上。
为了解决上述技术问题,本实用新型提供了一种具有高逆向崩塌电压的外延结构,包括衬底、缓冲层、第一半导体层、超晶格层、有源层、第二半导体层和第一插入层;
所述第一半导体层包括高温N-GaN层和低温N-GaN层,所述高温N-GaN层的形成温度高于所述低温N-GaN层的形成温度;
所述第一插入层设置在低温N-GaN层和高温N-GaN层之间,所述第一插入层由AlGaN制成。
作为上述方案的改进,所述第一插入层的厚度为50~150nm。
作为上述方案的改进,还包括第二插入层,所述第二插入层设置在第一半导体层和超晶格层之间,所述第二插入层由含Si的GaN制成。
作为上述方案的改进,所述第二插入层由若干周期的N+-GaN层/N--GaN层结构组成。
作为上述方案的改进,所述N+-GaN层的厚度为20~50nm,所述N--GaN层的厚度为20~50nm。
作为上述方案的改进,还包括第三插入层,所述第三插入层设置在超晶格层和有源层之间,所述第三插入层由含Si的GaN制成。
作为上述方案的改进,所述第三插入层由若干周期的N+-GaN层/N--GaN层结构组成。
作为上述方案的改进,所述N+-GaN层的厚度为20~50nm,所述N--GaN层的厚度为20~50nm。
实施本实用新型,具有如下有益效果:
本实用新型的第一半导体层在形成高温N-GaN层后再形成一层低温N-GaN层,起到缓冲、承接上下层的作用,以提高外延结构的整体质量。此外,本实用新型在高温N-GaN层和低温N-GaN层之间设置第一插入层,以减少第一半导体层内的晶格缺陷,强化第一半导体层的逆向崩溃电流散布,提高外延结构的逆向崩溃电压。
此外,本实用新型在第一半导体层和超晶格层之间插入由含Si的GaN制成的第二插入层,利用Si来填补长晶的缺陷,提高GaN的品质,减少超晶格层的缺陷。
进一步地,本实用新型在超晶格层和有源层之间插入由含Si的GaN制成第三插入层,利用Si来填补长晶的缺陷,提高GaN的品质,进一步减少有源层的缺陷,最终提高外延结构的整体质量。
附图说明
图1是现有外延结构的结构示意图;
图2是本实用新型外延结构的结构示意图;
图3是现有外延结构的缺陷示意图;
图4是本实用新型第一插入层插入在第一半导体层后的缺陷示意图;
图5是本实用新型第一插入层和第二插入层插入外延结构后的缺陷示意图;
图6是本实用新型第一插入层、第二插入层和第三插入层插入外延结构后的缺陷示意图。
具体实施方式
为使本实用新型的目的、技术方案和优点更加清楚,下面将结合附图对本实用新型作进一步地详细描述。
参见图2,本实用新型提供的一种具有高逆向崩塌电压的外延结构,包括衬底10、缓冲层20、第一半导体层30、超晶格层40、有源层50、第二半导体层60和第一插入层70。
本实用新型的衬底10为蓝宝石衬底、氮化硅衬底、硅衬底或氮化铝衬底,但不限于此。本实用新型的衬底10优选为蓝宝石衬底。
所述缓冲层20包括AlN层和U-GaN层,所述AlN层设置在衬底10和U-GaN层之间。
所述第一半导体层30包括高温N-GaN层31和低温N-GaN层32,所述高温N-GaN层31设置在U-GaN层和低温N-GaN层32之间,所述低温N-GaN层32的形成温度小于高温N-GaN层31的形成温度。
优选的,所述低温N-GaN层32的形成温度为800~850℃,所述高温N-GaN层31的形成温度为1000~1050℃。
在完成第一半导体层30后需要形成有源层50,由于有源层50的形成温度低于高温N-GaN层31的形成温度,因此本实用新型的第一半导体层30在形成高温N-GaN层31后再形成一层低温N-GaN层32,起到缓冲、承接上下层的作用,以提高外延结构的整体质量。
如图3所示,生长在衬底10上的第一半导体层30,由于GaN与Al2O3之间的晶格差异较大,因此第一半导体层30内部具有较大的晶格缺陷,若有源层直接形成在第一半导体层30上,也会导致有源层存在较大的晶格缺陷。
本实用新型在高温N-GaN层31和低温N-GaN层32之间设置第一插入层70,以减少第一半导体层内的晶格缺陷,强化第一半导体层的逆向崩溃电流散布,提高外延结构的逆向崩溃电压。
具体的,所述第一插入层70由AlGaN制成。由于AlGaN的电阻值高于GaN的电阻值,因此在第一半导体层中插入第一插入层可以增加外延结构的逆向崩溃电压,强化逆向崩溃电流散布,避免电流集中在一起。
其次,由于AlGaN的晶格结构与GaN的晶格结构存在一定范围的差异,因此在第一半导体层中插入第一插入层可以阻断GaN的缺陷,减少漏电,避免逆向崩溃电压降低。
进一步地,由于AlGaN的能阶大于GaN的能阶,电流需要更高的电压才能越过去(又称作电动势),因此在第一半导体层中插入第一插入层可以增加芯片的逆向崩溃电压,强化逆向崩溃电流散布,避免电流集中在一起。
参见图3和图4,在第一半导体层30的高温N-GaN层31和低温N-GaN层32之间插入第一插入层70,可以减少第一半导体层30的整体缺陷,特别是减少低温N-GaN层32的缺陷,最终以减少有源层的缺陷。
需要说明的是,AlGaN中Al的掺杂浓度对第一插入层是否能够阻断GaN的缺陷、强化逆向崩溃电流散布等起着重要的作用。
本实用新型第一插入层70的厚度优选为50~150nm,若厚度太薄,则没有效果,若厚度太厚,则外延结构的整体电压会过高。
本实用新型采用MOCVD工艺,在NH3、H2和N2的气氛下,通入TMGa和TMAl,在压力为180~220torr,温度为750~900℃的条件下,形成第一插入层70,其中TMGa的流量为80~150scm/min,TMAl的流量为450~550scm/min。
优选的,TMGa的流量为80~100scm/min,TMAl的流量为450~500scm/min。
需要说明的是,若第一插入层的形成温度大于900℃,则会影响后续有源层的质量;若温度小于700℃,则会影响Al的掺杂浓度,使得Al的掺杂浓度过低,不能满足要求。具体的,当温度过低时,铝难以进行掺杂,形成合金反应速度会变慢,铝会被设备内的其余杂质给同化,形成低能量的氧化铝,而不是本发明所述的高能量AlGaN。
为了进一步增加外延结构的逆向崩溃电压,本实用新型还包括第二插入层80,所述第二插入层80设置在第一半导体层30和超晶格层40之间,即,所述第二插入层80设置在第一半导体层30上,所述超晶格层40设置在第二插入层80上。
需要说明的是,所述超晶格层由GaN制成,以减少第一半导体层和有源层之间的晶格缺陷。
具体的,本实用新型的第二插入层80由含Si的GaN制成,本实用新型的第二插入层80利用Si来填补长晶的缺陷,提高GaN的品质,从而减少外延结构的晶格缺陷。此外,本实用新型在第一半导体层30和超晶格层40之间插入不同介质第二插入层80,可以进一步打阻断延结构的缺陷,减少漏电。
参见图5,本实用新型在第一半导体层30的高温N-GaN层31和低温N-GaN层32之间插入第一插入层70后,继续在第一半导体层30和超晶格层40之间插入第二插入层80,可以进一步减少超晶格层40的缺陷,最终以减少有源层的缺陷。
本实用新型的第二插入层80可以为单层结构,也可以为叠层结构。
优选的,所述第二插入层80为叠层结构,由若干周期的N+-GaN层/N--GaN层结构组成,优选的,N+-GaN层中Si的掺杂浓度大于N--GaN层中Si的掺杂浓度。
更优的,所述N+-GaN层中Si的掺杂浓度大于1*1019,所述N--GaN层中Si的掺杂浓度为1*1018~5*1018。若N+-GaN层中Si的掺杂浓度小于1*1019,N--GaN层中Si的掺杂浓度小于1*1018,则Si的掺杂浓度过小,难以阻断外延结构的缺陷。
若第二插入层为单层结构,则第二插入层中Si的掺杂浓度介于N+-GaN层和N--GaN层之间。
优选的,所述第二插入层由3~6个周期的N+-GaN层/N--GaN层结构组成,所述N+-GaN层的厚度为20~50nm,所述N--GaN层的厚度为20~50nm。若N+-GaN层和N--GaN层的厚度大于50nm,则两层之间会产生一定的应力,从而影响第二插入层的晶格结构,反而产生更多的缺陷。若N+-GaN层和N--GaN层的厚度小20nm,则在成长融熔态的过程中,Si会被其他GaN稀释掉浓度,起不到阻断外延结构的缺陷的作用。
为了进一步增加外延结构的逆向崩溃电压,本实用新型还包括第三插入层90,所述第三插入层90设置在超晶格层40和有源层50之间,即,所述第三插入层90设置在超晶格层40上,所述有源层50设置在第三插入层90上,所述第二半导体层60设置在有源层50上。
具体的,本实用新型的第三插入层90由含Si的GaN制成。本实用新型的第三插入层90利用Si来填补长晶的缺陷,提高GaN的品质,从而减少外延结构的晶格缺陷。此外,本实用新型在超晶格层40和有源层50之间插入不同介质第三插入层90,可以进一步阻断外延结构的缺陷,减少漏电。
参见图6,本实用新型在第一半导体层30的高温N-GaN层31和低温N-GaN层32之间插入第一插入层70,在第一半导体层30和超晶格层40之间插入第二插入层80后,继续在超晶格层40和有源层50之间插入第三插入层90,可以进一步减少有源层的缺陷,最终提高外延结构的整体质量。
本实用新型的第三插入层90可以为单层结构,也可以为叠层结构。
优选的,所述第三插入层90为叠层结构,由若干周期的N+-GaN层/N--GaN层结构组成,优选的,N+-GaN层中Si的掺杂浓度大于N--GaN层中Si的掺杂浓度。
更优的,所述N+-GaN层中Si的掺杂浓度大于1*1019,所述N--GaN层中Si的掺杂浓度为1*1018~5*1018。若N+-GaN层中Si的掺杂浓度小于1*1019,N--GaN层中Si的掺杂浓度小于1*1018,则Si的掺杂浓度过小,难以阻断外延结构的缺陷。
优选的,所述第三插入层由3~6个周期的N+-GaN层/N--GaN层结构组成,所述N+-GaN层的厚度为20~50nm,所述N--GaN层的厚度为20~50nm。若N+-GaN层和N--GaN层的厚度大于50nm,则两层之间会产生一定的应力,从而影响第二插入层的晶格结构,反而产生更多的缺陷。若N+-GaN层和N--GaN层的厚度小20nm,则在成长融熔态的过程中,Si会被其他GaN稀释掉浓度,起不到阻断外延结构的缺陷的作用。
本实用新型第二插入层80和第三插入层90的结构可以相同,也可以不同。
以上所揭露的仅为本实用新型一种较佳实施例而已,当然不能以此来限定本实用新型之权利范围,因此依本实用新型权利要求所作的等同变化,仍属本实用新型所涵盖的范围。
Claims (8)
1.一种具有高逆向崩塌电压的外延结构,其特征在于,包括衬底、缓冲层、第一半导体层、超晶格层、有源层、第二半导体层和第一插入层;
所述第一半导体层包括高温N-GaN层和低温N-GaN层,所述高温N-GaN层的形成温度高于所述低温N-GaN层的形成温度;
所述第一插入层设置在低温N-GaN层和高温N-GaN层之间,所述第一插入层由AlGaN制成。
2.如权利要求1所述的具有高逆向崩塌电压的外延结构,其特征在于,所述第一插入层的厚度为50~150nm。
3.如权利要求1所述的具有高逆向崩塌电压的外延结构,其特征在于,还包括第二插入层,所述第二插入层设置在第一半导体层和超晶格层之间,所述第二插入层由含Si的GaN制成。
4.如权利要求3所述的具有高逆向崩塌电压的外延结构,其特征在于,所述第二插入层由若干周期的N+-GaN层/N--GaN层结构组成。
5.如权利要求4所述的具有高逆向崩塌电压的外延结构,其特征在于,所述N+-GaN层的厚度为20~50nm,所述N--GaN层的厚度为20~50nm。
6.如权利要求1所述的具有高逆向崩塌电压的外延结构,其特征在于,还包括第三插入层,所述第三插入层设置在超晶格层和有源层之间,所述第三插入层由含Si的GaN制成。
7.如权利要求6所述的具有高逆向崩塌电压的外延结构,其特征在于,所述第三插入层由若干周期的N+-GaN层/N--GaN层结构组成。
8.如权利要求7所述的具有高逆向崩塌电压的外延结构,其特征在于,所述N+-GaN层的厚度为20~50nm,所述N--GaN层的厚度为20~50nm。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202020236138.2U CN211555925U (zh) | 2020-03-02 | 2020-03-02 | 一种具有高逆向崩塌电压的外延结构 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202020236138.2U CN211555925U (zh) | 2020-03-02 | 2020-03-02 | 一种具有高逆向崩塌电压的外延结构 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN211555925U true CN211555925U (zh) | 2020-09-22 |
Family
ID=72494679
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202020236138.2U Active CN211555925U (zh) | 2020-03-02 | 2020-03-02 | 一种具有高逆向崩塌电压的外延结构 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN211555925U (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111180560A (zh) * | 2020-03-02 | 2020-05-19 | 佛山市国星半导体技术有限公司 | 一种具有高逆向崩塌电压的外延结构 |
-
2020
- 2020-03-02 CN CN202020236138.2U patent/CN211555925U/zh active Active
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111180560A (zh) * | 2020-03-02 | 2020-05-19 | 佛山市国星半导体技术有限公司 | 一种具有高逆向崩塌电压的外延结构 |
CN111180560B (zh) * | 2020-03-02 | 2024-06-14 | 佛山市国星半导体技术有限公司 | 一种具有高逆向崩塌电压的外延结构 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN111223764B (zh) | 一种提高辐射复合效率的led外延生长方法 | |
CN104409587B (zh) | 一种InGaN基蓝绿光发光二极管外延结构及生长方法 | |
CN102306691B (zh) | 一种提高发光二极管发光效率的方法 | |
CN103165777B (zh) | 具有梯形结构的n型插入层的led外延片及其生长方法 | |
CN103227251B (zh) | 一种GaN基发光二极管外延结构的生长方法 | |
CN115188863B (zh) | 发光二极管外延片及其制备方法 | |
CN103887392B (zh) | 一种提高led发光效率的外延生长方法 | |
CN115458650A (zh) | 发光二极管外延片及其制备方法、发光二极管 | |
CN105932117B (zh) | 一种GaN基LED外延结构及其制备方法 | |
CN116581216B (zh) | 发光二极管外延片及其制备方法、发光二极管 | |
CN203339208U (zh) | 具有多重垒层led外延结构 | |
CN103441197B (zh) | 一种GaN基发光二极管外延片及其制作方法 | |
CN103824908A (zh) | 一种提高GaN基LED静电耐受能力的外延生长方法 | |
CN114883460A (zh) | 发光二极管外延片及其制备方法 | |
CN103258927A (zh) | 一种提高GaN基LED抗静电能力的外延结构及其生长方法 | |
CN103247729B (zh) | 一种提高大功率GaN基LED发光效率的外延结构及生长方法 | |
CN104253181A (zh) | 一种具有多重垒层led外延结构 | |
CN115911201A (zh) | 发光二极管外延片及其制备方法、发光二极管 | |
CN106848017B (zh) | 一种GaN基发光二极管的外延片及其生长方法 | |
CN211555925U (zh) | 一种具有高逆向崩塌电压的外延结构 | |
CN103337571B (zh) | 改善GaN基外延片内波长集中度的外延结构及生长方法 | |
CN103872204A (zh) | 一种具有循环结构的p型插入层及生长方法 | |
CN114141918B (zh) | 适用于大电流条件工作的发光二极管外延结构及制备方法 | |
CN216450669U (zh) | 外延片及半导体发光器件 | |
CN106169523B (zh) | 一种采用L-MBE和MOCVD技术在Si衬底上生长的LED外延片及其制备方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |