CN211127730U - 一种基于fpga的宽带异相功放发射系统 - Google Patents

一种基于fpga的宽带异相功放发射系统 Download PDF

Info

Publication number
CN211127730U
CN211127730U CN201922177614.8U CN201922177614U CN211127730U CN 211127730 U CN211127730 U CN 211127730U CN 201922177614 U CN201922177614 U CN 201922177614U CN 211127730 U CN211127730 U CN 211127730U
Authority
CN
China
Prior art keywords
phase
power amplifier
broadband
fpga
network
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201922177614.8U
Other languages
English (en)
Inventor
章秀银
孔志华
陈航
徐金旭
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
South China University of Technology SCUT
Original Assignee
South China University of Technology SCUT
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by South China University of Technology SCUT filed Critical South China University of Technology SCUT
Priority to CN201922177614.8U priority Critical patent/CN211127730U/zh
Application granted granted Critical
Publication of CN211127730U publication Critical patent/CN211127730U/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Amplifiers (AREA)

Abstract

本实用新型公开了一种基于FPGA的宽带异相功放发射系统,包括FPGA异相信号生成部分及异相E类功率放大部分;其中FPGA异相信号生成部分包括异相分解模块、线性数字插值相位调制模块、单比特量化器及高速并串转换器;异相E类功率放大部分由E类功放和异相功率叠加部分融合设计,本实用新型的技术实现,使射频前端数字化,集成化,发射频率灵活可控,降低了发射机的实现难度,还提高了高峰均比信号的发射效率。

Description

一种基于FPGA的宽带异相功放发射系统
技术领域
本实用新型涉及无线通信技术领域,具体涉及一种基于FPGA的宽带异相功放发射系统。
背景技术
传统的数字异相发射系统在相位调制上都采用抽样保持的方法,这样对于宽带信号保证线性度的同时对采样率要求非常高,对于硬件的要求就更高。所以如何调制降低对采样率的要求已成为提高发射机高效率及线性化技术的研究热点。同时传统异相放大系统采用B类功率放大器和Chreix功率合成器,B类功率放大器的效率理论值最大为75%,与开关类功放相比效率还是比较低的;而且Chreix功率合成器仅仅在单个频点具有补偿作用,同时其实现方法复杂,对于具有一定带宽的现代通信来说已经不能满足。因此急需研究出一种新的数字调制方式的宽带异相功放发射系统,满足现代通信系统对数字化,集成化需求,提高系统的效率、功率和线性度。
实用新型内容
为了克服现有技术存在的缺陷与不足,本实用新型提供一种基于FPGA的宽带异相功放发射系统,满足当前无线通信中对数字化宽带多频多模发射系统的需求。
本实用新型采用如下技术方案:
一种基于FPGA的宽带异相功放发射系统,包括FPGA异相信号生成部分及异相E类功率放大部分;
所述FPGA异相信号生成部分包括依次连接的异相分解模块、线性数字插值相位调制模块、单比特量化器及高速并串转换器;
所述异相E类功率放大部分包括异相E类功率放大器,所述基带信号输入异相分解模块,所述高速并串转换器的输出信号与异相E类功率放大器的输入端连接,所述异相E类功率放大器输出射频发射信号。
所述异相分解模块包括幅相分离器、异相角转换器、寄存器、加法器及减法器,所述幅相分离器的输出端分别与异相角转换器的输入端及寄存器的输入端连接,所述异相角转换器的输出端及寄存器的输出端与加法器的输入端连接,所述寄存器的输出端与异相角转换器的输出端与减法器的输入端连接,加法器的输出端及减法器的输出端分别与线性数字插值相位调制模块连接:
对归一化后的基带信号进行计算得到幅度信号和相位角信号的幅相分离器;
将幅度信号进行归一化处理后,转化为对应的异相角的异相角转换器;
用于存储幅相分离器产生的相位角信号的寄存器;
用于相位角与异相角相加的加法器;
用于相位角与异相角相减的减法器。
所述异相E类功率放大器包括两路宽带输入匹配电路,两路E类放大器、异相功率叠加网络及阻抗变换电路,所述两路宽带输入匹配电路分别与两路E 类放大器连接,所述两路E类放大器分别与异相功率叠加网络的一端连接,所述异相功率叠加网络的另一端与阻抗变换电路连接。
所述异相功率叠加网络为三端口网络。
所述三端口网络由两个二端口网络任意级联得到。
所述二端口网络由T型网络或Π型网络实现。
所述T型网络和Π型网络中的微带分布参数是根据最佳负载阻抗和回退负载阻抗计算得到。
所述线性数字插值相位调制模块,具体是:计算数字变频后两路异相信号相位角,对每一路调制后的异相信号相位角做线性数字插值,在两个相位采样点之间线性插入N-1个相位点,对N个相位点做并行幅度计算。
本实用新型的有益效果:
本实用新型与传统模拟发射极相比,降低了发射机的实现难度,便于推广;
本实用新型引入线性数字插值相位调制提高信号的线性度;
本实用新型引入异相功率叠加网络,提高了高峰均比信号的发射效率。
附图说明
图1是本实用新型的结构示意图;
图2是图1的具体实现结构示意图;
图3是本实用新型的异相E类功率放大器的结构示意图。
具体实施方式
下面结合实施例及附图,对本实用新型作进一步地详细说明,但本实用新型的实施方式不限于此。
实施例
如图1所示,一种基于FPGA的宽带异相功放发射系统,包括FPGA异相信号生成部分10及异相E类功率放大部分。
所述FPGA异相信号生成部分,包括依次连接的异相分解模块11、线性数字插值相位调制模块12、单比特量化器13及高速并串转换器14;
异相分解模块,用于对归一化矢量离散信号进行异相分离并产生两路离散异相相位信号;
线性数字插值相位调制模块,用于将所述离散的异相相位信号进行线性插值,线性插值后得到的相位信号并行相位调制;
单比特量化器,用于所述的量化线性数字插值并行相位调制后的信号,输出并行数字调制信号;
高速并串转换器,用于将并行信号转换为串行信号,同时实现数字域到模拟域的信号转换。
进一步的,如图2所示,所述异相分解模块,包括:
异相分解模块包括幅相分离器、异相角转换器、寄存器、加法器及减法器,所述幅相分离器的输出端分别与异相角转换器的输入端及寄存器的输入端连接,所述异相角转换器的输出端及寄存器的输出端与加法器的输入端连接,所述寄存器的输出端与异相角转换器的输出端与减法器的输入端连接,加法器的输出端及减法器的输出端分别与线性数字插值相位调制模块连接:
幅相分离器111:对归一化后的基带信号进行计算得到幅度信号和相位角信号;
异相角转换器112:将幅度信号进行归一化处理后,转化为对应的异相角;
寄存器113:用于存储幅相分离器产生的相位角信号;
加法器114:用于相位角与异相角相加,输出所述两路异相信号的其中一路信号相位角;
减法器115:用于相位角与异相角相减,输出所述两路异相信号的另一路信号相位角。
进一步的,所述线性数字插值相位调制模块121,具体是先计算数字变频后两路异相信号相位角,对每一路调制后的异相信号相位角做线性数字插值,在两个相位采样点之间线性插入N-1个相位点,对N个相位点做并行幅度计算。
进一步的,所述单比特量化器具体是N路单比特量化器131,对多比特异相信号进行量化转换为单比特信号,将多比特信号的符号位作为判决门限量化,输出单比特数字调制信号。
所述高速并串转换器141具体使用FPGA上的seders模块实现,将多路并行的数字调制信号转换为串行数字调制信号,并从数字域转换为模拟域,输出两路恒包络异相信号。高速并串转换器的发射比特率是采样率的N倍关系。
如图2所示,其中幅相分离器使用笛卡尔坐标系到极坐标系转换算法输出基带信号的幅度an和相位
Figure DEST_PATH_GDA0002495812710000041
在此之前先对输入的基带信号归一化。幅度信息通过异相角转换器为异相信号与原始信号的夹角即异相角,异相角转换在FPGA 中采用查找表的方法实现,查找表建立关系为异相角
Figure DEST_PATH_GDA0002495812710000042
其中A 为归一化幅度最大值。通过查找表获得异相角时会产生时延,需要通过异相寄存器为保证异相角θn
Figure DEST_PATH_GDA0002495812710000043
时延一致。θn
Figure DEST_PATH_GDA0002495812710000044
同时经过加法器和减法器得到两路异相信号相位
Figure DEST_PATH_GDA0002495812710000045
Figure DEST_PATH_GDA0002495812710000046
线性数字插值相位调制,其对输入信号
Figure DEST_PATH_GDA0002495812710000047
进行线性数字插值和相位调制,输出32路并行的插值调制信号。其中线性数字插值关系满足式(1)(2)(3):
Figure DEST_PATH_GDA0002495812710000048
Δσn=σnn-1 (2)
Figure DEST_PATH_GDA0002495812710000049
其中fc为载波频率,Fs为采样频率。
相位调制输出信号满足式(4):
Sn,k=cos(σn,k),k=0,...,31 (4)
当k从0到31取值,对应32路并行输出信号。
上述经数字插值相位调制输出的异相信号通过32路单比特量化器,将每一路多比特异相信号转换为单比特信号。其中,单比特量化器在FPGA中实现方法是将多比特异相信号符号位设置为判决门限。
高速串并转换器,将上述32路并行单比特信号转换为单路单比特信号,同时实现异相信号数字域到模拟域的转换。其中,在FPGA实现中高速串并转换器的比特率设置为32*Fs,采样率也就提高了32倍。
同理对另一路输入信号
Figure DEST_PATH_GDA00024958127100000410
进行线性数字插值相位调制、量化、串并转换的原理与上述过程一致,这里不重复赘述。
如图3所示,所述异相E类功率放大部分包括异相E类功率放大器20,具体包括两路宽带输入匹配电路201、202,两路E类放大器203、204、异相功率叠加网络205及阻抗变换电路206,所述两路宽带输入匹配电路分别与两路E类放大器连接,所述两路E类放大器分别与异相功率叠加网络的一端连接,所述异相功率叠加网络的另一端与阻抗变换电路连接。
所述异相功率叠加网络为三端口网络,由两个二端口网络任意级联得到的无耗三端口网络,实现异相功率叠加,其中两个端口接两路E类功率放大器,第三端口接负载,三端口网络的ABCD矩阵与两个T型网络与Π型网络的任意级联的ABCD矩阵相同。
本实施例中FPGA异相信号生成部分在XCVU095芯片上实现。
本实用新型采用异相功率叠加网络使两路异相信号功率叠加,同时对两路的相位进行补偿,实现大功率回退的效果,提高高峰均比信号的放大效率。
所述的T型网络与Π型网络组合的微带分布参数根据功放峰值功率最佳负载阻抗和回退最佳负载阻抗计算得到。
上述实施例为本实用新型较佳的实施方式,但本实用新型的实施方式并不受所述实施例的限制,其他的任何未背离本实用新型的精神实质与原理下所作的改变、修饰、替代、组合、简化,均应为等效的置换方式,都包含在本实用新型的保护范围之内。

Claims (6)

1.一种基于FPGA的宽带异相功放发射系统,其特征在于,包括FPGA异相信号生成部分及异相E类功率放大部分;
所述FPGA异相信号生成部分包括依次连接的异相分解模块、线性数字插值相位调制模块、单比特量化器及高速并串转换器;
所述异相E类功率放大部分包括异相E类功率放大器,基带信号输入异相分解模块,所述高速并串转换器的输出信号与异相E类功率放大器的输入端连接,所述异相E类功率放大器输出射频发射信号。
2.根据权利要求1所述的宽带异相功放发射系统,其特征在于,异相分解模块包括幅相分离器、异相角转换器、寄存器、加法器及减法器,所述幅相分离器的输出端分别与异相角转换器的输入端及寄存器的输入端连接,所述异相角转换器的输出端及寄存器的输出端与加法器的输入端连接,所述寄存器的输出端与异相角转换器的输出端与减法器的输入端连接,加法器的输出端及减法器的输出端分别与线性数字插值相位调制模块连接。
3.根据权利要求1所述的宽带异相功放发射系统,其特征在于,所述异相E类功率放大器包括两路宽带输入匹配电路,两路E类放大器、异相功率叠加网络及阻抗变换电路,所述两路宽带输入匹配电路分别与两路E类放大器连接,所述两路E类放大器分别与异相功率叠加网络的一端连接,所述异相功率叠加网络的另一端与阻抗变换电路连接。
4.根据权利要求3所述的宽带异相功放发射系统,其特征在于,所述异相功率叠加网络为三端口网络。
5.根据权利要求4所述的宽带异相功放发射系统,其特征在于,所述三端口网络由两个二端口网络任意级联得到。
6.根据权利要求5所述的宽带异相功放发射系统,其特征在于,所述二端口网络由T型网络或Π型网络实现。
CN201922177614.8U 2019-12-06 2019-12-06 一种基于fpga的宽带异相功放发射系统 Expired - Fee Related CN211127730U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201922177614.8U CN211127730U (zh) 2019-12-06 2019-12-06 一种基于fpga的宽带异相功放发射系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201922177614.8U CN211127730U (zh) 2019-12-06 2019-12-06 一种基于fpga的宽带异相功放发射系统

Publications (1)

Publication Number Publication Date
CN211127730U true CN211127730U (zh) 2020-07-28

Family

ID=71689710

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201922177614.8U Expired - Fee Related CN211127730U (zh) 2019-12-06 2019-12-06 一种基于fpga的宽带异相功放发射系统

Country Status (1)

Country Link
CN (1) CN211127730U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112564695A (zh) * 2020-12-10 2021-03-26 北京北广科技股份有限公司 基于温度补偿的射频功率源低电平闭环幅度控制系统

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112564695A (zh) * 2020-12-10 2021-03-26 北京北广科技股份有限公司 基于温度补偿的射频功率源低电平闭环幅度控制系统
CN112564695B (zh) * 2020-12-10 2023-09-19 北京北广科技股份有限公司 基于温度补偿的射频功率源低电平闭环幅度控制系统

Similar Documents

Publication Publication Date Title
US7262656B2 (en) Circuit for parallel operation of Doherty amplifiers
JP6171935B2 (ja) 電力増幅装置
CN101656518B (zh) 一种前馈功放电路及利用其实现功率放大的方法
WO2015060413A1 (en) Transmitter, power encoder for digital-rf transmitter and method for transmitting data
Zheng et al. 24.5 A 15b quadrature digital power amplifier with transformer-based complex-domain power-efficiency enhancement
CN211127730U (zh) 一种基于fpga的宽带异相功放发射系统
KR20100069126A (ko) 신호를 증폭하는 장치 및 방법, 이를 이용한 무선 송신 장치
EP3028387B1 (en) Level de-multiplexed delta sigma modulator based transmitter
WO2014172849A1 (zh) 发射机和用于信号发射的方法
Li et al. A 4.1 W quadrature doherty digital power amplifier with 33.6% peak pae in 28nm bulk CMOS
US11172456B1 (en) Methods and systems for communicating data and control information over a serial link
Jheng et al. Multilevel LINC system design for power efficiency enhancement
US10142050B2 (en) Encoding modulation method and transmitter
CN111082760A (zh) 一种基于fpga的宽带异相功放发射系统
Jang et al. A 2.6-GHz partial-envelope delta–sigma-digitized carrier-bursting transmitter
CN106817138B (zh) 一种射频发射机及其信号产生方法
Kumar et al. Multi-band all-digital transmission for 5G NG-RAN communication
CN114938227A (zh) 一种基于噪声耦合的Sturdy-MASH结构调制器及信号调制方法
Niknejad et al. Digital mm-wave silicon transmitters
Luo et al. Empowering multifunction: Digital power amplifiers, the last RF frontier of the analog and digital kingdoms
Gilabert et al. Digital processing compensation mechanisms for highly efficient transmitter architectures
US7280610B2 (en) Data converter, signal generator, transmitter and communication apparatus using the data converter or the signal generator, and data conversion method
Sen A 60W class S and outphasing hybrid digital transmitter for wireless communication
US20170302228A1 (en) Digital-to-rf power converter
US11949386B2 (en) Distributed conversion of digital data to radio frequency

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20200728

CF01 Termination of patent right due to non-payment of annual fee