CN205355034U - 集成电路封装件 - Google Patents

集成电路封装件 Download PDF

Info

Publication number
CN205355034U
CN205355034U CN201620071107.XU CN201620071107U CN205355034U CN 205355034 U CN205355034 U CN 205355034U CN 201620071107 U CN201620071107 U CN 201620071107U CN 205355034 U CN205355034 U CN 205355034U
Authority
CN
China
Prior art keywords
integrated circuit
loading end
package
circuit component
carrying unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201620071107.XU
Other languages
English (en)
Inventor
汪虞
王政尧
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Riyuexin Semiconductor Suzhou Co ltd
Original Assignee
SUZHOU RIYUEXIN SEMICONDUCTOR CO Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by SUZHOU RIYUEXIN SEMICONDUCTOR CO Ltd filed Critical SUZHOU RIYUEXIN SEMICONDUCTOR CO Ltd
Priority to CN201620071107.XU priority Critical patent/CN205355034U/zh
Application granted granted Critical
Publication of CN205355034U publication Critical patent/CN205355034U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/191Disposition
    • H01L2924/19101Disposition of discrete passive components
    • H01L2924/19105Disposition of discrete passive components in a side-by-side arrangement on a common die mounting substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3025Electromagnetic shielding

Landscapes

  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
  • Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)

Abstract

本实用新型是关于集成电路封装件。根据本实用新型的一实施例的集成电路封装件包含:承载元件,具有相对的第一承载面及第二承载面;至少一第一集成电路元件,设置于该第一承载面;第一注塑壳体,设置于该第一承载面且塑封该第一集成电路元件;至少一第二集成电路元件,设置于该第二承载面;若干导通柱,设置于该第二承载面且经配置以与该第一集成电路元件及该第二集成电路元件电连接;及第二注塑壳体,设置于该第二承载面且塑封该第二集成电路元件与该若干导通柱,其中该导通柱远离该第二承载面的底部暴露于该第二注塑壳体外。本实用新型可满足电子产品日趋功能强大而尺寸缩小的需求。

Description

集成电路封装件
技术领域
本实用新型涉及半导体领域技术,特别涉及半导体领域中的集成电路封装件。
背景技术
通常,集成电路封装件所封装的集成电路元件,如裸片等都设置在封装基板或导线框架条等承载元件的一侧,而承载元件的另一侧则集中提供输入/输出(I/O)引脚。即,这些集成电路封装件采用的是单面封装的方式。依照这种传统的封装方式,随着所要封装的集成电路元件数量越来越多,该集成电路封装件的体积也相应增大。虽然可提供选择采用肩并肩或堆叠方式在集成电路封装件的平面尺寸或高度上取得折中或期待材料等相关技术的进一步发展,然面对市场对电子产品尺寸日益严苛的要求,如何在现有的技术条件下尽可能降低集成电路封装件的尺寸是业界一直关切的问题。
实用新型内容
本实用新型的目的之一在于提供一集成电路封装件,其可充分利用现有的封装条件而进一步降低集成电路封装件的尺寸。
根据本实用新型的一实施例,一集成电路封装件包含:承载元件,其选自封装基板与导线框架中一者,该承载元件具有相对的第一承载面及第二承载面;至少一第一集成电路元件,设置于该承载元件的第一承载面;第一注塑壳体,设置于该承载元件的第一承载面且塑封该第一集成电路元件;至少一第二集成电路元件,设置于该承载元件的第二承载面;若干导通柱,设置于该承载元件的第二承载面且经配置以与该第一集成电路元件及该第二集成电路元件电连接;及第二注塑壳体,设置于该承载元件的第二承载面且塑封该第二集成电路元件与该若干导通柱,其中该导通柱远离该第二承载面的底部暴露于该第二注塑壳体外。
在本实用新型的一实施例中,所暴露的该导通柱的底部是经电镀或化学镀金处理。集成电路封装件进一步包含溅镀于其外表面的信号屏蔽层。该导通柱的最小平面尺寸为250um*250um,最小高度为170um。集成电路封装件的厚度可小于1mm,甚至控制为小于等于0.8mm。
本实用新型实施例提供的集成电路封装件,可在承载元件的两面均设置封装结构,从而在实现功能多样的复杂集成电路封装件时亦可有效的控制产品的尺寸,满足电子产品日趋功能强大而尺寸缩小的需求。
附图说明
图1所示是根据本实用新型一实施例的集成电路封装件的剖面侧视图
图2a-e所示是根据本实用新型一实施例的制造一集成电路封装件的方法的主要步骤流程示意图,各图示出了相应步骤得到的产品结构的剖面侧视图
图3a-e所示是根据本实用新型一实施例的制造集成电路封装件的方法中进行分区作业的流程示意图
具体实施方式
为更好的理解本实用新型的精神,以下结合本实用新型的部分优选实施例对其作进一步说明。
图1所示是根据本实用新型一实施例的集成电路封装件10的剖面侧视图。与现有的单面封装技术不同,本实用新型采用的是双面封装技术。
具体的,如图1所示,该集成电路封装件10包含一承载待封装元件的承载元件12,其具有相对的第一承载面120及第二承载面122。该承载元件12可选自封装基板与导线框架中一者,本实施例中采用的是封装基板。
该集成电路封装件10进一步包含至少一第一集成电路元件14、至少一第二集成电路元件16,及若干导通柱18。第一集成电路元件14与第二集成电路元件16等封装元件的具体类型和数目可视产品需求决定,如在本实施例中,第一集成电路元件14为两个,而第二集成电路元件16仅一个。该第一集成电路元件14可以惯常的封装方式设置于该承载元件12的第一承载面120,并由设置于该承载元件12的第一承载面120的第一注塑壳体13塑封。类似的,该第二集成电路元件16可以惯常的封装方式设置于该承载元件12的第二承载面122,并由设置于该承载元件12的第二承载面120的第二注塑壳体15塑封。对于一些高频率工作或易受电磁干扰的该集成电路封装件10,还可在该集成电路封装件10的外表面,包含第一注塑壳体13外表面、第二注塑壳体15外表面及承载元件12外侧面等上溅镀一屏蔽层17以进一步提高抗电磁干扰能力。若干导通柱18,可采用常见的铜柱设置于该承载元件12的第二承载面122且经配置以与该第一集成电路元件14及该第二集成电路元件16电连接。具体的,该承载元件12上设有若干电连接结构(未示出),如迹线(trace)或导通孔(via)等可提供第一集成电路14于第一承载面120上的引脚及第二集成电路16于第二承载面122上的引脚至相应导通柱18的电连接。该导通柱18远离第二承载面122的底部180暴露于第二注塑壳体15外,并经电镀或化学镀金处理以达到抗氧化的作用。
在将该集成电路封装件10连接至外部电路结构(未示出),如一印刷电路上时,该导通柱18作为集成电路封装件10的外部引脚藉由焊锡等方式安装固定于该外部电路结构上并可实现相应的电连接。
图2a-e所示是根据本实用新型一实施例的制造一集成电路封装件10的方法的主要步骤流程示意图,其中各图示出了相应步骤得到的产品结构的剖面侧视图。该方法可制造前述的集成电路封装件10。简单起见,图2a-e仅示出了对应该一集成电路封装件10的一个封装单元;而在实际生产中如本领域技术人员所了解的是多个封装单元同时进行的。
如图2a所示,首先提供一承载元件12,其选自封装基板与导线框架中一者,该承载元件12具有相对的第一承载面120及第二承载面122,且该第二承载面122上设有若干导通柱18,例如铜柱。该导通柱18可藉由蚀刻,如光蚀刻的方式在该第二承载面122上生成。此外,该承载元件12上设有若干电连接结构(未示出),如迹线(trace)或导通孔(via)等可提供第一承载面120上端子与第二承载面122上端子与相应导通柱18间的电连接。
如图2b所示,将多个第二集成电路元件16(每个封装单元为至少一个)封装于该承载元件12的第二承载面122,其包含注塑形成塑封该第二集成电路元件16与该导通柱18的第二注塑壳体15。具体的封装形式有多种,可采用本领域人员所熟知的一些常用封装形式。封装后该第二集成电路元件16的引脚(未示出)可通过锡球或凸块30等与第二承载面122上的相应端子电连接,并藉由电连接结构进一步与相应导通柱18电连接。当然依第二集成电路元件16的类型不同,所采用的电连接形式也有不同,如锡球或凸块30之外还可使用引线32、导电胶34等等。
类似的,如图2c所示,将多个第一集成电路元件14(每个封装单元为至少一个)封装于该承载元件12的第一承载面120,其包含注塑形成塑封该第一集成电路元件14的第一注塑壳体13。具体的封装形式有多种,可采用本领域人员所熟知的常用封装形式。封装后该第一集成电路元件14的引脚(未示出)可通过引线32或锡膏34等与第一承载面120上的相应端子电连接,并藉由电连接结构进一步与相应导通柱18电连接。
如图2d所示,在完成承载元件12两面的初步封装后,研磨该第二注塑壳体15的底面150以暴露该导通柱18远离该第二承载面122的底部180。
接着在图2e中,对所暴露的该导通柱18的底部180以电镀或化学镀金等方式作抗氧化处理。如此,该导通柱18即可用作该集成电路封装件10的外部引脚而与其它外部电路结构电连接。
此外,还可对该集成电路封装件10依性能要求作其它的处理,如在该集成电路封装件10的外表面,包括第一注塑壳体13的外表面、第二注塑壳体15的外表面和承载元件12的外侧面上进一步溅镀一屏蔽层17以进一步提高该集成电路封装件10的抗电磁干扰能力,即可得到图1所示的集成电路封装件10。
此外,根据上述描述,本实用新型实施例的制造集成电路封装件10的方法需进行两次注塑处理,而且实际生产中是整条承载元件框架条同时进行。为避免第一次注塑处理可能造成的承载元件框架条翘曲对第二次注塑处理的影响,本实用新型的另一实施例还对上述制造集成电路封装件10的方法作了优化改进,该优化主要体现在完成第一次注塑处理后对所封装的中间品进行分区作业。例如,在将多个第二集成电路元件16封装于承载元件12的第二承载面122后将所封装的中间品分为多个区块,多个区块中每一者包含多个封装单元;将多个区块放置并固持于承载基板框架的相应承载位置;及在将多个第一集成电路元件14封装于承载元件12的第一承载面120后将多个区块自承载基板框架释放。具体步骤可参照后续描述。
图3a-e所示是根据本实用新型一实施例的制造集成电路封装件10的方法中进行分区作业的流程示意图。
图3a所示是将多个第二集成电路元件16封装于承载元件12的第二承载面122后,待封装的承载元件12的第一承载面120的俯视示意图。图中为一整条承载元件框架条20,其中的每一小方格所代表的是每一封装单元200,每一封装单元200对应封装后的一集成电路封装件10。可进一步按设计要求将各封装单元200的第一集成电路元件14及其相关电连接布置于承载元件12的第一承载面120,简洁起见,本图及后续图中并未示出第一集成电路元件14、第二集成电路元件16及相关电路连接。
图3b所示是将封装单元200进行分区后将得到的承载元件区块202安装至承载基板框架(dummysubstrate)50的俯视示意图。如图3b所示,将整条承载元件框架条20中的封装单元200进行分区,分区可由本领域技术人员依据具体生产中的模具和制程要求等综合考虑,例如分为两个、三个或四个分区。本实施例中是分为三个承载元件区块202,每一承载元件区块202中仍包含多个封装单元200。承载基板框架50可采用类似于封装基板或导线框架条材质,并定义多个相互间隔的承载位置500(可为收纳承载元件区块202的开口)以将各承载元件区块202放置并固持于其上。
具体的固持方式可有多种,如图3c所示本实施例中是采用黏胶带40粘结的方式实现。即,可在待塑封的相对侧,即第二注塑壳体15所在侧使用黏胶带40将多个承载元件区块202与承载基板框架50固定为一体。简单起见,图中仅示出一个承载元件区块202的固定情形为例。
如图3d所示,在使用黏胶带40将承载元件区块202与承载基板框架50固定为一体的情况下,注塑形成塑封第一集成电路元件14的第一注塑壳体13,遮蔽第一承载面120上的第一集成电路元件14及相应电路,如此即可完成承载元件12两面的初步封装。
然后,如本领域技术人员所理解的,再经过常规的研磨、切单制程等,初步分割每一承载元件区块202中的不同封装单元200,然不同封装单元200间仍由黏胶带40连接。接着,如图3e所示,将黏胶带40撕除,即可完成单颗集成电路封装件10的制作。
综上,根据本实用新型的实施例可提供一种新颖的堆叠封装结构,且其适用于现有的注塑方式,工艺简单,制造成本低。本实用新型实施例所提供的集成电路封装件10的导通柱18的平面尺寸最小可以做到250um*250um,高度为170um;相较传统3D封装厚度最小约为1mm,根据本实用新型实施例的集成电路封装件10的整体厚度可以远小于1mm,最小可控制在0.8mm以内。因而本实用新型实施例提供的集成电路封装件10更轻薄、集成度更高。同时本实用新型实施例提供的集成电路封装件10及其制造方法可视需要在集成电路封装件10的外表面上溅镀屏蔽层17,对噪声敏感的封装元件而言,其性能可进一步提升。
本实用新型的技术内容及技术特点已揭示如上,然而熟悉本领域的技术人员仍可能基于本实用新型的教示及揭示而作种种不背离本实用新型精神的替换及修饰。因此,本实用新型的保护范围应不限于实施例所揭示的内容,而应包括各种不背离本实用新型的替换及修饰,并为本专利申请权利要求书所涵盖。

Claims (6)

1.一种集成电路封装件,其特征在于其包含:
承载元件,其选自封装基板与导线框架中一者,所述承载元件具有相对的第一承载面及第二承载面;
至少一第一集成电路元件,设置于所述承载元件的第一承载面;
第一注塑壳体,设置于所述承载元件的第一承载面且塑封所述第一集成电路元件;
至少一第二集成电路元件,设置于所述承载元件的第二承载面;
若干导通柱,设置于所述承载元件的第二承载面且经配置以与所述第一集成电路元件及所述第二集成电路元件电连接;及
第二注塑壳体,设置于所述承载元件的第二承载面且塑封所述第二集成电路元件与所述若干导通柱,其中所述导通柱远离所述第二承载面的底部暴露于所述第二注塑壳体外。
2.如权利要求1所述的集成电路封装件,其特征在于所暴露的所述导通柱的底部是经电镀或化学镀金处理。
3.如权利要求1所述的集成电路封装件,其特征在于所述集成电路封装件进一步包含溅镀于所述集成电路封装件外表面的信号屏蔽层。
4.如权利要求1所述的集成电路封装件,其特征在于所述导通柱的最小平面尺寸为250um*250um,最低高度为170um。
5.如权利要求1所述的集成电路封装件,其特征在于所述集成电路封装件的厚度小于1mm。
6.如权利要求5所述的集成电路封装件,其特征在于所述集成电路封装件的厚度小于等于0.8mm。
CN201620071107.XU 2016-01-25 2016-01-25 集成电路封装件 Active CN205355034U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201620071107.XU CN205355034U (zh) 2016-01-25 2016-01-25 集成电路封装件

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201620071107.XU CN205355034U (zh) 2016-01-25 2016-01-25 集成电路封装件

Publications (1)

Publication Number Publication Date
CN205355034U true CN205355034U (zh) 2016-06-29

Family

ID=56184199

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201620071107.XU Active CN205355034U (zh) 2016-01-25 2016-01-25 集成电路封装件

Country Status (1)

Country Link
CN (1) CN205355034U (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105720021A (zh) * 2016-01-25 2016-06-29 苏州日月新半导体有限公司 集成电路封装件及其制造方法
CN110265336A (zh) * 2019-06-28 2019-09-20 日月光半导体(昆山)有限公司 集成电路装置
CN116364700A (zh) * 2021-12-28 2023-06-30 华为技术有限公司 一种双面封装结构及其制备方法

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105720021A (zh) * 2016-01-25 2016-06-29 苏州日月新半导体有限公司 集成电路封装件及其制造方法
CN105720021B (zh) * 2016-01-25 2020-02-11 苏州日月新半导体有限公司 集成电路封装件及其制造方法
CN110265336A (zh) * 2019-06-28 2019-09-20 日月光半导体(昆山)有限公司 集成电路装置
CN110265336B (zh) * 2019-06-28 2024-05-24 日月新半导体(昆山)有限公司 集成电路装置
CN116364700A (zh) * 2021-12-28 2023-06-30 华为技术有限公司 一种双面封装结构及其制备方法
CN116364700B (zh) * 2021-12-28 2024-04-05 华为技术有限公司 一种双面封装结构及其制备方法

Similar Documents

Publication Publication Date Title
US9899249B2 (en) Fabrication method of coreless packaging substrate
US7378300B2 (en) Integrated circuit package system
US7345848B2 (en) Packaging structure of mini SD memory card
CN105830212A (zh) 具有垂直柱的重叠的堆叠管芯封装
CN108807200A (zh) 具有引线键合的多管芯堆叠的集成电路封装
US9171739B1 (en) Integrated circuit packaging system with coreless substrate and method of manufacture thereof
KR102527137B1 (ko) 전자 디바이스 패키지
CN105637635A (zh) 半导体封装器件的电磁干扰屏蔽处理工艺
CN205355034U (zh) 集成电路封装件
US10109572B2 (en) Method for fabricating package structure
US8629567B2 (en) Integrated circuit packaging system with contacts and method of manufacture thereof
EP2937900A2 (en) Reconstitution techniques for semiconductor packages
US8581377B2 (en) TSOP with impedance control
CN105489565A (zh) 嵌埋元件的封装结构及其制法
CN108231743A (zh) 晶圆级金属屏蔽封装结构及其制造方法
CN105470230A (zh) 封装结构及其制法
CN103531560A (zh) 芯片的封装结构及其制造方法
CN105720021A (zh) 集成电路封装件及其制造方法
CN102593090B (zh) 具有安装在隔离引线的基座上的管芯的引线框封装
US10256181B2 (en) Package substrates
CN105529312A (zh) 封装结构
WO2018182752A1 (en) Electronic device package
CN204271072U (zh) 引线框架封装结构
CN203536409U (zh) 芯片的封装结构
US9265154B2 (en) Packaging substrate and fabrication method thereof

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CP03 Change of name, title or address
CP03 Change of name, title or address

Address after: 215101 No. 188, Suhong West Road, Suzhou Industrial Park, Suzhou City, Jiangsu Province

Patentee after: Riyuexin semiconductor (Suzhou) Co.,Ltd.

Address before: No. 188, Suhong West Road, Suzhou Industrial Park, Suzhou, Jiangsu Province

Patentee before: SUZHOU ASEN SEMICONDUCTORS Co.,Ltd.