CN204557457U - 一种支持双时钟源输入的冗余式时钟电路 - Google Patents

一种支持双时钟源输入的冗余式时钟电路 Download PDF

Info

Publication number
CN204557457U
CN204557457U CN201520250181.3U CN201520250181U CN204557457U CN 204557457 U CN204557457 U CN 204557457U CN 201520250181 U CN201520250181 U CN 201520250181U CN 204557457 U CN204557457 U CN 204557457U
Authority
CN
China
Prior art keywords
clock
generator
input
circuit
redundant
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201520250181.3U
Other languages
English (en)
Inventor
王磊
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Inspur Electronic Information Industry Co Ltd
Original Assignee
Inspur Electronic Information Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Inspur Electronic Information Industry Co Ltd filed Critical Inspur Electronic Information Industry Co Ltd
Priority to CN201520250181.3U priority Critical patent/CN204557457U/zh
Application granted granted Critical
Publication of CN204557457U publication Critical patent/CN204557457U/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Electric Clocks (AREA)

Abstract

本实用新型提供一种支持双时钟源输入的冗余式时钟电路,属于时钟电路领域,其结构包括并联连接的两个部分,每个部分主要由时钟发生器、时钟Buffer发生器和时钟切换芯片3个部分组成;其中,时钟切换芯片设置有两块并分别与时钟Buffer发生器相连接,时钟Buffer发生器再与时钟发生器相连接。将目前电路系统的可靠性提升了100%,特别适合对冗余度有特殊需求的负责电路板设计。

Description

一种支持双时钟源输入的冗余式时钟电路
技术领域
本实用新型涉及时钟电路领域,具体地说是一种支持双时钟源输入的冗余式时钟电路。
背景技术
目前通常的板卡设计上只会选择单一的时钟源,如果时钟源出现故障,会导致电路板上所有器件无法正常工作,考虑到时钟源的关键作用,目前的单时钟源设计存在很大的安全漏洞。
发明内容
为了解决现有的技术问题,本实用新型提供一种支持双时钟源输入的冗余式时钟电路,可以实现双路时钟源的同时输入,并当一路时钟源出现故障后,可以第一时间自动切换到第二路时钟输入,保证整个板上电路的稳定工作。
本实用新型所采取的技术方案是:
一种支持双时钟源输入的冗余式时钟电路,包括并联连接的两个部分,每个部分主要由时钟发生器、时钟Buffer发生器和时钟切换芯片3个部分组成;其中,时钟切换芯片设置有两块并分别与时钟Buffer发生器相连接,时钟Buffer发生器再与时钟发生器相连接。时钟发生器主要做为电路板上的时钟源,在通常的电路设计中,都会有1个基础时钟即时钟发生器,电路板上的各个电子器件都需要有一个统一的基础时钟输入,来可以实现所有电子器件的统一工作。
时钟发生器才有CK420,CK420可以给最大4个处理器芯片提供时钟源输入,同时还可以分别提供14M、33M和100M等多个不同频段的时钟源。
由于目前的生产工艺限制发生器本身能提供的时钟一般在10几个,而通常在电路板上会有上千个电子器件,因此在本实用新型上选择时钟Buffer发生器来对CK420进行时钟源的扩展。时钟Buffer发生器选择DB1900,DB1900接收100M的时钟输入,可以扩展19个100M的时钟输出,可以为电路板上的PCIe、网络适配器和BMC管理芯片等主要器件提供时钟输入。
时钟切换芯片采用IDT公司的8T94N286i,可支持双路时钟CK420的输入并同时实现时钟的无缝切换。
本实用新型的有益效果:
将目前电路系统的可靠性提升了100%,特别适合对冗余度有特殊需求的负责电路板设计,具有良好的推广前景。
附图说明
图1为本实用新型的电路原理整体图。
图2是图1的第一部分放大示意图。
图3是图1的第二部分放大示意图。
具体实施方式
下面结合附图对本实用新型作以下详细说明。
本实用新型提供一种支持双时钟源输入的冗余式时钟电路,整个设计如图1所示,整个设计主要由时钟发生器、时钟Buffer发生器和时钟切换芯片3个部分组成,时钟发生器主要做为电路板上的时钟源。
在本实用新型中时钟发生器才有CK420,CK420可以给最大4个处理器芯片提供时钟源输入,同时还可以分别提供14M、33M和100M等多个不同频段的时钟源。由于目前的生产工艺限制发生器本身能提供的时钟一般在10几个,而通常在电路板上会有上千个电子器件,因此在本实用新型上选择时钟Buffer发生器来对CK420进行时钟源的扩展。时钟Buffer发生器选择DB1900,DB1900接收100M的时钟输入,可以扩展19个100M的时钟输出,可以为电路板上的PCIe、网络适配器和BMC管理芯片等主要器件提供时钟输入。时钟切换芯片采用IDT公司的8T94N286i,可支持双路时钟CK420的输入并同时实现时钟的无缝切换。
除说明书所述的技术特征外,均为本专业人员的已知技术。

Claims (4)

1.一种支持双时钟源输入的冗余式时钟电路,其特征在于,包括并联连接的两个部分,每个部分主要由时钟发生器、时钟Buffer发生器和时钟切换芯片3个部分组成;其中,时钟切换芯片设置有两块并分别与时钟Buffer发生器相连接,时钟Buffer发生器再与时钟发生器相连接。
2.根据权利要求1所述的支持双时钟源输入的冗余式时钟电路,其特征在于所述时钟发生器采用CK420。
3.根据权利要求1或2所述的支持双时钟源输入的冗余式时钟电路,其特征在于时钟Buffer发生器选择DB1900。
4.根据权利要求3所述的支持双时钟源输入的冗余式时钟电路,其特征在于时钟切换芯片采用8T94N286i。
CN201520250181.3U 2015-04-23 2015-04-23 一种支持双时钟源输入的冗余式时钟电路 Expired - Fee Related CN204557457U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201520250181.3U CN204557457U (zh) 2015-04-23 2015-04-23 一种支持双时钟源输入的冗余式时钟电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201520250181.3U CN204557457U (zh) 2015-04-23 2015-04-23 一种支持双时钟源输入的冗余式时钟电路

Publications (1)

Publication Number Publication Date
CN204557457U true CN204557457U (zh) 2015-08-12

Family

ID=53832542

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201520250181.3U Expired - Fee Related CN204557457U (zh) 2015-04-23 2015-04-23 一种支持双时钟源输入的冗余式时钟电路

Country Status (1)

Country Link
CN (1) CN204557457U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105840320A (zh) * 2016-04-29 2016-08-10 哈尔滨工程大学 一种柴油机双机热备份电子调速器执行器驱动电路

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105840320A (zh) * 2016-04-29 2016-08-10 哈尔滨工程大学 一种柴油机双机热备份电子调速器执行器驱动电路
CN105840320B (zh) * 2016-04-29 2019-08-06 哈尔滨工程大学 一种柴油机双机热备份电子调速器执行器驱动电路

Similar Documents

Publication Publication Date Title
CN106713056A (zh) 一种分布式集群下备机选举切换的方法
CN106658763A (zh) 主备全冗余的lte‑r基站bbu
CN204557457U (zh) 一种支持双时钟源输入的冗余式时钟电路
CN105138300A (zh) 一种基于fpga的多路kvm管理板
CN103198034A (zh) 一种基于cpci总线设备板卡的热插拔电源管理装置
CN205318363U (zh) 一种智能终端双屏显示装置
US20090201055A1 (en) Methods and Apparatus For Managing LSI Power Consumption and Degradation Using Clock Signal Conditioning
CN104102301A (zh) 一种2u超高密度存储服务器
CN203133675U (zh) 高密度服务器
CN107147206B (zh) 一种降低raid卡掉电的保护线路
CN102215037A (zh) 一种延迟信号产生电路
CN204013546U (zh) 具有双主单元的光纤分布系统
CN206314007U (zh) 主备全冗余的lte‑r基站bbu
CN102385334B (zh) 冗余型时统的分布式切换系统及其切换方法
CN205028212U (zh) 一种加固式多串口服务器
CN104133545A (zh) 系统芯片的电源管理模块的状态机及其创建方法
CN104036082A (zh) 一种可指示级联系统各级id号的设计技术
CN204925898U (zh) 一种多节点服务器
CN103645723B (zh) 机车牵引控制单元硬件平台
CN204216662U (zh) Ups静态开关控制电路
CN104951047A (zh) 一种小功耗cpu系统唤醒大功耗cpu系统的设计方法
CN101916212A (zh) Cots计算机故障导向安全的系统及方法
CN204904202U (zh) 一种电脑电源芯片的散热装置
CN205051707U (zh) 一种安全高效的交换机架构
CN204291011U (zh) 一种千兆以太网切换装置

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20150812

Termination date: 20160423