CN203151371U - 负电荷泵电路 - Google Patents

负电荷泵电路 Download PDF

Info

Publication number
CN203151371U
CN203151371U CN201220734121.5U CN201220734121U CN203151371U CN 203151371 U CN203151371 U CN 203151371U CN 201220734121 U CN201220734121 U CN 201220734121U CN 203151371 U CN203151371 U CN 203151371U
Authority
CN
China
Prior art keywords
pmos
switch
negative
nmos switch
capacitor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn - After Issue
Application number
CN201220734121.5U
Other languages
English (en)
Inventor
科奈斯·P·斯诺登
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fairchild Semiconductor Corp
Original Assignee
Fairchild Semiconductor Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fairchild Semiconductor Corp filed Critical Fairchild Semiconductor Corp
Application granted granted Critical
Publication of CN203151371U publication Critical patent/CN203151371U/zh
Anticipated expiration legal-status Critical
Withdrawn - After Issue legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/06Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider
    • H02M3/07Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider using capacitors charged and discharged alternately by semiconductor devices with control electrode, e.g. charge pumps
    • H02M3/073Charge pumps of the Schenkel-type

Abstract

本申请涉及负电荷泵电路。总的来说,本申请提供了一种配置为提供一低于基准电压(例如地电压)的电压的负电荷泵电路。该电荷泵电路包括阻塞电路,其降低或消除电荷泄漏从而可在输出端处形成负电压。该电荷泵电路总体包括互补的MOS开关对,所述互补的MOS开关对根据互补的电容器上形成的电荷以互补方式切换以提供负电压电源。

Description

负电荷泵电路
技术领域
本申请涉及负电荷泵。 
背景技术
负电荷泵电路用于为需要负电压来工作的设备供电。传统的负电荷泵电路具有电荷泄露的缺点。因此,需要提出一种能够降低或消除电荷泄露的负电荷泵电路。 
实用新型内容
总的来说,本申请提供了一种配置为提供一低于基准电压(例如地电压)的电压的负电荷泵电路。该电荷泵电路包括降低或消除电荷泄漏的阻塞电路从而可在输出端处形成负电压。该电荷泵电路包括互补的MOS开关对,所述互补的MOS开关对根据互补的电容器上形成的电荷以互补方式切换以提供负电压电源。有利的是,所述负电源可用来为多种需要负电压来工作的设备供电。 
相应地,在本申请的一个实施例中提供一种负电荷泵电路,包括:第一PMOS/NMOS开关对,耦合在负电压输出端和基准电势之间;和第二PMOS/NMOS开关对,耦合在负电压输出端和基准电势之间。该负电荷泵电路还包括:第一电容器,具有耦合到第一时钟信号的正节点和耦合到所述第一PMOS/NMOS开关对及所述第二PMOS/NMOS开关对的负节点,所述第一时钟信号配置为对所述第一电容器充电,所述负节点配置为控制所述第二PMOS/NMOS开关对的导通状态,和第二电容器,具有耦合到第二时钟信号的正节点和耦合到所述第二PMOS/NMOS开关对及所述第一PMOS/NMOS开关对的负节点,所述第二时钟信号配置为对所述第二电容器充电,所述负节点配置为控制所述第一PMOS/NMOS开关对的导通状态。所述负电荷泵电路进一步 包括:第一阻塞电路,耦合到所述第一PMOS/NMOS开关对的PMOS开关并耦合到所述基准电势,所述第一阻塞电路配置为防止所述第一电容器的负节点处的电荷经所述第一PMOS/NMOS开关对的PMOS开关泄露到所述基准电势;和第二阻塞电路,耦合到所述第二PMOS/NMOS开关对的PMOS开关并耦合到所述基准电势,所述第二阻塞电路配置为防止所述第二电容器的负节点处的电荷经所述第二PMOS/NMOS开关对的PMOS开关泄露到所述基准电势。 
在本申请的另一实施例中提供一种负电荷泵电路,包括:第一PMOS/NMOS开关对,耦合在负电压输出端和基准电势之间;和第二PMOS/NMOS开关对,耦合在负电压输出端和基准电势之间。所述负电荷泵电路还包括:第一阻塞电路,耦合到所述第一PMOS/NMOS开关对中的PMOS开关并耦合到所述基准电势,所述第一阻塞电路配置为防止所述第一PMOS/NMOS开关对的PMOS开关和NMOS开关之间的电荷经所述第一PMOS/NMOS开关对的PMOS开关泄露到所述基准电势;和第二阻塞电路,耦合到所述第二PMOS/NMOS开关对中的PMOS开关并耦合到所述基准电势,所述第二阻塞电路配置为防止所述第二PMOS/NMOS开关对的PMOS开关和NMOS开关之间的电荷经所述第二PMOS/NMOS开关对的PMOS开关泄露到所述基准电势。 
附图说明
所要求保护的主题的特征和优点将从以下与之相符的实施例的具体描述中变得显而易见,对实施例的描述应当参照附图来考虑,在附图中: 
图1显示了与本申请的各个实施例相符的负电荷泵电路; 
图2A显示了在一个操作阶段期间图1的负电荷泵电路; 
图2B显示了图2A的电荷泵电路的操作的各种时序信号; 
图3A显示了在另一操作阶段期间图1的负电荷泵电路;和 
图3B显示了图3A的电荷泵电路的操作的各种时序信号。 
尽管下列具体实施方式中将参照说明性的实施例来进行阐述,但是该实施例的许多替代、修改以及变体对于那些本领域技术人员来说将变得显而易见。 
具体实施方式
总的来说,本申请提供了一种配置为提供一低于基准电压(例如地电压)的电压的负电荷泵电路。该电荷泵电路包括阻塞电路,该阻塞电路降低或消除电荷泄漏,从而可在输出端处形成负电压。该电荷泵电路包括互补的MOS开关对,所述互补的MOS开关对根据互补的电容器上形成的电荷以互补方式切换以提供负电压电源。有利的是,所述负电源可用来为多种需要负电压来工作的设备供电。 
图1显示了与本申请的各个实施例相符的负电荷泵电路100。在某些实施例中,图1中示出的负电荷泵电路100可包括在一个通用或者专用集成电路(IC)中,或者说形成后者的一部分,所述集成电路例如半导体集成电路芯片、片上系统(SoC)等等。在另一些实施例中,负电荷泵电路100可以是由集成和/或分立电路元件形成的独立模块。总的来看,负电荷泵电路100可配置为作为负电压放大器工作,该放大器的输出端将时钟输入信号120和122的幅值叠加到开关102和106的源极处的电压上。负电荷泵电路100配置为产生一可用作各种其他电路、系统、部件和/或模块的负电源的负输出电压轨124。 
负电荷泵电路100包括第一PMOS/NMOS开关对102和104、第二PMOS/NMOS开关对106和108、第一和第二电容器114和116、以及第一和第二阻塞电路110和112。PMOS开关102和106各自可包括隔离的晶体管器件以降低或消除到P衬底的电荷泄漏。总的来说,“隔离”的器件表示该器件的漏/体和源/体结二极管与封闭衬底(containing substrate)物理隔离并电隔离。例如,在一个隔离的器件中可包括一附加的、具有大击穿特性电压的n型扩散到p型衬底结二极管。PMOS开关102和NMOS开关104二者的漏极在电容器114的负节点处耦合在一起。PMOS开关102和NMOS开关104的栅极在电容器116的负节点处耦合在一起。因此,电容器116的电压状态以及各个开关的相对栅-源电压,控制开关102和104的导通状态。类似地,PMOS开关106和NMOS开关108二者的漏极在电容器116的负节点处耦合在一起。PMOS开关106和 NMOS开关108二者的栅极在电容器114的负节点处耦合在一起。因此,电容器114的电压状态以及各个开关的相对栅-源电压,控制开关106和1084的导通状态。开关102和106的源极耦合到GND 118,且开关104和108的源极耦合到输出电压轨124。 
阻塞电路110耦合到隔离的PMOS开关102的N阱,并相对于地118(GND)或其他基准电势正向偏置。阻塞电路110配置为在PMOS开关102关断时阻塞从电容器114到GND 118的电荷传输。类似地,阻塞电路112耦合到隔离的PMOS开关106的N阱,并相对于地118(GND)或其他基准电势正向偏置。阻塞电路112配置为在PMOS开关106关断时阻塞从电容器116到GND 118的电荷传输。尽管在图1中阻塞电路110和112显示为肖特基二极管,但是本领域技术人员知道阻塞电路110和112各自都可包括例如NMOS晶体管、二极管和/或其他可用来阻止电荷经关断的(OFF)晶体管泄漏的电路。 
PMOS开关102和106配置为分别以与NMOS开关104和108交替异相的方式切换通断。时钟信号120(CLK)耦合到电容器114的正节点(+),而互补的时钟信号122(CLK’)耦合到电容器116的正节点(-)。时钟信号120和122总体上配置为彼此反转,并且是以交替方式从低(Low)转换到高(High)和从高转换到低的信号。本文中所用的“低(low)”和“高(High)”指的是时钟信号120和122的相对电势状态,举例来说,在一个实施例中,低电势为地电势或者说0伏特,高电势为3伏特。电容器114的负节点(-)经NMOS开关104耦合到负电压输出124并经开关102耦合至GND118。类似地,电容器116的负节点(-)经NMOS开关108耦合到负电压输出124并经开关106耦合至地GND118。开关102、104、106和108的交替异相操作为电容器114和116充电,并为输出端124提供负电压转换,下文对此做详细说明。 
图2A显示了在一个操作阶段期间图1的负电荷泵电路,图2B显示了图2A的电荷泵电路的操作的各种时序信号。同时描述图2A和图2B,该操作阶段绘出当CLK 120从低转换到高和CLK’122从高转换到低时的转换阶段。在该示例中,时钟信号120在0伏特(低)和标称或最大电压(高)之间转换。波 形202表示在CLK 120从低到高的转换期间电容器114两侧的电压。信号V(114+)表示在电容器114的正节点上的电压,该信号从接近0伏特(208)转换到时钟信号120的标称电压(210)。信号V(114-)表示在电容器114的负节点上的电压,该信号从负电压(212)转换为接近0伏特(214)。负电压212表示在CLK 120从低到高的转换之前该电容器上的负电荷。 
波形204表示在CLK’122从高到低的转换期间电容器116两侧的电压。信号V(116+)表示在电容器116的正节点上的电压,该信号从接近标称电压(216)转换到接近0伏特(218)。信号V(116-)表示在电容器116的负节点上的电压,该信号从接近0伏特(220)转换为负电压(222)。负电压222表示在CLK’120从高到低的转换之后该电容器216上的负电荷。时段212和222的负电压的幅值基于已经传送至节点V(124)上的电荷量。由于电容器两侧的电压V=Q/C取决于电容器的尺寸和电荷,故而若电容器将自身绝大多数的电荷传送至节点(V124),则电容器116两侧会出现较低电压。若节点V(124)已被驱动至节点118之下一等于时钟摆幅的电势处,则极少量电荷会被传送,且V212和V222的电压会大致等于CLK(122)的摆幅。波形206表示负输出电压(V(124-)),包括时钟信号120和122转换之前的负输出电压(224)和时钟信号120和122转换之后的负输出电压(226)。V(124)处电势的变化可取决于CLK 120和122的摆幅以及从电容器116和114传输至节点124的电荷量。例如,若节点124自身具有一非常小的电容,则电容器116和114会与节点124的该电容一道充电,相应地,节点124处的电压会迅速变化至一与120/122处的时钟摆幅的幅值相等的最终值处。若节点124处具有一明显的电容,则电容器114和116会与节点124处的该较大的电容一道充电,相应地需要较长时间变化至该与时钟120/122的摆幅的幅值相等的最终值处。 
在CLK 120从低到高的转换之后(以及CLK’122从高到低的转换之后),电压V(114+)为大致0伏特(214),电压V(116-)为负电压。图2A中示出了CLK 120和122转换之后开关102、104、106和108的导通状态。由于电容器116的负节点处的电压电平(222)低于(更大的负电平)保持开关102关断 所需的电势VGS(例如,大致-0.8伏特),故而电容器116的负节点接通开关102并关断开关104。由于电容器114的负节点处的电压电平(214)接近大致0伏特,故而电容器114的负节点关断开关106并接通开关108。由于开关102接通,故而电容器114的负节点经开关102连接至GND 118。在这种情况下,电容器114的正(+)节点和负(-)节点处都为低阻,并将被充电至其两侧间的最大电压,也就是说,被最大程度的充电。形成对照的是,阻塞电路112防止电容器116的负节点处的负电荷经开关106流至GND 118,因此,电容器116的负节点处的电荷经开关108传输至输出端124(如粗体箭头所示),相应地,在输出端124处形成负电势。 
图3A显示了在另一个操作阶段期间图1的负电荷泵电路,图3B显示了图3A的电荷泵电路的操作的各种时序信号。同时描述图3A和图3B,该操作阶段绘出了当CLK 120从高转换到低和CLK’122从低转换到高时的转换阶段。在该示例中,时钟信号120在0伏特(低)和标称或最大电压(高)之间转换。波形302表示在CLK 120从高到低的转换期间电容器114两侧的电压。信号V(114+)表示在电容器114的正节点上的电压,该信号从时钟信号的标称电压(308)转换到接近0伏特(310)。信号V(114-)表示在电容器114的负节点上的电压,该信号从接近0伏特(312)转换为负电压(314)。负电压314表示在CLK 120从高到低的转换之后该电容器上的负电荷。 
波形304表示在CLK‘122从低到高的转换期间电容器116两侧的电压。信号V(116+)表示在电容器116的正节点上的电压,该信号从接近0伏特(316)转换到标称电压(318)。信号V(116-)表示在电容器116的负节点上的电压,该信号从负电压(320)转换为接近0伏特(322)。负电压202表示在CLK’122从高到低的转换之后该电容器216上的负电荷。时段312和320的负电压的幅值基于已经传送至节点V(124)上的电荷量。由于电容器两侧的电压V=Q/C取决于电容器的尺寸和电荷,故而若电容器将自身绝大多数的电荷传送至节点(V124),则电容器116两侧会出现较低电压。若节点V(124)已被驱动至节点118之下一等于时钟摆幅的电势处,则极少量电荷会被传送/使用,V212和 V222会大致等于CLK(122)的摆幅。波形306表示负输出电压(V(124-)),包括时钟信号120和122转换之前的负输出电压(324)和时钟信号120和122转换之后的负输出电压(326)。 
在CLK 120从高到低的转换之后(以及CLK’122从低到高的转换之后),电压V(114+)为负电压(314),电压V(116-)为大致0伏特(322)。图3A中示出了时钟120和122转换之后开关102、104、106和108的导通状态。由于电容器114的负节点处的电压电平(314)低于(更大的负电平)保持开关106关断所需的电势VGS(例如,大致-0.8伏特),故而电容器114的负节点接通开关106并关断开关108。由于电容器116的负节点处的电压电平(322)接近0伏特,故而电容器116的负节点关断开关102并接通开关104。由于开关106接通,故而电容器116的负节点经开关106连接至GND 118。形成对照的是,阻塞电路110防止电容器114的负节点处的负电荷经开关102流至GND 118,因此,电容器114的负节点处的电荷经开关104传输至输出端124(如粗体箭头所示),相应地,在输出端124处形成负电势。 
根据本申请的教导可采用图1、2A和3A的示例性电路拓扑,但是应认识到,多种变体和/或修改对于本领域技术人员来说都是明显的,并且满足所述功能性和/或目的的各种变体和/或修改都被认为落入本申请的范围内。此外,实施例中所用的术语“电路”可包括硬线电路、可编程电路、状态机电路和/或可在更大系统中使用的电路中的单一种电路或其组合,举例来说,可包含分立元件作为集成电路的一部分。另外,文中将开关器件(例如开关102、104、106、108)描述为金属氧化物半导体(MOS)器件,但是这些开关的中任何一个都可包括任何类型的现有或者未来开发出的开关电路,例如双极结晶体管(BJT)、碳化硅晶体管(SiC)、绝缘栅双极型晶体管(IGBT)和/或任何其他可配置为可控地改变导通状态的开关电路。可对上述实施例进行修改。例如,可将多个负电荷泵电路级联在一起,以提高负电压输出。在这种情况下,到该级联的各级的输入可以是前一级的负电压输出,而不是被耦合到GND或基准电势。 
相应地,在本申请的一个实施例中提供一种负电荷泵电路,包括:第一 PMOS/NMOS开关对,耦合在负电压输出端和基准电势之间;和第二PMOS/NMOS开关对,耦合在负电压输出端和基准电势之间。该负电荷泵电路还包括:第一电容器,具有耦合到第一时钟信号的正节点和耦合到所述第一PMOS/NMOS开关对及所述第二PMOS/NMOS开关对的负节点,所述第一时钟信号配置为对所述第一电容器充电,所述负节点配置为控制所述第二PMOS/NMOS开关对的导通状态;和第二电容器,具有耦合到第二时钟信号的正节点和耦合到所述第二PMOS/NMOS开关对及所述第一PMOS/NMOS开关对的负节点,所述第二时钟信号配置为对所述第二电容器充电,所述负节点配置为控制所述第一PMOS/NMOS开关对的导通状态。所述负电荷泵电路进一步包括:第一阻塞电路,耦合到所述第一PMOS/NMOS开关对中的PMOS开关并耦合到所述基准电势,所述第一阻塞电路配置为防止所述第一电容器的负节点处的电荷经所述第一PMOS/NMOS开关对的PMOS开关泄露到所述基准电势;和第二阻塞电路,耦合到所述第二PMOS/NMOS开关对中的PMOS开关并耦合到所述基准电势,所述第二阻塞电路配置为防止所述第二电容器的负节点处的电荷经所述第二PMOS/NMOS开关对的PMOS开关泄露到所述基准电势。 
在本申请的另一实施例中提供一种负电荷泵电路,包括:第一PMOS/NMOS开关对,耦合在负电压输出端和基准电势之间;和第二PMOS/NMOS开关对,耦合在负电压输出端和基准电势之间。所述负电荷泵电路还包括:第一阻塞电路,耦合到所述第一PMOS/NMOS开关对中的PMOS开关并耦合到所述基准电势,所述第一阻塞电路配置为防止所述第一PMOS/NMOS开关对的PMOS开关和NMOS开关之间的电荷经所述第一PMOS/NMOS开关对的PMOS开关泄露到所述基准电势;和第二阻塞电路,耦合到所述第二PMOS/NMOS开关对中的PMOS开关并耦合到所述基准电势,所述第二阻塞电路配置为防止所述第二PMOS/NMOS开关对的PMOS开关和NMOS开关之间的电荷经所述第二PMOS/NMOS开关对的PMOS开关泄露到所述基准电势。 
在本申请的再一实施例中提供一种方法,包括:在负电压输出端和基准电 势之间耦合第一PMOS/NMOS开关对。该方法还包括:在负电压输出端和基准电势之间耦合第二PMOS/NMOS开关对。该方法进一步包括:将第一阻塞电路耦合到所述第一PMOS/NMOS开关对中的PMOS开关并耦合到所述基准电势,所述第一阻塞电路配置为防止所述第一PMOS/NMOS开关对的PMOS开关和NMOS开关之间的电荷经所述第一PMOS/NMOS开关对的PMOS开关泄露到所述基准电势。该方法还包括:将第二阻塞电路耦合到所述第二PMOS/NMOS开关对中的PMOS开关并耦合到所述基准电势,所述第二阻塞电路配置为防止所述第二PMOS/NMOS开关对的PMOS开关和所述NMOS开关之间的电荷经所述第二PMOS/NMOS开关对的PMOS开关泄露到所述基准电势。 
这里所使用的术语和表述被用做描述而不是限制,并且在使用这些术语和表述时无意于排除所示和所描述特征(或其部分的)的任何等同物,并且应该认识到,各种变化可能包含在权利要求的范围内。因此,该权利要求旨在涵盖所有此类等同物。各种特征、方面、以及实施例在这里已经被描述,该特征、方面以及实施例可相互结合并且可变型和修改,正如本领域技术人员所能理解的那样。因此,本实用新型公开内容应该被认为包括了这些组合、变体和修改。 

Claims (17)

1.一种负电荷泵电路,包括:
第一PMOS/NMOS开关对,耦合在负电压输出端和基准电势之间;
第二PMOS/NMOS开关对,耦合在所述负电压输出端和基准电势之间;
第一电容器,具有耦合到第一时钟信号的正节点和耦合到所述第一PMOS/NMOS开关对及所述第二PMOS/NMOS开关对的负节点,所述第一时钟信号配置为对所述第一电容器充电,所述负节点配置为控制所述第二PMOS/NMOS开关对的导通状态;
第二电容器,具有耦合到第二时钟信号的正节点和耦合到所述第二PMOS/NMOS开关对及所述第一PMOS/NMOS开关对的负节点,所述第二时钟信号配置为对所述第二电容器充电,所述负节点配置为控制所述第一PMOS/NMOS开关对的导通状态;
第一阻塞电路,耦合到所述第一PMOS/NMOS开关对的PMOS开关并耦合到所述基准电势,所述第一阻塞电路配置为防止所述第一电容器的负节点处的电荷经所述第一PMOS/NMOS开关对的PMOS开关泄露到所述基准电势;和
第二阻塞电路,耦合到所述第二PMOS/NMOS开关对中的PMOS开关并耦合到所述基准电势,所述第二阻塞电路配置为防止所述第二电容器的负节点处的电荷经所述第二PMOS/NMOS开关对的PMOS开关泄露到所述基准电势。
2.根据权利要求1所述的负电荷泵电路,其中,所述第一时钟信号与所述第二时钟信号交替在高电势状态和低电势状态之间切换。
3.根据权利要求1所述的负电荷泵电路,其中,当所述第一时钟信号处于低电势状态且所述第二时钟信号处于高电势状态时,所述第二电容器的负节点处的电荷被传输到所述负电压输出端。
4.根据权利要求1所述的负电荷泵电路,其中,当所述第一时钟信号处于高电势状态且所述第二时钟信号处于低电势状态时,所述第一电容器的负节点处的电荷被传输到所述负电压输出端。
5.根据权利要求1所述的负电荷泵电路,其中,所述第一阻塞电路和所述第二阻塞电路各自都包括:以正向偏置耦合在所述基准电势和相应的PMOS开关之间的二极管。
6.根据权利要求1所述的负电荷泵电路,其中,所述PMOS开关为隔离的PMOS器件,且各相应阻塞电路耦合在各相应的隔离的PMOS器件的N阱区域与所述基准电势之间。
7.根据权利要求1所述的负电荷泵电路,其中,所述第一阻塞电路配置为:当所述第一PMOS/NMOS开关对的PMOS开关处于关断或非导通状态时,防止所述第一电容器的负节点处的电荷经所述第一PMOS/NMOS开关对的PMOS开关泄露到所述基准电势。
8.根据权利要求1所述的负电荷泵电路,其中,所述第二阻塞电路配置为:当所述第二PMOS/NMOS开关对的PMOS开关处于关断或非导通状态时,防止所述第二电容器的负节点处的电荷经所述第二PMOS/NMOS开关对的PMOS开关泄露到所述基准电势。
9.一种负电荷泵电路,包括:
第一PMOS/NMOS开关对,耦合在负电压输出端和基准电势之间;
第二PMOS/NMOS开关对,耦合在所述负电压输出端和基准电势之间;
第一阻塞电路,耦合到所述第一PMOS/NMOS开关对的PMOS开关并耦合到所述基准电势,所述第一阻塞电路配置为防止所述第一PMOS/NMOS开关对的PMOS开关和NMOS开关之间的电荷经所述第一PMOS/NMOS开关对的PMOS开关泄露到所述基准电势;和
第二阻塞电路,耦合到所述第二PMOS/NMOS开关对的PMOS开关并耦合到所述基准电势,所述第二阻塞电路配置为防止所述第二PMOS/NMOS开关对的PMOS开关和NMOS开关之间的电荷经所述第二PMOS/NMOS开关对的PMOS开关泄露到所述基准电势。
10.根据权利要求9所述的负电荷泵电路,进一步包括:
第一电容器,具有耦合到第一时钟信号的正节点和耦合到所述第一PMOS/NMOS开关对及所述第二PMOS/NMOS开关对的负节点,所述第一时钟信号配置为对所述第一电容器充电,所述负节点配置为控制所述第二PMOS/NMOS开关对的导通状态;和
第二电容器,具有耦合到第二时钟信号的正节点和耦合到所述第二PMOS/NMOS开关对及所述第一PMOS/NMOS开关对的负节点,所述第二时钟信号配置为对所述第二电容器充电,所述负节点配置为控制所述第一PMOS/NMOS开关对的导通状态。
11.根据权利要求10所述的负电荷泵电路,其中所述第一时钟信号与所述第二时钟信号交替在高电势状态和低电势状态之间切换。
12.根据权利要求10所述的负电荷泵电路,其中当所述第一时钟信号处于低电势状态且所述第二时钟信号处于高电势状态时,所述第二电容器的负节点处的电荷被传输到所述负电压输出端。
13.根据权利要求10所述的负电荷泵,其中当所述第一时钟信号处于高电势状态且所述第二时钟信号处于低电势状态时,所述第一电容器的负节点处的电荷被传输到所述负电压输出端。
14.根据权利要求9所述的负电荷泵电路,其中所述第一阻塞电路和所述第二阻塞电路各自都包括:以正向偏置耦合在所述基准电势和相应的PMOS开关之间的二极管。
15.根据权利要求9所述的负电荷泵电路,其中所述PMOS开关为隔离的PMOS器件,且各相应阻塞电路耦合在各相应的隔离的PMOS器件的N阱区域与所述基准电势之间。
16.根据权利要求10所述的负电荷泵电路,其中所述第一阻塞电路配置为:当所述第一PMOS/NMOS开关对的PMOS开关处于关断或非导通状态时,防止所述第一电容器的负节点处的电荷经所述第一PMOS/NMOS开关对的PMOS开关泄露到所述基准电势。
17.根据权利要求10所述的负电荷泵电路,其中所述第二阻塞电路配置为:当所述第二PMOS/NMOS开关对的PMOS开关处于关断或非导通状态时,防止所述第二电容器的负节点处的电荷经所述第二PMOS/NMOS开关对的PMOS开关泄露到所述基准电势。
CN201220734121.5U 2011-12-27 2012-12-27 负电荷泵电路 Withdrawn - After Issue CN203151371U (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US13/338,198 US8456225B1 (en) 2011-12-27 2011-12-27 Negative charge pump
US13/338,198 2011-12-27

Publications (1)

Publication Number Publication Date
CN203151371U true CN203151371U (zh) 2013-08-21

Family

ID=48484288

Family Applications (2)

Application Number Title Priority Date Filing Date
CN201220734121.5U Withdrawn - After Issue CN203151371U (zh) 2011-12-27 2012-12-27 负电荷泵电路
CN201210579327.XA Active CN103187869B (zh) 2011-12-27 2012-12-27 负电荷泵电路和相关方法

Family Applications After (1)

Application Number Title Priority Date Filing Date
CN201210579327.XA Active CN103187869B (zh) 2011-12-27 2012-12-27 负电荷泵电路和相关方法

Country Status (2)

Country Link
US (1) US8456225B1 (zh)
CN (2) CN203151371U (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103187869A (zh) * 2011-12-27 2013-07-03 快捷半导体(苏州)有限公司 负电荷泵电路和相关方法
CN104795990A (zh) * 2014-01-21 2015-07-22 亚德诺半导体集团 电荷泵级和电荷泵
CN107681768A (zh) * 2017-11-01 2018-02-09 浙江工业大学 一种易于集成的高电源选择电路
CN109818601A (zh) * 2019-01-09 2019-05-28 帝奥微电子有限公司 一种适用于耗尽型开关的负电平选择电路
CN113824315A (zh) * 2021-10-20 2021-12-21 京东方科技集团股份有限公司 电源生成电路及显示装置

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104714589B (zh) * 2015-01-09 2017-08-25 中国电子科技集团公司第二十四研究所 一种cmos片上直流负电压产生电路
US10312791B1 (en) 2018-07-02 2019-06-04 National Chiao Tung University Negative high-voltage generation device with multi-stage selection
CN109164866A (zh) * 2018-08-31 2019-01-08 南方科技大学 基于负电荷泵增强的低压差线性稳压器和电源管理芯片
US11056197B2 (en) 2018-11-08 2021-07-06 Samsung Electronics Co., Ltd. Charge pump and memory device including the same
KR20200053324A (ko) 2018-11-08 2020-05-18 삼성전자주식회사 차지 펌프 및 차지 펌프를 포함하는 메모리 장치

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
NL8702734A (nl) * 1987-11-17 1989-06-16 Philips Nv Spanningsvermenigvuldigschakeling en gelijkrichtelement.
DE69408665T2 (de) * 1994-08-12 1998-10-15 Cons Ric Microelettronica Spannungserhöher vom Ladungspumpentype
US5767733A (en) * 1996-09-20 1998-06-16 Integrated Device Technology, Inc. Biasing circuit for reducing body effect in a bi-directional field effect transistor
DE69733603D1 (de) * 1997-01-23 2005-07-28 St Microelectronics Srl NMOS, negative Ladungspumpe
TW486869B (en) * 1999-12-27 2002-05-11 Sanyo Electric Co Voltage producing circuit and a display device provided with such voltage producing circuit
IT1319841B1 (it) * 2000-02-15 2003-11-03 St Microelectronics Srl Dispositivo survoltore bidirezionale ad elevata efficienza.
JP3450307B2 (ja) * 2001-02-26 2003-09-22 エヌイーシーマイクロシステム株式会社 負電圧昇圧回路
ITTO20020158A1 (it) * 2002-02-25 2003-08-25 St Microelectronics Srl Pompa di carica per tensioni negative.
DE602005008396D1 (de) * 2005-05-20 2008-09-04 St Microelectronics Srl Hochspannungsschalter mit niedriger Welligkeit im Ausgang für nicht-flüchtigen Schwebegatespeicher
KR100694977B1 (ko) * 2006-03-27 2007-03-14 주식회사 하이닉스반도체 스위칭 동작 속도를 증가시키는 부스팅 회로를 포함하는고전압 스위치 회로와 이를 포함하는 플래시 메모리 장치
US7466190B2 (en) * 2006-07-24 2008-12-16 Lattice Semiconductor Corporation Charge pump with four-well transistors
US7477093B2 (en) * 2006-12-31 2009-01-13 Sandisk 3D Llc Multiple polarity reversible charge pump circuit
CN101309048A (zh) * 2007-05-17 2008-11-19 比亚迪股份有限公司 一种电荷泵装置及电源电路
JP2009070480A (ja) * 2007-09-13 2009-04-02 Nec Electronics Corp 半導体記憶装置
CN100576706C (zh) * 2008-05-19 2009-12-30 深圳市联德合微电子有限公司 一种负电压输出电荷泵
JP2009289979A (ja) * 2008-05-29 2009-12-10 Panasonic Corp 昇圧回路
US8456225B1 (en) * 2011-12-27 2013-06-04 Fairchild Semiconductor Corporation Negative charge pump

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103187869A (zh) * 2011-12-27 2013-07-03 快捷半导体(苏州)有限公司 负电荷泵电路和相关方法
CN103187869B (zh) * 2011-12-27 2014-08-13 快捷半导体(苏州)有限公司 负电荷泵电路和相关方法
CN104795990A (zh) * 2014-01-21 2015-07-22 亚德诺半导体集团 电荷泵级和电荷泵
CN104795990B (zh) * 2014-01-21 2018-07-17 亚德诺半导体集团 电荷泵级和电荷泵
CN107681768A (zh) * 2017-11-01 2018-02-09 浙江工业大学 一种易于集成的高电源选择电路
CN109818601A (zh) * 2019-01-09 2019-05-28 帝奥微电子有限公司 一种适用于耗尽型开关的负电平选择电路
CN113824315A (zh) * 2021-10-20 2021-12-21 京东方科技集团股份有限公司 电源生成电路及显示装置
CN113824315B (zh) * 2021-10-20 2024-02-06 京东方科技集团股份有限公司 电源生成电路及显示装置

Also Published As

Publication number Publication date
US20130162334A1 (en) 2013-06-27
CN103187869A (zh) 2013-07-03
CN103187869B (zh) 2014-08-13
US8456225B1 (en) 2013-06-04

Similar Documents

Publication Publication Date Title
CN203151371U (zh) 负电荷泵电路
CN101026332B (zh) 充电泵电路
TWI353729B (zh)
CN101304209B (zh) 半导体装置
CN101247076B (zh) 倍压器及一种输出电流的方法
CN209120057U (zh) 电路
TW200418253A (en) Negative charge pump with BULK biasing
Wittmann et al. A 50V high-speed level shifter with high dv/dt immunity for multi-MHz DCDC converters
TWI728184B (zh) 半導體裝置
Lutz et al. A 50V, 1.45 ns, 4.1 pJ high-speed low-power level shifter for high-voltage DCDC converters
CN110492734A (zh) 低vin高效电荷泵
CN101710784B (zh) 极低压工作的电荷泵电路
CN102545560B (zh) 一种功率开关驱动器、ic芯片及直流-直流转换器
CN102638254B (zh) 低泄漏功率检测器件、系统和方法
EP2775621B1 (en) A Dickson charge pump circuit
CN207304374U (zh) 电荷泵和存储装置
CN202424492U (zh) 一种功率开关驱动器、ic芯片及直流一直流转换器
WO2009145872A1 (en) Voltage boost circuit without device overstress
CN104795990B (zh) 电荷泵级和电荷泵
US9473018B2 (en) High efficiency voltage level multiplier
US9112406B2 (en) High efficiency charge pump circuit
US10587190B1 (en) Charge pump with individualized switching control
TWI677174B (zh) 電壓轉換電路及其形成方法
CN107370346B (zh) 一种负压产生电路
Feng et al. An improved charge pump circuit for non-volatile memories in RFID tags

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
AV01 Patent right actively abandoned

Granted publication date: 20130821

Effective date of abandoning: 20140813

AV01 Patent right actively abandoned

Granted publication date: 20130821

Effective date of abandoning: 20140813

RGAV Abandon patent right to avoid regrant