CN1658606B - Ofdm分集接收装置 - Google Patents

Ofdm分集接收装置 Download PDF

Info

Publication number
CN1658606B
CN1658606B CN 200510009376 CN200510009376A CN1658606B CN 1658606 B CN1658606 B CN 1658606B CN 200510009376 CN200510009376 CN 200510009376 CN 200510009376 A CN200510009376 A CN 200510009376A CN 1658606 B CN1658606 B CN 1658606B
Authority
CN
China
Prior art keywords
signal
semiconductor circuit
fourier transform
section
separate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN 200510009376
Other languages
English (en)
Other versions
CN1658606A (zh
Inventor
大山彻
大泷幸夫
石尾康史
陈寒达
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
MegaChips Corp
Alps Alpine Co Ltd
Original Assignee
Giant Chip Co ltd
Alps Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Giant Chip Co ltd, Alps Electric Co Ltd filed Critical Giant Chip Co ltd
Publication of CN1658606A publication Critical patent/CN1658606A/zh
Application granted granted Critical
Publication of CN1658606B publication Critical patent/CN1658606B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0045Arrangements at the receiver end
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B7/00Radio transmission systems, i.e. using radiation field
    • H04B7/02Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas
    • H04B7/04Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas using two or more spaced independent antennas
    • H04B7/08Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas using two or more spaced independent antennas at the receiving station
    • H04B7/0837Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas using two or more spaced independent antennas at the receiving station using pre-detection combining
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2647Arrangements specific to the receiver only

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Radio Transmission System (AREA)

Abstract

具备:具备高速傅立叶变换部和信号合成部的多段第1解调用半导体电路;及,具备傅立叶变换部和纠错部的一段第2解调用半导体电路。在各第1解调用半导体电路及第2解调用半导体电路上连接各不相同的信号接收部,并将从各信号接收部的接收信号中获得的基带信号分别供给到傅立叶变换部中,将用傅立叶各傅立叶变换部对基带信号进行傅立叶变换后得到的变换信号、用各第1解调用半导体电路的信号合成部进行合成形成合成变换信号,并将该合成变换信号供给到纠错部进行纠错,并从纠错部输出位串。从而提供一种只装填解调用半导体电路工作必须的电路、提高组装效率、并且避免组装容积增大的OFDM分集接收装置。

Description

OFDM分集接收装置
技术领域
本发明,涉及一种OFDM分集接收装置,该装置可以接收地面波数字广播,特别是能令电视广播接收、和车载广播接收装置等对广播的移动接收具有良好的接收特性。
背景技术
最近,地面波数字广播,随着其传送方式的规范化,逐渐从目前的试验广播阶段转入正式广播阶段。这时,作为地面波字广播所要求的传送方式规范,例如:可高清晰度接收、可对广播移动接收、可有效利用由单一频率网络(SFN:Single Frequency Network(单频网))的频率、具有可与其他媒体之间通用的方式等。
根据这几点,作为地面波广播的信号传送方式,采用作为不易受到由反射电波和周围噪声等产生的干扰波的影响、可移动接收的OFDM(正交频分复用;Orthogonal Frequency Division Multiplexing)调制方式,形成将全频带分割成多个带宽432kHz的区段,且还可进行面向固定接收的电视广播、和面向移动接收的数据广播及声音广播的混合广播的BST-OFDM(Band Segmented Transmission-OFDM(频带分段传输-正交分频复用))方式。
当进行高清晰度广播和多频道电视广播时,使用13个区段,并使用带宽5.6MHz的宽带信号作为广播信号,这些广播信号由宽带接收机来接收。另外,当进行面向移动接收的数据广播及声音广播的混合传送时,使用多个(n)个OFDM区段,并使用带宽n×432kHz的窄带信号作为广播信号,这些广播信号由便携接收机等窄带接收机来接收。由于用这种BST-OFDM方式,在宽带信号及窄带信号中使用了公共的区段,因此在宽带接收机中也能接收窄带信号,并在窄带接收机中可抽出使用13个区段的信号的中心部的区段,可对该区段的信号进行接收。
以往,使用的OFDM分集接收装置,具备:各不相同的多个接收天线;与多个接收天线分别对应配置的信号接受部;多个与多个信号接收部分别对应配置、具备1个高速傅立叶变换部、1个纠错部和1个信号合成部的解调用半导体电路。
这里,图3表示的是,现有的OFDM分集接收装置的结构的一个示例的框图。
如图3所示,OFDM分集接收装置,由:多个(4个)接收天线31(1)、31(2)、31(3)、31(4);多个(4个)信号接收部(TU)32(1)、32(2)、32(3)、32(4);多个(4个)解调用半导体电路33(1)、33(2)、33(3)、33(4)构成。其中,解调用半导体电路33(1),具备傅立叶变换部(FFT)34(1)、纠错部(FEC)35(1)和信号合成部(+)36(1);解调用半导体电路33(2),具备傅立叶变换部(FFT)34(2)、纠错部(FEC)35(2)和信号合成部(+)36(2);解调用半导体电路33(3),具备傅立叶变换部(FFT)34(3)、纠错部(FEC)35(3)和信号合成部(+)36(3);解调用半导体电路33(4),具备傅立叶变换部(FFT)34(4)、纠错部(FEC)35(4)和信号合成部(+)36(4)。
然后,信号接收部32(1),输入端与接收天线31(1)连接,输出端与解调用半导体电路33(1)的傅立叶变换部34(1)的输入端连接。信号接收部32(2),输入端与接收天线31(2)连接,输出端与解调用半导体电路33(2)的傅立叶变换部34(2)的输入端连接。信号接收部32(3),输入端与接收天线31(3)连接,输出端与解调用半导体电路33(3)的傅立叶变换部34(3)的输入端连接。信号接收部32(4),输入端与接收天线31(4)连接,输出端与解调用半导体电路33(4)的傅立叶变换部34(4)的输入端连接。在解调用半导体电路33(1)中,傅立叶变换部34(1)的输出端与信号合成部36(1)的一个输入端相连接,信号合成部36(1)的另一个输入端与连接到接地点上的空端子O相连接、输出端与解调用半导体电路33(2)的信号合成部36(2)的一个输入端相连接。在解调用半导体电路33(2)中,傅立叶变换部34(2)的输出端与信号合成部36(2)的另一个输入端相连接,信号合成部36(2)的输出端与解调用半导体电路33(3)的信号合成部36(3)的一个输入端相连接。在解调用半导体电路33(3)中,傅立叶变换部34(3)的输出端与信号合成部36(3)的另一个输入端相连接,信号合成部36(3)的输出端与解调用半导体电路33(4)的信号合成部36(4)的一个输入端相连接。在解调用半导体电路33(4)中,傅立叶变换部34(4)的输出端与信号合成部36(4)的另一个输入端相连接,信号合成部36(4)的输出端与纠错部35(4)的输入端相连接,纠错部35(4)的输出端与利用电路(图中未表示)相连接。
具有上述结构的OFDM分集接收装置,如下进行工作。
信号接受部32(1),用接收天线31(1)接收无线信号,将该接收信号进行接收处理之后变换为基带信号,并将变换得到的基带信号供给到解调用半导体电路33(1)中。信号接收部32(2),用接收天线31(2)接收无线信号,将该接收信号进行接收处理之后变换为基带信号,并将变换得到的基带信号供给到解调用半导体电路33(2)中。信号接收部32(3),用接收天线31(3)接收无线信号,将该接收信号进行接收处理之后变换为基带信号,并将变换得到的基带信号供给到解调用半导体电路33(3)中。同样,信号接收部32(4),用接收天线31(4)接收无线信号,将该接收信号进行接收处理之后变换为基带信号,并将变换得到的基带信号供给到解调用半导体电路33(4)中。
解调用半导体电路33(1),在获得基带信号之后,用傅立叶变换部34(1)将该基带信号进行高速傅立叶变换,并将变换信号通过信号合成部36(1)供给到解调用半导体电路33(2)。解调用半导体电路33(2),在获得基带信号之后,用傅立叶变换部34(2)将该基带信号进行高速傅立叶变换,并将变换信号供给到信号合成部36(2)。此时,信号合成部36(2),将此变换信号、和从解调用半导体电路33(1)获得的变换信号进行合成,并将合成变换信号供给到解调用半导体电路33(3)。解调用半导体电路33(3),在获得基带信号之后,用傅立叶变换部34(3)将该基带信号进行高速傅立叶变换,并将变换信号供给到信号合成部36(3)。此时,信号合成部36(3),将此变换信号、和从解调用半导体电路33(2)获得的合成变换信号进行合成,并将该合成变换信号供给到解调用半导体电路33(4)中。解调用半导体电路33(4),在获得基带信号之后,用傅立叶变换部34(4)将该基带信号进行高速傅立叶变换,并将变换信号供给到信号合成部36(4)。此时,信号合成部36(4),将此变换信号、和从解调用半导体电路33(3)获得的合成变换信号进行合成,并将该合成变换信号供给到纠错部35(4)中。纠错部35(4),对获得的合成变换信号进行纠错,并从其输出端向利用电路输出位串。
由于所述OFDM分集接收装置,将用各自的接收天线31(1)至31(4)分别接收到的接收信号、变换为基带信号后,用傅立叶变换部34(1)至34(4)分别进行高速傅立叶变换,并将傅立叶变换得到的信号进行合成,因此提高了合成信号相对载波的信噪比(C/N),并降低了纠错后的误码率。
然而,所述OFDM分集接收装置中的4个解调用半导体电路33(1)至33(4),各自都具有傅立叶变换部34(1)至34(4)、纠错部35(1)至35(4)、和信号合成部36(1)至36(4),但其中有些电路部分没有使用。例如就纠错部35(1)至35(4)而言,只使用了纠错部(4)。此时,由于傅立叶变换部34(1)至34(4)与纠错部35(1)至35(4)的电路规模基本相同,因此不仅因纠错部35(1)至35(4)中无用的部分较多,导致其组装效率较低,而且由于接收经路增大,信号合成部36(1)至36(4)的数量增多,导致整体的组装容积增大到必要之上,使OFDM分集接收装置难以小型化。
发明内容
本发明鉴于上述技术背景,其目的就在于:提供一种分集接收装置,通过只装填各个解调用半导体电路动作中所必须的电路部分,从而提高组装效率,并避免整体的组装容积过大。
为了达成所述目的,本发明下的OFDM分集接收装置具备的第1模块的特征是:具备:由第1段至第n段组成的的多段第1解调用半导体电路,各个段的第1解调用半导体电路,分别具备1个高速傅立叶变换部、和2个信号合成部;和,具备1个傅立叶变换部、和1个纠错部的单段第2解调用半导体电路,所述多段第1解调用半导体电路及所述单段第2解调用半导体电路的高速傅立叶变换部中,供给有用各不相同的信号接收部接收到的接收信号,第2段的第1解调用半导体电路的一个信号合成部中,供给有本段的高速傅立叶变换部的输出信号、和第1段的第1解调用半导体电路的高速傅立叶变换部的输出信号以形成它们的合成信号,第3段至第n-1段的各个第1解调用半导体电路的一个信号合成部中,分别供给有本段的高速傅立叶变换部的输出信号、和前段第1解调用半导体电路的信号合成部的合成信号以形成它们的合成信号,第n段的第1解调用半导体电路的一个信号合成部中,供给有本段的高速傅立叶变换部的输出信号、和前段的第1解调用半导体电路的信号合成部的合成信号以形成它们的合成信号;另一个信号合成部中供给有由所述一个信号合成部形成的合成信号、和所述单段第2解调用半导体电路的高速傅立叶变换部的输出信号以形成它们的合成信号,所述单段第2解调用半导体电路的纠错部中,供给有所述第n段的第1解调用半导体电路的另一个信号合成部的合成信号,并从该纠错部的输出端中输出位串,所述多段第1解调用半导体电路,均不具有纠错部。
另外,为了达成所述目的,本发明下的OFDM分集接收装置具备的第2模块的特征是:具备:由第1段至第n段组成的的多段第1解调用半导体电路,各个段的所述第1解调用半导体电路,分别具备1个高速傅立叶变换部、和1个信号合成部;和,具备1个傅立叶变换部、1个纠错部、和1个信号合成部的单段第2解调用半导体电路,所述多段第1解调用半导体电路及所述单段第2解调用半导体电路的高速傅立叶变换部中,供给有用各不相同的信号接收部接收到的接收信号,第2段的第1解调用半导体电路的信号合成部中,供给有本段的高速傅立叶变换部的输出信号、和第1段的第1解调用半导体电路的高速傅立叶变换部的输出信号以形成它们的合成信号,第3段至第n段的各个第1解调用半导体电路的信号合成部中,分别供给有本段的高速傅立叶变换部的输出信号、和前段第1解调用半导体电路的信号合成部的合成信号以形成它们的合成信号,所述单段第2解调用半导体电路的信号合成部中,供给有本段的高速傅立叶变换的输出信号、和所述第n段的第1解调用半导体电路的信号合成部的合成信号以形成它们的合成信号,并向纠错部中供给由所述第2解调用半导体电路的信号合成部形成的合成信号,并从该纠错部的输出端中输出位串,所述多段第1解调用半导体电路,均不具有纠错部。
通过本发明的OFDM分集接收装置的第1模块,具有:具备高速傅立叶变换部、和2个信号合成部,且都不包含纠错部的多段第1解调用半导体电路;和,具备傅立叶变换部和纠错部的单段第2解调用半导体电路。由于通过:令多段的第1解调用半导体电路、及单段第2解调用半导体电路的各不相同的信号接收部结合,由多段第1解调用半导体电路的高速傅立叶变换部、和信号合成部,将从各个接收信号中导出的基带信号进行高速傅立叶变换之后进行合成,并在获得合成变换信号的同时,用单段第2解调用半导体电路的纠错部对该合成变换信号进行纠错,从而省略掉各个解调用半导体电路中处于空闲状态的纠错部,因此能提高组装效率,并且能够避免整体的组装容积增大,从而得到可以小型化的OFDM分集接收装置。
另外,通过本发明的OFDM分集接收装置的第2模块,具有:具备高速傅立叶变换部和信号合成部,且都不包含纠错部的多段第1解调用半导体电路;及,具备傅立叶变换部、纠错部和信号合成部的单段第2解调用半导体电路。由于通过:令多段的第1解调用半导体电路、及单段第2解调用半导体电路的各不相同的信号接收部结合,由多段第1解调用半导体电路的高速傅立叶变换部、和信号合成部,将从各个接收信号中导出的基带信号进行高速傅立叶变换之后进行合成,并在获得合成变换信号的同时,用单段第2解调用半导体电路的纠错部对该合成变换信号进行纠错,因此能与第1模块相同,提高组装效率,并且能够避免整体的组装容积增大,从而得到可以小型化的OFDM分集接收装置。
附图说明
图1为本发明下的OFDM分集接收装置的概要结构,是表示该实施方式的一个示例的框图。
图2为本发明下的OFDM分集接收装置的概要结构,是表示该实施方式的另一个示例的框图。
图3为表示现有的OFDM分集接收装置的结构的一个示例的框图。图中:1(1)~1(4)-接收天线,2(1)~2(4)-信号接收部(TU),3(1)~3(3)-第1解调用半导体电路,4-第2解调用半导体电路,5(1)~5(3)、6-傅立叶变换部(FFT),7(1)~7(3)-第1信号合成部(+),8(1)~8(3)-第2信号合成部(+),9-纠错部(FEC),10(1)~10(3)-第1解调用半导体电路,11-第2解调用半导体电路,12(1)~12(3)、14-傅立叶变换部(FFT),13(1)~13(3)、16-信号合成部(+),15-纠错部(FEC)。
具体实施方式
下面,参照附图对本发明的实施方式进行说明。
图1为本发明下的OFDM分集接收装置的概要结构,是表示该实施方式的一个示例的框图。
如图1所示,本实施方式下的OFDM分集接收装置,由:多个(4个)接收天线1(1)、1(2)、1(3)、1(4);多个(4个)信号接收部(TU)2(1)、2(2)、2(3)、2(4);多个(3个)第1解调用半导体电路3(1)、3(2)、3(3);和,一个第2解调用半导体电路4,组成。此时,第1解调用半导体电路3(1),为第1段解调用半导体电路,具备傅立叶变换部(FFT)5(1)、第1信号合成部(+)7(1)、和第2信号合成部(+)8(1)。第1解调用半导体电路3(2),为第2段解调用半导体电路,具备傅立叶变换部(FFT)5(2)、第1信号合成部(+)7(2)、和第2信号合成部(+)8(2)。第1解调用半导体电路3(3),为第3段解调用半导体电路,具备傅立叶变换部(FFT)5(3)、第1信号合成部(+)7(3)、和第2信号合成部(+)8(3)。第2解调用半导体电路4,具备傅立叶变换部(FFT)6和纠错部(FEC)9。
然后,信号接收部2(1)的输入端与接收天线1(1)相连接、输出端与第1解调用半导体电路3(1)的傅立叶变换部5(1)的输入端相连接。信号接收部2(2)的输入端与接收天线1(2)相连接、输出端与第1解调用半导体电路3(2)的傅立叶变换部5(2)的输入端相连接。信号接收部2(3)的输入端与接收天线1(3)相连接、输出端与第1解调用半导体电路3(3)的傅立叶变换部5(3)的输入端相连接。信号接收部2(4)的输入端与接收天线1(4)相连接、输出端与第2解调用半导体电路4的傅立叶变换部6的输入端相连接。
在第1解调用半导体电路3(1)中,傅立叶变换部5(1)的输出端与第1信号合成部7(1)的一个输入端相连接,第1信号合成部7(1)的另一个输入端与连接到接地点上的空端子O相连接、输出端与第1解调用半导体电路3(2)的信号合成部7(2)的一个输入端相连接。在第1解调用半导体电路3(2)中,傅立叶变换部5(2)的输出端与第1信号合成部7(2)的另一个输入端相连接,第1信号合成部7(2)的输出端与第1解调用半导体电路3(3)的第1信号合成部7(3)的一个输入端相连接。在第1解调用半导体电路3(3)中,傅立叶变换部5(3)的输出端与第1信号合成部7(3)的另一个输入端相连接,第1信号合成部7(3)的输出端与第2信号合成部8(3)的一个输入端相连接。第2信号合成部8(3)的另一个输入端,与第2解调用半导体电路4的傅立叶变换部6的输出端相连接、输出端与第2解调用半导体电路4的纠错部9的输入端相连接。在第2解调用半导体电路4中,纠错部9的输出端与利用电路(图中未表示)相连接。
具有所述结构的本实施方式下的OFDM分集接收装置,如下进行工作。
信号接受部2(1),用接收天线1(1)接收无线信号,将该接收信号进行接收处理之后变换为基带信号,并将变换得到的基带信号供给到第1解调用半导体电路3(1)中。信号接收部2(2),用接收天线1(2)接收无线信号,将该接收信号进行接收处理之后变换为基带信号,并将变换得到的基带信号供给到第1解调用半导体电路3(2)中。信号接收部2(3),用接收天线1(3)接收无线信号,将该接收信号进行接收处理之后变换为基带信号,并将变换得到的基带信号供给到第1解调用半导体电路3(3)中。信号接收部2(4),用接收天线1(4)接收无线信号,将该接收信号进行接收处理之后变换为基带信号,并将变换得到的基带信号供给到第2解调用半导体电路4中。
第1解调用半导体电路3(1),在从信号接收部2(1)获得基带信号之后,用傅立叶变换部5(1)将该基带信号进行高速傅立叶变换,并将变换信号通过第1信号合成部7(1)供给到第1解调用半导体电路3(2)的第1信号合成部7(2)中。第1解调用半导体电路3(2),在从信号接收部2(2)获得基带信号之后,用傅立叶变换部5(2)将该基带信号进行高速傅立叶变换,并将变换信号供给到第1信号合成部7(2)。此时,第1信号合成部7(2),将此变换信号、和从第1解调用半导体电路3(1)获得的变换信号进行合成,并将合成变换信号供给到第1解调用半导体电路3(3)的第1信号合成部7(3)。第1解调用半导体电路3(3),在从信号接收部2(3)获得基带信号之后,用傅立叶变换部5(3)将该基带信号进行高速傅立叶变换,并将变换信号供给到第1信号合成部7(3)。此时,第1信号合成部7(3),将此变换信号、和从第1解调用半导体电路3(2)获得的合成变换信号进行合成,并将该合成变换信号供给到第2信号合成部8(3)。第2信号合成部8(3),将该合成变换信号、和从第2解调用半导体电路4的傅立叶变换部6获得的变换信号进行合成,将得到的合成变换信号供给到第2解调用半导体电路4的纠错部9中。第2解调用半导体电路4,在从信号接收部2(4)获得基带信号之后,用傅立叶变换部6将该基带信号进行高速傅立叶变换,并将变换信号如上述供给到第1解调用半导体电路3(3)的第2信号合成部8(3)中。纠错部9,对从第1解调用半导体电路3(3)获得的合成变换信号进行纠错,并从其输出端向利用电路输出位串。
这样,本实施方式的OFDM分集接收装置,具有:多(3)段的第1解调用半导体电路3(1)至3(3),其各自具备高速傅立叶变换部5(1)至5(3)、第1信号合成部7(1)至7(3)及第2信号合成部8(1)至8(3),且都不包含纠错部;和,1段第2解调用半导体电路4,其具备傅立叶变换部6和纠错部9。由于通过:令多段的第1解调用半导体电路3(1)至3(3)、及1段第2解调用半导体电路4的各不相同的信号接收部2(1)至2(4)结合;由多段的第1解调用半导体电路3(1)至3(3)的高速傅立叶变换部5(1)至5(3)、和第1信号合成部7(2)、7(3)及第2信号合成部8(3),将从各个接收信号中导出的基带信号进行高速傅立叶变换之后进行合成,并在获得合成变换信号的同时,用1段第2解调用半导体电路4的纠错部9对该合成变换信号进行纠错,从而省略掉各第1解调用半导体电路3(1)至3(3)中处于空闲状态的纠错部,因此能提高组装效率,并且能够避免整体的组装容积增大,从而得到可以小型化的OFDM分集接收装置。
再者,在此实施方式中,虽然作为多个第1解调用半导体电路举了使用3个第1解调用半导体电路3(1)至3(3)的示例,但是本发明中使用的第1解调用半导体电路的数量并不限定于3个,只要是多个就行,例如2个或者4个。另外,若第1解调用半导体电路的数量为3个以外的数,则必须分别配置与其数量相同数量的接收天线及信号接收部,并且,第1解调用半导体电路的各构成要素间的连接,当然也必须与该数量对应。
下面,图2为本发明下的OFDM分集接收装置的概要结构,是表示该实施方式的另一个示例的框图。
如图2所示,本实施方式下的OFDM分集接收装置,由:多个(4个)接收天线1(1)、1(2)、1(3)、1(4);多个(4个)信号接收部(TU)2(1)、2(2)、2(3)、2(4);多个(3个)第1解调用半导体电路10(1)、10(2)、10(3);和,一个第2解调用半导体电路11组成。此时,第1解调用半导体电路10(1),为第1段解调用半导体电路,具备傅立叶变换部(FFT)12(1)、和信号合成部(+)13(1)。第1解调用半导体电路10(2),为第2段解调用半导体电路,具备傅立叶变换部(FFT)12(2)、和信号合成部(+)13(2)。第1解调用半导体电路10(3),为第3段解调用半导体电路,具备傅立叶变换部(FFT)12(3)和信号合成部(+)13(3)。第2解调用半导体电路11,具备傅立叶变换部(FFT)14、纠错部(FEC)15、和信号合成部(+)16。
然后,信号接收部2(1)的输入端与接收天线1(1)相连接、输出端与第1解调用半导体电路10(1)的傅立叶变换部12(1)的输入端相连接。信号接收部2(2)的输入端与接收天线1(2)相连接、输出端与第1解调用半导体电路10(2)的傅立叶变换部12(2)的输入端相连接。信号接收部2(3)的输入端与接收天线1(3)相连接、输出端与第1解调用半导体电路10(3)的傅立叶变换部12(3)的输入端相连接。信号接收部2(4)的输入端与接收天线1(4)相连接、输出端与第2解调用半导体电路11的傅立叶变换部14的输入端相连接。
在第1解调用半导体电路10(1)中,傅立叶变换部12(1)的输出端与信号合成部13(1)的一个输入端相连接,信号合成部13(1)的另一个输入端与连接到接地点上的空端子O相连接,输出端与第1解调用半导体电路10(2)的信号合成部13(2)的一个输入端相连接。在第1解调用半导体电路10(2)中,傅立叶变换部12(2)的输出端与信号合成部13(2)的另一个输入端相连接,信号合成部13(2)的输出端与第1解调用半导体电路10(3)的信号合成部13(3)的一个输入端相连接。在第1解调用半导体电路10(3)中,傅立叶变换部12(3)的输出端与信号合成部13(3)的另一个输入端相连接,信号合成部13(3)的输出端与第2解调用半导体电路11的信号合成部16的一个输入端相连接。在第2解调用半导体电路11中,傅立叶变换部14的输出端与信号合成部16的另一个输入端相连接。信号合成部16的输出端与纠错部15的输出端相连接,纠错部15的输出端与利用电路(图中未表示)相连接。
具有所述结构的本实施方式下的OFDM分集接收装置,如下进行工作。
信号接受部2(1),用接收天线1(1)接收无线信号,将该接收信号进行接收处理之后变换为基带信号,并将变换得到的基带信号供给到第1解调用半导体电路10(1)中。信号接收部2(2),用接收天线1(2)接收无线信号,将该接收信号进行接收处理之后变换为基带信号,并将变换得到的基带信号供给到第1解调用半导体电路10(2)中。信号接收部2(3),用接收天线1(3)接收无线信号,将该接收信号进行接收处理之后变换为基带信号,并将变换得到的基带信号供给到第1解调用半导体电路10(3)中。信号接收部2(4),用接收天线1(4)接收无线信号,将该接收信号进行接收处理之后变换为基带信号,并将变换得到的基带信号供给到第2解调用半导体电路11中。
第1解调用半导体电路10(1),在从信号接收部2(1)获得基带信号之后,用傅立叶变换部10(1)将该基带信号进行高速傅立叶变换,并将变换信号通过信号合成部13(1)供给到第1解调用半导体电路10(2)的信号合成部13(2)中。第1解调用半导体电路10(2),在从信号接收部2(2)获得基带信号之后,用傅立叶变换部10(2)将该基带信号进行高速傅立叶变换,并将变换信号供给到信号合成部13(2)。此时,信号合成部13(2),将此变换信号、和从第1解调用半导体电路10(1)获得的变换信号进行合成,并将合成变换信号供给到第1解调用半导体电路10(3)的信号合成部13(3)。第1解调用半导体电路10(3),在从信号接收部2(3)获得基带信号之后,用傅立叶变换部12(3)将该基带信号进行高速傅立叶变换,并将变换信号供给到信号合成部13(3)。此时,信号合成部13(3),将此变换信号、和从第1解调用半导体电路10(2)获得的合成变换信号进行合成,并将该合成变换信号供给到第2解调用半导体电路11的信号合成部16。第2解调用半导体电路11,从信号接收部2(4)获得的基带信号之后、用傅立叶变换部14将该基带信号进行高速傅立叶变换,并将变换信号供给到信号合成部16。信号合成部16,将该变换信号、和从第1解调用半导体电路10(3)获得的合成变换信号进行合成,并将该合成变换信号供给到纠错部15中。纠错部15,对获得的合成变换信号进行纠错,并从其输出端向利用电路输出位串。
这样,本实施方式的OFDM分集接收装置,具有:多(3)段的第1解调用半导体电路10(1)至10(3),其各自具备高速傅立叶变换部12(1)至12(3)、和信号合成部13(1)至13(3),且都不包含纠错部;和,1段第2解调用半导体电路11,其具备傅立叶变换部14、纠错部1 5和信号合成部16。由于通过:令多段的第1解调用半导体电路10(1)至10(3)、及1段第2解调用半导体电路11的各不相同的信号接收部2(1)至2(4)结合;由多段的第1解调用半导体电路10(1)至10(3)的傅立叶变换部12(1)至12(3)、及1段第2解调用半导体电路11的傅立叶变换部14,和多段的第1解调用半导体电路10(1)至10(3)的信号合成部13(2)、13(3)及1段第2解调用半导体11的信号合成部16,将从各个接收信号中导出的基带信号进行高速傅立叶变换之后进行合成,并在获得合成变换信号的同时,用1段第2解调用半导体电路11的纠错部15对该合成变换信号进行纠错,从而省略掉各第1解调用半导体电路10(1)至10(3)中处于空闲状态的纠错部,因此能提高组装效率,并且能够避免整体的组装容积增大,从而得到可以小型化的OFDM分集接收装置。
再者,在此实施方式中,虽然作为多个第1解调用半导体电路举了使用3个第1解调用半导体电路10(1)至10(3)的示例,但是本发明中使用的第1解调用半导体电路的数量并不限定于3个,只要是多个就行,例如2个或者4个。另外,若第1解调用半导体电路的数量为3个以外的数,则必须分别配置与其数量相同数量的接收天线及信号接收部,并且,第1解调用半导体电路的各构成要素间的连接,当然也必须与该数量对应。

Claims (3)

1.一种OFDM分集接收装置,其特征在于:
具备:由第1段至第n段组成的的多段第1解调用半导体电路,各个段的第1解调用半导体电路,分别具备1个高速傅立叶变换部、和2个信号合成部;和,具备1个傅立叶变换部、和1个纠错部的单段第2解调用半导体电路,
所述多段第1解调用半导体电路及所述单段第2解调用半导体电路的高速傅立叶变换部中,供给有用各不相同的信号接收部接收到的接收信号,
第2段的第1解调用半导体电路的一个信号合成部中,供给有本段的高速傅立叶变换部的输出信号、和第1段的第1解调用半导体电路的高速傅立叶变换部的输出信号以形成它们的合成信号,
第3段至第n-1段的各个第1解调用半导体电路的一个信号合成部中,分别供给有本段的高速傅立叶变换部的输出信号、和前段第1解调用半导体电路的信号合成部的合成信号以形成它们的合成信号,
第n段的第1解调用半导体电路的一个信号合成部中,供给有本段的高速傅立叶变换部的输出信号、和前段的第1解调用半导体电路的信号合成部的合成信号以形成它们的合成信号;另一个信号合成部中供给有由所述一个信号合成部形成的合成信号、和所述单段第2解调用半导体电路的高速傅立叶变换部的输出信号以形成它们的合成信号,
所述单段第2解调用半导体电路的纠错部中,供给有所述第n段的第1解调用半导体电路的另一个信号合成部的合成信号,并从该纠错部的输出端中输出位串,
所述多段第1解调用半导体电路,均不具有纠错部。
2.一种OFDM分集接收装置,其特征在于:
具备:由第1段至第n段组成的的多段第1解调用半导体电路,各个段的所述第1解调用半导体电路,分别具备1个高速傅立叶变换部、和1个信号合成部;和,具备1个傅立叶变换部、1个纠错部、和1个信号合成部的单段第2解调用半导体电路,
所述多段第1解调用半导体电路及所述单段第2解调用半导体电路的高速傅立叶变换部中,供给有用各不相同的信号接收部接收到的接收信号,
第2段的第1解调用半导体电路的信号合成部中,供给有本段的高速傅立叶变换部的输出信号、和第1段的第1解调用半导体电路的高速傅立叶变换部的输出信号以形成它们的合成信号,
第3段至第n段的各个第1解调用半导体电路的信号合成部中,分别供给有本段的高速傅立叶变换部的输出信号、和前段第1解调用半导体电路的信号合成部的合成信号以形成它们的合成信号,
所述单段第2解调用半导体电路的信号合成部中,供给有本段的高速傅立叶变换的输出信号、和所述第n段的第1解调用半导体电路的信号合成部的合成信号以形成它们的合成信号,并向纠错部中供给由所述第2解调用半导体电路的信号合成部形成的合成信号,并从该纠错部的输出端中输出位串,
所述多段第1解调用半导体电路,均不具有纠错部。
3.根据权利要求1或2所述的OFDM分集接收装置,其特征在于:
所述多段第1解调用半导体电路,构成的段数为3段。
CN 200510009376 2004-02-19 2005-02-21 Ofdm分集接收装置 Expired - Fee Related CN1658606B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2004-042950 2004-02-19
JP2004042950A JP2005236638A (ja) 2004-02-19 2004-02-19 Ofdmダイバーシティ受信装置
JP2004042950 2004-02-19

Publications (2)

Publication Number Publication Date
CN1658606A CN1658606A (zh) 2005-08-24
CN1658606B true CN1658606B (zh) 2010-09-22

Family

ID=34709117

Family Applications (1)

Application Number Title Priority Date Filing Date
CN 200510009376 Expired - Fee Related CN1658606B (zh) 2004-02-19 2005-02-21 Ofdm分集接收装置

Country Status (4)

Country Link
EP (1) EP1566934B1 (zh)
JP (1) JP2005236638A (zh)
CN (1) CN1658606B (zh)
DE (1) DE602005027515D1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009027688A (ja) * 2007-06-19 2009-02-05 Alps Electric Co Ltd デジタルテレビジョン放送受信用ダイバーシティ装置及び車載用地上波デジタル受信機

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0963086A2 (en) * 1998-06-02 1999-12-08 Advanced Digital Television Broadcasting Laboratory Error correcting apparatus for dealing with frequency selective noise
US6442222B1 (en) * 1998-12-24 2002-08-27 At&T Wireless Services, Inc. Method for error compensation in an OFDM system with diversity
CN1435958A (zh) * 2002-01-29 2003-08-13 三星电子株式会社 Ofdm分集接收机及其接收ofdm信号的方法

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2364210A (en) * 2000-06-30 2002-01-16 Nokia Oy Ab Diversity receiver and method of receiving a multi carrier signal

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0963086A2 (en) * 1998-06-02 1999-12-08 Advanced Digital Television Broadcasting Laboratory Error correcting apparatus for dealing with frequency selective noise
US6442222B1 (en) * 1998-12-24 2002-08-27 At&T Wireless Services, Inc. Method for error compensation in an OFDM system with diversity
CN1435958A (zh) * 2002-01-29 2003-08-13 三星电子株式会社 Ofdm分集接收机及其接收ofdm信号的方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
WO 02/01749 A2,全文.

Also Published As

Publication number Publication date
EP1566934B1 (en) 2011-04-20
CN1658606A (zh) 2005-08-24
EP1566934A3 (en) 2006-11-15
DE602005027515D1 (de) 2011-06-01
EP1566934A2 (en) 2005-08-24
JP2005236638A (ja) 2005-09-02

Similar Documents

Publication Publication Date Title
US10680755B2 (en) Dual mode communication systems and methods
CN1185891C (zh) 多分支接收机系统和方法
US7460839B2 (en) Non-simultaneous frequency diversity in radio communication systems
US6266687B1 (en) Flexibility enhancement to the modified fast convolution algorithm
JPH11205273A (ja) Ofdmダイバーシチ受信装置
WO2007019185A2 (en) Beamforming using subset of antenna array
CN1860753A (zh) 正交频分多路复用接收器
EP1401122A3 (en) Orthogonal frequency division multiplexing receiver
CN1964202A (zh) 接收地面和卫星数字广播的无线接收装置
US8270513B2 (en) Fully saturated multi-tone transceiver
CN1658606B (zh) Ofdm分集接收装置
EP1686704A2 (en) Vehicle-mounted receiving apparatus
CN101369819B (zh) 手机电视与移动通讯模块共用天线的移动终端
JP3022865B1 (ja) 二周波数網方式とその送信装置
JP2003060605A (ja) Ofdm信号受信回路及びofdm信号送受信回路
US20130064275A1 (en) Method and apparatus for transmitting/receiving data stream in wireless system
KR20030095709A (ko) 할당된 채널을 통해 다중 서비스모드의 오에프디엠신호의전송이 가능한 오에프디엠 전송 시스템
JP2966837B1 (ja) Ofdm方式の受信装置
US6617940B2 (en) System and method for feeding multiple broadcast antennas utilizing a single feed line
JP3119763B2 (ja) デジタル放送波送信方式及びそれに用いる受信機
CN208739280U (zh) 一种基于数字中波信道可视数据移动式接收终端装置
CN100499628C (zh) 低功耗的非对称傅立叶变换调制/解调装置
JP2004221808A (ja) ダイバーシチ受信装置
JP2008283297A (ja) 中継装置及び、部分受信用信号抽出・連結方法
CN103237182A (zh) Mimo型的dvb-t发射机

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: MEGA CHIPS CORP.

Free format text: FORMER OWNER: MEGACHIPS LSI SOLUTIONS INC.

C41 Transfer of patent application or patent right or utility model
TR01 Transfer of patent right

Effective date of registration: 20110602

Address after: Tokyo, Japan, Japan

Co-patentee after: Mega Chips Corp.

Patentee after: Alps Electric Co., Ltd.

Address before: Tokyo, Japan, Japan

Co-patentee before: MegaChips LSI Solutions Inc.

Patentee before: Alps Electric Co., Ltd.

C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20100922

Termination date: 20140221