CN1327499C - 制造半导体组件的方法 - Google Patents

制造半导体组件的方法 Download PDF

Info

Publication number
CN1327499C
CN1327499C CNB021574960A CN02157496A CN1327499C CN 1327499 C CN1327499 C CN 1327499C CN B021574960 A CNB021574960 A CN B021574960A CN 02157496 A CN02157496 A CN 02157496A CN 1327499 C CN1327499 C CN 1327499C
Authority
CN
China
Prior art keywords
forming
coating
pattern
copper
plating
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNB021574960A
Other languages
English (en)
Other versions
CN1428829A (zh
Inventor
金容一
李聖揆
梁有皙
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Electronics Inc
LG Innotek Co Ltd
Original Assignee
LG Electronics Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LG Electronics Inc filed Critical LG Electronics Inc
Publication of CN1428829A publication Critical patent/CN1428829A/zh
Application granted granted Critical
Publication of CN1327499C publication Critical patent/CN1327499C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W90/00Package configurations
    • H10W90/701Package configurations characterised by the relative positions of pads or connectors relative to package parts
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W70/00Package substrates; Interposers; Redistribution layers [RDL]
    • H10W70/01Manufacture or treatment
    • H10W70/05Manufacture or treatment of insulating or insulated package substrates, or of interposers, or of redistribution layers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W90/00Package configurations
    • H10W90/401Package configurations characterised by multiple insulating or insulated package substrates, interposers or RDLs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W70/00Package substrates; Interposers; Redistribution layers [RDL]
    • H10W70/60Insulating or insulated package substrates; Interposers; Redistribution layers
    • H10W70/67Insulating or insulated package substrates; Interposers; Redistribution layers characterised by their insulating layers or insulating parts
    • H10W70/68Shapes or dispositions thereof
    • H10W70/682Shapes or dispositions thereof comprising holes having chips therein
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W70/00Package substrates; Interposers; Redistribution layers [RDL]
    • H10W70/60Insulating or insulated package substrates; Interposers; Redistribution layers
    • H10W70/67Insulating or insulated package substrates; Interposers; Redistribution layers characterised by their insulating layers or insulating parts
    • H10W70/68Shapes or dispositions thereof
    • H10W70/685Shapes or dispositions thereof comprising multiple insulating layers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W72/00Interconnections or connectors in packages
    • H10W72/071Connecting or disconnecting
    • H10W72/075Connecting or disconnecting of bond wires
    • H10W72/07541Controlling the environment, e.g. atmosphere composition or temperature
    • H10W72/07554Controlling the environment, e.g. atmosphere composition or temperature changes in dispositions
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W72/00Interconnections or connectors in packages
    • H10W72/50Bond wires
    • H10W72/531Shapes of wire connectors
    • H10W72/536Shapes of wire connectors the connected ends being ball-shaped
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W72/00Interconnections or connectors in packages
    • H10W72/50Bond wires
    • H10W72/541Dispositions of bond wires
    • H10W72/547Dispositions of multiple bond wires
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W72/00Interconnections or connectors in packages
    • H10W72/50Bond wires
    • H10W72/551Materials of bond wires
    • H10W72/552Materials of bond wires comprising metals or metalloids, e.g. silver
    • H10W72/5522Materials of bond wires comprising metals or metalloids, e.g. silver comprising gold [Au]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W72/00Interconnections or connectors in packages
    • H10W72/851Dispositions of multiple connectors or interconnections
    • H10W72/874On different surfaces
    • H10W72/884Die-attach connectors and bond wires
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W90/00Package configurations
    • H10W90/701Package configurations characterised by the relative positions of pads or connectors relative to package parts
    • H10W90/731Package configurations characterised by the relative positions of pads or connectors relative to package parts of die-attach connectors
    • H10W90/736Package configurations characterised by the relative positions of pads or connectors relative to package parts of die-attach connectors between a chip and a stacked lead frame, conducting package substrate or heat sink
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W90/00Package configurations
    • H10W90/701Package configurations characterised by the relative positions of pads or connectors relative to package parts
    • H10W90/751Package configurations characterised by the relative positions of pads or connectors relative to package parts of bond wires
    • H10W90/754Package configurations characterised by the relative positions of pads or connectors relative to package parts of bond wires between a chip and a stacked insulating package substrate, interposer or RDL

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)
  • Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
  • Printing Elements For Providing Electric Connections Between Printed Circuits (AREA)
  • Manufacturing Of Printed Wiring (AREA)

Abstract

揭示了一种制造半导体组件的方法,其中,在键合片上形成第一Ni-Au镀层以便与半导体芯片进行连接,不需要机械加工或使用有机基片的掩模操作,在通孔和键合片上同时制成铜镀层,形成于键合片上的铜镀层被选择性地除去,随后在键合片和球状焊片上形成了第二Ni-Au电镀。这样,如传统工艺中进行掩模加工而发生的困难或由于产生外部材料而引起的缺陷都可减少。

Description

制造半导体组件的方法
技术领域
本发明涉及半导体组件制造的方法,特别涉及当基片被层叠成多层时使用有机基片能够省略机械加工操作或掩模操作的半导体组件的制造方法。
背景技术
用于诸如PPGA PKG(塑料引线网格验定包装)、PBGA PKG(塑料球网格阵列包装)、PLGA PKG(塑料引线连接盘网格阵列包装)等之类半导体组件的多层基片是这样形成的,它使带有特定电路图案的基片被层叠成绝缘状态的多层,且层叠的基片通过一通孔在每个基片的电路图案之间电气连接。
比如,在日本专利公开第10-223800号(美国专利第6,074,567)中披露了为了制造PPGA PKG的制造层叠的多层基片的方法。
在该方法中,在中央部分形成了带开口的内部电路板,在开口附近形成键合部分以与连接半导体芯片的金线相连。在由通过定住内部电路板的开口形成了空腔之后,在最外层层叠外部电路板以密封层叠的内部电路板的空腔。
在其后,在以上述方法制造的层叠体中间形成了通膛,在通膛的内侧形成了非电镀的铜涂层膜和电解电镀铜涂层膜,还形成了第一电镀镍涂层膜。此时,由于内部电路板的键合部分被外部电路板覆盖,所以在其上未完成电镀。
在该状态下,形成电路图案的工艺通过蚀刻层叠体来完成,涂覆阻焊剂,通过诸如路由器之类的设备除去对应于内部电路板开口的外部电路板的某个部分,以裸露空腔和连接部分。随后,在键合部分和通膛处形成电镀镍/金的涂层膜,由此形成通孔。
然而,这种制造方法有难以机械处理外部电路板的问题,且由于在处理过程中发生的冲击和其它影响使先前产生的电路图案被破坏了。
另外,在通孔处不必要地形成了电镀的镍/金涂层。
在解决这种问题的努力中,层叠每个基片以通过向上打开半导体组件而形成空腔,有机的基片被装入到空腔内,形成通孔,在其上形成图案,除去有机的基片,且随后处理最底层的基片,由此形成通孔,同时在空腔内的键合片受到保护。
然而,同样在该方法中,最底层的基片应该通过机械方法进行处理,而且将装在空腔内的有机基片完整地除去是不容易的。因此,由于残留在空腔内的有机基片,当在键合部分形成镍/金涂层的时候起到外部材料的作用,所以该有机基片破坏了半导体组件的质量。
发明内容
因此,本发明的一个目的是提供一种用于制造半导体组件的方法,该方法不需要对基片进行机械加工或有机基片的除去处理,该基片通过使用最终在键合片上形成作为在电镀铜上掩模的镍/金涂层而被用作掩模。
为了实现本发明的这些和其它优点,并根据本发明的目的,如这里包含并广泛描述的,提供一种生产半导体组件的方法,它包括下列步骤:在绝缘基片上表面和下表面形成的电镀铜上形成图案,并通过去除在其上形成电镀铜图案的绝缘基片的中央部分形成开口,从而制造多个形成图案的板;在至少一个形成图案的板的开口周围形成键合垫片图案,并在键合片图案上用非铜的金属材料形成第一涂层;层叠多个形成图案的板以形成层叠体;在该层叠体上形成一通镗并在通镗上和第一涂层上完成铜镀层,从而形成一铜镀层;除去在第一涂层上形成的铜镀层,并在除键合片图案之外的表面上提供金电镀抗蚀剂,且用与在形成所述第一涂层中相同的非铜的金属材料在所述键合片图案上形成第二涂层,从而形成键合片,其中,所述第二涂层比所述第一涂层厚,层叠体的形成是各个形成板的开口随着它向上而越来越大。
当结合附图,本发明的上述的和其它的目的、特征、方面和优点从以下的详细描述中变得更加明显。
附图说明
为了进一步理解本发明被包含在内并且构成本说明书一部分的附图,描绘了本发明的实施例,并且与说明书一起起到解释本发明原理的作用。
在图中:
图1是显示根据本发明的铜涂层图案形成板的制造工艺的图;
图2是显示根据本发明的内部电路图案形成板的制造工艺的图;
图3是显示在图2的内部电路图案形成板上第一电镀镍/金的制造工艺的图;
图4是显示根据本发明下层电路图案形成板的制造工艺的图;
图5是显示根据本发明形成层叠体工艺的图;
图6是显示根据本发明在层叠体中形成通孔的工艺的图;
图7是显示在图6的层叠体上涂覆阻焊剂的工艺的图;
图8是显示根据本发明除去铜涂层工艺的图;
图9是显示根据本发明形成窗口工艺的图;
图10是显示根据本发明的第二镍/金涂层工艺的图;
图11是显示根据本发明形成球垫片工艺的图;
图12是显示根据本发明的涂覆阻焊剂工艺以及加上散热片工艺的图;
图13是根据本发明制造工艺所完成的半导体组件的横截面图。
具体实施方式
现在将详细说明在附图中所描述的本发明的较佳实施例。
根据本发明制造半导体组件的方法,其特征在于,在制造高集成包装中层叠基片的工艺中,在键合片上形成第一Ni-Au镀层以连接半导体芯片,不需要机械操作或使用有机基片的掩模操作,在通孔和键合片上同时形成了铜镀层,在键合片上形成的铜电镀层被选择性地除去,并随后在键合片和球状片上形成第二Ni-Au镀层。通过这样的工艺,如同在传统工艺中一样在先前的掩模加工中出现的工艺上的困难或由于产生外部材料而带来的缺陷可被减小。
现在将参考附图对根据本发明较佳实施例制造半导体组件的方法进行描述。
图1是显示根据本发明的铜涂层图案形成板的制造工艺的图。
如图1所示,首先,在绝缘基片1的表面形成铜镀层2。此时,可使用粘附在绝缘基片1上表面和下表面上的覆盖铜的铜箔层(CCL)。
此后,为了形成空腔,加工绝缘基片1的中央部分以形成开口1A,且通过形成铜镀层图案3的普通蚀刻操作在绝缘基片1下表面形成的铜镀层上形成图案,从而制造了铜镀层图案形成板4。
可通过在除去镀铜层2之后加工绝缘基片1来除去开口1A,或者镀铜层2和绝缘基片1可被同时加工和除去。
另外,绝缘基片1由带电绝缘特性的树脂材料制成,诸如玻璃、玻璃环氧树脂、玻璃聚酰亚胺、双马来酰亚胺三嗪树脂等。
铜镀层图案形成板4的上表面电路图案被称为第一层电路图案,而下表面电路图案则被称为第二层电路图案。
图2是显示根据本发明的内部电路图案形成板的制造工艺的图。内部电路图案形成板10与铜镀层图案形成板4分开制造。
如图2所示,在制造内部电路图案形成板10的工艺中,在绝缘基片11的表面涂覆电镀铜,且其上涂覆电镀铜的绝缘基片11的中央部分被加工以形成开口11A。另外,在铜镀层的表面形成铜镀层之后,通过普通蚀刻工艺形成图案,从而形成内部电路图案14,在该图案中,在镀铜层图案13上形成铜电镀层13。
内部电路图案形成板10的上表面电路被称为第三层电路图案,而下表面电路图案被称为第四层电路图案。
图3是显示在图2的内部电路图案形成板上第一镍/金电镀制造工艺的图。
如图3所示,在内部电路图案板10的开口11A的内圆周表面以及内部电路图案形成板10的上下表面,除形成键合片23的开口11A附近区域外涂覆电镀防护阻焊剂21。
为了提高随后工艺中的粘合力,可在内部电路图案形成板10的上表面涂覆热固性阻焊剂,在内部电路图案形成板10的下表面涂层可光致阻焊剂。
此后,在还未涂覆阻焊剂的部分形成第一Ni-Au镀层22,从而形成键合片23。
通过非电学沉积Ni-Au镀层来形成第一Ni-Au镀层22。此时,只在裸露的镀层铜上形成了Ni-Au镀层,而在裸露的绝缘材料的表面和还未涂覆阻焊剂的表面上未形成Ni-Au镀层。
另外,由于Ni-Au镀层的形成是为了保护铜镀层,所以Ni-Au镀层22应尽量薄。
较佳地,形成厚度为0.3~0.7um的Ni-Au镀层,且形成厚度低于0.3um的金镀层,从而可完成总厚度低于1um的非电沉积Ni-Au镀层。
在本发明的较佳实施例中,形成的是Ni-Au镀层,但不仅限于此。也就是说,可使用任何金属材料,只要在其表面能完成铜镀层以及当在铜镀上形成蚀刻时它不会被除去即可。
此后,备置另一基片且通过与内部电路图案形成板10相同的工艺来制造。而且,如图4所示,除去在内部电路图案形成板10的下侧涂层的阻焊剂21,从而制造下电路图案形成板30。
在此时,可使用这样的方法,其中,在下电路图案形成板30的上表面涂覆了热固性阻焊剂且在其下表面涂覆了光致固化阻焊剂之后,只除去了光致固化阻焊剂。在这一方法中,下电路图案形成板30的上表面电路图案被称为第五层电路图案,而其下表面电路图案被称为第六层电路图案。
随后,镀铜图案形成板4、内部电路图案形成板10以及下电路图案形成板30被依次层叠,使每个开口1A、10A和30A的中心都对准的状态。当对其加热时受压的板之间插入预浸处理片31。随后,当预浸处理片熔化的时候,每一个片被粘合以形成在其内部形成空腔(C)的层叠体40。
在该实施例中,位于板4、10和30之间的阻焊剂21被层叠,而不是被完整地除去。但预浸处理可以在除去阻焊剂21之后被插入以层叠。另外,为了层叠板4、10和30,可使用胶带来代替预浸处理。
在层叠体40中,形成的镀铜图案形成板4、内部电路图案形成板10以及下电路图案形成板30的开口1A、11A和30A的大小是不同的:形成的位于上侧的镀铜图案形成板4的开口最大,而形成的位于最下面的下电路图案形成板30的开口30A最小。
通过使用钻子可机械地形成垂直的通镗41。在此时,穿过形成板4、10和30的内电路图案形成了通镗41。
当用形成于其中的通镗41在层叠体40上形成铜极板时,在镀铜图案形成板4的上表面、下电路图案形成板30的下表面以及通孔41的内圆周表面上形成铜镀层42。以这种方法,形成通孔43以与内部电路图案14实现电连接。
也就是说,在第一层电路图案、第六层电路图案、空腔(C)内绝缘材料1的表面、Ni-Au镀层22的表面以及通孔43内形成铜层42。
随后,通孔43被充入诸如导电胶或树脂之类的填料。此后,相对第一层电路图案伸出的填料44用刷子除去。
图7是显示在图6的层叠体上涂覆阻焊剂工艺的图。
如图7所示,在层叠体40上表面的第一层电路图案以及层叠体40下表面的第六层电路图案涂覆阻焊剂51。此时,为了除去在随后蚀刻工艺中在空腔(C)内的铜镀层42,在空腔(C)内不涂覆阻焊剂51。
从层叠体40的下表面(第六层电路图案)除去部分的阻焊剂51,并且在其上形成窗口52。在该状态下,层叠体40被浸入蚀刻溶剂中。过了一段时间,在还未涂覆阻焊剂51的地方铜镀层42被统统除去。
此后,如图8所示,当除去阻焊剂51时,在层叠体40的上表面和下表面都形成了连接于通孔43的外部电路图案51,且镍/金镀层22裸露在空腔(C)内。
下一步,如图9所示,在形成于层叠体40上表面的外部电路图案61上涂覆金电镀抗蚀剂63,且形成窗口62使外电路图案61的一部分裸露出来。此时,窗口62被转变成球形焊片以便后面形成连接单独印刷电路板的焊接球。
在层叠体40的下表面涂覆热固性抗蚀剂64。当粘附散热片时(在随后的工艺中将描述)热固性抗蚀剂64可改进粘附特性。
如图10所示,形成镍/金镀层以便在层叠体40上表面形成的窗口62的位置以及在与空腔(C)内圆周表面上第一镍/金电镀层22一起形成的键合片23的表面上,形成第二镍/金镀层65。
随后,如图11所示,当除去涂覆在层叠体40表面上的金电镀抗蚀剂63时,形成了在随后工艺中与焊球粘附的球形焊片71,从而形成多层基片80。
第二镍/金镀层65可厚于第一镍/金电镀层22,或者可以根据半导体组件中对镍/金镀层所需要的厚度适当调节。
关于这样制造如图12所示的多层基片80,如图12所示,为了根据情况满足购买者的需要,涂覆光致阻焊剂66以保护在多层基片80上表面的电路,在球形焊片71的上表面形成起到与外部连接终端作用的焊球81,且通过使用粘合剂82在多层基片80的下表面粘合金属板链散热片83,从而被装配成多层基片100作为装配组件的子组件。
随着多层基片100如图13所示地作为子组件供应给购买者,在空腔(C)内散热片83的上表面粘合半导体芯片101,半导体芯片101与键合片23通过金线102连接,而空腔(C)被装入填料,从而完成半导体组件(P)。
至今所描述的本发明的制造半导体组件的方法具有以下的优点。
这就是,最终在键合片上形成镍/金镀层被用作铜镀层中的掩模,因此在这种如传统工艺中的用作掩模的基片上的机械加工和除去有机基片的工艺就不是必须的了。因此,在形成掩模工艺时发生的工艺困难或由于产生外部材料而引起的缺陷都可被解决。
因为本发明可在不脱离其精神和本质特征的前提下可以以多种形式实施,所以应该理解,上述的实施例,除非有特别说明,否则不受任何上述描述中细节的限制,而应该在由所附权利要求定义的精神和范围内被广泛地解释,并因此,处于权利要求的要求和范围以及这种要求和范围的等效形式内的所有变化和修改都可被所附的权利要求所包含。

Claims (7)

1.一种生产半导体组件的方法,该半导体组件包含具有空腔的多个绝缘基片,该空腔可容纳半导体元件,其特征在于,所述的方法包括步骤:
在绝缘基片上表面和下表面形成的铜镀层上形成图案,并通过除去在其上形成铜镀层图案的绝缘基片的中央部分来形成开口,从而制造多个图案形成板;
在至少一个图案形成板的开口周围形成键合片图案,并用非铜的金属材料在键合片图案上形成第一涂层;
层叠多个图案形成板以形成层叠体;
在层叠体上形成通镗并在通镗和第一涂层上形成铜镀层,从而形成铜镀层;以及
除去形成在第一涂层上的铜涂层,并在除键合片图案之外的表面上提供金电镀抗蚀剂,且用与在形成所述第一涂层中相同的非铜的金属材料在所述键合片图案上形成第二涂层,从而形成键合片,
其中,所述第二涂层比所述第一涂层厚,层叠体的形成是各个形成板的开口随着它向上而越来越大。
2.如权利要求1所述的方法,其特征在于,所述的绝缘基片是由玻璃环氧树脂、玻璃聚酰亚胺以及双马来酰亚胺三嗪树脂中的一种制成。
3.如权利要求1所述的方法,其特征在于,多个图案形成板分别具有不同尺寸的开口。
4.如权利要求1所述的方法,其特征在于,第一涂层是镍-金镀层。
5.如权利要求4所述的方法,其特征在于,形成的镍-金镀层的厚度低于1um。
6.如权利要求1所述的方法,其特征在于,所述的通孔被装入导电胶或树脂材料。
7.如权利要求1所述的方法,其特征在于,第二涂层是由镍-金镀层制成的。
CNB021574960A 2001-12-18 2002-12-18 制造半导体组件的方法 Expired - Fee Related CN1327499C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2001-0080826A KR100430001B1 (ko) 2001-12-18 2001-12-18 다층기판의 제조방법, 그 다층기판의 패드 형성방법 및 그다층기판을 이용한 반도체 패키지의 제조방법
KR80826/2001 2001-12-18

Publications (2)

Publication Number Publication Date
CN1428829A CN1428829A (zh) 2003-07-09
CN1327499C true CN1327499C (zh) 2007-07-18

Family

ID=19717196

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB021574960A Expired - Fee Related CN1327499C (zh) 2001-12-18 2002-12-18 制造半导体组件的方法

Country Status (5)

Country Link
US (2) US6706564B2 (zh)
JP (1) JP3872422B2 (zh)
KR (1) KR100430001B1 (zh)
CN (1) CN1327499C (zh)
TW (1) TW571371B (zh)

Families Citing this family (69)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6833619B1 (en) * 2003-04-28 2004-12-21 Amkor Technology, Inc. Thin profile semiconductor package which reduces warpage and damage during laser markings
DE10339770B4 (de) * 2003-08-27 2007-08-30 Infineon Technologies Ag Verfahren zum Herstellen einer FBGA-Anordnung
DE10348620A1 (de) * 2003-10-15 2005-06-02 Infineon Technologies Ag Halbleitermodul mit Gehäusedurchkontakten
US20050270748A1 (en) * 2003-12-16 2005-12-08 Phoenix Precision Technology Corporation Substrate structure integrated with passive components
JP2005217079A (ja) * 2004-01-28 2005-08-11 Kyocera Corp 半導体素子収納用パッケージおよびその製造方法
TWI232608B (en) * 2004-03-26 2005-05-11 Nan Ya Printed Circuit Board Flat panel direct methanol fuel cell and method of making the same
US8123896B2 (en) 2004-06-02 2012-02-28 Semiconductor Energy Laboratory Co., Ltd. Laminating system
US7008820B2 (en) * 2004-06-10 2006-03-07 St Assembly Test Services Ltd. Chip scale package with open substrate
CN100474629C (zh) * 2004-08-23 2009-04-01 株式会社半导体能源研究所 无线芯片及其制造方法
JP2006073651A (ja) * 2004-08-31 2006-03-16 Fujitsu Ltd 半導体装置
TWI253161B (en) * 2004-09-10 2006-04-11 Via Tech Inc Chip carrier and chip package structure thereof
US20060081970A1 (en) * 2004-10-19 2006-04-20 Wu Yuang C Memory card module with an inlay design
US20080023821A1 (en) * 2005-07-20 2008-01-31 Shih-Ping Hsu Substrate structure integrated with passive components
US20080024998A1 (en) * 2005-07-20 2008-01-31 Shih-Ping Hsu Substrate structure integrated with passive components
KR100663549B1 (ko) * 2005-12-21 2007-01-02 삼성전자주식회사 반도체 패키지 및 그 제조방법
KR100743020B1 (ko) * 2006-09-19 2007-07-26 삼성전기주식회사 패키지용 인쇄회로기판 및 그 제조방법
TWI304719B (en) * 2006-10-25 2008-12-21 Phoenix Prec Technology Corp Circuit board structure having embedded compacitor and fabrication method thereof
TWI352406B (en) * 2006-11-16 2011-11-11 Nan Ya Printed Circuit Board Corp Embedded chip package with improved heat dissipati
EP1970951A3 (en) * 2007-03-13 2009-05-06 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
EP2372756A1 (en) * 2007-03-13 2011-10-05 Semiconductor Energy Laboratory Co, Ltd. Semiconductor device and manufacturing method thereof
EP1976000A3 (en) * 2007-03-26 2009-05-13 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
JP5268395B2 (ja) * 2007-03-26 2013-08-21 株式会社半導体エネルギー研究所 半導体装置の作製方法
EP2001047A1 (en) * 2007-06-07 2008-12-10 Semiconductor Energy Laboratory Co, Ltd. Semiconductor device
EP2019425A1 (en) 2007-07-27 2009-01-28 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
JP5248240B2 (ja) * 2007-08-30 2013-07-31 株式会社半導体エネルギー研究所 半導体装置
CN101803008B (zh) 2007-09-07 2012-11-28 株式会社半导体能源研究所 半导体装置及其制造方法
CN101460018B (zh) 2007-12-14 2011-02-16 华为技术有限公司 一种印制电路板及其制造方法、射频装置
KR100890217B1 (ko) 2007-12-20 2009-03-25 삼성전기주식회사 기판 제조방법
JP5301299B2 (ja) 2008-01-31 2013-09-25 株式会社半導体エネルギー研究所 半導体装置
JP2009205669A (ja) * 2008-01-31 2009-09-10 Semiconductor Energy Lab Co Ltd 半導体装置
JP5376961B2 (ja) * 2008-02-01 2013-12-25 株式会社半導体エネルギー研究所 半導体装置
US8049292B2 (en) 2008-03-27 2011-11-01 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing semiconductor device
WO2009131132A1 (en) 2008-04-25 2009-10-29 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
WO2009139282A1 (en) * 2008-05-12 2009-11-19 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing semiconductor device
KR101549530B1 (ko) * 2008-05-23 2015-09-02 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체장치
WO2009142310A1 (en) * 2008-05-23 2009-11-26 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
US8053253B2 (en) * 2008-06-06 2011-11-08 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
JP5248412B2 (ja) * 2008-06-06 2013-07-31 株式会社半導体エネルギー研究所 半導体装置の作製方法
CN102057488B (zh) * 2008-06-06 2013-09-18 株式会社半导体能源研究所 半导体装置的制造方法
US8044499B2 (en) * 2008-06-10 2011-10-25 Semiconductor Energy Laboratory Co., Ltd. Wiring substrate, manufacturing method thereof, semiconductor device, and manufacturing method thereof
JP5473413B2 (ja) * 2008-06-20 2014-04-16 株式会社半導体エネルギー研究所 配線基板の作製方法、アンテナの作製方法及び半導体装置の作製方法
JP2010041045A (ja) * 2008-07-09 2010-02-18 Semiconductor Energy Lab Co Ltd 半導体装置及びその作製方法
TWI475282B (zh) * 2008-07-10 2015-03-01 Semiconductor Energy Lab 液晶顯示裝置和其製造方法
JP5358324B2 (ja) * 2008-07-10 2013-12-04 株式会社半導体エネルギー研究所 電子ペーパー
JP2010041040A (ja) * 2008-07-10 2010-02-18 Semiconductor Energy Lab Co Ltd 光電変換装置および光電変換装置の製造方法
KR101925772B1 (ko) 2008-07-10 2018-12-06 가부시키가이샤 한도오따이 에네루기 켄큐쇼 발광 장치 및 전자 기기
JP5216716B2 (ja) 2008-08-20 2013-06-19 株式会社半導体エネルギー研究所 発光装置及びその作製方法
JP2010073767A (ja) * 2008-09-17 2010-04-02 Jtekt Corp 多層回路基板
WO2010032611A1 (en) 2008-09-19 2010-03-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
WO2010035627A1 (en) 2008-09-25 2010-04-01 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
WO2010038599A1 (en) * 2008-10-01 2010-04-08 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
JP5583951B2 (ja) 2008-11-11 2014-09-03 株式会社半導体エネルギー研究所 半導体装置の作製方法
TWI389228B (zh) * 2009-01-23 2013-03-11 億光電子工業股份有限公司 電子元件
US20120012371A1 (en) * 2009-04-02 2012-01-19 Panasonic Corporation Manufacturing method for circuit board, and circuit board
KR101732397B1 (ko) * 2009-06-05 2017-05-04 가부시키가이샤 한도오따이 에네루기 켄큐쇼 광전 변환 장치 및 그의 제작 방법
CN102460722B (zh) * 2009-06-05 2015-04-01 株式会社半导体能源研究所 光电转换装置及其制造方法
CN102460721B (zh) * 2009-06-05 2015-07-01 株式会社半导体能源研究所 光电转换装置及其制造方法
KR101070098B1 (ko) * 2009-09-15 2011-10-04 삼성전기주식회사 인쇄회로기판 및 그의 제조 방법
KR101563630B1 (ko) * 2009-09-17 2015-10-28 에스케이하이닉스 주식회사 반도체 패키지
JP5719560B2 (ja) * 2009-10-21 2015-05-20 株式会社半導体エネルギー研究所 端子構造の作製方法
KR20110085481A (ko) * 2010-01-20 2011-07-27 삼성전자주식회사 적층 반도체 패키지
WO2011099820A2 (en) * 2010-02-12 2011-08-18 Lg Innotek Co., Ltd. Pcb with cavity and fabricating method thereof
US8703546B2 (en) * 2010-05-20 2014-04-22 Taiwan Semiconductor Manufacturing Company, Ltd. Activation treatments in plating processes
CN102905470B (zh) * 2011-07-28 2015-07-29 景硕科技股份有限公司 电路载板的散热结构的成型方法
US8312624B1 (en) * 2011-11-24 2012-11-20 Kinsus Interconnect Technology Corp. Method for manufacturing a heat dissipation structure of a printed circuit board
TWI523587B (zh) * 2012-12-14 2016-02-21 相互股份有限公司 封裝基板與電子組裝體
US10182494B1 (en) * 2017-09-07 2019-01-15 Flex Ltd. Landless via concept
CN107734839A (zh) * 2017-11-21 2018-02-23 生益电子股份有限公司 一种pcb
CN107896422A (zh) * 2017-11-21 2018-04-10 生益电子股份有限公司 一种快速散热的pcb

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09246724A (ja) * 1996-03-04 1997-09-19 Hitachi Chem Co Ltd 多層プリント配線板の製造方法
JPH10223800A (ja) * 1997-02-12 1998-08-21 Shinko Electric Ind Co Ltd 半導体パッケージの製造方法
US5804422A (en) * 1995-09-20 1998-09-08 Shinko Electric Industries Co., Ltd. Process for producing a semiconductor package
WO1999026458A1 (en) * 1997-11-19 1999-05-27 Ibiden Co., Ltd. Multilayer printed wiring board and method for manufacturing the same
US6005289A (en) * 1996-03-28 1999-12-21 Mitsubishi Denki Kabushiki Kaisha Package for semiconductor device laminated printed circuit boards
CN1258190A (zh) * 1998-12-23 2000-06-28 三星电机株式会社 制造印刷电路板的方法

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05167218A (ja) * 1991-12-17 1993-07-02 Oki Electric Ind Co Ltd 電力増幅器の実装構造
JPH0897560A (ja) * 1994-09-27 1996-04-12 Matsushita Electric Works Ltd 多層プリント配線板の製造方法
KR100222295B1 (ko) * 1996-10-05 1999-10-01 윤종용 고방열 패키지용 인쇄 배선 기판의 제조 방법
KR100243023B1 (ko) * 1997-09-26 2000-02-01 김영환 반도체 패키지와 그 제조방법 및 그 적층방법
KR100303393B1 (ko) * 1998-11-16 2001-09-24 마이클 디. 오브라이언 반도체패키지의 회로기판 구조 및 그 제조방법
KR20030010887A (ko) * 2001-07-27 2003-02-06 삼성전기주식회사 비지에이 기판의 제조방법

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5804422A (en) * 1995-09-20 1998-09-08 Shinko Electric Industries Co., Ltd. Process for producing a semiconductor package
JPH09246724A (ja) * 1996-03-04 1997-09-19 Hitachi Chem Co Ltd 多層プリント配線板の製造方法
US6005289A (en) * 1996-03-28 1999-12-21 Mitsubishi Denki Kabushiki Kaisha Package for semiconductor device laminated printed circuit boards
JPH10223800A (ja) * 1997-02-12 1998-08-21 Shinko Electric Ind Co Ltd 半導体パッケージの製造方法
WO1999026458A1 (en) * 1997-11-19 1999-05-27 Ibiden Co., Ltd. Multilayer printed wiring board and method for manufacturing the same
CN1258190A (zh) * 1998-12-23 2000-06-28 三星电机株式会社 制造印刷电路板的方法

Also Published As

Publication number Publication date
US20040135246A1 (en) 2004-07-15
KR20030050400A (ko) 2003-06-25
US7049178B2 (en) 2006-05-23
CN1428829A (zh) 2003-07-09
US6706564B2 (en) 2004-03-16
JP3872422B2 (ja) 2007-01-24
JP2003297968A (ja) 2003-10-17
US20030113955A1 (en) 2003-06-19
TW571371B (en) 2004-01-11
KR100430001B1 (ko) 2004-05-03

Similar Documents

Publication Publication Date Title
CN1327499C (zh) 制造半导体组件的方法
JP3297879B2 (ja) 連続して形成した集積回路パッケージ
JP4361826B2 (ja) 半導体装置
CN101609830B (zh) 包括嵌入其中的电子部件的印刷电路板及其制造方法
TWI246753B (en) Package substrate for electrolytic leadless plating and manufacturing method thereof
US7506437B2 (en) Printed circuit board having chip package mounted thereon and method of fabricating same
US7595228B2 (en) Method for manufacturing electronic component-mounted board
JP6687343B2 (ja) 埋め込み型半導体デバイスパッケージのための電気的相互接続構造体およびその製造方法
KR20020086741A (ko) 반도체 장치 및 그 제조 방법
WO2010024233A1 (ja) 機能素子を内蔵可能な配線基板及びその製造方法
JP2004193549A (ja) メッキ引込線なしにメッキされたパッケージ基板およびその製造方法
JP2016063130A (ja) プリント配線板および半導体パッケージ
JP4171499B2 (ja) 電子装置用基板およびその製造方法、並びに電子装置およびその製造方法
JPH10223800A (ja) 半導体パッケージの製造方法
CN105702649A (zh) 具有整合双布线结构的线路板及其制作方法
CN100524724C (zh) 线焊焊盘和球形焊盘之间厚度不同的半导体封装基片的制造方法
JP4359257B2 (ja) Bgaパッケージおよびその製造方法
JP2015225895A (ja) プリント配線板および半導体パッケージ、ならびにプリント配線板の製造方法
JP2004247668A (ja) 積層用中間配線部材、配線板及びそれらの製造方法
KR100658022B1 (ko) 회로 장치의 제조 방법
KR100339252B1 (ko) 땜납범프(bump)를갖춘반도체장치및그의제조방법
US8826531B1 (en) Method for making an integrated circuit substrate having laminated laser-embedded circuit layers
JP4638657B2 (ja) 電子部品内蔵型多層基板
US6913814B2 (en) Lamination process and structure of high layout density substrate
JP2007088477A (ja) キャビティを備えた基板の製造方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: LG INNOTEK CO., LTD.

C41 Transfer of patent application or patent right or utility model
TR01 Transfer of patent right

Effective date of registration: 20100618

Address after: Seoul, South Kerean

Co-patentee after: IG Innotek Co., Ltd.

Patentee after: LG Electronics Inc.

Address before: Seoul, South Kerean

Patentee before: LG Electronics Inc.

CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20070718

Termination date: 20181218