CN1209700A - 包括一个小电路和一个小消耗功率的解调设备 - Google Patents
包括一个小电路和一个小消耗功率的解调设备 Download PDFInfo
- Publication number
- CN1209700A CN1209700A CN98115520.0A CN98115520A CN1209700A CN 1209700 A CN1209700 A CN 1209700A CN 98115520 A CN98115520 A CN 98115520A CN 1209700 A CN1209700 A CN 1209700A
- Authority
- CN
- China
- Prior art keywords
- circuit
- exor
- signal
- clock signal
- produce
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/10—Frequency-modulated carrier systems, i.e. using frequency-shift keying
- H04L27/14—Demodulator circuits; Receiver circuits
- H04L27/144—Demodulator circuits; Receiver circuits with demodulation using spectral properties of the received signal, e.g. by using frequency selective- or frequency sensitive elements
- H04L27/152—Demodulator circuits; Receiver circuits with demodulation using spectral properties of the received signal, e.g. by using frequency selective- or frequency sensitive elements using controlled oscillators, e.g. PLL arrangements
- H04L27/1525—Demodulator circuits; Receiver circuits with demodulation using spectral properties of the received signal, e.g. by using frequency selective- or frequency sensitive elements using controlled oscillators, e.g. PLL arrangements using quadrature demodulation
Landscapes
- Physics & Mathematics (AREA)
- Spectroscopy & Molecular Physics (AREA)
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
- Superheterodyne Receivers (AREA)
Abstract
解调设备包括正交变换电路,上变频电路,脉冲信号发生电路,低通滤波器,正交变换电路正交变换接收的频移键控信号产生第一基带信号和第二基带信号。相位变换电路,变换时钟信号,产生第一相位的第一时钟信号和第二相位的第二时钟信号;第一EXOR电路接收第一基带信号和第一时钟产生第一EXOR输出;第二EXOR电路接收第二基带信号和第二时钟,产生第二EXOR输出;混频电路,混频第一EXOR输出和第二EXOR输出产生上变频信号提供给脉冲信号发生电路。
Description
本发明涉及一个解调设备,更具体涉及一个用于混合基带信号的解调设备。
近来对移动通信设备的需求急剧增长。因此需要在使用频移键控信号的ESK通信设备中加快传送速率和数据的多层传输。
作为这种类型的第一个传统解调设备,一般知道有D触发器的直接变换FSK通信设备。直接变换FSK通信设备有一个不利之处,在数据传送速率被提高时,检测相位的操作频率和解调容量都被降低。另外,直接变换FSK通信设备还有一个不利之处,由于直接变换FSK通信设备不能判断频移的程度,所以它难以容纳多层传输。
为了解决直接变换FSK通信设备的不利之处,提供了第二传统解调设备。在随后将详细描述的方法中,第二传统解调设备包括一个上变频电路,它变换基带信号的频率以产生一个有中间频率的上变频信号。因此,第二传统解调设备能够提高检测相位的频率。之后,第二传统解调设备根据上变频信号产生一个有一个电压的信号。在日本未审查专利(koukai)No.152464/1994中公开了第三种传统解调设备。第三传统解调设备包括一个有一个模拟电路的上变频电路,它和第二传统解调设备的上变频电路一样。
在日本未审查专利(koukai)No.78227/1994中公开了第四种传统解调设备。第四传统解调设备包括一个有一个模拟电路的上变频电路,它和第二传统解调设备的上变频电路一样。
在日本未审查专利(koukai)No.288879/1996中公开了第五种传统解调设备。第五传统解调设备包括一个有一个模拟电路的上变频电路,它和第二传统解调设备的上变频电路一样。
在日本未审查专利(koukai)No.227339/1992中公开了第六种传统解调设备。第六传统解调设备包括一个有一个模拟电路的上变频电路,它和第二传统解调设备的上变频电路一样。
然而,第二到第六传统解调设备的每一个包括有模拟电路的上变频电路。另外,因为在第二到第六传统解调设备的每一个中,上变频电路接收中频的输入信号,所以不可能减小上变频电路。结果第二到第六传统解调设备的每一个包括一个大电路。
因此本发明的一个目的是提供一个解调设备,它包括一个小电路和小消耗功率。
本发明的一个另一个目的是提供一个解调设备,适合于一个集成电路。
通过以下描述本发明的其它目的将更清楚。
根据本发明,提供了一个解调设备包括一个正交变换电路,一个上变频电路,一个脉冲信号发生电路,和一个低通滤波器,正交变换电路用于正交变换一个接收的频移键控信号以产生一个第一基带信号和一个第二基带信号,上变频电路被连接到正交变换电路并用于混合第一基带信号和第二基带信号为一个混频信号作为上变频信号,脉冲信号发生电路被连接到上变频电路并用于根据上变频信号产生一个脉冲信号,低通滤波器被连接到脉冲信号发生电路用于对脉冲信号滤波以产生一个滤波信号作为解调信号,上变频电路包括:
一个用于产生时钟信号的时钟信号产生电路;
和时钟信号产生电路相连接的相位变换电路,用于变换时钟信号,以产生有第一相位的第一时钟信号和有第二相位的第二时钟信号;
和正交变换电路和相位变换电路相连接的第一EXOR电路,用于接收第一基带信号和第一时钟信号以产生第一EXOR输出信号;
和正交变换电路及相位变换电路相连接的第二EXOR电路,用于接收第二基带信号和第二时钟信号,以产生第二EXOR输出信号;和
和第一EXOR电路和第二EXOR电路相连接的混频电路,用于混频第一EXOR输出信号和第二EXOR输出信号以产生上变频信号。
图1是一个传统解调设备的框图。
图2是根据本发明第一实施例的解调设备的框图;
图3是用于描述图2所示的解调设备的操作的信号时序图;
图4是描述图2所示的解调设备的操作的另一个信号时序图;
图5是一个根据本发明第二实施例的解调设备的框图;
图6是用于描述图5所示的解调设备的操作的时序图
图7是根据本发明第三实施例的解调设备的框图;
图8是用于描述图7所示的解调设备的操作的信号时序图;
图9是根据本发明第四实施例的解调设备的框图;
图10是用于描述图9所示的解调设备的操作的信号时序图;
图11是根据本发明第五实施例的解调设备的框图;
图12是用于描述图11所示的解调设备的操作的信号时序图;
图13是根据本发明第六实施例的解调设备的框图;
图14是用于描述图13所示的解调设备的操作的信号时序图;
图15是根据本发明第七实施例的解调设备的框图;
图16是用于描述图15所示的解调设备的操作的信号时序图;
图17是根据本发明第八实施例的解调设备的框图;
图18是用于描述图17所示的解调设备的操作的信号时序图;
图19是根据本发明第九实施例的解调设备的框图;
图20是用于描述图19所示的解调设备的操作的信号时序图。
参考图1,为了更好地理解本发明将描述一个传统的解调设备。传统的解调设备包括天线1,高频放大器2,正交变换电路3,上变频电路4,脉冲信号发生电路5,和一个主低通滤波器6。高频放大器2和天线1连接。正交变换电路3和高频放大器2连接。上变频电路4和正交变换电路3连接。脉冲信号发生电路5和上变频电路4连接。主低通滤波器6和脉中信号发生电路5连接。
给天线1提供频移键控信号并发送频移键控信号给高频放大器2。从天线1给高频放大器2提供频移键控信号。高频放大器2放大频移键控信号,以产生一个放大的频移键控信号作为接收频移键控信号。
正交变换电路3包括一个第一本地振荡器7,一个第一移相器8,第一混频器9,第二混频器10,第一低通滤波器11,和第二低通滤波器12。第一移相器8和第一本地振荡器7连接。第一混频器9和高频放大器2及第一移相器8相连接。第二混频器10和高频放大器2及第一本地振荡器7连接。第一低通滤波器11和第一混频器9连接。第二低通滤波器12和第二混频器10连接。
第一本地振荡器7产生第一晶振信号。将第一晶振信号提供给第一移相器8。第一移相器8将第一晶振信号移相π/2,以产生一个第一移位晶振信号。从高频放大器2给第一混频器9提供接收频移键控信号。另外,从第一移相器8给第一混频器9提供第一移位晶振信号。第一混频器9混合接收的频移键控信号和第一移位晶振信号,以产生第一混合频移键控信号。从高频放大器2给第二混频器10提供接收的频移键控信号。另外,从第一本地振荡器7给第二混频器10提供第一晶振信号。第二混频器10混合接收的频移键控信号和第一晶振信号,以产生第二混合频移键控信号。
从第一混频器9给第一低通滤波器11提供第一混合频移键控信号。第一低通滤波器11滤波第一混合频移键控信号,以产生第一基带信号I。从第二混频器10给第二低通滤波器12提供第二混合频移键控信号。第二低通滤波器12滤波第二混合频移键控信号,以产生第一基带信号Q。
上变频电路4包括一个第二本地振荡器13,第二移相器14,第三混频器15,第四混频器16,一个减法器17,一个低通滤波器18和一个限幅放大器19。第二移相器14和第二本地振荡器13连接。第三混频器15和低通滤波器11及第二本地振荡器13连接。第四混频器16和第二低通滤波器12及第二移相器14连接。减法器17和第三混频器15及第四混频器16连接。带通滤波器18和减法器17连接。限幅放大器19和带通滤波器18及脉冲信号发生电路5连接。
第二本地振荡器13产生第二晶振信号。将第二晶振信号提供给第二移相器14。第二移相器14将第二晶振信号移相P/2,以产生一个第二移位晶振信号。从第一低通滤波器11给第三混频器15提供第一基带信号I。从第二本地振荡器13给第三混频器15提供第二晶振信号。第三混频器15混合第一基带信号I和第二晶振信号,以产生第三混频基带信号。从第二低通滤波器12给第四混频器16提供第二基带信号Q。还从第二移相器14给第四混频器16提供第二移相晶振信号。第四混频器16混合第二基带信号Q和第二移位晶振信号,以产生第四混频基带信号。
从第三混频器15给减法器17提供第三混频基带信号并且从第四混频器16提供第四混频基带信号。减法器17从第三混频基带信号中减去第四混频基带信号,以产生提取的基带信号。从减法器17给带通滤波器18提供提取的基带信号。带通滤波器18对提取的基带信号滤波,以产生经滤波的基带信号。从带通滤波器18给限幅放大器19提供经滤波的基带信号。限幅放大器19放大经滤波的基带信号,以产生经放大的基带信号作为上变频信号。
从限幅放大器19给脉冲信号发生电路5提供上变频信号。脉冲发生电路5响应上变频信号产生有一个频率的脉冲信号。给主低通滤波器6提供一个有来自脉冲发生电路5的频率的脉冲信号。主低通滤波器6滤波脉冲信号以产生一个经滤波信号作为解调信号,它有一个对应于脉冲信号频率的电压。
假设频移键控信号的载波频率由ω/2π表示,而频移键控信号的相位偏移由±Δω/2π表示,频移键控信号由cos(ω±Δω)t表示。在这种情况下,假设第一本地振荡器7的第一本地振荡信号由sinωt表示。假设第一混频器9的第一混合频移键控信号由M1表示。M1由以下等式(1)表示。
M1=cos(ω±Δω)t cosωt
=(1/2)[cos(ω±Δω+ω)t+cos(ω±Δω-ω)t]
=(1/2)[cos(2ω±Δω)t+cos(±Δωt)] (1)
这里由于(2ω±Δω)大,所以cos(2ω±Δω)被第一低通滤波器11滤出。因此,M1由以下等式(2)表示。
M1=(1/2)cos(Δωt) (2)
假设第一混频器10的第二混合频移键控信号由M2表示,M2由以下等式(3)表示。
M2=cos(ω±Δω)t sinωt
=(1/2)[sin(ω±Δω+ω)t+sin(ω±Δω-ω)t]
=(1/2)[sin(2ω)±Δω)t+sin(±Δωt)] (3)这里由于(2ω±Δω)大,所以sin(2ω±Δω)被第二低通滤波器滤出。因此,M2由以下等式(4)表示。
M2=(1/2)sin(Δωt) (4)
在这种情况下,假设第二本地振荡器13的第二本地振荡信号由sinω2t表示。还假设上变频电路4的上变频信号由VOUT表示,VOUT由以下等式(5)表示。
VOUT=(1/2)[cos(Δωt)sinω2 t]±(1/2)[sin(Δωt)cos
ω2t]=(1/2)[sin(ω2±Δω)] (5)
结果,第一和第二基带信号I和Q被转换为一个有中频ω2/2π为中心和频移为±Δω/2π的信号。
这里将描述第三混频器15和第四混频器16的操作,给它们提供矩形脉冲。在给第三混频器15和第四混频器16提供矩形脉冲的情况下,由福利叶变换表示等式(2)和(4),分别由以下等式(6)和(7)表示
M1=k[cos(Δωt)+(1/3)cos(3Δωt)+(1/5)cos(3Δωt)+…]
(6)
M2=k[sin(Δωt)+(1/3)sin(3Δωt)+(1/5)sin(3Δωt)+…]
(7)
在这种情况下,假设上变频电路4的上变频信号由VOUT’表示,VOUT’由以下等式(8)表示。
VOUT=k[sin(ω2±Δω)t+(1/3)sin3(ω2±Δω)t+(1/5)
sin5(ω2±Δω)t+…] (8)
结果第三混频器15和第四混频器16可以允许矩形脉冲。
参考图2,3,4,将继续描述根据本发明第一实施例的解调设备。相同的部分由相同的参考符号表示。解调设备包括天线1,高频放大器2,正交变换电路3,上变频电路20,脉冲信号发生电路5,和一个主低通滤波器6。上变频器20和正交变换电路3连接。脉冲信号发生电路5和上变频电路4连接。正交变换电路3包括第一本地振荡器7,第一移相器8,第一混频器9,第二混频器10,第一低通滤波器11和第二低通滤波器12。
上变频电路20包括时钟信号发生电路21,相位变换电路22,第一EXOR电路23,第二EXOR电路24和一个混频器电路25。相位变换电路22和时钟信号发生电路21连接。第一EXOR电路23和第一低通滤波器11及相位变换电路22连接。第二EXOR电路24和第二低通滤波器12及相位变换电路22连接。混频电路25和第一EXOR电路23,第二EXOR电路24,以及脉冲信号发生电路5连接。
相位变换电路22包括第三移相器26,它被连接在时钟信号发生电路21和第一EXOR电路23之间。第二EXOR电路24和时钟信号发生电路21连接。混频器25包括一个NOT电路27和一个AND电路28。NOT电路27被连接在第二EXOR电路24和AND电路28之间。AND电路28和第一EXOR电路23,NOT电路27,和脉冲信号发生电路5连接。
时钟信号发生电路21产生一个时钟信号。从时钟信号发生电路21给第三移相器26提供一个时钟信号。第三移相器26将时钟信号移相π/2,以产生移相时钟信号作为第一时钟信号。第三移相器26给第一EXOR电路23提供第一时钟信号。时钟信号发生电路21提供时钟信号作为给第二EXOR电路24的第二时钟信号。也就是,相位变换电路22从时钟信号发生电路21接收时钟信号,并提供时钟信号给第二EXOR电路24作为第二时钟信号。第一时钟信号有第一相位。第二时钟信号有和第一相位不同的第二相位。
从第一低通滤波器11给第一EXOR23电路提供第一基带信号I,从第三移相器26提供第一时钟信号,以产生第一EXOR输出信号。从第二低通滤波器12给第二EXOR电路提供第二基带信号Q,从相位变换电路22提供第二时钟信号以产生第二EXOR输出信号。
从第二EXOR电路24给NOT电路27提供第二EXOR输出信号。NOT电路27反向第二EXOR输出信号以产生经反相的第二EXOR输出信号。从第一EXOR电路给AND电路28提供第一EXOR输出信号和从NOT电路27提供经反相的第二EXOR输出信号,以产生上变频信号。AND电路28给脉冲信号发生电路5提供上变频信号。
如图2所示,假设时钟信号由CLK表示,第一时钟信号由A表示,第二时钟信号由B表示,第一EXOR输出信号由C表示,第二EXOR输出信号由D表示,上变频信号由E表示,脉冲信号由F表示,解调信号由G表示。
例如,信号I,Q,CLK,A,B,C,D,E,F,G如图3和4所示表示。图3表示频率偏移等于+Δf。图4表示频率偏移等于。在这种情况下,脉冲信号发生电路5的脉冲信号F的频率在频率偏移等于±Δf时等于fclk+Δf。在频率偏移等于-Δf时,脉冲信号发生电路5的脉冲信号F的频率等于fclk-Δf。
假设上变频在时域的中间频率是fCLK,脉冲信号发生电路5的脉冲信号F的恒定脉宽等于t,而脉冲信号发生电路5的脉冲信号F仅在上变频信号E的上升和下降时间被产生。主低通滤波器6的解调信号G由以下等式(9)表示。
G=tV(fCLKΔf) (9)
结果解调设备能够提高检测在一个时间被接收的信号的相位的频率。因此,解调设备能够提高被接收信号的解调操作的速度。
例如在频移键控信号有四个值的情况下,频率偏移有Δf和Δf’。在这种情况下,脉冲信号发生电路5的脉冲信号F被向上变频到fclkΔf和fclkΔf’。主低通滤波器6的解调信号G产生解调信号G,有一个和有4个频率偏移的脉冲信号F对应的电压。因此,解调设备能够允许多层传输。
另外,解调设备包括有几个简单逻辑门电路的上变频电路20。因此解调设备包括一个小电路和一个小消耗功率。另外解调设备适于集成电路。
参考图5和6,继续描述根据本发明第二实施例的解调设备。相同的部件用相同的参考符号表示。解调设备包括天线1,高频放大器2,正交变换电路3,上变频电路29,脉冲信号发生电路29,脉冲信号发生电路5,和主低通滤波器6。上变频电路29和正交变换电路3连接。脉冲信号发生电路5和上变频电路29连接。正交变换电路3包括第一本地振荡器7,第一移相器8,第一混频器9,第二混频器10,和第一低通滤波器11,以及第二低通滤波器12。
上变频电路29包括时钟信号发生电路21,相位变换电路30,第一EXOR电路23,第二EXOR电路24和混频器电路25。相位变换电路22和时钟信号发生电路21连接。第一EXOR电路23和第一低通滤波器11及相位变换电路30连接。第二EXOR电路24和第二低通滤波器12及相位变换电路30连接。
相位变换电路30包括NOT电路31,第一T触发器32,和第二T触发器33。NOT电路31被连接在时钟信号发生电路21和第一EXOR电路23之间。从时钟信号发生电路21给NOT电路31提供时钟信号。NOT电路31反相时钟信号以产生反相时钟信号。第一T触发器32被连接在NOT电路31和第一EXOR电路32之间。从NOT电路31给T触发器32提供经反相的时钟信号。第一T触发器32将经反相的时钟信号被1/2除并移位π/4,以产生第一时钟信号。第二T触发器33被连接在时钟信号发生电路21和第二EXOR电路24之间。从时钟信号发生电路21给第二T触发器33提供时钟信号。第二T触发器33将时钟信号被1/2除并移位-π/4,以产生第二时钟信号。第一和第二T触发器32和33分别给第一和第二EXOR电路23和24提供第一和第二时钟信号。
如图5所示,假设时钟信号由CLK表示,第一时钟信号由A表示,第二时钟信号由B表示,第一EXOR输出由C表示,第二EXOR输出由D表示,上变频信号由E表示,脉冲信号由F表示,解调信号由G表示。
例如,信号I,Q,CLK,A,B,C,D,E,F和G如图6所示表示。图6的左边表示频率偏移等于+Δf。图6的右边表示频率偏移等于-Δf。
参考图7和图8,将继续描述根据本发明第三个实施例的解调设备。相同的部分由相同的参考符号表示。解调设备包括天线1,高频放大器2,正交变换电路3,上变频电路34,脉冲信号发生电路5,主低通滤波器6。上变频电路34和正交变换电路3连接。脉冲信号发生电路5和上变频电路34连接。正交变换电路3包括第一本地振荡器7,第一移相器8,第一混频器9,第二混频器10,第一低通滤波器11,和第二低通滤波器12。
上变频电路34包括时钟信号发生电路21,相位变换电路22,第一EXOR电路23,第二EXOR电路24,第一混频器35。相位变换电路22和时钟信号发生电路21连接。第一EXOR电路23和第一低通滤波器11及相位变换电路22连接。第二EXOR电路24和第二低通滤波器12及相位变换电路22连接。
混频电路35包括一个NOT电路27和一个0R电路36。NOT电路27和第二EXOR电路24连接。NOT电路27反相第二EXOR输出信号以产生被反相的第二EXOR输出信号。0R电路36和第一EXOR电路23,NOT电路27,以及脉冲信号发生电路5连接。给0R电路提供第一EXOR输出信号和经反相的第二EXOR输出信号,以产生上变频信号。OR电路36给脉冲信号发生电路5提供上变频信号。
如图7所示,假设时钟信号由CLK表示,第一时钟信号由A表示,第二时钟信号由B表示,第一EXOR输出由C表示,第二EXOR输出由D表示,上变频信号由E表示,脉冲信号由F表示,解调信号由G表示。
例如,信号I,Q,CLK,A,B,C,D,E,F和G如图8所示表示。图8的左边表示频率偏移等于+Δf。图6的右边表示频率偏移等于-Δf。
参考图9和图10,将继续描述根据本发明第四个实施例的解调设备。相同的部分由相同的参考符号表示。解调设备包括天线1,高频放大器2,正交变换电路3,上变频电路37,脉冲发生电路5,主低通滤波器6。上变频电路37和正交变换电路3连接。脉冲信号发生电路5和上变频电路37连接。正交变换电路3包括第一本地振荡器7,第一移相器8,第一混频器9,第二混频器10,第一低通滤波器11,和第二低通滤波器12。
上变频电路37包括时钟信号发生电路21,相位变换电路22,第一EXOR电路23,第二EXOR电路24,和一个混频电路38。相位变换电路22和时钟信号发生电路21连接。第一EXOR电路23和第一低通滤波器11及相位变换电路22连接。第二EXOR电路24和第二低通滤波器12及相位变换电路22连接。
混频电路38包括一个NOT电路27和一个NAND电路39。NOT电路27和第二EXOR电路24连接。NOT电路27反相第二EXOR输出信号以产生被反相的第二EXOR输出信号。NAND电路39和第一EXOR电路23,NOT电路27,以及脉冲信号发生电路5连接。给NAND电路39提供第一EXOR输出信号和经反相的第二EXOR输出信号,以产生上变频信号。NAND电路39给脉冲信号发生电路5提供上变频信号。
如图9所示,假设时钟信号由CLK表示,第一时钟信号由A表示,第二时钟信号由B表示,第一EXOR输出由C表示,第二EXOR输出由D表示,上变频信号由E表示,脉冲信号由F表示,解调信号由G表示。
例如,信号I,Q,CLK,A,B,C,D,E,F和G如图8所示表示。图8的左边表示频率偏移等于+Δf。图6的右边表示频率偏移等于-Δf。
参考图11和图12,将继续描述根据本发明第五个实施例的解调设备。相同的部分由相同的参考符号表示。解调设备包括天线1,高频放大器2,正交变换电路3,上变频电路40,脉冲信号发生电路5,主低通滤波器6。上变频电路40和正交变换电路3连接。脉冲信号发生电路5和上变频电路40连接。正交变换电路3包括第一本地振荡器7,第一移相器8,第一混频器9,第二混频器10,第一低通滤波器11,和第二低通滤波器12。
上变频电路40包括时钟信号发生电路21,相位变换电路22,第一EXOR电路23,第二EXOR电路24,和一个混频电路41。相位变换电路22和时钟信号发生电路21连接。第一EXOR电路23和第一低通滤波器11及相位变换电路22连接。第二EXOR电路24和第二低通滤波器12及相位变换电路22连接。
混频电路41包括一个NOT电路27和一个NOR电路42。NOT电路27和第二EXOR电路24连接。NOT电路27反相第二EXOR输出信号以产生被反相的第二EXOR输出信号。NOR电路和第一EXOR电路23,NOT电路27,以及脉冲信号发生电路5连接。给NOR电路42提供第一EXOR输出信号和经反相的第二EXOR输出信号,以产生上变频信号。NOR电路42给脉冲信号发生电路5提供上变频信号。
如图11所示,假设时钟信号由CLK表示,第一时钟信号由A表示,第二时钟信号由B表示,第一EXOR输出由C表示,第二EXOR输出由D表示,上变频信号由E表示,脉冲信号由F表示,解调信号由G表示。
例如,信号I,Q,CLK,A,B,C,D,E,F和G如图12所示表示。图12的左边表示频率偏移等于+Δf。图12的右边表示频率偏移等于-Δf。
参考图13和图14,将继续描述根据本发明第六个实施例的解调设备。相同的部分由相同的参考符号表示。解调设备包括天线1,高频放大器2,正交变换电路3,上变频电路43,脉冲信号发生电路5,主低通滤波器6。上变频电路43和正交变换电路3连接。脉冲信号发生电路5和上变频电路43连接。正交变换电路3包括第一本地振荡器7,第一移相器8,第一混频器9,第二混频器10,第一低通滤波器11,和第二低通滤波器12。
上变频电路43包括时钟信号发生电路21,相位变换电路22,第一EXOR电路23,第二EXOR电路24,和一个混频电路44。相位变换电路22和时钟信号发生电路21连接。第一EXOR电路23和第一低通滤波器11及相位变换电路22连接。第二EXOR电路24和第二低通滤波器12及相位变换电路22连接。
混频电路44包括一个AND电路45。AND电路45和第一EXOR电路23,第二EXOR电路24,以及脉冲信号发生电路5连接。给AND电路45提供第一EX0R输出信号和第二EX0R输出信号,以产生上变频信号。AND电路45给脉冲信号发生电路5提供上变频信号。
图13所示,假设时钟信号由CLK表示,第一时钟信号由A表示,第二时钟信号由B表示,第一EXOR输出由C表示,第二EXOR输出由D表示,上变频信号由E表示,脉冲信号由F表示,解调信号由G表示。
例如,信号I,Q,CLK,A,B,C,D,E,F和G如图14所示表示。图14的左边表示频率偏移等于+Δf。图14的右边表示频率偏移等于-Δf。
参考图15和图16,将继续描述根据本发明第七个实施例的解调设备。相同的部分由相同的参考符号表示。解调设备包括天线1,高频放大器2,正交变换电路3,上变频电路46,脉冲信号发生电路5,主低通滤波器6。上变频电路46和正交变换电路3连接。脉冲信号发生电路5和上变频电路46连接。正交变换电路3包括第一本地振荡器7,第一移相器8,第一混频器9,第二混频器10,第一低通滤波器11,和第二低通滤波器12。
上变频电路46包括时钟信号发生电路21,相位变换电路22,第一EXOR电路23,第二EXOR电路24,和一个混频电路47。相位变换电路22和时钟信号发生电路21连接。第一EXOR电路23和第一低通滤波器11及相位变换电路22连接。第二EXOR电路24和第二低通滤波器12及相位变换电路22连接。
混频电路47包括一个0R电路48。0R电路48和第一EXOR电路23,第二EXOR电路24,以及脉冲信号发生电路5连接。给0R电路48提供第一EXOR输出信号和第二EXOR输出信号,以产生上变频信号。OR电路48给脉冲信号发生电路5提供上变频信号。
图15所示,假设时钟信号由CLK表示,第一时钟信号由A表示,第二时钟信号由B表示,第一EXOR输出由C表示,第二EXOR输出由D表示,上变频信号由E表示,脉冲信号由F表示,解调信号由G表示。
例如,信号I,Q,CLK,A,B,C,D,E,F和G如图16所示表示。图16的左边表示频率偏移等于+Δf。图16的右边表示频率偏移等于-Δf。
参考图17和图18,将继续描述根据本发明第八个实施例的解调设备。相同的部分由相同的参考符号表示。解调设备包括天线1,高频放大器2,正交变换电路3,上变频电路49,脉冲信号发生电路5,主低通滤波器6。上变频电路49和正交变换电路3连接。脉冲信号发生电路5和上变频电路49连接。正交变换电路3包括第一本地振荡器7,第一移相器8,第一混频器9,第二混频器10,第一低通滤波器11,和第二低通滤波器12。
上变频电路49包括时钟信号发生电路21,相位变换电路22,第一EXOR电路23,第二EXOR电路24,和一个混频电路50。相位变换电路22和时钟信号发生电路21连接。第一EXOR电路23和第一低通滤波器11及相位变换电路22连接。第二EXOR电路24和第二低通滤波器12及相位变换电路22连接。
混频电路50包括一个NAND电路51。NAND电路51和第一EXOR电路23,第二EXOR电路24,以及脉冲信号发生电路5连接。给NAND电路51提供第一EXOR输出信号和第二EXOR输出信号,以产生上变频信号。NAND电路51给脉冲信号发生电路5提供上变频信号。
如图17所示,假设时钟信号由CLK表示,第一时钟信号由A表示,第二时钟信号由B表示,第一EXOR输出由C表示,第二EXOR输出由D表示,上变频信号由E表示,脉冲信号由F表示,解调信号由G表示。
例如,信号I,Q,CLK,A,B,C,D,E,F和G如图18所示表示。图18的左边表示频率偏移等于+Δf。图18的右边表示频率偏移等于-Δf。
参考图19和图20,将继续描述根据本发明第九个实施例的解调设备。相同的部分由相同的参考符号表示。解调设备包括天线1,高频放大器2,正交变换电路3,上变频电路52,脉冲信号发生电路5,主低通滤波器6。上变频电路52和正交变换电路3连接。脉冲信号发生电路5和上变频电路52连接。正交变换电路3包括第一本地振荡器7,第一移相器8,第一混频器9,第二混频器10,第一低通滤波器11,和第二低通滤波器12。
上变频电路52包括时钟信号发生电路21,相位变换电路22,第一EX0R电路23,第二EXOR电路24,和一个混频电路53。相位变换电路22和时钟信号发生电路21连接。第一EX0R电路23和第一低通滤波器11及相位变换电路22连接。第二EXOR电路24和第二低通滤波器12及相位变换电路22连接。
混频电路53包括一个NOR电路54。NOR电路54和第一EXOR电路23,第二EXOR电路24,以及脉冲信号发生电路5连接。给NOR电路54提供第一EX0R输出信号和第二EXOR输出信号,以产生上变频信号。NOR电路54给脉冲信号发生电路5提供上变频信号。
如图19所示,假设时钟信号由CLK表示,第一时钟信号由A表示,第二时钟信号由B表示,第一EXOR输出由C表示,第二EXOR输出由D表示,上变频信号由E表示,脉冲信号由F表示,解调信号由G表示。
例如,信号I,Q,CLK,A,B,C,D,E,F和G如图20所示表示。图20的左边表示频率偏移等于+Δf。图20的右边表示频率偏移等于-Δf。
根据第二到第九的实施例中的每一个,解调设备能够在如第一实施例的时间提高检测接收信号的相位的频率。因此,根据第二到第九的实施例中的每一个,解调设备能够提高接收信号的解调操作的速度。因此,根据第二到第九的实施例中的每一个,,解调设备能够允许如第一实施例的多层传输。
另外,根据第二到第九的实施例中的每一个,解调设备包括有几个如第一实施例的简单逻辑门电路的上变频电路。因此根据第二到第九的实施例,解调设备包括小电路和小消耗功率。另外,根据第二到第九的实施例中的每一个,解调设备适于一个集成电路。
Claims (10)
1.解调设备包括一个正交变换电路,一个上变频电路,一个脉冲信号发生电路,和一个低通滤波器,所述正交变换电路用于正交变换一个接收的频移键控信号以产生一个第一基带信号和一个第二基带信号,所述上变频电路被连接到所述正交变换电路并用于混合所述第一基带信号和所述第二基带信号为一个混频信号作为上变频信号,所述脉冲信号发生电路被连接到上变频电路并用于根据所述上变频信号产生一个脉冲信号,所述低通滤波器被连接到所述脉冲信号发生电路,用于对所述脉冲信号滤波以产生一个滤波信号作为解调信号,所述上变频电路包括:
一个用于产生时钟信号的时钟信号产生电路;
和所述时钟信号产生电路相连接的相位变换电路,用于变换所述时钟信号,以产生有第一相位的第一时钟信号和有第二相位的第二时钟信号;
和所述正交变换电路及所述相位变换电路相连接的第一EXOR电路,用于接收所述第一基带信号和所述第一时钟信号以产生第一EXOR输出信号;
和所述正交变换电路及所述相位变换电路相连接的第二EXOR电路,用于接收所述第二基带信号和所述第二时钟信号,以产生第二EXOR输出信号;和
和所述第一EXOR电路和所述第二EXOR电路相连接的混频电路,用于混频所述第一EXOR输出信号和所述第二EXOR输出信号以产生所述上变频信号。
2.如权利要求1的解调设备,所述相位变换电路包括一个连接在所述时钟信号发生电路和所述第一EXOR电路之间的相位变换器,用于对所述时钟信号移位Ⅱ/2,以产生一个移位时钟信号作为所述第一时钟信号,所述相位变换电路用于产生所述时钟信号作为所述第二时钟信号,所述相位变换电路用于提供所述第一和第二时钟信号分别给所述第一和第二EXOR电路;
所述混频电路包括一个NOT电路和一个AND电路,所述NOT电路被连接到所述第二EXOR电路并用于反相所述第二EXOR输出信号以产生一个经反相的第二EXOR输出信号,所述AND电路被连接到所述第一EXOR电路和所述NOT电路,并用于接收所述第一EXOR输出信号和所述经反相的第二EXOR输出信号,以产生所述上变频信号。
3.如权利要求1的解调设备,所述相位变换电路包括一个NOT电路,第一T触发器,第二T触发器,所述NOT电路被连接在所述时钟信号发生电路和所述第一EXOR电路之间,用于变换所述时钟信号,以产生一个经反相的时钟信号,所述第一T触发器被连接在所述NOT电路和所述第一EXOR电路之间并用于接收所述经反相的时钟信号以产生所述第一时钟信号,所述第二T触发器被连接在所述时钟信号发生电路和所述第二EXOR电路之间并用于接收所述时钟信号,以产生所述第二时钟信号,所述第一和第二T触发器用于给所述第一和第二EXOR电路提供所述第一和第二时钟信号;
所述混频电路包括一个NOT电路和一个AND电路,所述NOT电路被连接到所述第二EXOR电路并用于反相所述第二EXOR输出信号,以产生经反相的第二EXOR输出信号,所述AND电路被连接到所述第一EXOR电路和所述NOT电路并用于接收所述第一EXOR输出信号和所述经反相的第二EXOR输出信号,以产生所述上变频信号。
4.如权利要求1的解调设备,所述相位变换电路包括,一个连接在所述时钟信号发生电路和所述第一EXOR电路之间的相位变换器,用于对所述时钟信号的相位移位Ⅱ/2以产生一个移位时钟信号作为所述第一时钟信号,所述相位变换电路用于产生所述时钟信号作为所述第二时钟信号,所述相位变换电路用于给所述第一和第二EXOR电路提供所述第一和第二时钟信号;
所述混频器包括一个NOT电路和一个OR电路,所述NOT电路被和所述第二EXOR电路连接并用于反相所述第二EXOR输出信号以产生一个经反相的第二EXOR输出信号,所述0R电路被连接到所述第一EXOR电路和所述NOT电路,并用于接收所述第一EXOR输出信号和所述经反向的第二EXOR输出信号,以产生所述上变频信号。
5.如权利要求1的解调设备,所述相位变换电路包括一个相位变换器,被连接在所述时钟信号发生电路和所述第一EXOR电路之间,用于对所述时钟信号相移Ⅱ/2,以产生相移时钟信号作为所述第一时钟信号,所述相位变换电路用于产生所述时钟信号作为所述第二时钟信号,所述相位变换电路用于给所述第一和第二EXOR电路提供所述第一和第二时钟信号;
所述混频电路包括一个NOT电路和一个NAND电路,所述NOT电路被连接到所述第二EXOR电路并用于反相所述第二EXOR输出信号以产生一个经反相的第二EXOR输出信号,所述NAND电路被连接到所述第一EXOR电路和所述NOT电路,用于接收所述第一EXOR输出信号和所述经反相的第二EXOR输出信号,以产生所述上变频信号。
6.如权利要求1的解调设备,所述相位变换电路包括一个相位变换器,被连接在所述第一时钟信号发生电路和所述第一EXOR电路之间,用于对所述时钟信号相移Ⅱ/2,以产生相移时钟信号作为所述第一时钟信号,和所述相位变换电路用于产生所述时钟信号作为所述第二时钟信号,所述相位变换电路用于给所述第一和第二EXOR电路提供所述第一和第二时钟信号;
所述混频电路包括一个NOT电路和一个NOR电路,所述NOT电路被连接到所述第二EXOR电路并用于反相所述第二EXOR输出信号以产生一个经反相的第二EXOR输出信号,所述NOR电路被连接到所述第一EXOR电路和所述NOT电路,用于接收所述第一EXOR输出信号和所述经反相的第二EXOR输出信号,以产生所述上变频信号。
7.如权利要求1的解调设备,所述相位变换电路包括一个相位变换器,被连接在所述时钟信号发生电路和所述第一EXOR电路之间,用于对所述时钟信号相移Ⅱ/2,以产生相移时钟信号作为所述第一时钟信号,所述相位变换电路用于产生所述时钟信号作为所述第二时钟信号,所述相位变换电路用于给所述第一和第二EXOR电路提供所述第一和第二时钟信号;
所述混频电路包括一个和所述第一EXOR电路及所述第二EXOR电路相连接的AND电路,用于接收所述第一EXOR输出信号和所述第二EXOR输出信号,以产生所述上变频信号。
8.如权利要求1的解调设备,所述相位变换电路包括一个相位变换器,被连接在所述时钟信号发生电路和所述第一EXOR电路之间,用于对所述时钟信号相移Ⅱ/2,以产生相移时钟信号作为所述第一时钟信号,所述相位变换电路用于产生所述时钟信号作为所述第二时钟信号,所述相位变换电路用于给所述第一和第二EXOR电路提供所述第一和第二时钟信号;
混频电路包括一个和所述第一EXOR电路及所述第二EXOR电路相连接的OR电路,用于接收所述第一EXOR输出信号和所述第二EXOR输出信号,以产生所述上变频信号。
9.如权利要求1的解调设备,所述相位变换电路包括一个相位变换器,被连接在所述时钟信号发生电路和所述第一EXOR电路之间,用于对所述时钟信号相移Ⅱ/2,以产生相移时钟信号作为所述第一时钟信号,所述相位变换电路用于产生所述时钟信号作为所述第二时钟信号,所述相位变换电路用于给所述第一和第二EXOR电路提供所述第一和第二时钟信号;
所述混频电路包括一个和所述第一EXOR电路及所述第二EXOR电路相连接的NAND电路,用于接收所述第一EXOR输出信号和所述第二EXOR输出信号,以产生所述上变频信号。
10.如权利要求1的解调设备,所述相位变换电路包括一个相位变换器,被连接在所述时钟信号发生电路和所述第一EXOR电路之间,用于对所述时钟信号相移Ⅱ/2,以产生相移时钟信号作为所述第一时钟信号,所述相位变换电路用于产生所述时钟信号作为所述第二时钟信号,所述相位变换电路用于给所述第一和第二EXOR电路提供所述第一和第二时钟信号;
所述混频电路包括一个和所述第一EXOR电路及所述第二EXOR电路相连接的NOR电路,用于接收所述第一EXOR输出信号和所述第二EXOR输出信号,以产生所述上变频信号。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP9167487A JPH1117749A (ja) | 1997-06-24 | 1997-06-24 | 復調回路 |
JP167487/97 | 1997-06-24 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN1209700A true CN1209700A (zh) | 1999-03-03 |
Family
ID=15850602
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN98115520.0A Pending CN1209700A (zh) | 1997-06-24 | 1998-06-24 | 包括一个小电路和一个小消耗功率的解调设备 |
Country Status (4)
Country | Link |
---|---|
US (1) | US6046628A (zh) |
JP (1) | JPH1117749A (zh) |
CN (1) | CN1209700A (zh) |
GB (1) | GB2330464B (zh) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2014012202A1 (zh) * | 2012-07-16 | 2014-01-23 | 华为技术有限公司 | 一种改善复信号iq路正交性的方法、设备和系统 |
CN103688503B (zh) * | 2012-07-16 | 2016-11-30 | 华为技术有限公司 | 一种改善复信号iq路正交性的方法、设备和系统 |
CN107241064A (zh) * | 2017-05-22 | 2017-10-10 | 中国电子科技集团公司第四十研究所 | 一种顶底功率可精密调节的非归零脉冲信号产生方法 |
CN109857190A (zh) * | 2019-02-27 | 2019-06-07 | 苏州浪潮智能科技有限公司 | 一种时钟信号处理方法、装置、设备及可读存储介质 |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6456152B1 (en) | 1999-05-17 | 2002-09-24 | Hitachi, Ltd. | Charge pump with improved reliability |
US6288618B1 (en) * | 1999-12-20 | 2001-09-11 | Agere Systems Guardian Corp. | Logic-based architecture for FSK modulation and demodulation |
JP4367737B2 (ja) | 2000-03-13 | 2009-11-18 | 日立マクセル株式会社 | 単リール型の磁気テープカートリッジ |
FI20001000A (fi) * | 2000-04-27 | 2001-10-28 | Nokia Mobile Phones Ltd | Menetelmä ja järjestely taajuusmoduloidun signaalin vastaanottamiseksi |
GB2382506B (en) * | 2001-11-22 | 2004-11-17 | Ubinetics Ltd | A data processing circuit |
US6911925B1 (en) * | 2004-04-02 | 2005-06-28 | Tektronix, Inc. | Linearity compensation by harmonic cancellation |
JP2008131383A (ja) * | 2006-11-21 | 2008-06-05 | Sanyo Electric Co Ltd | 音質調整回路及び信号特性調整回路 |
Family Cites Families (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS59196629A (ja) * | 1983-04-21 | 1984-11-08 | Nec Corp | Fm受信機 |
JPS60100859A (ja) * | 1983-11-08 | 1985-06-04 | Nec Corp | 周波数検波器 |
JPS63233636A (ja) * | 1987-03-23 | 1988-09-29 | Nippon Telegr & Teleph Corp <Ntt> | 4値fsk受信機 |
JPH0785563B2 (ja) * | 1989-07-12 | 1995-09-13 | 松下電器産業株式会社 | データ受信機 |
US5081650A (en) * | 1989-07-12 | 1992-01-14 | Matsushita Electric Industrial Co., Ltd. | Data receiver |
KR910013888A (ko) * | 1989-12-29 | 1991-08-08 | 강진구 | 업컨버젼을 이용한 동기 수신회로 |
JP2580833B2 (ja) * | 1990-04-19 | 1997-02-12 | 日本電気株式会社 | 周波数変換回路 |
KR920001946A (ko) * | 1990-06-21 | 1992-01-30 | 강진구 | 텔레비젼 신호 수신 튜닝방식 및 회로 |
JPH04137927A (ja) * | 1990-09-28 | 1992-05-12 | Nippon Telegr & Teleph Corp <Ntt> | 受信機 |
JP3226561B2 (ja) * | 1991-02-22 | 2001-11-05 | 株式会社東芝 | Fsk信号受信回路 |
JP3087459B2 (ja) * | 1991-09-27 | 2000-09-11 | 松下電器産業株式会社 | Fskデータ復調器 |
JPH05130158A (ja) * | 1991-11-08 | 1993-05-25 | Sony Corp | 送受信装置 |
JP3252201B2 (ja) * | 1992-11-10 | 2002-02-04 | 京セラ株式会社 | デジタル方式自動車電話機 |
JP3368936B2 (ja) * | 1993-04-30 | 2003-01-20 | モトローラ株式会社 | ダイレクトコンバージョンfsk受信機 |
JP3178268B2 (ja) * | 1994-10-04 | 2001-06-18 | 松下電器産業株式会社 | 自動周波数制御装置 |
CN1087120C (zh) * | 1994-11-10 | 2002-07-03 | 松下电器产业株式会社 | 直接变频接收机 |
JPH08204765A (ja) * | 1995-01-31 | 1996-08-09 | Casio Comput Co Ltd | 無線受信装置 |
JP3093125B2 (ja) * | 1995-04-12 | 2000-10-03 | 富士通テン株式会社 | アップコンバージョン受信機のagc回路 |
JP2871560B2 (ja) * | 1995-11-21 | 1999-03-17 | 日本電気株式会社 | π/2移相器 |
US5724001A (en) * | 1996-12-02 | 1998-03-03 | Motorola, Inc. | Method and apparatus for demodulating a frequency shift keyed signal |
-
1997
- 1997-06-24 JP JP9167487A patent/JPH1117749A/ja active Pending
-
1998
- 1998-06-23 GB GB9813557A patent/GB2330464B/en not_active Expired - Fee Related
- 1998-06-23 US US09/102,605 patent/US6046628A/en not_active Expired - Fee Related
- 1998-06-24 CN CN98115520.0A patent/CN1209700A/zh active Pending
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2014012202A1 (zh) * | 2012-07-16 | 2014-01-23 | 华为技术有限公司 | 一种改善复信号iq路正交性的方法、设备和系统 |
CN103688503A (zh) * | 2012-07-16 | 2014-03-26 | 华为技术有限公司 | 一种改善复信号iq路正交性的方法、设备和系统 |
CN103688503B (zh) * | 2012-07-16 | 2016-11-30 | 华为技术有限公司 | 一种改善复信号iq路正交性的方法、设备和系统 |
CN107241064A (zh) * | 2017-05-22 | 2017-10-10 | 中国电子科技集团公司第四十研究所 | 一种顶底功率可精密调节的非归零脉冲信号产生方法 |
CN107241064B (zh) * | 2017-05-22 | 2020-12-01 | 中国电子科技集团公司第四十一研究所 | 一种顶底功率可精密调节的非归零脉冲信号产生方法 |
CN109857190A (zh) * | 2019-02-27 | 2019-06-07 | 苏州浪潮智能科技有限公司 | 一种时钟信号处理方法、装置、设备及可读存储介质 |
Also Published As
Publication number | Publication date |
---|---|
GB9813557D0 (en) | 1998-08-19 |
US6046628A (en) | 2000-04-04 |
JPH1117749A (ja) | 1999-01-22 |
GB2330464A (en) | 1999-04-21 |
GB2330464B (en) | 2001-03-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1171379C (zh) | 上/下变频的装置和方法 | |
CN1087120C (zh) | 直接变频接收机 | |
CN1087525C (zh) | 发送机和收发机 | |
CN1916928A (zh) | Rfid阅读器 | |
CN1909389A (zh) | 乘法器和使用该乘法器的无线电通信设备 | |
CN1148873C (zh) | 通信系统、单芯片rf通信系统及rf通信系统的控制方法 | |
CN1574663A (zh) | 无线通信装置及其收发电路 | |
CN1750525A (zh) | 正交检测器、正交解调器及采样正交解调器 | |
CN1209700A (zh) | 包括一个小电路和一个小消耗功率的解调设备 | |
CN1104779C (zh) | 无线电接收方法和无线电接收设备 | |
CN1171421C (zh) | 直接变换接收机 | |
CN1756245A (zh) | 频移键控解调器和频移键控的方法 | |
CN1977459A (zh) | 发送装置、通信设备及移动无线机 | |
CN1230836A (zh) | 频移键控接收机的自动频率控制 | |
CN1614877A (zh) | 射频混合器装置 | |
CN1835489A (zh) | 一种可补偿同相/正交相不平衡的装置及其方法 | |
CN1041251A (zh) | 产生调幅独立边带发射信号的方法及实现这种方法的设备 | |
CN1149734C (zh) | 稳频的发射/接收电路装置 | |
CN101039100A (zh) | 生成本地振荡器信号的电路装置和方法及具有其的锁相环 | |
CN1174575C (zh) | 直接变换接收机和无线电收发两用机 | |
CN1110149C (zh) | 双频带数据通信设备 | |
CN1108066C (zh) | 使用直接转换方法的选择呼叫无线接收机 | |
CN86108884A (zh) | 特别适用于高频接收和发送系统的单边带谐波变频器 | |
CN1263227C (zh) | 直接转换无线电收发信机 | |
CN1148887C (zh) | 无线电电路装置和无线电通信设备 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C06 | Publication | ||
PB01 | Publication | ||
C02 | Deemed withdrawal of patent application after publication (patent law 2001) | ||
WD01 | Invention patent application deemed withdrawn after publication |