CN115964056A - 一种嵌入式系统平台的再烧录方法及相关装置 - Google Patents

一种嵌入式系统平台的再烧录方法及相关装置 Download PDF

Info

Publication number
CN115964056A
CN115964056A CN202111175920.3A CN202111175920A CN115964056A CN 115964056 A CN115964056 A CN 115964056A CN 202111175920 A CN202111175920 A CN 202111175920A CN 115964056 A CN115964056 A CN 115964056A
Authority
CN
China
Prior art keywords
signal
memory chip
embedded system
system platform
recovery
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202111175920.3A
Other languages
English (en)
Inventor
黎锦城
韩晓晖
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Longsys Electronics Co Ltd
Original Assignee
Shenzhen Longsys Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Longsys Electronics Co Ltd filed Critical Shenzhen Longsys Electronics Co Ltd
Priority to CN202111175920.3A priority Critical patent/CN115964056A/zh
Publication of CN115964056A publication Critical patent/CN115964056A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

本申请公开了一种嵌入式系统平台的再烧录方法及相关装置,嵌入式系统平台中设置有存储芯片,存储芯片上设置有检测接口;该方法包括:存储芯片检测到嵌入式系统平台的链接启动信号,且检测到检测接口的电平信号为启动恢复信号;存储芯片基于启动恢复信号进入恢复模式,以使得嵌入式系统平台能够进入烧录模式。本申请所提供的技术方案可以实现在嵌入式系统平台中的存储芯片不易拆卸时,通过所设置的检测接口的启动恢复信号作为外部触发机制,使得存储芯片可以进入恢复模式,进而使得嵌入式系统平台快速进入烧录模式。

Description

一种嵌入式系统平台的再烧录方法及相关装置
技术领域
本申请涉及嵌入式系统领域,特别是涉及一种嵌入式系统平台的再烧录方法及相关装置。
背景技术
随着嵌入式技术的发展,嵌入式系统平台越来越高度集成化,用于嵌入式系统平台中的存储芯片大多与传统的SD Card不一样,无法实现灵活拆卸,故此时如若当存储芯片内存储的固件出现致命错误,嵌入式系统平台的文件将会丢失,导致嵌入式系统平台无法正常开机和烧录,如若存储芯片中仅仅丢失了映射表的内容,且协议配置的分区参数依然有效时,则嵌入式系统会一直尝试进入系统的死循环中,这就会导致无法对存在固件异常的存储芯片进行升级,故需要一种可以解决上述技术问题的方案。
发明内容
本申请主要解决的技术问题是提供一种嵌入式系统平台的再烧录方法及相关装置,可以在嵌入式系统平台中的存储芯片不易拆卸时,通过所设置的检测接口的启动恢复信号作为外部触发机制,使得存储芯片可以进入恢复模式,进而使得嵌入式系统平台快速进入烧录模式。
为解决上述技术问题,本申请采用的一个技术方案是:提供一种嵌入式系统平台的再烧录方法,所述嵌入式系统平台中设置有存储芯片,所述存储芯片上设置有检测接口;所述方法包括:
所述存储芯片检测到所述嵌入式系统平台的链接启动信号,且检测到所述检测接口的电平信号为启动恢复信号;
所述存储芯片基于所述启动恢复信号进入恢复模式,以使得所述嵌入式系统平台能够进入烧录模式。
进一步地,所述嵌入式系统平台包括处理器,所述处理器用于向所述存储芯片发送操作指令,所述检测接口的电平信号包括所述启动恢复信号和初始信号,所述启动恢复信号为所述存储芯片超出第一预设时间未接收到所述操作指令时,所述检测接口所产生的电平信号。
更进一步地,所述启动恢复信号和所述初始信号中的一个为高电平信号,另一个为低电平信号。
进一步地,所述存储芯片检测到所述嵌入式系统平台的链接启动信号,进一步包括:
所述存储芯片在所述嵌入式系统平台开机时,检测到所述处理器发送的所述链接启动信号。
进一步地,所述检测到所述检测接口的电平信号为启动恢复信号之后,所述方法还包括:
确定所述检测接口的电平信号切换为所述启动恢复信号的时间是否大于或等于第一预设时间;
若是,则执行所述基于所述启动恢复信号进入恢复模式的步骤。
进一步地,所述存储芯片基于所述启动恢复信号进入恢复模式,进一步包括:
清除存储于所述存储芯片的flash信息。
更进一步地,所述flash信息包括映射表和信息表。
进一步地,所述存储芯片基于所述电平信号进入恢复模式之后,所述方法还包括:
所述存储芯片触发所述嵌入式系统平台切断电源信号,并重新上电;
所述存储芯片触发所述嵌入式系统平台将所述检测接口的信号切换至初始信号,并保持第二预设时间。
为解决上述技术问题,本申请采用的另一个技术方案是:提供一种存储芯片,所述存储芯片包括:
检测接口,用于在超出第一预设时间未收到嵌入式系统平台的处理器的操作指令时产生启动恢复信号;
存储处理电路,分别与所述检测接口和所述处理器连接,用于在检测到所述嵌入式系统平台的链接启动信号,且检测到所述检测接口的电平信号切换为启动恢复信号时,基于所述启动恢复信号进入恢复模式,以使得所述嵌入式系统平台能够进入烧录模式。
为解决上述技术问题,本申请采用的又一个技术方案是:提供一种电子设备,所述电子设备包括处理器以及与所述处理器耦接的存储芯片;其中,
所述处理器用于在接通电源时,向所述存储芯片发送链接启动信号;
所述存储芯片用于执行如上任意一项所述的方法。
为解决上述技术问题,本申请采用的又一个技术方案是:提供一种计算机可读存储介质,所述计算机可读存储介质存储有能够被处理器运行的计算机程序,所述计算机程序用于实现如上任一项所述的方法。
本申请的有益效果是:区别于现有技术的情况,本申请所提供的技术方案,通过在存储芯片上设置有检测接口,同时设置存储芯片在检测到嵌入式系统平台的链接启动信号,且检测到检测接口的电平信号为启动恢复信号时,存储芯片则会基于启动恢复信号进入恢复模式,进而使得嵌入式系统平台能够进入烧录模式,进而实现对嵌入式系统平台进行重新烧录。在整个过程中无需拆卸存储芯片,即本申请所提供的方案在嵌入式系统平台中的存储芯片不易拆卸时,通过所设置的检测接口的启动恢复信号作为外部触发机制,使得存储芯片可以进入恢复模式,进而使得嵌入式系统平台快速进入烧录模式,起到了良好的技术效果。
附图说明
图1为本申请一种嵌入式系统平台的再烧录方法一实施例中的流程示意图;
图2为本申请一种嵌入式系统平台中的存储芯片一实施例中的结构示意图;
图3为本申请一种嵌入式系统平台的再烧录方法另一实施例中的流程示意图;
图4为本申请一种嵌入式系统平台的再烧录方法又一实施例中的流程示意图;
图5为本申请一种存储芯片一实施例中的结构示意图;
图6为本申请一种电子设备一实施例中的结构示意图;
图7为本申请一种计算机可读存储介质一实施例中的结构示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。可以理解的是,此处所描述的具体实施例仅用于解释本申请,而非对本申请的限定。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
本申请的描述中,“多个”的含义是至少两个,例如两个,三个等,除非另有明确具体的限定。此外,术语“包括”和“具有”以及它们任何变形,意图在于覆盖不排他的包含。例如包含了一系列步骤或单元的过程、方法、系统、产品或设备没有限定于已列出的步骤或单元,而是可选地还包括没有列出的步骤或单元,或可选地还包括对于这些过程、方法、产品或设备固有的其它步骤或单元。
在本文中提及“实施例”意味着,结合实施例描述的特定特征、结构或特性可以包含在本申请的至少一个实施例中。在说明书中的各个位置出现该短语并不一定均是指相同的实施例,也不是与其它实施例互斥的独立的或备选的实施例。本领域技术人员显式地和隐式地理解的是,本文所描述的实施例可以与其它实施例相结合。
请参见图1和图2,图1为本申请一种嵌入式系统平台的再烧录方法一实施例中的流程示意图,图2为本申请一种嵌入式系统平台中的存储芯片一实施例中的结构示意图。
在当前实施例中,嵌入式系统平台中包括存储芯片,存储芯片200上设置有检测接口201,本申请所提供的方法包括S110至S120。
S110:存储芯片检测到嵌入式系统平台的链接启动信号,且检测到检测接口的电平信号为启动恢复信号。
在嵌入式系统平台上电之后,嵌入式系统平台会向存储芯片发送链接启动信号,即向存储芯片发送link startup信号,进而与存储芯片进行通讯。存储芯片检测到嵌入式系统平台所发送的链接启动信号之后,进一步确定检测接口的电平信号是否为启动恢复信号。如若存储芯片确定得到检测接口的电平信号为启动恢复信号之后,存储芯片则会进一步执行下述步骤S120。
其中,本申请所提供的技术方案中所提及的嵌入式系统平台包括处理器,嵌入式系统平台中的处理器用于向存储芯片发送操作指令,进而实现调用存储芯片内所存储的flash信息,如若在嵌入式系统平台上电之后,存储芯片接收到链接启动信号之后,超出第三预设时间没有接收到来自处理器的任何操作指令时,则表示当前的存储芯片出现固件异常。换而言之,也可以将步骤S110理解为存储芯片检测到嵌入式系统平台中的存储芯片可以正常与处理器进行通讯,但是存储芯片在超出第三预设时间内没有接收到来自处理器的任何操作指令,则此时可以确定存储芯片所存储的固件存在异常,需要对嵌入式系统平台进行再烧录。在本申请所提供的技术方案中,对嵌入式系统平台的再烧录,至少包括是对嵌入式系统平台内的存储芯片的再烧录。
进一步地,上述步骤S110中的存储芯片检测到嵌入式系统平台的链接启动信号包括:存储芯片在嵌入式系统平台开机时,检测到处理器发送的链接启动信号。其中,链接启动信号为嵌入式系统平台开机时,由处理器发送至存储芯片的、用于与存储芯片交互通讯协议的信号。故在嵌入式系统平台开机后,存储芯片会首先检测是否接收到来自处理器的链接启动信号,并在检测到来自处理器的链接启动信号之后,进一步确定检测接口的电平信号是否为启动恢复信号。
在本申请所提供的技术方案中,会预先将检测接口的电平信号设置为包括两种信号,以分别用于标识存储芯片固件正常和固件异常两种状态。具体地,可以设置检测接口的电平信号包括启动恢复信号和初始信号,启动恢复信号为存储芯片超出第一预设时间未接收到操作指令时,检测接口所产生的电平信号,启动恢复信号具体是用于标识存储芯片所存储的固件存在异常;初始信号为存储芯片的固件正常、可以正响应处理器的操作指令时检测接口所产生的电平信号。具体地,对于某一个嵌入式系统平台,用户在开机之后发现处理器无法调用存储芯片中的固件时,用户通过按压设定的按键,进而触发检测接口的电平信号调整为启动恢复信号(在另一实施例中,用户可以通过按压设定的按键,进而使得存储芯片将检测接口调整切换为启动恢复信号)。其中,设定的按键可以为音量减键加上电源键,可以理解的是,在其他实施例中,设定的按键也可以为其他的按键,在此不一一列举。
进一步地,可以根据实际的需求将启动恢复信号和初始信号中的一个设置为高电平信号,另一个设置为低电平信号。
在一实施例中,可以预先设定当存储芯片固件正常时,检测接口的电平信号调整为低电平信号,当存储芯片存在固件异常时,检测接口的电平信号调整为高电平信号,用以告知存储芯片中的存储处理电路当前存储芯片存在固件异常;对应的,此时如若存储芯片检测到检测接口的电平信号为高电平信号时,则可以确定当前存储芯片存在固件异常。
可以理解的是,在其他实施例中,也可以设置当存储芯片的固件正常时,检测接口的电平信号调整为高电平信号,当存储芯片存在固件异常时,检测接口的电平信号调整为低电平信号,对应的,当存储芯片检测到检测接口的电平信号为低电平信号时,则可以确定当前存储芯片存在固件异常。
S120:存储芯片基于启动恢复信号进入恢复模式,以使得嵌入式系统平台能够进入烧录模式。
在存储芯片检测到嵌入式系统平台的链接启动信号,且检测到检测接口的电平信号为启动恢复信号之后,嵌入式系统平台中的存储芯片进一步基于启动恢复信号进入恢复模式,进而使得嵌入式系统平台能够进入烧录模式。
其中,当存储芯片进入恢复模式后,存储芯片会将存储于存储芯片内的固件清除掉,其中,固件至少包括flash信息。故可以将恢复模式理解为存储芯片删除存储于自身内部的flash信息的过程。
存储芯片在检测到嵌入式系统平台的链接启动信号,以及检测到检测接口的信号为启动恢复信号之后,存储芯片则会自主控制自身进入恢复模式,以将存储于自身的flash信息删除掉,进而使得存储芯片进入可以烧录的状态,从而使得嵌入式系统平台能进入烧录模式,使得外部烧录设备可以完成对于嵌入式系统平台的再烧录。嵌入式系统平台可以通过再烧录,使得嵌入式系统平台内的存储芯片内所存储固件可以被处理器调用。换而言之,也可以将对嵌入式系统平台的再烧录理解为对于存储芯片的再烧录,使得存储芯片内重新存储有可被处理器正常调用的固件。
本申请图1所提供的技术方案,通过在存储芯片上设置有检测接口,同时设置存储芯片在检测到嵌入式系统平台的链接启动信号,且检测到检测接口的电平信号为启动恢复信号时,存储芯片则会基于启动恢复信号进入恢复模式,使得嵌入式系统平台能够进入烧录模式,进而实现对嵌入式系统平台中的存储芯片进行重新烧录。在整个过程中无需拆卸存储芯片,即本申请所提供的方案在嵌入式系统平台中的存储芯片不易拆卸时,通过所设置的检测接口的启动恢复信号作为外部触发机制,使得存储芯片可以自主进入恢复模式,进而使得嵌入式系统平台快速进入烧录模式,起到了良好的技术效果。
请参见图3,图3为本申请一种嵌入式系统平台的再烧录方法另一实施例中的流程示意图。在当前实施例中,本申请所提供的方法包括步骤S301至步骤S303。
S301:存储芯片检测到嵌入式系统平台的链接启动信号,且检测到检测接口的电平信号为启动恢复信号。
在当前实施例中,步骤S301与上述步骤S110相同,具体可以参见上文对应部分的阐述,在此不再重复。在当前实施例中,在检测到检测接口的电平信号为启动恢复信号之后,本申请所提供的方法还包括步骤S302。
S302:确定检测接口的电平信号切换为启动恢复信号的时间是否大于或等于第一预设时间。
在检测到检测接口的电平信号为启动恢复信号之后,进一步确定当前检测接口的电平信号切换为启动恢复信号的时间是否大于或等于第一预设时间。其中,第一预设时间是预先设定的经验值。
如若确定得到当前的检测接口的电平信号为启动恢复信号、且保持在启动恢复信号的时间大于或等于第一预设时间,则会进一步执行步骤S303。在当前实施例中,在检测到检测接口的电平信号为启动恢复信号之后,进一步确定检测接口的电平信号被切换为启动恢复信号的连续时间是否大于或等于第一预设时间,可以更为准确稳定的判断检测接口的电平信号是否稳定地输出为启动恢复信号,避免因为短暂的电平跳变从而使得存储芯片进入恢复模式,从而实现使得的存储芯片更为准确的进入恢复模式。
如若步骤S302中确定得到检测接口的电平信号切换为启动恢复信号的时间大于或等于第一预设时间,执行基于启动恢复信号进入恢复模式的步骤,即进一步执行下述步骤S303。
S303:存储芯片基于启动恢复信号进入恢复模式,以使得嵌入式系统平台能够进入烧录模式。
进一步地,在一实施例中,存储芯片基于电平信号进入恢复模式,进一步包括:清除存储于存储芯片的flash信息。
在当前实施例中,当检测得到嵌入式系统平台的链接启动信号,且检测到检测接口的电平信号为启动恢复信号,同时确定得到检测接口的电平信号切换为启动恢复信号的时间大于或等于第一预设时间,此时存储芯片则会进一步自动清除存储于存储芯片内的flash信息。
其中,flash信息包括映射表和信息表。更进一步地,信息表包括协议配置的分区参数。
请参见图4,图4为本申请一种嵌入式系统平台的再烧录方法又一实施例中的流程示意图。
在当前实施例中,本申请所提供的方法包括步骤S401至步骤S404。
S401:存储芯片检测到嵌入式系统平台的链接启动信号,且检测到检测接口的电平信号为启动恢复信号。
S402:存储芯片基于启动恢复信号进入恢复模式,以使得嵌入式系统平台能够进入烧录模式。
在当前实施例中,步骤S401至步骤S402分别与上述步骤S110至步骤S120相同,具体可以参见上文对应部分的阐述。在当前实施例中,在存储芯片基于电平信号进入恢复模式,使得嵌入式系统平台能够进入烧录模式之后,本申请所提供的方法还包括步骤S403和步骤S404。
S403:存储芯片触发嵌入式系统平台切断电源信号,并重新上电。
在存储芯片基于启动恢复信号进入恢复模式,将存储于自身的flash信息全部删除之后,存储芯片进一步触发嵌入式系统平台切断电源信号,以重新上电。
具体地,存储芯片可以通过发送触发信号至嵌入式系统平台内的处理器,进而使得处理器控制嵌入式系统平台控制切断外部电源信号,并重新进行上电。
在另一实施例中,存储芯片还可以是通过发送信号至嵌入式系统平台内的处理器,以使得处理器发出提示信息提示用户,使得用户对嵌入式系统平台进行切断电源信号和重新上电处理。
S404:存储芯片触发嵌入式系统平台将检测接口的信号切换至初始信号,并保持第二预设时间。
在嵌入式系统平台重新上电之后,存储芯片则会触发嵌入式系统平台将检测接口的信号切换至初始信号,并使得检测接口的电平信号保持第二预设时间,用以对外提示此时存储芯片已经完成恢复模式。其中,第二预设时间为预先设置的经验值。
可以理解的是,在其他实施例中,存储芯片在完成恢复模式之后,可以将检测接口的信号切换至初始信号,使得检测接口的信号保持于初始信号上,直至存储芯片内部出现固件异常。
需要说明的是,上述各个实施例中,在技术方案不矛盾的前提下,可以相互结合,以获得一个技术效果更为全面的技术方案,在此不做赘述。
请参见图5,图5为本申请一种存储芯片一实施例中的结构示意图。在当前实施例中,本申请所提供的存储芯片500包括检测接口502和存储处理电路501。
其中,检测接口502用于在超出第三预设时间未收到嵌入式系统平台的处理器的操作指令时产生启动恢复信号。在本申请所提供的技术方案中,存储芯片500可以通过在超出第三预设时间未接收到处理器的操作指令时,控制检测接口502产生启动恢复信号以标识当前存储芯片500所存储的固件存在异常。
存储处理电路501分别与检测接口502和处理器连接,用于在检测到嵌入式系统平台的链接启动信号,且检测到检测接口502的电平信号切换为启动恢复信号时,基于启动恢复信号进入恢复模式,以使得嵌入式系统平台能够进入烧录模式。
进一步地,存储处理电路501还用于在超出第三预设时间未接收到处理器的操作指令时,控制检测接口502产生启动恢复信号(也可以理解为存储处理电路501控制检测接口502将电平信号切换为启动恢复信号)。
进一步地,在另一实施例中,存储处理电路501还用于在检测到检测接口502的电平信号为启动恢复信号之后,进一步确定检测接口502的电平信号切换为启动恢复信号的时间是否大于或等于第一预设时间,并在确定检测接口502的电平信号切换为启动恢复信号的时间大于或等于第一预设时间时,执行基于启动恢复信号进入恢复模式的步骤,控制清除存储于存储芯片500的flash信息。
更进一步地,存储处理电路501还用于在存储芯片500基于启动恢复信号进入恢复模式之后,触发嵌入式系统平台切断电源信号,并重新上电,并触发嵌入式系统平台将检测接口502的信号切换至初始信号,并保持第二预设时间。
请参见图6,图6为本申请一种电子设备一实施例中的结构示意图。在当前实施例中,本申请所提供的电子设备600包括处理器601以及与处理器601耦接的存储芯片602。
其中,处理器601用于在接通电源时,向存储芯片602发送链接启动信号。
存储芯片602用于如上图1至图4所对应的任意一个实施例中所述的方法。
其中,需要说明的是,在上述图1至图4所对应的实施例中,是电子设备600被命名为嵌入式系统平台。
进一步地,在一些实施例中,电子设备600可包括移动终端、车载终端、摄像头、电脑终端、计算机、具备计算存储能力的图像采集设备、服务器等中的任意一种,也可以包括其他任何具有计算处理功能的设备。
请参见图7,图7为本申请一种计算机可读存储介质一实施例中的结构示意图。在当前实施例中,计算机可读存储介质700存储有能够被处理器运行的计算机程序701,计算机程序701用于实现如上图1至图4所对应的任意一个实施例中所述的方法。具体地,上述计算机可读存储介质700可以是存储器、个人计算机、服务器、网络设备,或者U盘等其中的一种,具体在此不做任何限定。
以上所述仅为本申请的实施方式,并非因此限制本申请的专利范围,凡是利用本申请说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本申请的专利保护范围内。

Claims (10)

1.一种嵌入式系统平台的再烧录方法,其特征在于,所述嵌入式系统平台中设置有存储芯片,所述存储芯片上设置有检测接口;所述方法包括:
所述存储芯片检测到所述嵌入式系统平台的链接启动信号,且检测到所述检测接口的电平信号为启动恢复信号;
所述存储芯片基于所述启动恢复信号进入恢复模式,以使得所述嵌入式系统平台能够进入烧录模式。
2.根据权利要求1所述的方法,其特征在于,所述嵌入式系统平台包括处理器,所述处理器用于向所述存储芯片发送操作指令,所述检测接口的电平信号包括所述启动恢复信号和初始信号,所述启动恢复信号为所述存储芯片超出第一预设时间未接收到所述操作指令时,所述检测接口所产生的电平信号。
3.根据权利要求2所述的方法,其特征在于,所述启动恢复信号和所述初始信号中的一个为高电平信号,另一个为低电平信号。
4.根据权利要求1或2所述的方法,其特征在于,所述存储芯片检测到所述嵌入式系统平台的链接启动信号,进一步包括:
所述存储芯片在所述嵌入式系统平台开机时,检测到处理器发送的所述链接启动信号。
5.根据权利要求1所述的方法,其特征在于,
所述检测到所述检测接口的电平信号为启动恢复信号之后,所述方法还包括:
确定所述检测接口的电平信号切换为所述启动恢复信号的时间是否大于或等于第一预设时间;
若是,则执行所述基于所述启动恢复信号进入恢复模式的步骤。
6.根据权利要求1所述的方法,其特征在于,所述存储芯片基于所述启动恢复信号进入恢复模式,进一步包括:
清除存储于所述存储芯片的flash信息。
7.根据权利要求1所述的方法,其特征在于,所述存储芯片基于所述启动恢复信号进入恢复模式之后,所述方法还包括:
所述存储芯片触发所述嵌入式系统平台切断电源信号,并重新上电;
所述存储芯片触发所述嵌入式系统平台将所述检测接口的信号切换至初始信号,并保持第二预设时间。
8.一种存储芯片,其特征在于,所述存储芯片包括:
检测接口,用于在超出第三预设时间未收到嵌入式系统平台的处理器的操作指令时产生启动恢复信号;
存储处理电路,分别与所述检测接口和所述处理器连接,用于在检测到所述嵌入式系统平台的链接启动信号,且检测到所述检测接口的电平信号切换为启动恢复信号时,基于所述启动恢复信号进入恢复模式,以使得所述嵌入式系统平台能够进入烧录模式。
9.一种电子设备,其特征在于,所述电子设备包括处理器以及与所述处理器耦接的存储芯片;其中,
所述处理器用于在接通电源时,向所述存储芯片发送链接启动信号;
所述存储芯片用于执行权利要求1至7任意一项所述的方法。
10.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质存储有能够被处理器运行的计算机程序,所述计算机程序用于实现权利要求1至7任一项所述的方法。
CN202111175920.3A 2021-10-09 2021-10-09 一种嵌入式系统平台的再烧录方法及相关装置 Pending CN115964056A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111175920.3A CN115964056A (zh) 2021-10-09 2021-10-09 一种嵌入式系统平台的再烧录方法及相关装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111175920.3A CN115964056A (zh) 2021-10-09 2021-10-09 一种嵌入式系统平台的再烧录方法及相关装置

Publications (1)

Publication Number Publication Date
CN115964056A true CN115964056A (zh) 2023-04-14

Family

ID=87358786

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111175920.3A Pending CN115964056A (zh) 2021-10-09 2021-10-09 一种嵌入式系统平台的再烧录方法及相关装置

Country Status (1)

Country Link
CN (1) CN115964056A (zh)

Similar Documents

Publication Publication Date Title
EP2506114B1 (en) Method and device for intelligent terminal reset
EP2871825B1 (en) Method for enabling shutdown alarm clock and mobile terminal
CN103425506B (zh) 关机方法及开机方法及通信终端
CN107295166B (zh) 一种双系统移动终端的启动方法以及移动终端
CN109067416B (zh) 一种实现sim卡热插拔及启动的方法和智能硬件
WO2017036156A1 (zh) 终端复位控制方法、控制器及系统
CN100520681C (zh) 电脑及其功能控制方法以及具有睡眠/唤醒功能的设备
CN111246199B (zh) 摄像头测试的控制方法、装置、终端设备及存储介质
US20230088033A1 (en) Wi-fi control method and apparatus and electronic device
CN107766177A (zh) 开机优化方法、装置、存储介质及终端设备
CN112269086A (zh) 充电线缆的识别方法、装置、充电线缆及可读存储介质
CN112114901B (zh) 待机控制电路、方法、设备及存储介质
US11388673B2 (en) Control method and device
CN111026684B (zh) 接口控制方法、接口控制装置及存储介质
CN115964056A (zh) 一种嵌入式系统平台的再烧录方法及相关装置
CN101211269A (zh) 信息处理设备、电源控制方法及存储介质
CN103092711B (zh) 电子设备的断电控制方法及系统与启动控制方法及系统
CN107436854B (zh) 基于cpci电源对终端的主板进行供电的方法及终端
CN113660149B (zh) 设备控制方法及装置、存储介质和电子设备
CN101834748A (zh) 一种主备竞争的方法及装置
CN111966420B (zh) 电子设备及其远程控制方法、终端设备及可读存储介质
CN108881623B (zh) 移动终端控制方法、移动终端及其存储介质
CN108040362B (zh) 移动终端及开机键使能控制方法、及存储介质
CN113438694A (zh) 带宽切换方法、装置、设备和可读存储介质
CN105653992B (zh) 移动终端的开关机控制方法、装置和移动终端

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination