CN115603724A - 一种基于开机按键实现rtc复位的电路和方法 - Google Patents

一种基于开机按键实现rtc复位的电路和方法 Download PDF

Info

Publication number
CN115603724A
CN115603724A CN202211383013.2A CN202211383013A CN115603724A CN 115603724 A CN115603724 A CN 115603724A CN 202211383013 A CN202211383013 A CN 202211383013A CN 115603724 A CN115603724 A CN 115603724A
Authority
CN
China
Prior art keywords
resistor
power supply
module
key
capacitor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202211383013.2A
Other languages
English (en)
Inventor
刘永平
洪丰
王伟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Realbom Information Co Ltd
Original Assignee
Shenzhen Realbom Information Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Realbom Information Co Ltd filed Critical Shenzhen Realbom Information Co Ltd
Priority to CN202211383013.2A priority Critical patent/CN115603724A/zh
Publication of CN115603724A publication Critical patent/CN115603724A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/22Modifications for ensuring a predetermined initial state when the supply voltage has been applied
    • H03K17/223Modifications for ensuring a predetermined initial state when the supply voltage has been applied in field-effect transistor switches
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/24Resetting means

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Electronic Switches (AREA)

Abstract

本申请涉及一种基于开机按键实现RTC复位的电路和方法,电路包括供电模块、按键触发模块、逻辑控制模块和清除CMOS模块,供电模块用于输出工作电压;按键触发模块和供电模块连接,按键触发模块在接收电池电压且开机按键被按下时输出清除触发信号;逻辑控制模块分别和供电模块以及按键触发模块连接,逻辑控制模块接收清除触发信号后输出复位维持信号和供电维持电压;清除CMOS模块分别和按键触发模块以及逻辑控制模块连接,清除CMOS模块的输出端用于和主板上的Clean引脚连接,清除CMOS模块接收复位维持信号和供电维持电压后输出清除信号以用于清除CMOS。本申请在计算机内部只有电池供电时,通过按下开机按键来实现CMOS的清除作用,降低了计算机异常处理的繁琐程度。

Description

一种基于开机按键实现RTC复位的电路和方法
技术领域
本申请涉及计算机异常处理技术领域,尤其是涉及一种基于开机按键实现RTC复位的电路和方法。
背景技术
在计算机内部结构中,CMOS(Complementary Metal Oxide Semiconductor,互补金属氧化物半导体)是计算机主板上的一块可读写的并行或串行FLASH芯片,主要用来保存主板BIOS的硬件配置设置和用户对主板某些参数的设定。在实际应用中,在出现静电、浪涌、非法掉电或者用户设置不当情况下,都可能导致COMS参数错误。不正确的CMOS参数设置,可能导致计算机无法正常启动,需要手动清除CMOS才能使计算机恢复正常。
目前,清除CMOS通常采用CMOS跳线方式和拔出主板上的电池这两种方式。采用CMOS跳线方式进行清除时,需要将CMOS跳线由原先插接的Normal引脚更改到清除CMOS操作对应的Clean引脚上。之后将跳线在Clean引脚上维持一段时间之后再更改回原先插接的Normal引脚上。
上述中的相关技术,在工业环境中使用的计算机通常不支持现场拆机,在计算机存在异常时,一般需要返厂维修处理,存在计算机异常处理较为繁琐的缺陷。
发明内容
为了降低对计算机异常处理的繁琐程度,本申请提供一种基于开机按键实现RTC复位的电路和方法。
第一方面,本申请提供一种基于开机按键实现RTC复位的电路,采用如下的技术方案:
一种基于开机按键实现RTC复位的电路,包括:
供电模块,所述供电模块连接主板电源和电池电源,所述供电模块用于根据接入的主板电源或者是电池电源来输出工作电压;
按键触发模块,所述按键触发模块和所述供电模块连接,所述按键触发模块在接收电池电压且开机按键被按下时输出清除触发信号;
逻辑控制模块,所述逻辑控制模块分别和所述供电模块以及所述按键触发模块连接,所述逻辑控制模块接收清除触发信号后输出复位维持信号和供电维持电压;
清除CMOS模块,所述清除CMOS模块的输入端分别和所述按键触发模块以及所述逻辑控制模块连接,所述清除CMOS模块的输出端用于和主板上的Clean引脚连接,所述清除CMOS模块接收复位维持信号和供电维持电压后输出清除信号以用于清除CMOS。
通过采用上述技术方案,无论计算机是否开机通电,整个电路都能通过供电模块来提供工作电压。在计算机内部只有电池供电时,通过按下开机按键来输出相应的清除触发信号。通过逻辑控制模块来对清除触发信号进行相应的保持,使得消除CMOS模块能够根据逻辑控制模块中输出的复位维持信号和供电维持电压来向Clean引脚输出清除信号,从而清除CMOS。
可选的,所述供电模块包括主板电源接入端、电池电源接入端、第一电阻器R1、第二电阻器R2和双电源输入二极管D1;所述第一电阻器R1串联在所述主板电源接入端和双电源输入二极管D1的一个输入端之间;所述第二电阻器R2串联在所述电池电源接入端和双电源输入二极管D1的一个输入端之间;所述双电源输入二极管D1的输出端用于输出工作电压。
通过采用上述技术方案,利用双电源输入二极管D1来对输出的供电进行选择,在没有主板电源时,有电池电源供电;在存在主板电源时,利用第一电阻器R1和第二电阻器R2的阻值大小来优先导通主板电源所在的二极管,从而降低电池的损耗。
可选的,所述按键触发模块包括触发单元和抑制单元,所述抑制单元和主板电源连接,所述抑制单元在接收主板电压时输出抑制信号;所述触发单元和所述抑制单元连接,所述触发单元在接收电池电压且按键被按下时输出清除触发信号;所述触发单元在接收到抑制信号和电池电压且按键被按下时停止输出清除触发信号。
通过采用上述技术方案,利用抑制单元接收主板电压,来对触发单元进行输出信号的限制,从而确保在系统正常开机上电之后,开机按键的按下动作不会使得按键触发模块输出清除触发信号,从而保证开机按键的正常使用。
可选的,所述触发单元包括第一MOS管Q1、第三电阻器R3、第四电阻器R4、稳压管VD、第一电容器C1和按键开关K;所述第三电阻器R3、所述第四电阻器R4和所述按键开关K依次串联,且所述第三电阻器R3和所述第一MOS管Q1的源极连接,所述按键开关K接地;所述稳压管VD串联在所述第三电阻器R3和所述第四电阻器R4之间的节点以及地线之间;所述第四电阻器R4和所述按键开关K之间的连接节点和所述供电模块的输出端连接;所述第一MOS管Q1的栅极和所述供电模块的输出端连接,所述第一电容器C1串联在所述第一MOS管Q1的栅极和地线之间,所述第一MOS管Q1的漏极输出清除触发信号。
通过采用上述技术方案,在按键开关K没有被按下时,第一MOS管Q1的栅极电平和源极电平均处于高电平状态,第一MOS管Q1的漏极电压无输出。将按键开关K按下之后,第一MOS管Q1的栅极电压直接被拉低,从而使得第一MOS管Q1导通,进而使得第一MOS管Q1的漏极能够输出低电平的清除触发信号。
可选的,所述抑制单元包括第二MOS管Q2、第五电阻器R5、第六电阻器R6、第二电容器C2和第一肖特基二极管SBD1;所述第五电阻器R5和所述第六电阻器R6相互串联,所述第五电阻器R5和主板电源连接,所述第六电阻器R6和地线连接;所述第一肖特基二极管SBD1和所述第五电阻器R5并联,所述第二电容器C2和所述第六电阻器R6并联;所述第二MOS管Q2的栅极连接于所述第五电阻器R5以及所述第六电阻器R6之间的连接节点,所述第二MOS管Q2的源极接地,所述第二MOS管Q2的漏极和所述第一MOS管Q1的栅极连接。
通过采用上述技术方案,在计算机未开机上电时,主板上无系统电源,此时第二MOS管Q2的栅极处于低电平状态。在计算机开机通电之后,主板上存在系统电源,此时由第五电阻器R5和第六电阻器R6组成的分压电路为第二MOS管Q2的栅极提供电压,从而导通第二MOS管Q2。在第二MOS管Q2导通之后,第二MOS管Q2的漏极通过和第二MOS管Q2的栅极连接,直接拉低了第二MOS管Q2的栅极电平,从而确保第一MOS管Q1无法导通,进而无法输出消除触发信号。
可选的,所述逻辑控制模块包括第三MOS管Q3、第四MOS管Q4、第五MOS管Q5、第七电阻器R7、第八电阻器R8、第九电阻器R9、第十电阻器R10、第十一电阻器R11、第三电容器C3、第四电容器C4、第五电容器C5和异或门芯片U1;所述第七电阻器R7串联在所述第三MOS管Q3的源极和栅极之间,所述第三电容器C3串联在所述第三MOS管Q3的漏极和地线之间;所述第八电阻器R8和所述第四电容器C4串联,所述第九电阻器R9和所述第五电容器C5串联,且所述第八电阻器R8和所述第九电阻器R9均和所述第三MOS管Q3的漏极连接,所述第四电容器C4和所述第五电容器C5均和地线连接;所述第十电阻器R10串联在所述第八电阻器R8和所述第四电容器C4之间的连接节点以及所述第四MOS管Q4的漏极之间,所述第十一电阻器R11串联在所述第九电阻器R9和所述第五电容器C5之间的连接节点以及所述第五MOS管Q5的漏极之间,所述第四MOS管Q4的源极以及所述第五MOS管Q5的源极均和地线连接;所述第三MOS管Q3的栅极、所述第四MOS管Q4的栅极以及所述第五MOS管Q5的栅极均和所述按键触发模块的输出端连接;所述异或门芯片U1的电源端和所述第三MOS管Q3的漏极连接,所述异或门芯片U1的第一输入端连接于所述第八电阻器R8和所述第四电容器C4之间的连接节点,所述异或门芯片U1的第二输入端连接于所述第九电阻器R9和所述第五电容器C5之间的连接节点,所述异或门芯片U1的输出端用于输出复位维持信号;所述第四电容器C4和所述第五电容器C5的容量不同。
通过采用上述技术方案,利用第三MOS管Q3的导通来提供供电维持电压。并且由第八电阻器R8和第四电容器C4以及第九电阻器R9和第五电容器C5组成两组不同的RC充电电路,并且两组充电电路具备不同的充电速度。将第四电容器C4和第五电容器C5设置成不同电容值大小,使得输入到异或门芯片U1的两个输入端之间的电平在同一时刻存在一定差值,进而使得异或门芯片U1的输出端能够输出一定时间的维持信号。在第四电容器C4和第五电容器C5均充满电之后,异或门芯片U1的输入端的电平相等,从而改变输出端的电平。并且通过第四MOS管Q4所在电路以及第五MOS管Q5所在电路,在按键触发模块没有输出清除触发信号时,有供电模块对导通第四MOS管Q4和第五MOS管Q5,从而快速对第四电容器C4以及第五电容器C5进行放电处理。
可选的,所述清除CMOS模块包括第六MOS管Q6、第七MOS管Q7、第十二电阻器R12、第十三电阻器R13、第十四电阻器R14、第十五电阻器R15、第十六电阻器R16、第十七电阻器R17、第六电容器C6、第七电容器C7和第二肖特基二极管SBD2;所述第十二电阻器R12、第十三电阻器R13和第十四电阻器R14依次串联,所述第十二电阻器R12远离所述第十四电阻器R14的一端接地,所述第十四电阻器R14远离所述第十二电阻器R12的一端用于接收供电维持电压,所述第十二电阻器R12和所述第十三电阻器R13之间的节点用于接收复位维持信号,所述第六电容器C6串联在所述第十三电阻器R13和所述第十四电阻器R14之间的节点以及地线之间;所述第六MOS管Q6的栅极和所述第六电容器C6远离接地的一端连接,所述第六MOS管Q6的源极接地,所述第十五电阻器R15和所述第六MOS管Q6的漏极连接,所述第十五电阻器R15远离所述第六MOS管Q6的漏极的一端为所述清除CMOS模块的输出端;所述第十六电阻器R16串联在所述第六MOS管Q6的栅极和所述第七MOS管Q7的漏极之间,所述第七MOS管Q7的源极接地;所述第十七电阻器R17和所述第七MOS管Q7的栅极连接;所述第十七电阻器R17和所述第七MOS管Q7的栅极连接;所述第二肖特基二极管SBD2和所述第十七电阻器R17并联,所述第七电容器C7串联在地线和所述第七MOS管Q7的栅极之间。
通过采用上述技术方案,利用第六MOS管Q6的源极接地,来模拟主板上的接地引脚,在第六MOS管Q6导通时,即对应于主板上的Clean引脚接地清除,利用复位维持信号在一段时间内的保持作用,使得CMOS被清除。
第二方面,本申请提供一种基于开机按键实现RTC复位的方法,采用如下的技术方案:
一种基于开机按键实现RTC复位的方法,包括以下步骤:
断开计算机整机的电源连接;
基于按键开关K被按下,确定按键开关K的状态维持超过预设时间阈值;
基于超出预设时间阈值的按键维持时间,确定RTC完成清除复位。
通过采用上述技术方案,在计算机整机的电源确定断开之后,通过按下开机按键,此时无法启动计算机,而计算机内部的主板上只存在电池供电。在计算机无系统电源供电时,通过按下计算机的开机按键,并且维持按键的状态超过预设时间阈值,从而确保主板上的Clean引脚能够持续接收清除信号,进而完成CMOS的清除。
综上所述,本申请包括以下至少一种有益技术效果:
1.在计算机断电状态下,能够按键来实现主板上的CMOS清除工作,避免了打开机箱清除会给用户带来操作较为繁琐的缺陷。
2.在机箱上未设置其他按键,能够兼容现有的计算机,适应性更加广泛。
3.本方案通过纯硬件原理实现,硬件成本低,功耗小。
附图说明
图1是相关技术中计算机清除CMOS的系统模块示意图。
图2是本申请实施例一种基于开机按键实现RTC复位的电路的系统模块图。
图3是本申请实施例一种基于开机按键实现RTC复位的电路中供电模块和按键触发模块的电路原理图。
图4是本申请实施例一种基于开机按键实现RTC复位的电路中逻辑控制模块的电路原理图。
图5是本申请实施例一种基于开机按键实现RTC复位的电路中清除CMOS模块的电路原理图
附图标记说明:1、供电模块;2、按键触发模块;21、触发单元;22、抑制单元;3、逻辑控制模块;4、清除CMOS模块。
具体实施方式
以下结合附图1-5对本申请作进一步详细说明。
参照图1,现有的计算机系统,计算机主板上存在一块CMOS芯片,主要用来保存主板BIOS的硬件配置设置和用户对主板某些参数的设定。当用户使用计算机需要恢复出厂设置时或者用户忘记开机密码时,需要通过清除 CMOS方式来解决。清除CMOS通常有如下两种方式。
方式1、 使用CMOS放电跳线。CMOS放电跳线一般为三针,针脚1-2为“Normal”状态。针脚2-3为“清除CMOS”状态,将跳帽从针脚1-2拨到针脚2-3,保持一分钟后,再将跳线帽恢复到“Normal”状态,完成清除CMOS动作。方式2、拔出主板上的锂电池。
无论是跳线方式还是取锂电池方式都需要拆开机箱取下主板进行操作,拆装机箱一方面会增加人工成本和时间成本,另一方面会提高主板损坏的风险。
在本实施例的描述中,需要理解的是,术语“第一”、“第二”等仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”等的特征可以明示或者隐含地包括一个或者更多个该特征。
本申请实施例公开一种基于开机按键实现RTC复位的电路。
参照图2,一种基于开机按键实现RTC复位的电路包括供电模块1、按键触发模块2、逻辑控制模块3和清除CMOS模块4。供电模块1连接主板电源和电池电源,通过接入的主板电源或者是电池电源来为整个电路提供工作电压。
而按键触发模块2则是包含开机按键,并且按键触发模块2和供电模块1连接,通过开机按键被按下来输出信号。具体的,在电池供电的情况下,当开机按键被按下时,由按键触发模块2输出清除触发信号。对于CMOS的清除,需要Clean引脚上的信号维持一段时间,因此为了保证信号的稳定性,将逻辑控制模块3分别和供电模块1以及按键触发模块2连接,逻辑控制模块3从供电模块1中获取工作电压,并且在接收到清除触发信号后输出复位维持信号和供电维持电压。通过将复位维持信号和供电维持电压均设置成具有一段时间的保持作用,以使得后续能够稳定清除CMOS。清除CMOS模块4的输入端分别和按键触发模块2以及逻辑控制模块3连接,而清除CMOS模块4的输出端则是用于和主板上的Clean引脚连接。利用清除CMOS模块4接收复位维持信号和供电维持电压,来使得清除CMOS模块4输出清除信号,并通过复位维持信号和供电维持电压的保持作用,来使得清除信号具有一段时间的保持作用,从而为Clean引脚提供稳定的清除信号,进而清除CMOS。
参照图3,供电模块1通过连接主板电源以及电池电源,在计算机开机上电时,通过主板电源来进行供电;在计算机关闭时,通过电池电源来进行供电。具体的,供电模块1包括主板电源接入端VAL、电池电源接入端BAT、第一电阻器R1、第二电阻器R2和双电源输入二极管D1。主板电源接入端VAL和主板上的供电端子连接,当计算机开机时,计算机主板上会产生相应的供电电压。而电池电源接入端BAT则是通过连接电池来进行供电输出。
第一电阻器R1串联在主板电源接入端VAL和双电源输入二极管D1的一个输入端之间;第二电阻器R2串联在电池电源接入端BAT和双电源输入二极管D1的一个输入端之间。而双电源输入二极管D1的输出端则是用于输出工作电压。通过将第一电阻器R1和第二电阻器R2设置成不同的阻抗值,从而使得在存在主板电源时,电池电源不输出供电电压。具体表现为第一电阻器R1的阻值大于第二电阻器R2的阻值。
按键触发模块2在接入主板电源时,通过按下开机按键,此时无法输出清除触发信号。而按键触发模块2只通过电池电源进行供电时,通过按键开机按键,则输出清除触发信号。具体的,按键触发模块2包括触发单元21和抑制单元22,触发单元21和供电模块1连接,触发单元21能够接收主板供电电压,也能够接收电池供电电压。触发单元21在接收电池电压时,通过开机按键被按下来输出清除触发信号。抑制单元22和主板电源连接,同时还和触发单元21连接,当抑制单元22在接收到主板电压时输出抑制信号。触发单元21在接收到抑制信号时,触发单元21停止输出清除触发信号。
具体的,触发单元21包括第一MOS管Q1、第三电阻器R3、第四电阻器R4、稳压管VD、第一电容器C1和按键开关K,其中按键开关K为计算机上的开机按键。第三电阻器R3、第四电阻器R4和按键开关K依次串联,第三电阻器R3远离按键开关K的一端和第一MOS管Q1的源极连接,而按键开关K远离第三电阻器R3的一端接地。
稳压管VD串联在第三电阻器R3和第四电阻器R4之间的节点以及地线之间,并且第四电阻器R4和按键开关K之间的连接节点连接于供电模块1的输出端。在按键开关K未导通前,第一MOS管Q1的源极处于高电平状态。第一MOS管Q1的栅极和供电模块1的输出端连接,第一电容器C1串联在第一MOS管Q1的栅极和地线之间。供电模块1输出供电电压时,第一MOS管Q1导通,此时第一MOS管Q1的漏极输出高电平电压信号。当开关按键被按下时,第一MOS管Q1的漏极输出电压由高电平转变为低电平,即清除触发信号为低电平电压信号。
抑制单元22包括第二MOS管Q2、第五电阻器R5、第六电阻器R6、第二电容器C2和第一肖特基二极管SBD1。第五电阻器R5和第六电阻器R6相互串联形成分压电路,第五电阻器R5和主板电源连接,第六电阻器R6和地线连接。第一肖特基二极管SBD1和第五电阻器R5并联,第二电容器C2和第六电阻器R6并联。第二MOS管Q2的栅极连接在第五电阻器R5以及第六电阻器R6之间的连接节点,第二MOS管Q2的源极接地,第二MOS管Q2的漏极和第一MOS管Q1的栅极连接。
当抑制单元22接入主板电源时,由分压电路控制第二MOS管Q2导通,从而拉低第一MOS管Q1的栅极电压,进而关断第一MOS管Q1,使得在主板电源供电时无法输出低电平的清除触发信号。
参照图2和图4,逻辑控制模块3和按键触发模块2连接,逻辑控制模块3在接收到按键触发信号之后,输出稳定的复位维持信号以及供电维持电压。具体的,逻辑控制模块3包括第三MOS管Q3、第四MOS管Q4、第五MOS管Q5、第七电阻器R7、第八电阻器R8、第九电阻器R9、第十电阻器R10、第十一电阻器R11、第三电容器C3、第四电容器C4、第五电容器C5和异或门芯片U1。第七电阻器R7串联在第三MOS管Q3的源极和栅极之间,第三MOS管Q3的源极用于连接供电模块1的输出端。并且第三MOS管Q3为P沟道MOS管。第三电容器C3串联在第三MOS管Q3的漏极和地线之间,第三MOS管Q3的漏极输出供电维持电压。
第八电阻器R8和第四电容器C4串联形成RC充电支路,第九电阻器R9和第五电容器C5串联形成RC充电支路,且第八电阻器R8以及第九电阻器R9均和第三MOS管Q3的漏极连接,第四电容器C4和第五电容器C5均和地线连接。第四电容器C4和第五电容器C5的容量不同,因此第四电容器C4所在支路和第五电容器C5所在支路的充电速度不同。异或门芯片U1的电源端和第三MOS管Q3的漏极连接用于接收工作电压。异或门芯片U1的第一输入端连接于第八电阻器R8和第四电容器C4之间的连接节点,异或门芯片U1的第二输入端连接于第九电阻器R9和第五电容器C5之间的连接节点。由于第四电容器C4和第五电容器C5的容量不同,第四电容器C4和第五电容器C5的充电速度不同。在第四电容器C4以及第五电容器C5均没有充满电时,在同一时刻异或门芯片U1的两个输入端所输入的电压存在压差,使得异或门芯片U1的输出端输出高电平电压信号,并且高电平电压信号能够一直维持到第四电容器C4以及第五电容器C5都充满电。而在第四电容器C4以及第五电容器C5都充满电时,异或门芯片U1则是输出低电平电压信号。本实施例中,复位维持信号为高电平电压信号。通过异或门芯片U1输出的电压信号,使得输出信号能够保持稳定。
第十电阻器R10串联在第八电阻器R8和第四电容器C4之间的连接节点所述第四MOS管Q4的漏极之间,第十一电阻器R11串联在第九电阻器R9和第五电容器C5之间的连接节点以及所述第五MOS管Q5的漏极之间。第四MOS管Q4的源极以及第五MOS管Q5的源极均和地线连接,当第四MOS管Q4和第五MOS管Q5导通时,来对第四电容器C4以及第五电容器C5进行放电。第三MOS管Q3的栅极、第四MOS管Q4的栅极以及第五MOS管Q5的栅极均和按键触发模块2的输出端连接,通过按键触发模块2输出高电平电压信号来进行电容器的放电。
参照图2和图5,清除CMOS模块4根据接收到的复位维持信号和供电维持信号,来向Clean引脚输出稳定的清除信号。具体的,清除CMOS模块4包括第六MOS管Q6、第七MOS管Q7、第十二电阻器R12、第十三电阻器R13、第十四电阻器R14、第十五电阻器R15、第十六电阻器R16、第十七电阻器R17、第六电容器C6、第七电容器C7和第二肖特基二极管SBD2。其中,第十二电阻器R12、第十三电阻器R13和第十四电阻器R14依次串联,并且第十二电阻器R12远离第十四电阻器R14的一端接地,第十四电阻器R14远离第十二电阻器R12的一端和逻辑控制模块3连接,以获取供电维持电压。第十二电阻器R12和第十三电阻器R13之间的节点则是和逻辑控制模块3连接,以用于接收复位维持信号。
第六电容器C6串联在第十三电阻器R13和第十四电阻器R14之间的节点以及地线之间,第六MOS管Q6的栅极和第六电容器C6远离接地的一端连接,第六MOS管Q6的源极接地。在接收到复位维持信号初期,通过第六电容器C6来缓慢增加第六MOS管Q6栅极的电压。第十五电阻器R15和第六MOS管Q6的漏极连接,第十五电阻器R15远离第六MOS管Q6的漏极的一端为清除CMOS模块4的输出端。通过异或门芯片U1和第六电容器C6,确保清除CMOS动作是经过了预设的时间之后完成,同时还确保了在只接入电池电源时,避免由于人为或者其他原因误触发开机案件导致CMOS被误清除的情况。
第十六电阻串联在第六MOS管Q6的栅极和第七MOS管Q7的漏极之间,第七MOS管Q7的源极接地;第十七电阻器R17和第七MOS管Q7的栅极连接。在本实施例中,清除CMOS模块4还包括第二肖特基二极管SBD2和第七电容器C7,第二肖特基二极管SBD2和第十七电阻器R17并联,第七电容器C7串联在地线和第七MOS管Q7的栅极之间。通过第二肖特基二极管SBD2和第七电容器C7,使得第七MOS管Q7的栅极电压稳定增加,同时还能够保持栅极的电压值。
本申请实施例的实施原理为:利用开关按键在接入主板电源和接入电池电源两种状态下产生不同的电压信号,通过在接入电池电源情况下输出的电压信号来驱动逻辑控制模块3工作,使得逻辑控制模块3中的异或门芯片U1能够输出稳定的清除信号。同时,只利用开机按键来对CMOS进行清除,能够在很大程度上降低了在计算机异常时的处理方式的难度。
本申请实施例还公开一种基于开机按键实现RTC复位的方法。基于开机按键实现RTC复位的方法包括以下步骤。
S1、断开计算机整机的电源连接。
其中,对于计算机而言,计算机的开机按钮一旦被按下,计算机内部的硬件启动,从而使得计算机上的电源装置开始输出各种电压值的控制信号或者时供电信号。因此对于通过开机按键来进行RTC的清除复位,在保证开机按键的完好程度下,还要确保计算机不会立刻启动。因此通过断开计算机整机的电源连接,在按下开机按键时,计算机不会像之前一样进入开机工作状态,从而不会影响到计算机的正常使用。
S2、基于按键开关K被按下,确定按键开关K的状态维持超过预设时间阈值。
其中,对于不同的主板厂商,在主板进行出厂前,内部的CMOS清除时间也是固定的。通过主板信息来确定对应于当前主板所对应的清除时间,在计算机的开机按键被按下时,需要对按下的开关按键进行长时间的保持,并且必须保持超过预设时间阈值。在本实施例中,预设时间阈值为异或门芯片U1的输入端之间的时间差值。
S3、基于超出预设时间阈值的按键维持时间,确定RTC完成清除复位。
其中,在按键被按下并且维持超过预设时间,能够确保开机按键的长按复位是有效的,即此时主板上的Clean引脚能够接收到长时间的消除信号,以此来完成CMOS的清除。
以上均为本申请的较佳实施例,并非依此限制本申请的保护范围,故:凡依本申请的结构、形状、原理所做的等效变化,均应涵盖于本申请的保护范围之内。

Claims (8)

1.一种基于开机按键实现RTC复位的电路,其特征在于,包括:
供电模块(1),所述供电模块(1)连接主板电源和电池电源,所述供电模块(1)用于输出工作电压;
按键触发模块(2),所述按键触发模块(2)和所述供电模块(1)连接,所述按键触发模块(2)在接收电池电压且开机按键被按下时输出清除触发信号;
逻辑控制模块(3),所述逻辑控制模块(3)分别和所述供电模块(1)以及所述按键触发模块(2)连接,所述逻辑控制模块(3)接收清除触发信号后输出复位维持信号和供电维持电压;
清除CMOS模块(4),所述清除CMOS模块(4)的输入端分别和所述按键触发模块(2)以及所述逻辑控制模块(3)连接,所述清除CMOS模块(4)的输出端用于和主板上的Clean引脚连接,所述清除CMOS模块(4)接收复位维持信号和供电维持电压后输出清除信号以用于清除CMOS。
2.根据权利要求1所述的一种基于开机按键实现RTC复位的电路,其特征在于:所述供电模块(1)包括主板电源接入端、电池电源接入端、第一电阻器R1、第二电阻器R2和双电源输入二极管D1;所述第一电阻器R1串联在主板电源接入端和双电源输入二极管D1的一个输入端之间;所述第二电阻器R2串联在电池电源接入端和双电源输入二极管D1的一个输入端之间;所述双电源输入二极管D1的输出端用于输出工作电压。
3.根据权利要求1所述的一种基于开机按键实现RTC复位的电路,其特征在于:所述按键触发模块(2)包括触发单元(21)和抑制单元(22),所述抑制单元(22)和主板电源连接,所述抑制单元(22)在接收主板电压时输出抑制信号;所述触发单元(21)和所述抑制单元(22)连接,所述触发单元(21)在接收电池电压且按键被按下时输出清除触发信号;所述触发单元(21)在接收到抑制信号和电池电压且按键被按下时停止输出清除触发信号。
4.根据权利要求3所述的一种基于开机按键实现RTC复位的电路,其特征在于:所述触发单元(21)包括第一MOS管Q1、第三电阻器R3、第四电阻器R4、稳压管VD、第一电容器C1和按键开关K;所述第三电阻器R3、所述第四电阻器R4和所述按键开关K依次串联,且所述第三电阻器R3和所述第一MOS管Q1的源极连接,所述按键开关K接地;所述稳压管VD串联在所述第三电阻器R3和所述第四电阻器R4之间的节点以及地线之间;所述第四电阻器R4和所述按键开关K之间的连接节点和所述供电模块(1)的输出端连接;所述第一MOS管Q1的栅极和所述供电模块(1)的输出端连接,所述第一电容器C1串联在所述第一MOS管Q1的栅极和地线之间,所述第一MOS管Q1的漏极输出清除触发信号。
5.根据权利要求4所述的一种基于开机按键实现RTC复位的电路,其特征在于:所述抑制单元(22)包括第二MOS管Q2、第五电阻器R5、第六电阻器R6、第二电容器C2和第一肖特基二极管SBD1;所述第五电阻器R5和所述第六电阻器R6相互串联,所述第五电阻器R5和主板电源连接,所述第六电阻器R6和地线连接;所述第一肖特基二极管SBD1和所述第五电阻器R5并联,所述第二电容器C2和所述第六电阻器R6并联;所述第二MOS管Q2的栅极连接于所述第五电阻器R5以及所述第六电阻器R6之间的连接节点,所述第二MOS管Q2的源极接地,所述第二MOS管Q2的漏极和所述第一MOS管Q1的栅极连接。
6.根据权利要求1所述的一种基于开机按键实现RTC复位的电路,其特征在于:所述逻辑控制模块(3)包括第三MOS管Q3、第四MOS管Q4、第五MOS管Q5、第七电阻器R7、第八电阻器R8、第九电阻器R9、第十电阻器R10、第十一电阻器R11、第三电容器C3、第四电容器C4、第五电容器C5和异或门芯片U1;所述第七电阻器R7串联在所述第三MOS管Q3的源极和栅极之间,所述第三电容器C3串联在所述第三MOS管Q3的漏极和地线之间;所述第八电阻器R8和所述第四电容器C4串联,所述第九电阻器R9和所述第五电容器C5串联,且所述第八电阻器R8和所述第九电阻器R9均和所述第三MOS管Q3的漏极连接,所述第四电容器C4和所述第五电容器C5均和地线连接;所述第十电阻器R10串联在所述第八电阻器R8和所述第四电容器C4之间的连接节点以及所述第四MOS管Q4的漏极之间,所述第十一电阻器R11串联在所述第九电阻器R9和所述第五电容器C5之间的连接节点以及所述第五MOS管Q5的漏极之间,所述第四MOS管Q4的源极以及所述第五MOS管Q5的源极均和地线连接;所述第三MOS管Q3的栅极、所述第四MOS管Q4的栅极以及所述第五MOS管Q5的栅极均和所述按键触发模块(2)的输出端连接;所述异或门芯片U1的电源端和所述第三MOS管Q3的漏极连接,所述异或门芯片U1的第一输入端连接于所述第八电阻器R8和所述第四电容器C4之间的连接节点,所述异或门芯片U1的第二输入端连接于所述第九电阻器R9和所述第五电容器C5之间的连接节点,所述异或门芯片U1的输出端用于输出复位维持信号;所述第四电容器C4和所述第五电容器C5的容量不同。
7.根据权利要求1所述的一种基于开机按键实现RTC复位的电路,其特征在于:所述清除CMOS模块(4)包括第六MOS管Q6、第七MOS管Q7、第十二电阻器R12、第十三电阻器R13、第十四电阻器R14、第十五电阻器R15、第十六电阻器R16、第十七电阻器R17、第六电容器C6、第七电容器C7和第二肖特基二极管SBD2;所述第十二电阻器R12、第十三电阻器R13和第十四电阻器R14依次串联,所述第十二电阻器R12远离所述第十四电阻器R14的一端接地,所述第十四电阻器R14远离所述第十二电阻器R12的一端用于接收供电维持电压,所述第十二电阻器R12和所述第十三电阻器R13之间的节点用于接收复位维持信号,所述第六电容器C6串联在所述第十三电阻器R13和所述第十四电阻器R14之间的节点以及地线之间;所述第六MOS管Q6的栅极和所述第六电容器C6远离接地的一端连接,所述第六MOS管Q6的源极接地,所述第十五电阻器R15和所述第六MOS管Q6的漏极连接,所述第十五电阻器R15远离所述第六MOS管Q6的漏极的一端为所述清除CMOS模块(4)的输出端;所述第十六电阻器R16串联在所述第六MOS管Q6的栅极和所述第七MOS管Q7的漏极之间,所述第七MOS管Q7的源极接地;所述第十七电阻器R17和所述第七MOS管Q7的栅极连接;所述第二肖特基二极管SBD2和所述第十七电阻器R17并联,所述第七电容器C7串联在地线和所述第七MOS管Q7的栅极之间。
8.一种基于开机按键实现RTC复位的电路,其特征在于,包括以下步骤:
断开计算机整机的电源连接;
基于按键开关K被按下,确定按键开关K的状态维持超过预设时间阈值;
基于超出预设时间阈值的按键维持时间,确定RTC完成清除复位。
CN202211383013.2A 2022-11-07 2022-11-07 一种基于开机按键实现rtc复位的电路和方法 Pending CN115603724A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202211383013.2A CN115603724A (zh) 2022-11-07 2022-11-07 一种基于开机按键实现rtc复位的电路和方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211383013.2A CN115603724A (zh) 2022-11-07 2022-11-07 一种基于开机按键实现rtc复位的电路和方法

Publications (1)

Publication Number Publication Date
CN115603724A true CN115603724A (zh) 2023-01-13

Family

ID=84852584

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211383013.2A Pending CN115603724A (zh) 2022-11-07 2022-11-07 一种基于开机按键实现rtc复位的电路和方法

Country Status (1)

Country Link
CN (1) CN115603724A (zh)

Similar Documents

Publication Publication Date Title
CN204759081U (zh) 一种开关机系统
CN101576764B (zh) Cmos数据清除电路
CN102043693B (zh) 循环上电测试装置
US11923708B2 (en) Low voltage charging control and protection circuit for electronic cigarette and method of charging the electronic cigarette using the circuit
CN103324545B (zh) 电源开关模块、电压产生电路与电源控制方法
CN104202029A (zh) 一种单按键开关机电路及一种头戴显示设备
CN108574260A (zh) 一种背光模组电源保护电路及车载设备
CN109980722B (zh) 一种电源控制装置
CN101299618A (zh) 一种智能手机的实时时钟电路
CN115603724A (zh) 一种基于开机按键实现rtc复位的电路和方法
CN202025278U (zh) 主板cmos清除电路
WO2018133409A1 (zh) 一种电源管理电路、电子设备及电子设备控制方法
CN209497440U (zh) 一种电子设备的按键电路和电子设备
CN114281179B (zh) 一种cpu强制关机控制方法及电路
CN221551187U (zh) 一种电子设备及其异常重启回路
CN110196625B (zh) 一种usb复位电路
CN111900792A (zh) 一种替代物理按键的智能锁复位电路及方法
CN216561698U (zh) 一种开关机电路与电子设备
CN219512634U (zh) Usb模组控制电路、usb设备、电子设备
CN217087540U (zh) 一种利用充电操作复位设备的电路
CN110417086B (zh) 一种电池过度放电的复位控制电路及移动终端
CN110071478B (zh) 一种显示系统欠压保护电路
CN219872325U (zh) 一种系统断电重启电路
CN218633902U (zh) 一种用于电子设备的上电自动开机电路
CN206515779U (zh) 一种计算机开机启动系统

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination