CN115276619B - 一种动态比较器、模数转换器和电子设备 - Google Patents

一种动态比较器、模数转换器和电子设备 Download PDF

Info

Publication number
CN115276619B
CN115276619B CN202211186874.1A CN202211186874A CN115276619B CN 115276619 B CN115276619 B CN 115276619B CN 202211186874 A CN202211186874 A CN 202211186874A CN 115276619 B CN115276619 B CN 115276619B
Authority
CN
China
Prior art keywords
tube
switching tube
electrode
functional
decoupling
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202211186874.1A
Other languages
English (en)
Other versions
CN115276619A (zh
Inventor
舒芋钧
陈俊
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Gaoche Technology Shanghai Co ltd
Fengjia Microelectronics Kunshan Co ltd
Original Assignee
Gaoche Technology Shanghai Co ltd
Fengjia Microelectronics Kunshan Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Gaoche Technology Shanghai Co ltd, Fengjia Microelectronics Kunshan Co ltd filed Critical Gaoche Technology Shanghai Co ltd
Priority to CN202211186874.1A priority Critical patent/CN115276619B/zh
Publication of CN115276619A publication Critical patent/CN115276619A/zh
Application granted granted Critical
Publication of CN115276619B publication Critical patent/CN115276619B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/22Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral
    • H03K5/24Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude
    • H03K5/2472Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude using field effect transistors
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/06Continuously compensating for, or preventing, undesired influence of physical parameters
    • H03M1/08Continuously compensating for, or preventing, undesired influence of physical parameters of noise
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/34Analogue value compared with reference values

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Amplifiers (AREA)

Abstract

本发明涉及集成电路技术领域,公开了一种动态比较器、模数转换器和电子设备。本发明中,该动态比较器包括放大单元和锁存单元;放大单元用于将待比较的信号放大并输出至锁存单元;锁存单元用于对放大单元输出的信号进行正反馈并暂存;放大单元包括第一开关管、第二开关管以及解耦模块;第一开关管和第二开关管的栅极分别为放大单元的两个输入端;解耦模块包括第一解耦功能管和第二解耦功能管;第一解耦功能管连接在第一开关管的栅极和第二开关管的漏极之间,第二解耦功能管连接在第一开关管的漏极和第二开关管的栅极之间;第一解耦功能管和第二解耦功能管均为容性器件。能够减小动态比较器的回踢噪声,进而提高包含动态比较器的器件的精度。

Description

一种动态比较器、模数转换器和电子设备
技术领域
本发明涉及集成电路技术领域,尤其是涉及一种动态比较器、模数转换器和电子设备。
背景技术
比较器能够将输入两个输入端的模拟电压进行比较,并根据大小比较结果输出“高”或“低”两种数字信号。比较器是一种天然的模拟信号到数字信号的转换器,基于此,比较器在模数转化器(ADC)中应用广泛。同时比较器也是ADC中的关键电路,比较器的性能影响着ADC的关键性能。
目前,比较器主要分为静态比较器和动态比较器,其中动态比较器因为其低功耗等优势得到了更为广泛的使用。目前主流的动态比较器设计多为双尾比较器设计,由前置放大级和锁存器级构成。
目前主流的动态比较器中内部节点电位变化很大,在输入端产生的回踢噪声也很大,这就会导致很容易产生时钟馈通。当应用在流水线结构的ADC中时,比较器的回踢噪声会保留在前一级所产生的余量电压中,这种噪声会进而被后级的级间放大器放大,从而影响流水线式ADC的性能。尤其是在比较器输入端的等效阻抗较小的情况下,回踢噪声的影响会变得尤为显著。
发明内容
本发明实施方式的目的在于提供一种动态比较器、模数转换器和电子设备,用以尽可能减小动态比较器的回踢噪声,从而减小包含动态比较器的模数转换器的噪声,进而提高模数转换器的精度。
为了实现上述目的,本发明的实施方式提供了一种动态比较器,包括:放大单元和锁存单元;所述放大单元用于将待比较的信号放大并输出至所述锁存单元;所述锁存单元用于对所述放大单元输出的信号进行正反馈并暂存;所述放大单元包括:第一开关管、第二开关管以及解耦模块;所述第一开关管的栅极为所述放大单元的第一输入端,所述第二开关管的栅极为所述放大单元的第二输入端;所述解耦模块包括第一解耦功能管和第二解耦功能管;其中,所述第一解耦功能管连接在所述第一开关管的栅极和所述第二开关管的漏极之间,所述第二解耦功能管连接在所述第一开关管的漏极和所述第二开关管的栅极之间;所述第一解耦功能管和所述第二解耦功能管均为容性器件。
为了实现上述目的,本发明的实施方式还提供了一种模数转换器,包括如上述的动态比较器。
为了实现上述目的,本发明的实施方式还提供了一种电子设备,包括如上述的模数转换器。
另外,所述第一解耦功能管和所述第二解耦功能管均为场效应管;所述第一解耦功能管的源极连接所述第二解耦功能管的源极,且形成的连接处接地;所述第一解耦功能管连接在所述第一开关管的栅极和所述第二开关管的漏极之间,包括:所述第一解耦功能管的栅极连接所述第一开关管的栅极,所述第一解耦功能管的漏极连接所述第二开关管的漏极;所述第二解耦功能管连接在所述第一开关管的漏极和所述第二开关管的栅极之间,包括:所述第二解耦功能管的栅极连接所述第二开关管的栅极,所述第二解耦功能管的漏极连接所述第一开关管的漏极。
另外,在所述第一开关管和所述第二开关管为相同尺寸的场效应管时,所述第一解耦功能管和所述第二解耦功能管的尺寸均与所述第一开关管相同。解耦模块所包括的第一解耦功能管和第二解耦功能管与第一开关管和第二开关管的尺寸相同,即解耦模块在第一开关管以及第二开关管的栅极和漏极之间增加了与第一开关管和第二开关管相同的器件,因而能够更好地过滤漏极电压变化所产生的高频噪声,实现更优的减弱回踢噪声的效果。
另外,所述放大单元还包括共源共栅模块;所述共源共栅模块包括第一功能管和第二功能管;所述第一功能管连接在所述第一开关管和所述放大单元的第一输出端之间,所述第二功能管连接在所述第二开关管和所述放大单元的第二输出端之间;其中,所述第一功能管和所述第二功能管均为容性器件。共源共栅模块在第一开关管、第二开关管与放大单元的输出端之间加入了共源共栅结构,阻隔了输出端电压的变化对第一开关管和第二开关管的影响。相比传统的动态比较器,当输出端的电压变化时,第一开关管和第二开关管的漏极电压的变化减小,从而使得第一开关管和第二开关管栅极的电压变化也相应减小,即能够实现减小在动态比较器的输入端产生的回踢噪声。
另外,所述第一功能管和所述第二功能管均为场效应管;所述第一功能管连接在所述第一开关管和所述放大单元的第一输出端之间,包括:所述第一功能管的栅极和漏极连接所述放大单元的第一输出端,所述第一功能管的源极连接所述第一开关管的漏极;所述第二功能管连接在所述第二开关管和所述放大单元的第二输出端之间,包括:所述第二功能管的栅极和漏极连接所述放大单元的第二输出端,所述第二功能管的源极连接所述第二开关管的漏极。
另外,所述锁存单元包括:第五开关管、第六开关管、第七开关管、第八开关管、第九开关管、第十开关管以及第二尾部开关管;所述锁存单元的第一输出端上连接有所述第五开关管的漏极、所述第六开关管的栅极、所述第七开关管的漏极、所述第八开关管的栅极以及所述第九开关管的漏极;所述锁存单元的第二输出端上连接有所述第五开关管的栅极、所述第六开关管的漏极、所述第七开关管的栅极、所述第八开关管的漏极以及所述第十开关管的漏极;所述第五开关管的源极与所述第九开关管的源极、所述第六开关管的源极、所述第十开关管的源极连接,且形成的连接处接地;所述第九开关管的栅极连接所述锁存单元的第一输入端,所述第十开关管的栅极连接所述锁存单元的第二输入端;所述第七开关管的源极与所述第八开关管的源极连接,且形成的连接处连接所述第二尾部开关管的漏极;所述第二尾部开关管的栅极连接所述动态比较器的第二时钟信号输入端,所述第二尾部开关管的源极连接电源。
在本发明的实施方式中,动态比较器所包括的放大单元包括:第一开关管、第二开关管以及解耦模块。其中,第一开关管的栅极为所述放大单元的第一输入端,所述第二开关管的栅极为所述放大单元的第二输入端。解耦模块包括第一解耦功能管和第二解耦功能管;其中,所述第一解耦功能管连接在所述第一开关管的栅极和所述第二开关管的漏极之间,所述第二解耦功能管连接在所述第一开关管的漏极和所述第二开关管的栅极之间;所述第一解耦功能管和所述第二解耦功能管均为容性器件。解耦模块在第一开关管以及第二开关管的栅极和漏极之间增加了电容,在第一开关管和第二开关管的漏极电压发生较大变化时,解耦模块相当于一个简单的RC滤波器,能够发挥解耦作用,减小漏极电压变化所产生的纹波,从而减小第一开关管和第二开关管的栅极电压的抖动,也就是减弱回踢噪声的影响。
附图说明
一个或多个实施方式通过与之对应的附图中的图片进行示例性说明,这些示例性说明并不构成对实施方式的限定,附图中具有相同参考数字标号的元件表示为类似的元件,除非有特别申明,附图中的图不构成比例限制。
图1是根据本发明一实施方式中的放大单元的结构示意图;
图2是根据本发明一实施方式中的锁存单元的结构示意图;
图3是根据本发明一实施方式中的动态比较器的结构示意图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合附图对本发明的各实施方式进行详细的阐述。然而,本领域的普通技术人员可以理解,在本发明各实施方式中,为了使读者更好地理解本申请而提出了许多技术细节。但是,即使没有这些技术细节和基于以下各实施方式的种种变化和修改,也可以实现本申请所要求保护的技术方案。
在本发明的描述中,需要理解的是,本文中使用的术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。
此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。应当理解,本文中使用的术语“和/或”仅仅是一种描述关联对象的关联关系,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B这三种情况。
在本发明的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本发明中的具体含义。
本发明的一实施方式涉及一种动态比较器。
下面对本实施例中的动态比较器的实现细节进行具体的说明,以下内容仅为方便理解本方案的实现细节,并非实施本方案的必须。
在本实施方式中,该动态比较器,包括:放大单元和锁存单元;所述放大单元用于将待比较的信号放大并输出至所述锁存单元;所述锁存单元用于对所述放大单元输出的信号进行正反馈并暂存;
所述放大单元的结构示意图可以如图1所示,该放大单元可以包括:第一开关管(请参见图1中示出的M1)、第二开关管(请参见图1中示出的M2)以及解耦模块;所述第一开关管的栅极为所述放大单元的第一输入端(请参见图1中示出的V+),所述第二开关管的栅极为所述放大单元的第二输入端(请参见图1中示出的V-);
所述解耦模块包括第一解耦功能管(请参见图1中示出的Md1)和第二解耦功能管(请参见图1中示出的Md2)。其中,所述第一解耦功能管连接在所述第一开关管的栅极和所述第二开关管的漏极之间,所述第二解耦功能管连接在所述第一开关管的漏极和所述第二开关管的栅极之间;所述第一解耦功能管和所述第二解耦功能管均为容性器件。
解耦模块在第一开关管以及第二开关管的栅极和漏极之间增加了电容,在第一开关管和第二开关管的漏极电压发生较大变化时,解耦模块相当于一个简单的RC滤波器,能够发挥解耦作用,减小漏极电压变化所产生的纹波,从而减小第一开关管和第二开关管的栅极电压的抖动,也就是减弱回踢噪声的影响。
在一个例子中,本实施方式中涉及的解耦模块所包括的第一解耦功能管Md1和所述第二解耦功能管Md2可以均为场效应管。在这种情况下,涉及的动态比较器中放大单元的结构示意图可以继续参考图1。如图1所示,所述第一解耦功能管的源极连接所述第二解耦功能管的源极,且形成的连接处接地(如图1中Vss所示)。
在本例中,所述第一解耦功能管连接在所述第一开关管的栅极和所述第二开关管的漏极之间,可以具体包括:所述第一解耦功能管的栅极连接所述第一开关管的栅极,所述第一解耦功能管的漏极连接所述第二开关管的漏极;所述第二解耦功能管连接在所述第一开关管的漏极和所述第二开关管的栅极之间,可以具体包括:所述第二解耦功能管的栅极连接所述第二开关管的栅极,所述第二解耦功能管的漏极连接所述第一开关管的漏极。
此外,放大单元中涉及的第一开关管和第二开关管可以为尺寸相同的场效应管。此时,所述第一解耦功能管和所述第二解耦功能管的尺寸可以均与所述第一开关管相同。在这种情况下,解耦模块所包括的第一解耦功能管和第二解耦功能管与第一开关管和第二开关管的尺寸相同,即解耦模块在第一开关管以及第二开关管的栅极和漏极之间增加了与第一开关管和第二开关管相同的器件,因而能够更好地过滤漏极电压变化所产生的高频噪声,实现更优的减弱回踢噪声的效果。
此外,本实施方式涉及的放大单元还可以包括共源共栅模块;所述共源共栅模块包括第一功能管和第二功能管;所述第一功能管连接在所述第一开关管和所述放大单元的第一输出端之间,所述第二功能管连接在所述第二开关管和所述放大单元的第二输出端之间;其中,所述第一功能管和所述第二功能管均为容性器件。
此处涉及的共源共栅模块在第一开关管、第二开关管与放大单元的输出端之间加入了共源共栅结构,阻隔了输出端电压的变化对第一开关管和第二开关管的影响。相比传统的动态比较器,当输出端的电压变化时,第一开关管和第二开关管的漏极电压的变化减小,从而使得第一开关管和第二开关管栅极的电压变化也相应减小,即能够实现减小在动态比较器的输入端产生的回踢噪声。
在一个例子中,上述内容中涉及的共源共栅模块所包括的第一功能管和第二功能管可以均为场效应管。在这种情况下,涉及的动态比较器中放大单元的结构示意图可以继续参考图1。
在本例中,前述内容中涉及的所述第一功能管连接在所述第一开关管和所述放大单元的第一输出端之间,可以具体包括:所述第一功能管的栅极和漏极连接所述放大单元的第一输出端(请参见图1中示出的“1”所指示的连接处),所述第一功能管的源极连接所述第一开关管的漏极;所述第二功能管连接在所述第二开关管和所述放大单元的第二输出端(请参见图1中示出的“2”所指示的连接处)之间,可以具体包括:所述第二功能管的栅极和漏极连接所述放大单元的第二输出端,所述第二功能管的源极连接所述第二开关管的漏极。
可以理解地,本实施方式中涉及的技术细节之间可以进行多种组合。例如,解耦模块所包括的第一解耦功能管和第二解耦功能管,以及共源共栅模块所包括的第一功能管和第二功能管可以均为场效应管。这种情况涉及的动态比较器的放大单元的结构示意图可以继续参考图1。在这种情况下,能够将两模块的优点进行更好的结合。在通过耦合模块对回踢噪声进行抑制的同时,可以通过共源共栅模块减小第一开关管和第二开关管的电压变化。从多个角度实现减弱在动态比较器的输入端产生的回踢噪声。
此外,如图1所示,放大单元还可以包括第三开关管(请参见图1中示出的M3)、第四开关管(请参见图1中示出的M4)和第一尾部开关管;所述第三开关管的栅极和所述第四开关管的栅极连接,且形成的连接处连接所述动态比较器的第一时钟信号输入端(请参见图1中示出的CLK);所述第三开关管的源极和所述第四开关管的源极连接,且形成的连接处连接电源;所述第三开关管的漏极连接所述第一开关管的漏极,且形成的连接处为所述放大单元的第一输出端(应当说明的是,第三开关管的漏极和第一开关管的漏极可以直接连接在一起,而在如图1所示的设置有共源共栅模块的放大单元中,第三开关管的漏极和第一开关管的漏极也可以通过共源共栅模块所包括的第一功能管连接在一起,在这种情况下,第三开关管的漏极和第一功能管的漏极的连接处为放大单元的第一输出端);所述第四开关管的漏极连接所述第二开关管的漏极,且形成的连接处为所述放大单元的第二输出端(应当说明的是,第四开关管的漏极和第二开关管的漏极可以直接连接在一起,而在如图1所示的设置有共源共栅模块的放大单元中,第四开关管的漏极和第二开关管的漏极也可以通过共源共栅模块所包括的第二功能管连接在一起,在这种情况下,第四开关管的漏极和第二功能管的漏极的连接处为放大单元的第二输出端);所述第一开关管的源极与所述第二开关管的源极连接,且连接处通过所述第一尾部开关管接地。
此外还值得一提的是,在本实施方式中动态比较器所包括的锁存单元可以包括第五开关管、第六开关管、第七开关管、第八开关管、第九开关管、第十开关管以及第二尾部开关管。此时,锁存单元的结构示意图可以如图2所示。所述锁存单元的第一输出端上连接有所述第五开关管的漏极、所述第六开关管(请参见图2中示出的M6)的栅极、所述第七开关管(请参见图2中示出的M7)的漏极、所述第八开关管(请参见图2中示出的M8)的栅极以及所述第九开关管(请参见图2中示出的M9)的漏极;所述锁存单元的第二输出端上连接有所述第五开关管的栅极、所述第六开关管的漏极、所述第七开关管的栅极、所述第八开关管的漏极以及所述第十开关管(请参见图2中示出的M10)的漏极;所述第五开关管的源极与所述第九开关管的源极、所述第六开关管的源极、所述第十开关管的源极连接,且形成的连接处接地;所述第九开关管的栅极连接所述锁存单元的第一输入端(请参见图2中示出的“1”所指示的输入端),所述第十开关管的栅极连接所述锁存单元的第二输入端(请参见图2中示出的“2”所指示的输入端);所述第七开关管的源极与所述第八开关管的源极连接,且形成的连接处连接所述第二尾部开关管的漏极;所述第二尾部开关管的栅极连接所述动态比较器的第二时钟信号输入端(请参见图2中示出的CLKb),所述第二尾部开关管的源极连接电源。
可以理解地,锁存单元的第一输入端即为前述内容中放大单元的第一输出端,锁存单元的第二输入端即为前述内容中放大单元的第二输出端。包括放大单元和锁存单元的动态比较器可以参考如图3所示的结构示意图。值得说明的是,图3中示出的Vdd为电源电压。
在本实施方式中,动态比较器所包括的放大单元包括:第一开关管、第二开关管以及解耦模块。其中,第一开关管的栅极为所述放大单元的第一输入端,所述第二开关管的栅极为所述放大单元的第二输入端。解耦模块包括第一解耦功能管和第二解耦功能管;其中,所述第一解耦功能管连接在所述第一开关管的栅极和所述第二开关管的漏极之间,所述第二解耦功能管连接在所述第一开关管的漏极和所述第二开关管的栅极之间;所述第一解耦功能管和所述第二解耦功能管均为容性器件。解耦模块在第一开关管以及第二开关管的栅极和漏极之间增加了电容,在第一开关管和第二开关管的漏极电压发生较大变化时,解耦模块相当于一个简单的RC滤波器,能够发挥解耦作用,减小漏极电压变化所产生的纹波,从而减小第一开关管和第二开关管的栅极电压的抖动,也就是减弱回踢噪声的影响。
本发明的一实施方式涉及一种模数转换器,包括如前述实施方式中涉及的动态比较器。可以理解地,前述实施方式中公开的技术细节在本实施方式中依然适用,因此为减少重复,在本实施方式中不再赘述。在本实施方式中,模数转换器所包括的动态比较器中的放大单元包括:第一开关管、第二开关管以及解耦模块。其中,第一开关管的栅极为所述放大单元的第一输入端,所述第二开关管的栅极为所述放大单元的第二输入端。解耦模块包括第一解耦功能管和第二解耦功能管;其中,所述第一解耦功能管连接在所述第一开关管的栅极和所述第二开关管的漏极之间,所述第二解耦功能管连接在所述第一开关管的漏极和所述第二开关管的栅极之间;所述第一解耦功能管和所述第二解耦功能管均为容性器件。解耦模块在第一开关管以及第二开关管的栅极和漏极之间增加了电容,在第一开关管和第二开关管的漏极电压发生较大变化时,解耦模块相当于一个简单的RC滤波器,能够发挥解耦作用,减小漏极电压变化所产生的纹波,从而减小第一开关管和第二开关管的栅极电压的抖动,也就是减弱回踢噪声的影响。
在这种情况下,模数转换器的噪声也得到了减小,其精度能够大大提高。尤其是对于采样电容较小的超高速模数转换器电路,能够起到更好的优化效果。
本发明的另一实施方式涉及一种电子设备,包括如前述实施方式中涉及的模数转换器。可以理解地,前述实施方式中公开的技术细节在本实施方式中依然适用,因此为减少重复,在本实施方式中不再赘述。在本实施方式中公开的电子设备中,模数转换器所包括的动态比较器中的放大单元包括:第一开关管、第二开关管以及解耦模块。其中,第一开关管的栅极为所述放大单元的第一输入端,所述第二开关管的栅极为所述放大单元的第二输入端。解耦模块包括第一解耦功能管和第二解耦功能管;其中,所述第一解耦功能管连接在所述第一开关管的栅极和所述第二开关管的漏极之间,所述第二解耦功能管连接在所述第一开关管的漏极和所述第二开关管的栅极之间;所述第一解耦功能管和所述第二解耦功能管均为容性器件。解耦模块在第一开关管以及第二开关管的栅极和漏极之间增加了电容,在第一开关管和第二开关管的漏极电压发生较大变化时,解耦模块相当于一个简单的RC滤波器,能够发挥解耦作用,减小漏极电压变化所产生的纹波,从而减小第一开关管和第二开关管的栅极电压的抖动,也就是减弱回踢噪声的影响。
值得一提的是,本发明上述实施方式中所涉及到的各模块均为逻辑模块,在实际应用中,一个逻辑单元可以是一个物理单元,也可以是一个物理单元的一部分,还可以以多个物理单元的组合实现。此外,为了突出本发明的创新部分,本实施方式中并没有将与解决本发明所提出的技术问题关系不太密切的单元引入,但这并不表明本实施方式中不存在其它的单元。上述实施例是提供给本领域普通技术人员来实现和使用本发明的,本领域普通技术人员可以在不脱离本申请的发明思想的情况下,对上述实施例做出种种修改或变化,因而本发明的保护范围并不被上述实施例所限,而应该符合权利要求书所提到的创新性特征的最大范围。

Claims (9)

1.一种动态比较器,包括:放大单元和锁存单元;所述放大单元用于将待比较的信号放大并输出至所述锁存单元;所述锁存单元用于对所述放大单元输出的信号进行正反馈并暂存;
其特征在于,所述放大单元包括:第一开关管、第二开关管以及解耦模块;所述第一开关管的栅极为所述放大单元的第一输入端,所述第二开关管的栅极为所述放大单元的第二输入端;所述解耦模块包括第一解耦功能管和第二解耦功能管;其中,所述第一解耦功能管连接在所述第一开关管的栅极和所述第二开关管的漏极之间,所述第二解耦功能管连接在所述第一开关管的漏极和所述第二开关管的栅极之间;
所述第一解耦功能管和所述第二解耦功能管均为容性器件;
其中,所述第一解耦功能管和所述第二解耦功能管均为场效应管;
所述第一解耦功能管的源极连接所述第二解耦功能管的源极,且形成的连接处接地;
所述第一解耦功能管连接在所述第一开关管的栅极和所述第二开关管的漏极之间,包括:所述第一解耦功能管的栅极连接所述第一开关管的栅极,所述第一解耦功能管的漏极连接所述第二开关管的漏极;
所述第二解耦功能管连接在所述第一开关管的漏极和所述第二开关管的栅极之间,包括:所述第二解耦功能管的栅极连接所述第二开关管的栅极,所述第二解耦功能管的漏极连接所述第一开关管的漏极。
2.根据权利要求1所述的动态比较器,其特征在于,在所述第一开关管和所述第二开关管为相同尺寸的场效应管时,所述第一解耦功能管和所述第二解耦功能管的尺寸均与所述第一开关管相同。
3.根据权利要求1所述的动态比较器,其特征在于,所述放大单元还包括共源共栅模块;
所述共源共栅模块包括第一功能管和第二功能管;所述第一功能管连接在所述第一开关管和所述放大单元的第一输出端之间,所述第二功能管连接在所述第二开关管和所述放大单元的第二输出端之间;其中,所述第一功能管和所述第二功能管均为容性器件。
4.根据权利要求3所述的动态比较器,其特征在于,所述第一功能管和所述第二功能管均为场效应管;
所述第一功能管连接在所述第一开关管和所述放大单元的第一输出端之间,包括:所述第一功能管的栅极和漏极连接所述放大单元的第一输出端,所述第一功能管的源极连接所述第一开关管的漏极;
所述第二功能管连接在所述第二开关管和所述放大单元的第二输出端之间,包括:所述第二功能管的栅极和漏极连接所述放大单元的第二输出端,所述第二功能管的源极连接所述第二开关管的漏极。
5.根据权利要求2所述的动态比较器,其特征在于,所述放大单元还包括共源共栅模块;所述共源共栅模块包括第一功能管和第二功能管,所述第一功能管和所述第二功能管均为场效应管;
所述第一功能管的栅极和漏极连接所述放大单元的第一输出端,所述第一功能管的源极连接所述第一开关管的漏极;所述第二功能管的栅极和漏极连接所述放大单元的第二输出端,所述第二功能管的源极连接所述第二开关管的漏极。
6.根据权利要求1所述的动态比较器,其特征在于,所述放大单元还包括第三开关管、第四开关管和第一尾部开关管;
所述第三开关管的栅极和所述第四开关管的栅极连接,且形成的连接处连接所述动态比较器的第一时钟信号输入端;
所述第三开关管的源极和所述第四开关管的源极连接,且形成的连接处连接电源;
所述第三开关管的漏极连接所述第一开关管的漏极,且形成的连接处为所述放大单元的第一输出端;所述第四开关管的漏极连接所述第二开关管的漏极,且形成的连接处为所述放大单元的第二输出端;
所述第一开关管的源极与所述第二开关管的源极连接,且连接处通过所述第一尾部开关管接地。
7.根据权利要求1至6中任一项所述的动态比较器,其特征在于,所述锁存单元包括:第五开关管、第六开关管、第七开关管、第八开关管、第九开关管、第十开关管以及第二尾部开关管;
所述锁存单元的第一输出端上连接有所述第五开关管的漏极、所述第六开关管的栅极、所述第七开关管的漏极、所述第八开关管的栅极以及所述第九开关管的漏极;
所述锁存单元的第二输出端上连接有所述第五开关管的栅极、所述第六开关管的漏极、所述第七开关管的栅极、所述第八开关管的漏极以及所述第十开关管的漏极;
所述第五开关管的源极与所述第九开关管的源极、所述第六开关管的源极、所述第十开关管的源极连接,且形成的连接处接地;
所述第九开关管的栅极连接所述锁存单元的第一输入端,所述第十开关管的栅极连接所述锁存单元的第二输入端;
所述第七开关管的源极与所述第八开关管的源极连接,且形成的连接处连接所述第二尾部开关管的漏极;
所述第二尾部开关管的栅极连接所述动态比较器的第二时钟信号输入端,所述第二尾部开关管的源极连接电源。
8.一种模数转换器,其特征在于,包括如权利要求1至权利要求7中任一项所述的动态比较器。
9.一种电子设备,其特征在于,包括如权利要求8所述的模数转换器。
CN202211186874.1A 2022-09-28 2022-09-28 一种动态比较器、模数转换器和电子设备 Active CN115276619B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202211186874.1A CN115276619B (zh) 2022-09-28 2022-09-28 一种动态比较器、模数转换器和电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211186874.1A CN115276619B (zh) 2022-09-28 2022-09-28 一种动态比较器、模数转换器和电子设备

Publications (2)

Publication Number Publication Date
CN115276619A CN115276619A (zh) 2022-11-01
CN115276619B true CN115276619B (zh) 2023-02-17

Family

ID=83757899

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211186874.1A Active CN115276619B (zh) 2022-09-28 2022-09-28 一种动态比较器、模数转换器和电子设备

Country Status (1)

Country Link
CN (1) CN115276619B (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108540130A (zh) * 2018-04-10 2018-09-14 中国科学院微电子研究所 一种动态比较器
CN114389585A (zh) * 2022-01-13 2022-04-22 电子科技大学 一种高速低失调锁存比较器
CN216625715U (zh) * 2021-12-29 2022-05-27 深圳芯启航科技有限公司 浮空型动态锁存比较器和逐次逼近型模数转换器
CN114759912A (zh) * 2022-04-21 2022-07-15 湖南国科微电子股份有限公司 一种动态比较器和模拟数字转换器

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108540130A (zh) * 2018-04-10 2018-09-14 中国科学院微电子研究所 一种动态比较器
CN216625715U (zh) * 2021-12-29 2022-05-27 深圳芯启航科技有限公司 浮空型动态锁存比较器和逐次逼近型模数转换器
CN114389585A (zh) * 2022-01-13 2022-04-22 电子科技大学 一种高速低失调锁存比较器
CN114759912A (zh) * 2022-04-21 2022-07-15 湖南国科微电子股份有限公司 一种动态比较器和模拟数字转换器

Also Published As

Publication number Publication date
CN115276619A (zh) 2022-11-01

Similar Documents

Publication Publication Date Title
Chang et al. A 1.4-V 10-bit 25-MS/s pipelined ADC using opamp-reset switching technique
US8957803B2 (en) Capacitive voltage divider
CN109120243B (zh) 时钟驱动电路
CN112491377B (zh) 一种带动态共模反馈的放大器电路
CN110912540B (zh) 一种低动态失配的高速预放大锁存比较器
CN111200402A (zh) 一种能够提升增益的高线性度动态残差放大器电路
US6970038B2 (en) Switching scheme to improve linearity and noise in switched capacitor stage with switched feedback capacitor
US8362831B2 (en) Reference voltage buffer and method thereof
KR101960180B1 (ko) 연산 증폭기 이득 보상 기능을 가지는 이산-시간 적분기 회로
CN110943726A (zh) 一种多通道多级并行超高速采样保持电路
CN111313871B (zh) 动态预放大电路和动态比较器
CN115276619B (zh) 一种动态比较器、模数转换器和电子设备
EP3661054B1 (en) Preamplifier circuit with floating transconductor
CN101471647A (zh) 比较器
CN209134390U (zh) 一种动态比较器电路
US7479915B1 (en) Comparator architecture
CN116015256A (zh) 自带失调消除的比较器
Yasser et al. A comparative analysis of optimized low-power comparators for biomedical-adcs
CN108199700B (zh) 一种高精度的比较器电路
CN113114181A (zh) 一种具有亚稳态抑制技术的高速动态比较器
CN116470889B (zh) 一种比较器电路、模拟数字转换器以及电子设备
KR100345668B1 (ko) 커패시터 간의 부정합에 의한 에러를 최소화한 디지털-아날로그 변환 장치
CN116488622B (zh) 一种低功耗动态比较器
CN116865729B (zh) 比较器、模数转换器及电子设备
CN111446946B (zh) 一种单端输出的低噪声全差分开关电容滤波器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant