CN114999398B - 像素电路及其老化驱动方法、阵列基板、显示装置 - Google Patents

像素电路及其老化驱动方法、阵列基板、显示装置 Download PDF

Info

Publication number
CN114999398B
CN114999398B CN202210645651.0A CN202210645651A CN114999398B CN 114999398 B CN114999398 B CN 114999398B CN 202210645651 A CN202210645651 A CN 202210645651A CN 114999398 B CN114999398 B CN 114999398B
Authority
CN
China
Prior art keywords
transistor
control
signal
node
driving
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202210645651.0A
Other languages
English (en)
Other versions
CN114999398A (zh
Inventor
周茂林
刘翔鹏
施志杰
叶新
张云鹏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Chengdu BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202210645651.0A priority Critical patent/CN114999398B/zh
Publication of CN114999398A publication Critical patent/CN114999398A/zh
Application granted granted Critical
Publication of CN114999398B publication Critical patent/CN114999398B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/046Dealing with screen burn-in prevention or compensation of the effects thereof

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请涉及一种像素电路及其老化驱动方法、阵列基板、显示装置,该像素电路包括:驱动单元、发光控制单元、分流控制单元、发光器件;驱动单元用于在第一节点的控制下产生驱动信号;发光控制单元用于在发光控制信号端的控制下,将第一信号端的第一信号提供给所述驱动单元的第一端,和/或,将所述驱动单元的驱动信号提供给第二节点;分流控制单元用于在第一控制信号端的控制下,将初始化信号端的初始化信号提供给所述第二节点;发光器件用于在所述第二节点的控制下进行发光,从而可以通过分流控制单元改变老化工艺时像素电路的电流流通路径,实现了老化状态下的电流分流,保护发光器件和像素电路。

Description

像素电路及其老化驱动方法、阵列基板、显示装置
技术领域
本申请涉及显示技术领域,尤其涉及一种像素电路及其老化驱动方法、阵列基板、显示装置。
背景技术
在显示面板的制备过程中,为了消除薄膜晶体管(Thin Film Transistor,TFT)漏电引起的亮点,需要对面板中的像素单元(Cell)进行老化(Aging)工艺。
具体而言,在老化工艺中需要对像素电路中各个TFT施加电压,使得像素电路产生老化电流,实现像素电路的老化工艺处理。然而,当给像素电路中的驱动TFT施加较大电压时,会产生较大的老化驱动电流,可能会对发光器件及像素电路产生灼伤,造成器件和像素电路损坏的问题。
发明内容
为了解决上述技术问题或者至少部分地解决上述技术问题,本申请提供了一种像素电路及其老化驱动方法、阵列基板、显示装置。
第一方面,本申请提供了一种像素电路,包括:驱动单元、发光控制单元、分流控制单元、发光器件;
所述驱动单元,用于在第一节点的控制下产生驱动信号;
所述发光控制单元,用于在发光控制信号端的控制下,将第一信号端的第一信号提供给所述驱动单元的第一端,和/或,将所述驱动单元的驱动信号提供给第二节点;
所述分流控制单元,用于在第一控制信号端的控制下,将初始化信号端的初始化信号提供给所述第二节点;
所述发光器件,用于在所述第二节点的控制下进行发光。
可选的,所述分流控制单元包含:分流晶体管;
所述分流晶体管的栅极与所述第一控制信号端电连接,所述分流晶体管的第一极与所述第二节点,所述分流晶体管的第二极与所述初始化信号端电连接。
可选的,所述发光控制单元包含:第一发光控制晶体管和/或第二发光控制晶体管;
所述第一发光控制晶体管,用于在所述发光控制信号端的控制下将所述第一信号端的第一信号提供给所述驱动单元的第一端;
所述第二发光控制晶体管,用于在所述发光控制信号端的控制下将所述驱动单元的驱动信号提供给所述第二节点。
可选的,所述驱动单元包含:驱动晶体管;
所述驱动晶体管的第一极与所述第一发光控制晶体管的第二极电连接,所述驱动晶体管的第二极与所述第二发光控制晶体管的第一极电连接,所述驱动晶体管的栅极与所述第一节点电连接;
所述发光器件的第一极与所述第二节点电连接,所述发光器件的第二极与第二信号端电连接。
可选的,所述像素电路还包括:复位单元和存储单元;
所述复位单元,用于在复位信号端的控制下,将所述初始化信号提供给所述第一节点和/或所述第二节点;
所述存储单元,用于使所述驱动单元的控制端与所述第一信号端之间的电压稳定。
可选的,所述复位信号端包含第一复位信号端和第二复位信号端,所述复位单元包含:第一复位晶体管和/或第二复位晶体管;
所述第一复位晶体管,用于在所述第一复位信号端的控制下,将所述初始化信号端的初始化电压信号提供给所述第一节点;
所述第二复位晶体管,用于在第二复位信号端的控制下,将所述初始化信号端的初始化电压信号提供给所述第二节点。
可选的,所述像素电路还包括:数据写入单元和写入补偿单元;
所述数据写入单元,用于在第二控制信号端的控制下,将数据信号端的数据信号写入所述驱动单元的第一端;
所述写入补偿单元,用于在所述第二控制信号端的控制下,向所述第一节点提供写入补偿信号。
可选的,所述数据写入单元包括第一晶体管,所述第一晶体管的第一极与所述数据信号端电连接,所述第一晶体管的第二极与所述驱动晶体管的第一极电连接,所述第一晶体管的栅极与所述第二控制信号端电连接;
可选的,所述写入补偿单元包含第二晶体管和第三晶体管,所述第二晶体管的第一极与所述第三晶体管的第一极电连接,所述第二晶体管的第二极与所述驱动晶体管的第二极电连接,所述第二晶体管的栅极与所述第二控制信号端电连接;
所述第三晶体管的第一极与所述第一节点连接,所述第三晶体管的栅极与所述第一控制信号端连接;
其中,所述第二控制信号端与所述第二复位信号端为同一个信号端。
可选的,所述存储单元包括:存储电容,所述存储电容的一端与所述第一信号端电连接,所述存储电容的另一端与所述第一节点电连接;
所述第一复位晶体管的第一极与所述第一节点电连接,所述第一复位晶体管的第二极与所述初始化信号端连接,所述第一复位晶体管的栅极与所述第一复位信号端连接;
所述第二复位晶体管的第一极与所述第二节点电连接,所述第二复位晶体管的第二极与所述初始化信号端电连接,所述第二复位晶体管的栅极与所述第二复位信号端电连接。
第二方面,本申请实施例提供了一种基于像素电路的老化驱动方法,包括:
在第一控制信号端的控制下,将初始化信号端的初始化信号提供给第二节点;
在发光控制信号端的控制下,将第一信号端的第一信号提供给驱动单元的第一端,和/或,将所述驱动单元的驱动信号提供给第二节点;
其中,所述驱动单元用于在第一节点的控制下产生驱动信号,所述第二节点用于控制发光器件进行发光。
第三方面,本申请实施例提供一种阵列基板,包括上述第一方面任一所述的像素电路。
第四方面,本申请实施例提供一种显示装置,包括上述第三方面所述的阵列基板。
本申请实施例提供的像素电路及其老化驱动方法、阵列基板,通过驱动单元在第一节点的控制下产生驱动信号,并可通过分流控制单元在第一控制信号端的控制下将初始化信号端的初始化信号提供给第二节点,使得发光器件可以在第二节点的控制下进行发光,改变了老化工艺进行时像素电路的电流流通路径,实现了老化状态下的电流分流,进而降低老化大电流所产生的器件及像素电路灼伤风险,即解决了现有技术中因给驱动TFT施加较大电压产生较大老化驱动电流所造成的发光器件及像素电路损坏的问题。
附图说明
此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本申请的实施例,并与说明书一起用于解释本申请的原理。
为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,对于本领域普通技术人员而言,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为相关技术中一种像素电路的结构示意图;
图2为本申请实施例提供的一种像素电路的结构示意图;
图3为本申请实施例可选示例提供的一种像素电路的结构示意图;
图4为本申请一个可选实施例提供的一种像素电路的结构示意图;
图5为本申请一个示例中提供的一种像素电路的结构示意图;
图6为本申请一个示例中提供的一种像素电路的驱动时序示意图;
图7为本申请提供的一种基于像素电路的老化驱动方法的步骤流程图;
图8为本申请提供的一种显示装置的结构示意图。
具体实施方式
为使本申请实施例的目的、技术方案和优点更加清楚,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本申请的一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本申请保护的范围。
目前,现有一些相关的像素电路在老化工艺处理时,需要对像素电路中各个TFT施加电压,使得像素电路产生老化电流,以实现像素电路的老化工艺处理。例如,在老化过程中,发光控制信号端EM的发光控制信号和第一控制信号端Gate-N的第一控制信号均为低电平信号,如图1所示,第七晶体管T7和第八晶体管T8导通,复位信号端Reset-P的复位信号和第二控制信号端Gate-P的第二控制信号均为高电平信号,第五晶体管T5、第二晶体管T2、第一晶体管T1、第六晶体管T6以及第三晶体管T3均关闭,第四晶体管T4根据第一节点N1的电压开启或关闭,如在第四晶体管T4根据第一节点N1的电压开启的情况下,若第一节点N1的电压不变,则第三节点N3写入第一电源信号端ELVDD的电压,第二节点N2写入写入第二电源信号端ELVSS的电压,此时的电流路径为:第一电源信号端ELVDD→第七晶体管T7→第四晶体管T4→第八晶体管T8T6→OLED→第一电源信号端ELVSS。若在第一电源信号端ELVDD上施加较大的电压,则会在驱动晶体管T4上施加了比较大的电压,相应的产生了比较大的老化驱动电流,按照上述电流路径,驱动晶体管T4产生的老化驱动电流直接流入发光器件OLED,容易对发光器件OLED及像素电路产生灼伤,造成器件和像素电路损坏。可见,现有相关技术中的像素电路驱动晶体管产生的老化驱动电流的流通路径直接通过发光器件,在老化驱动电流比较大时,容易产生发光器件灼伤、像素电路损坏等问题。
本申请实施例的核心构思之一在于,提供一种新的像素电路,通过在像素电路中添加分流控制单元,改变老化工艺进行时像素电路产生的电流流通路径,实现老化状态下的电流分流,降低老化大电流产生的器件及像素电路灼伤风险,从而保护器件及像素电路。
为便于对本申请实施例的理解,下面将结合附图以及具体实施例做进一步的解释说明,实施例并不构成对本申请实施例的限定。
图2为本申请实施例提供的一种像素电路的结构示意图,该像素电路包括:驱动单元210、发光控制单元220、分流控制单元230和发光器件240。其中,所述驱动单元210用于在第一节点N1的控制下产生驱动信号;所述发光控制单元220用于在发光控制信号端EM的控制下将第一信号端EV1的第一信号提供给所述驱动单元210的第一端,和/或,将所述驱动单元210的驱动信号提供给第二节点N2,使得发光器件240可以在第二节点N2的控制下进行发光;所述分流控制单元230用于在第一控制信号端Gate-N的控制下,将初始化信号端Vinit的初始化信号提供给所述第二节点N2,使得发光器件240可以在第二节点N2的控制下进行发光;所述发光器件240,用于在所述第二节点N2的控制下进行发光。
具体的,本申请实施例中的驱动单元210的控制端可以与第一节点N1电连接,使得驱动单元210可以在第一节点N2的控制下产生驱动信号,如可以依据第一节点N1的电压值产生驱动信号,且该驱动信号可以用于驱动发光器件进行发光,如驱动信号可以通过发光控制控制单元120传输到给发光器件240,使得发光器件240可以在第二节点N2的控制下依据该驱动信号进行发光。发光控制单元220的控制端可以与发光控制信号EM电连接,使得发光控制单元220可以在发光控制信号端EM的控制下,将第一信号端EV1的第一信号提供给驱动单元210的第一端,和/或,将驱动单元120的驱动信号提供给第二节点N2,以便后续发光器件240可以在第二节点N2的控制下依据该驱动信号进行发光。
本申请实施例中的分流控制单元230的第一端可以与第二节点N2电连接,分流控制单元230的第二端可以与初始化信号端Vinit电连接,且该分流控制单元230的的控制端可以与第一控制信号端Gate-N电连接,使得分流控制单元230可以在第一控制信号端Gate-N的控制下,将初始化信号端Vinit的初始化信号传输至第二节点N2,如可以在老化驱动过程中,基于该第一控制信号端Gate-N的第一控制信号将初始化信号端Vinit的初始化信号提供给第二节点N2,使得发光器件240可以在第二节点的控制下依据驱动信号进行发光,从而改变老化工艺进行时像素电路的老化电流流通路径,实现了老化状态下的电流分流,进而降低老化大电流产生的器件及像素电路灼伤风险。
可见,本申请实施例提供的像素电路通过发光控制单元220在发光控制信号端EM的控制下,将驱动单元210输出的驱动信号传输至第二节点N2,并可通过分流控制单元230将初始化信号端Vinit的初始化信号提供给像素电路第二节点M2,使得发光器件240可以在第二节点N2的控制下依据驱动信息进行发光,从而改变老化工艺进行时像素电路的电流流通路径,实现老化状态下的电流分流,大大降低老化大电流灼伤发光器件及像素电路的风险,保护发光器件和像素电路。
在上述实施例的基础之上,可选的,本申请实施例中的分流控制单元230可以包含:分流晶体管T0,如图3所示,所述分流晶体管T0的栅极可以与所述第一控制信号端电Gate-N电连接,分流晶体管T0的第一极与所述第二节点N2,分流晶体管T0的第二极与所述初始化信号端Vinit电连接,使得分流晶体管T0可以在第一控制信号端Gate-N的控制下,将初始化信号端Vinit的初始化信号提供给第二节点N2。其中,分流晶体管T0具体可以用于在第一控制信号端Gate-N的控制下,将初始化信号端Vinit的初始化信号提供给第二节点N2,使得发光器件240可以在第二节点N2的控制下进行发光,进而可以改变像素电路老化过程中的电流流通路径,实现了老化状态下的电流分流,大大降低老化电流灼伤发光器件及像素电路的风险。
可选的,本申请实施例中的发光控制单元220可以包含第一发光控制晶体管T7和/或第二发光控制晶体管T8。其中,第一发光控制晶体管T7的第一极与第一信号端EV1电连接,第一发光控制晶体管T7的第二极与驱动单元210的第一端电连接,第一发光控制晶体管T7的栅极与发光控制信号端EM电连接,从而使得第一发光控制晶体管T7可以在发光控制信号端EM的控制下将第一信号端EV1的第一信号提供给驱动单元210的第一端。第二发光控制晶体管T8的第一极与驱动单元210的第二端电连接,第二发光控制晶体管T8的第二极与第二节点N2电连接,第二发光控制晶体管T8的栅极与发光控制信号端EM电连接,使得第二发光控制晶体管T8可以在发光控制信号端EM的控制下,将所述驱动单元210的驱动信号提供给第二节点N2。可见,本申请实施实施例中的第一发光控制晶体管T7可以用于在发光控制信号端EM的控制下将第一信号端EV1的第一信号提供给驱动单元210的第一端;第二发光控制晶体管T8可以用于在发光控制信号端EM的控制下将所述驱动单元210的驱动信号提供给第二节点N2,以便后续发光器件240可以在第二节点N2的控制下,依据驱动单元产生的驱动信号进行发光。
例如,如图4所示,像素电路中的第一发光控制晶体管T7在发光控制信号端EM的控制下导通将第一信号端EV1的第一信号提供给驱动晶体管T4的第一极,驱动晶体管T4在第一节点N1的控制下产生驱动信号,同时第二发光控制晶体管T8在发光控制信号端EM的控制下导通,将驱动晶体管T4产生区驱动信号传输至第二节点N2,分流晶体管T0可以在第一控制信号端Gate-N的控制下,将初始化信号端Vinit的初始化信号提供给第二节点N2,使得OLED可以在第二节点N2的控制下进行发光,从而改变老化工艺进行时像素电路的老化电流流通路径,使得老化状态下的电流分流,此时的电流路径变为:“第一信号端EV1→第一发光控制晶体管T7→驱动晶体管T4→第二发光控制晶体管T8→发光器件OLED→第二信号端EV2”和“第一信号端EV1→第一发光控制晶体管T7→驱动晶体管T4→第二发光控制晶体管T8→分流晶体管T0→初始化信号端Vinit”,使得流经第二节点的老化大电流分流至初始化信号端Vinit,减小了电流路径为“第一信号端EV1→第一发光控制晶体管T7→驱动晶体管T4→第二发光控制晶体管T8→发光器件OLED→第二信号端EV2”的电流大小,大大降低老化电流灼伤发光器件及像素电路的风险,保护发光器件和像素电路。
可见,本示例通过在像素电路中设置分流晶体管T0,将初始化信号端Vinit的初始化信号提供给第二节点N2,使得OLED可以在第二节点N2的控制下进行发光,从而改变老化工艺进行时像素电路的老化电流流通路径,使得像素电路在老化状态下的电流分流,进而大大降低老化电流灼伤发光器件及像素电路的风险,解决了现有技术中心因驱动TFT施加较大电压产生较大老化驱动电流造成的发光器件及像素电路损坏的问题,保护发光器件和像素电路。
可选的,本申请实施例中的驱动单元210可以包含:驱动晶体管T4,该驱动晶体管T4的第一极可以与第一发光控制晶体管T7的第二极电连接,驱动晶体管T4的第二极与第二发光控制晶体管T8的第一极电连接,驱动晶体管的栅极与第一节点N1电连接,使得驱动晶体管T4可以在第一节点N1的控制下产生驱动信号。可见,本申请实施例中的驱动晶体管T4可以用于在第一节点N1的控制下产生驱动信号,以便后续发光器件240可以在第二节点的控制下,依据该驱动信号进行发光。
在一个可选实施方式中,本申请实施例中的发光器件240可以是有机电致发光二极管(Organic Light Emitting Diode,OLED)。OLED的第一极可以与第二节点N2电连接,OLED的第二极可以与第二信号端EV2电连接,使得OLED可以在第二节点N2的控制下依据驱动晶体管T4输出的驱动信号进行发光。
综上,本申请实施例提供的像素电路可以在第一节点N1、发光控制信号端EM以及第一控制信号端Gate-N的控制下,通过驱动晶体管T4产生驱动信号,并可通过第二发光控制晶体管T8将该驱动信号传输至第二节点N2,从而可以通过分流晶体管T0将初始化信号端Vinit的初始化信号提供给第二节点N2,使得第二节点N2可以同时写入第二信号端EV2的电压和初始化信号端Vinit的电压,进而可以通过控制初始化信号端Vinit的电压和第二信号端EV2的电压,改变像素电路的老化电流流通路径,如在像素电路老化过程中,通过控制初始化信号端Vinit的电和第二信号端EV2的电压,可使老化电流流向变为:“第一信号端EV1→第一发光控制晶体管T7→驱动晶体管T4→第二发光控制晶体管T8→分流晶体管T0→初始化信号端Vinit”和“第一信号端EV1→第一发光控制晶体管T7→驱动晶体管T4→第二发光控制晶体管T8→OLED→第二信号端EV2”,实现Aging状态下进行大电流的分流,大大降低了老化电流灼伤发光器件及像素电路的风险,保护器件和像素电路。
当然,本申请实施例除了可以包含有驱动单元210、发光控制单元220、分流控制单元230和发光器件240之外,还可以包含有其他单元,如还可以包含有如图4所示的复位单元250、存储单元260、数据写入单元270和/或写入补偿单元280等,本申请实施例对此不作具体限制。
可选的,本申请实施例中的像素电路还可以包括:复位单元250和存储单元260。其中,复位单元250可以用于在复位信号端的控制下,将初始化信号端Vinit提供的初始化信号提供给第一节点N1和/或第二节点N2;存储单元260可以用于使驱动单元210和第一信号端EV1之间的电压稳定。
具体的,复位单元250的控制端可以与复位信号端Reset电连接,且该复位单元250的第一端可以与初始化信号端Vinit电连接,复位单元250的第二端可以与第一节点N1电连接,使得复位单元250可以在复位信号端Reset的控制下将初始化信号端Vinit提供的初始化信号提供给第一节点N1。此外,复位单元250的第三端可以与第二节点N2电连接,使得复位单元250可以在复位信号端Reset的控制下将初始化信号端Vinit提供的初始化信号提供给第二节点N2,且复位单元250的第三端和复位单元250的第二端是两个独立不同的信号端。
在一个可选实施方式中,复位单元250可以包含第一复位晶体管T5和/或第二复位晶体管T6。在复位信号端Reset包含第一复位信号端Reset-P和第二复位信号端Reset-N的情况下,第一复位晶体管T5的第一极可以与第一节点N1电连接,第一复位晶体管T5的第二极可以与初始化信号端Vinit电连接,第一复位晶体管T5的栅极可以与第一复位信号端Reset-P电连接,使得第一复位晶体管可以在第一复位信号端Reset-P的控制下,将初始化信号端的初始化电压信号提供给第一节点N1,以在第一节点N1写入初始化信号端Vinit的初始化电压,实现第一节点N1的复位;第二复位晶体管T6的第一极可以与第二节点N2电连接,第二复位晶体管T6可以的第二极与初始化信号端Vinit电连接,且第二复位晶体管T6的栅极可以与第二复位信号端Reset-N电连接,使得第二复位晶体管T6可以在第二复位信号端Reset-N的控制下,将初始化信号端Vinit的初始化电压信号提供给第二节点N2,以在第二节点N2写入初始化信号端Vinit的初始化电压。
可见,本申请实施例中的第一复位晶体管T5可以用于在第一复位信号端的控制下,将初始化信号端Vinit的初始化电压信号提供给第一节点N1,实现第一节点N1的初始化复位;第二复位晶体管T6可以用于在第二复位信号端Reset-N的控制下,将初始化信号端Vinit的初始化电压信号提供给第二节点N2,实现第二节点N1的初始化复位。其中,第二复位信号端Reset-N与第一复位信号端Reset-P可以是同一个信号端,也可以是两个不同的信号端,本申请实施例对此不作具体限制。
可选的,本申请实施例中的存储单元260可以包含存储电容Cst,该存储电容Cst的一端可以与第一信号端EV1电连接,存储电容Cst的另一端可以与第一节点N1电连接,从而可以在存储电容Cst的电压保持作用下维持驱动单元210的控制端的电压,使得驱动单元210的控制端与第一信号端EV1之间的电压稳定。可见,本申请实施例中的存储电容Cst可以用于使驱动单元210和第一信号端EV1之间的电压稳定。
可选的,本申请实施例提供的像素电路还可以包括:数据写入单元270和写入补偿单元280。其中,数据写入单元270的第一端可以与数据信号端Data电连接,数据写入单元270的第二端可以与驱动单元240的第一端电连接,且数据写入单元270的控制端可以与第二控制信号端Gate-P电连接,使得数据写入单元270可以在第二控制信号端Gate-P的控制下,将数据信号端Data的数据信号Data写入驱动单元240的第一端,例如:如图4所示,数据写入单元270可以在第二控制信号端Gate-P的控制下将数据信号端Data的数据信号Data传输给第三节点N3,以将数据信号端Data的数据信号Data写入驱动单元240的第一端。
可见,本申请实施例中的数据写入单元270可以用于在第二控制信号端Gate-P的控制下,将数据信号端Data的数据信号Data写入驱动单元240的第一端,即将数据信号端Data的数据信号Data写入第三节点N3,实现数据信号的写入。
在一个可选实施方式中,数据写入单元270可以包括第一晶体管T1,如图4所示,该第一晶体管T1的第一极可以与数据信号端Data电连接,第一晶体管T1的第二极可以与驱动晶体管T4电连接,第一晶体管T1的栅极可以与第二控制信号端Gate-P电连接,使得第一晶体管T1可以在第二控制信号端Gate-P的控制下,将数据信号端Data的数据信号写入驱动晶体管T4的第一极,即将数据信号端Data的数据信号Data写入第三节点N3,实现数据信号的写入。
此外,本申请实施例中的写入补偿单元280的控制端可以与第二控制信号端Gate-P电连接,且该写入补偿单元280的第一端可以与第一节点N1电连接,写入补偿单元280的第二端可以与驱动晶体管T4的第二极电连接,使得写入补偿单元280可以在第二控制信号端Gate-P的控制下,向第一节点N1提供写入补偿信号,以在数据写入阶段维持驱动晶体管T4的导通,确保数据信号的正常写入。例如,写入补偿单元280可以在第二控制信号端Gate-P的控制下,基于数据信号端Data提供的数据信号向第一节点N1提供写入补偿信号,以在数据写入阶段将驱动晶体管T4的第二极与驱动晶体管T4的栅极导通。
可见,本申请实施例中的写入补偿单元280可以用于在第二控制信号端Gate-P的控制下,向第一节点N1提供写入补偿信号,从而使得驱动单元240的第二端与第一节点N1导通,以在数据写入阶段维持驱动单元240的导通,确保数据信号的正常写入。
在一个可选实施方式中,写入补偿单元280具体可以包括第二晶体管T2和第三晶体管T3。例如,如图4所示,第二晶体管T2的第一极可以与第三晶体管T3的第二极电连接,第二晶体管T2的第二极可以与驱动晶体管T4的第二极电连接,且第二晶体管T2的栅极可以与第二控制信号端Gate-P电连接,使得第二晶体管T2可以在第二控制信号端Gate-P的控制下,将驱动晶体管T4的第二极的电压信号提供给第三晶体管T3的的第二极,从而可以通过第三晶体管T3对第一节点N1的电压进行写入补偿。其中,第三晶体管T3的第一极可以与第一节点N1电连接,第三晶体管T3的栅极可以与第一控制信号端Gate-N电连接,使得第三晶体管T3可以在第一控制信号端Gate-N的控制下,向第一节点N1提供写入补偿信号,以在第一节点N1写入补偿信号的电压,使得第一节点N1的电压为Data+Vth(T3)电压,维持驱动晶体管T4的第二极与驱动晶体管T4的栅极之间的导通。其中,第二控制信号端Gate-P与第二复位信号端Reset-N可以是同一个信号端,也可以是两个不同的信号端,本申请实施例对此不作具体限制。
需要说明的是,本申请实施例中所采用的晶体管可以为薄膜晶体管或场效应管或其他特性相同的器件。在本申请实施例中,每个晶体管的漏极和源极的连接方式可以互换,因此,本申请实施例中各晶体管的漏极、源极实际是没有区别的,这里仅仅是为了区分晶体管除栅极之外的两极,将其中一极称为第一极,另一极称为第二极。本申请实施例中采用的薄膜晶体管可以为N型晶体管,也可以为P型晶体管,本申请实施例对此不作具体限制。
作为本申请的一个示例,在第一晶体管T1、第二晶体管T2、驱动晶体管T4、第一复位晶体管T5、第二复位晶体管T6、第一发光控制晶体管T7、第二发光控制晶体管T8均为P型晶体管,分流晶体管T0和第三晶体管T3均为N型晶体管,第二控制信号端Gate-P与第二复位信号端为同一个信号端,第一信号端EV1为第一电源信号端ELVDD,以及第二信号端EV2为第二电源信号端ELVSS的情况下,如图5所示,可以通过在老化工艺更改第一控制信号端Gate-N输出波形,使得像素电路的老化电流流向从“第一电源信号端ELVDD→第一发光控制晶体管T7→驱动晶体管T4→第二发光控制晶体管T8→OLED→第二电源信号端ELVVSS”变为:“第一电源信号端ELVDD→第一发光控制晶体管T7→驱动晶体管T4→第二发光控制晶体管T8→分流晶体管T0→初始化信号端Vinit”和“第一电源信号端ELVDD→第一发光控制晶体管T7→驱动晶体管T4→第二发光控制晶体管T8→OLED→第二电源信号端ELVVSS”,改变像素电路的老化电流流通路径,实现Aging状态下进行大电流的分流,进而可以大大降低了老化电流灼伤发光器件及像素电路的风险,保护器件和像素电路。
例如,如图6所示,第一阶段t1,发光控制信号端EM提供的发光控制信号、第一控制信号端Gate-N提供的第一控制信号以及第二控制信号端Gate-P提供的第二控制信号均高电平信号,第一复位信号端Reset-P提供的第一复位信号为低电平信号,第一复位晶体管T5可以基于第一复位信号端Reset-P提供的低电平信号进入导通状态,第三晶体管T3和分流晶体管T0可以基于第一控制信号端Gate-N提供的高电平信号进入导通状态,即第一复位晶体管T5、第三晶体管T3和分流晶体管T0管打开,第二晶体管T2、驱动晶体管T4、第一晶体管T1、第一发光控制晶体管T7、第二发光控制晶体管T8、第二复位晶体管T6均关闭,从而可通过导通的第一复位晶体管T5和第三晶体管T3,将初始化信号端Vinit的初始化信号Vinit提供给第一节点N1,以在第一节点N1写入初始化信号端Vinit的电压,实现第一节点N1的初始化复位,并且可以通过导通的分流晶体管T0可以将初始化信号端Vinit的初始化信号Vinit提供给第二节点N2,以在第二节点写入初始化信号端Vinit的电压,实现第二节点N2的初始化复位。可见,本示例可在复位信号端Reset-P和第一控制信号端Gate-N控制下,通过第一复位晶体管T5、第三晶体管T3以及分流晶体管T0,将初始化信号端Vinit提供的初始化信号Vinit分别传输至第一节点N1和第二节点N2,以在第一节点N1和第二节点N2写入初始化电压,实现第一节点N1和第二节点N2的复位。
在第二阶段t2,发光控制信号端EM提供的发光控制信号、第一控制信号端Gate-N提供的第一控制信号以及第一复位信号端Reset-P提供的第一复位信号均高电平信号,第二控制信号端Gate-P提供的第二控制信号为低电平信号,分流晶体管T0和第三晶体管T3可基于第一控制信号端Gate-N提供的高电平信号进入导通状态,第一晶体管T1和第二晶体管T2可以基于第二控制信号端Gate-P提供的低电平信号进入导通状态,从而可以通过导通的第一晶体管T1可以将数据信号端Data的数据信号Data写入第三节点N3,以将数据信号Data写入驱动晶体管T4的第一极,进而可以基于数据信号端data的数据信号data,通过导通的第二晶体管T2和第三晶体管T3向第一节点N1写入补偿信号,以在第一节点N1写入补偿信号的电压Vth,使得第一节点N1的电压为Data+Vth,使得驱动晶体管T4可以在第一节点N1的控制下导通,即第一晶体管T1、第二晶体管T2、第三晶体管T3、驱动晶体管T4以及流晶体管T0均打开,第一复位晶体管T5、第一发光控制晶体管T7、第二发光控制晶体管T8以及第二复位晶体管T6均关闭,使得第一节点N1点写入Data+Vth电压,第二节点N2写入初始化信号端Vinit的电压,实现数据写入补偿。
在第三阶段t3,如在发光老化阶段,第一复位信号端Reset-P提供的第一复位信号、第一控制信号端Gate-N提供的第一控制信号以及第二控制信号端Gate-P提供的第二控制信号均高电平信号,发光控制信号端EM提供的发光控制信号为低电平信号,像素电路中的第一复位晶体管T5、第二复位晶体管T6、第一晶体管T1、第二晶体管T2均关闭,第一发光控制晶体管T7和第二发光控制晶体管T8在发光控制信号端EM的低电平信号控制下导通,分流晶体管T0和第三晶体管T3在第一控制信号端Gate-N的高电平的控制下导通,即第一发光控制晶体管T7、第二发光控制晶体管T8、第三晶体管T3以及分流晶体管T0打开,使得驱动晶体管T4可以根据第一节点N1的电压开启或关闭,例如,以驱动晶体管T4根据第一节点N1的电压开启为例,在第一节点N1的电压不变的情况下,第三节点N3可以写入第一电源信号端ELVDD的电压,第二节点N2可以写入第二电源信号端ELVSS的电压和初始化信号端Vinit的电压,从可以通过控制初始化信号端Vinit的电压和第二电源信号端ELVSS的电压,如可以控制初始化信号端Vinit的电压等于第二电源信号端ELVSS的电压,使老化电流流向变为:变为:“第一电源信号端ELVDD→第一发光控制晶体管T7→驱动晶体管T4→第二发光控制晶体管T8→分流晶体管T0→初始化信号端Vinit”和“第一电源信号端ELVDD→第一发光控制晶体管T7→驱动晶体管T4→第二发光控制晶体管T8→OLED→第二电源信号端ELVVSS”,改变像素电路的老化电流流通路径,实现Aging状态下进行大电流的分流,进而可以大大降低了老化电流灼伤发光器件及像素电路的风险,保护器件和像素电路。
可见,本示例可以通过控制初始化信号端Vinit和第二信号端EV2的电压值,如控制初始化信号端Vinit的电压值与第二信号端EV2的电压值相同或向近,在第一控制信号端Gate-N的控制下通过分流晶体管T0,改变像素电路的老化电流电流流通路径,实现了像素电路老化状态下的电流分流,降低老化电流灼伤发光器件及像素电路的风险,保护发光器件和像素电路。
综上,本申请实施例提供的像素电路可以通过驱动晶体管T4在第一节点N1的控制下产生驱动信号,并可通过分流晶体管T0在第一控制信号端的控制下将初始化信号端的初始化信号提供给第二节点N2,使得发光器件可以在第二节点N2的控制下进行发光,进而可以改变老化工艺进行时像素电路中的电流流通路径,实现了老化状态下的电流分流,降低老化大电流所产生的器件及像素电路灼伤风险,即解决了现有技术中因给驱动TFT施加较大电压产生较大老化驱动电流所造成的发光器件及像素电路损坏的问题,实现保护发光器件和像素电路的目的。
可选的,本申请实施例还提供了一种基于像素电路的老化驱动方法,具体可以用于驱动上述实施例中任一实施例所述的像素电路,以实现对像素电路的老化。如图7所示,本申请实施例提供的基于像素电路的老化驱动方法,具体可以包括如下步骤:
步骤710,在第一控制信号端的控制下,将初始化信号端的初始化信号提供给第二节点;
步骤720,在发光控制信号端的控制下,将第一信号端的第一信号提供给驱动单元的第一端,和/或,将所述驱动单元的驱动信号提供给第二节点。
其中,驱动单元可以用于在第一节点的控制下产生驱动信号;第二节点可以用于控制发光器件进行发光。
可见,本申请实施例通过在发光控制信号端的控制下将第一信号端的第一信号提供给驱动单元的第一端,使得驱动单元在第一节点的控制下产生驱动信号,和/或,在发光控制信号端的控制下将驱动单元的驱动信号提供给第二节点,并可在第一控制信号端的控制下将初始化信号端的初始化信号提供给第二节点,使得发光器件可以在第二节点的控制下进行发光,改变了老化工艺进行时像素电路的电流流通路径,实现了老化状态下的电流分流,大大降低老化大电流所产生的器件及像素电路灼伤风险,解决了现有技术中因给驱动晶体管施加较大电压、产生较大老化驱动电流所造成的发光器件及像素电路损坏的问题,达到保护器件及像素电路的目的。
进一步的,本申请实施例还提供了一种阵列基板。本申请实施例中的阵列基板具体可以包括:上述任一实施例所述的的像素电路。由于该阵列基板解决问题的原理与前述一种像素电路相似,因此该阵列基板中的像素电路的实施可以参见前述实施例中像素电路的实施,重复之处不在赘述。
进一步的,本申请实施例还提供了一种显示装置,可以包括上述任一实施例所述的阵列基板。如图8所示,该显示装置800包括:阵列基板810;其中,该阵列基板810可以包含上述实施例任一所述的像素电路。在具体实现中,该显示装置可以是显示屏、手机、电视、笔记本电脑、电子纸、导航仪、一体机等,本申请对此不作具体限制。
根据本申请实施例的显示装置,采用上述实施例中的阵列基板,从而可以通过驱动单元在第一节点的控制下产生驱动信号,并可通过分流控制单元在第一控制信号端的控制下,将初始化信号端的初始化信号提供给第二节点,使得发光器件可以在第二节点的控制下进行发光,从而改变了老化工艺进行时像素电路的电流流通路径,实现了老化状态下的电流分流,进而降低老化大电流所产生的器件及像素电路灼伤风险,保护器件及像素电路。
需要说明的是,本说明书中的各个实施例均采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似的部分互相参见即可。
专业人员应该还可以进一步意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、计算机软件或者二者的结合来实现,为了清楚地说明硬件和软件的可互换性,在上述说明中已经按照功能一般性地描述了各示例的组成及步骤。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本申请的范围。
以上所述的具体实施方式,对本申请的目的、技术方案和有益效果进行了进一步详细说明,所应理解的是,以上所述仅为本申请的具体实施方式而已,并不用于限定本申请的保护范围,凡在本申请的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本申请的保护范围之内。

Claims (11)

1.一种像素电路,其特征在于,包括:驱动单元、发光控制单元、分流控制单元、发光器件;
所述驱动单元,用于在第一节点的控制下产生驱动信号;
所述发光控制单元,用于在发光控制信号端的控制下,将第一信号端的第一信号提供给所述驱动单元的第一端,和,将所述驱动单元的驱动信号提供给第二节点;
所述分流控制单元,用于在第一控制信号端的控制下,将初始化信号端的初始化信号提供给所述第二节点;
所述发光器件,用于在所述第二节点的控制下进行发光;
所述分流控制单元包含:分流晶体管;
所述分流晶体管的栅极与所述第一控制信号端电连接,所述分流晶体管的第一极与所述第二节点电连接,所述分流晶体管的第二极与所述初始化信号端电连接;所述分流控制单元改变了老化工艺进行时像素电路的老化电流流通路径,使得老化状态下的电流分流。
2.根据权利要求1所述的像素电路,其特征在于,所述发光控制单元包含:第一发光控制晶体管和第二发光控制晶体管;
所述第一发光控制晶体管,用于在所述发光控制信号端的控制下将所述第一信号端的第一信号提供给所述驱动单元的第一端;
所述第二发光控制晶体管,用于在所述发光控制信号端的控制下将所述驱动单元的驱动信号提供给所述第二节点。
3.根据权利要求2所述的像素电路,其特征在于,所述驱动单元包含:驱动晶体管;
所述驱动晶体管的第一极与所述第一发光控制晶体管的第二极电连接,所述驱动晶体管的第二极与所述第二发光控制晶体管的第一极电连接,所述驱动晶体管的栅极与所述第一节点电连接;
所述发光器件的第一极与所述第二节点电连接,所述发光器件的第二极与第二信号端电连接。
4.根据权利要求1所述的像素电路,其特征在于,还包括:复位单元和存储单元;
所述复位单元,用于在复位信号端的控制下,将所述初始化信号提供给所述第一节点和/或所述第二节点;
所述存储单元,用于使所述驱动单元的控制端与所述第一信号端之间的电压稳定。
5.根据权利要求4所述的像素电路,其特征在于,所述复位信号端包含第一复位信号端和第二复位信号端,所述复位单元包含:第一复位晶体管和/或第二复位晶体管;
所述第一复位晶体管,用于在所述第一复位信号端的控制下,将所述初始化信号端的初始化信号提供给所述第一节点;
所述第二复位晶体管,用于在第二复位信号端的控制下,将所述初始化信号端的初始化信号提供给所述第二节点。
6.根据权利要求4所述的像素电路,其特征在于,还包括:数据写入单元和写入补偿单元;
所述数据写入单元,用于在第二控制信号端的控制下,将数据信号端的数据信号写入所述驱动单元的第一端;
所述写入补偿单元,用于在所述第二控制信号端的控制下,向所述第一节点提供写入补偿信号。
7.根据权利要求6所述的像素电路,其特征在于,
所述数据写入单元包括第一晶体管,所述第一晶体管的第一极与所述数据信号端电连接,所述第一晶体管的第二极与驱动晶体管的第一极电连接,所述第一晶体管的栅极与所述第二控制信号端电连接;
所述写入补偿单元包含第二晶体管和第三晶体管,所述第二晶体管的第一极与所述第三晶体管的第二极电连接,所述第二晶体管的第二极与所述驱动晶体管的第二极电连接,所述第二晶体管的栅极与所述第二控制信号端电连接;
所述第三晶体管的第一极与所述第一节点电连接,所述第三晶体管的栅极与所述第一控制信号端连接;
其中,所述第二控制信号端与第二复位信号端为同一个信号端。
8.根据权利要求4至7任一所述的像素电路,其特征在于,所述存储单元包括:存储电容,所述存储电容的一端与所述第一信号端电连接,所述存储电容的另一端与所述第一节点电连接;
第一复位晶体管的第一极与所述第一节点电连接,所述第一复位晶体管的第二极与所述初始化信号端电连接,所述第一复位晶体管的栅极与第一复位信号端电连接;
第二复位晶体管的第一极与所述第二节点电连接,所述第二复位晶体管的第二极与所述初始化信号端电连接,所述第二复位晶体管的栅极与第二复位信号端电连接。
9.一种基于像素电路的老化驱动方法,应用于如权利要求1-8任一项所述的像素电路,其特征在于,包括:
在第一控制信号端的控制下,分流控制单元将初始化信号端的初始化信号提供给第二节点;
在发光控制信号端的控制下,发光控制单元将第一信号端的第一信号提供给驱动单元的第一端,和,将所述驱动单元的驱动信号提供给第二节点;
其中,所述驱动单元用于在第一节点的控制下产生驱动信号,所述第二节点用于控制发光器件进行发光;
通过改变老化工艺进行时像素电路的老化电流流通路径,使得老化状态下的电流分流。
10.一种阵列基板,其特征在于,包括:如权利要求1至8任一所述的像素电路。
11.一种显示装置,其特征在于,包括:如权利要求10所述的阵列基板。
CN202210645651.0A 2022-06-08 2022-06-08 像素电路及其老化驱动方法、阵列基板、显示装置 Active CN114999398B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210645651.0A CN114999398B (zh) 2022-06-08 2022-06-08 像素电路及其老化驱动方法、阵列基板、显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210645651.0A CN114999398B (zh) 2022-06-08 2022-06-08 像素电路及其老化驱动方法、阵列基板、显示装置

Publications (2)

Publication Number Publication Date
CN114999398A CN114999398A (zh) 2022-09-02
CN114999398B true CN114999398B (zh) 2023-10-24

Family

ID=83033366

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210645651.0A Active CN114999398B (zh) 2022-06-08 2022-06-08 像素电路及其老化驱动方法、阵列基板、显示装置

Country Status (1)

Country Link
CN (1) CN114999398B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115482779A (zh) * 2022-09-26 2022-12-16 武汉天马微电子有限公司 像素电路及其驱动方法、显示装置
CN115862537A (zh) * 2022-12-26 2023-03-28 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示面板、显示装置
CN115966176B (zh) * 2022-12-28 2024-02-09 惠科股份有限公司 阵列基板和显示面板

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010078807A (ja) * 2008-09-25 2010-04-08 Canon Inc アクティブマトリックス型表示装置、その製造方法、およびその駆動方法
CN106409233A (zh) * 2016-11-28 2017-02-15 上海天马有机发光显示技术有限公司 一种像素电路、其驱动方法及有机发光显示面板
CN107393481A (zh) * 2017-08-23 2017-11-24 京东方科技集团股份有限公司 有机发光二极管oled的寿命老化方法和系统
CN111462680A (zh) * 2020-04-22 2020-07-28 昆山国显光电有限公司 像素电路及其驱动方法、显示面板和显示装置
CN111724745A (zh) * 2020-07-15 2020-09-29 武汉华星光电半导体显示技术有限公司 像素电路及其驱动方法、显示装置
CN111951715A (zh) * 2019-04-30 2020-11-17 上海和辉光电有限公司 像素电路、驱动方法及显示器

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100876250B1 (ko) * 2007-01-15 2008-12-26 삼성모바일디스플레이주식회사 유기 전계 발광 표시 장치
CN106910468B (zh) * 2017-04-28 2019-05-10 上海天马有机发光显示技术有限公司 显示面板、显示装置及像素电路的驱动方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010078807A (ja) * 2008-09-25 2010-04-08 Canon Inc アクティブマトリックス型表示装置、その製造方法、およびその駆動方法
CN106409233A (zh) * 2016-11-28 2017-02-15 上海天马有机发光显示技术有限公司 一种像素电路、其驱动方法及有机发光显示面板
CN107393481A (zh) * 2017-08-23 2017-11-24 京东方科技集团股份有限公司 有机发光二极管oled的寿命老化方法和系统
CN111951715A (zh) * 2019-04-30 2020-11-17 上海和辉光电有限公司 像素电路、驱动方法及显示器
CN111462680A (zh) * 2020-04-22 2020-07-28 昆山国显光电有限公司 像素电路及其驱动方法、显示面板和显示装置
CN111724745A (zh) * 2020-07-15 2020-09-29 武汉华星光电半导体显示技术有限公司 像素电路及其驱动方法、显示装置

Also Published As

Publication number Publication date
CN114999398A (zh) 2022-09-02

Similar Documents

Publication Publication Date Title
CN114999398B (zh) 像素电路及其老化驱动方法、阵列基板、显示装置
CN111724745B (zh) 像素电路及其驱动方法、显示装置
CN106409233B (zh) 一种像素电路、其驱动方法及有机发光显示面板
WO2017031909A1 (zh) 像素电路及其驱动方法、阵列基板、显示面板及显示装置
CN104575398B (zh) 像素电路及其驱动方法、显示装置
US11830427B2 (en) Pixel circuit, display apparatus and driving method
US10021759B2 (en) Pixel unit driving circuit and driving method, and display apparatus
CN112382235A (zh) 一种像素电路及其控制方法、显示面板
WO2016187990A1 (zh) 像素电路以及像素电路的驱动方法
CN114758619A (zh) 一种像素电路及其驱动方法、显示面板及显示装置
CN110660360A (zh) 像素电路及其驱动方法、显示面板
CN111754919B (zh) 像素电路、显示面板及显示装置
JP2016532900A (ja) Oled交流駆動回路、駆動方法及びディスプレイデバイス
CN114005400A (zh) 像素电路和显示面板
JP2019527844A (ja) 電子回路及び駆動方法、表示パネル、並びに表示装置
CN105575327A (zh) 一种像素电路、其驱动方法及有机电致发光显示面板
CN109064973B (zh) 显示方法和显示装置
CN111710297B (zh) 像素驱动电路及其驱动方法、显示面板
CN112634833A (zh) 像素电路及其驱动方法、显示面板
CN113707089A (zh) 一种像素驱动电路、显示面板及显示装置
US11501713B2 (en) Pixel circuit, driving method thereof and display device
CN104599631B (zh) 像素电路及其驱动方法和有源矩阵有机发光显示器
US11211005B2 (en) Pixel driving circuit, display device and driving method
CN106782339A (zh) 一种像素驱动电路及其驱动方法、显示装置
CN111445836B (zh) 像素电路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant