CN114421967B - 相位插值电路、锁相环、芯片及电子设备 - Google Patents
相位插值电路、锁相环、芯片及电子设备 Download PDFInfo
- Publication number
- CN114421967B CN114421967B CN202210079668.4A CN202210079668A CN114421967B CN 114421967 B CN114421967 B CN 114421967B CN 202210079668 A CN202210079668 A CN 202210079668A CN 114421967 B CN114421967 B CN 114421967B
- Authority
- CN
- China
- Prior art keywords
- phase
- clock
- frequency
- locked loop
- clock signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000010355 oscillation Effects 0.000 claims abstract description 61
- 238000013139 quantization Methods 0.000 claims abstract description 57
- 230000003111 delayed effect Effects 0.000 claims description 2
- 238000010586 diagram Methods 0.000 description 10
- 238000000034 method Methods 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 101100113692 Caenorhabditis elegans clk-2 gene Proteins 0.000 description 1
- 101100003180 Colletotrichum lindemuthianum ATG1 gene Proteins 0.000 description 1
- 238000009825 accumulation Methods 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M3/00—Conversion of analogue values to or from differential modulation
- H03M3/30—Delta-sigma modulation
- H03M3/322—Continuously compensating for, or preventing, undesired influence of physical parameters
- H03M3/324—Continuously compensating for, or preventing, undesired influence of physical parameters characterised by means or methods for compensating or preventing more than one type of error at a time, e.g. by synchronisation or using a ratiometric arrangement
- H03M3/346—Continuously compensating for, or preventing, undesired influence of physical parameters characterised by means or methods for compensating or preventing more than one type of error at a time, e.g. by synchronisation or using a ratiometric arrangement by suppressing active signals at predetermined times, e.g. muting, using non-overlapping clock phases
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
本发明公开了一种相位插值电路、锁相环、芯片及电子设备,其中,相位插值电路包括相位插值器、整数分频器、控制器、第一时钟触发器、数据选择器、第二时钟触发器以及合并单元,相位插值器用于对振荡时钟信号进行相位插值处理;控制器用于对频率控制字的小数部分进行量化处理,根据最终量化结果输出选通信号;整数分频器用于生成第一分频时钟信号;第一时钟触发器用于输出第二分频时钟信号;数据选择器用于输出第一或者第二分频时钟信号;合并单元用于将第二时钟触发器输出的相位插值信号进行等权重合并,输出反馈时钟信号。本发明可以保证输出插值相位的线性,不受相位插值器误差的影响,从而可以降低锁相环的量化噪声,改善前馈通路的线性度。
Description
技术领域
本发明涉及集成电路技术领域,特别涉及一种相位插值电路、锁相环、芯片及电子设备。
背景技术
高性能小数锁相环中由delta-sigma调制器引入的量化相位误差会影响锁相环性能,包括增加相位噪声和杂散。在锁相环内引入相位插值器是一种降低量化相位误差的方法,如图1所示,通过对振荡器周期进行内插分割,产生步长小于振荡周期的相位信号,比如1/4、1/2、3/4振荡周期等,从而大幅降低增量总和调制量化步长,从源上降低量化噪声。
但是,现有各种相位插值器的误差均很大,在没有校准的情况下很大做到小于振荡周期的1%,如果直接应用于小数锁相环,其相位误差直接表现为反馈通路非线性,造成量化噪声混叠并产生较强小数杂散,从而恶化锁相环整体带内相噪,无法达到高性能锁相环的要求。
发明内容
本发明要解决的技术问题是为了克服现有技术中相位插值器误差较大,无法达到高性能锁相环要求的缺陷,提供一种相位插值电路、锁相环、芯片及电子设备。
本发明是通过下述技术方案来解决上述技术问题:
本发明的第一方面提供一种相位插值电路,包括:相位插值器、整数分频器、控制器、第一时钟触发器、数据选择器、第二时钟触发器以及合并单元,所述数据选择器和所述第二时钟触发器的数量均为M,M为2的整数倍;
所述相位插值器用于对振荡器产生的振荡时钟信号进行相位插值处理,生成M个插值时钟信号;
所述控制器用于接收频率控制字,并根据所述频率控制字向所述整数分频器输出分频器控制字,其中,所述分频器控制字为相邻两个振荡周期的整数差值;
以及对所述频率控制字的小数部分进行量化处理,根据最终量化结果向每个数据选择器输出选通信号;其中,量化步长为1/M个振荡周期;
所述整数分频器用于根据所述分频器控制字对所述振荡时钟信号进行降频,生成第一分频时钟信号;
所述第一时钟触发器的数据输入端用于接收所述第一分频时钟信号,时钟输入端用于接收所述振荡时钟信号,输出第二分频时钟信号;其中,所述第二分频时钟信号比所述第一分频时钟信号的相位滞后一个振荡周期;
M个数据选择器的第一数据输入端均用于接收所述第一分频时钟信号,第二数据输入端均用于接收所述第二分频时钟信号,选通信号输入端均与所述控制器连接,输出端分别与M个第二时钟触发器连接;
M个第二时钟触发器的时钟输入端分别用于接收M个插值时钟信号;
所述合并单元用于将M个第二时钟触发器输出的M个相位插值信号进行等权重合并,输出反馈时钟信号。
可选地,所述控制器包括量化单元、数据信号调制器、处理单元;所述处理单元分别与所述量化单元和所述数据信号调制器连接;
所述量化单元用于根据量化步长对所述频率控制字的小数部分进行量化得到中间量化结果,并将无法量化的部分输入所述数据信号调制器;
所述处理单元用于根据所述数据信号调制器的输出结果和所述中间量化结果得到最终量化结果。
可选地,所述分频器控制字具体为当前振荡周期与前一振荡周期的整数差值。
可选地,所述合并单元包括第一PMOS管和第二PMOS管,所述第一PMOS管和所述第二PMOS管的数量均为M;所述第一PMOS管和所述第二PMOS管一一对应;
第一PMOS管的源极和对应第二PMOS管的源极均连接至同一个电流源;第一PMOS管的栅极和对应第二PMOS管的栅极均连接至同一个第二时钟触发器;
所有第一PMOS管的漏极均连接,形成第一输出端;所有第二PMOS管的漏极均连接,形成第二输出端;所述第一输出端和所述第二输出端用于输出差分的反馈时钟信号。
可选地,所述第一时钟触发器和/或所述第二时钟触发器为D触发器。
本发明的第二方面提供一种锁相环,包括如第一方面所述的相位插值电路以及依次连接的鉴频鉴相器、电荷泵、滤波器、振荡器,所述相位插值电路的输入端连接所述振荡器,输出端连接所述鉴频鉴相器。
可选地,所述振荡器为压控振荡器。
可选地,所述滤波器为低通滤波器。
本发明的第三方面提供一种芯片,包括如第二方面所述的锁相环。
本发明的第四方面提供一种电子设备,包括如第二方面所述的锁相环。
在符合本领域常识的基础上,上述各可选条件可任意组合,即得本发明各较佳实例。
本发明的积极进步效果在于:控制器通过向数据选择器输出选通信号,可以使得数据选择器输出第一分频时钟信号或者第二分频时钟信号,从而实现插值相位在本参考周期保持静止还是前进一个振荡周期,第二时钟触发器经过对应的插值时钟信号同步,输出的每个相位插值信号的相位变化以整个振荡周期为步长,可以保证输出插值相位的线性,不受相位插值器误差的影响,从而可以降低锁相环的量化噪声,改善前馈通路的线性度。
附图说明
图1为现有技术中小数锁相环的结构示意图。
图2为本发明实施例1提供的一种相位插值电路的结构框图。
图3为本发明实施例1提供的一种相位插值器的连接结构图。
图4为本发明实施例1提供的一种相位插值电路的内部结构示意图。
图5为本发明实施例1提供的一种后退1/8振荡周期的序列示意图。
图6为本发明实施例1提供的一种前进1/8振荡周期的序列示意图。
图7为本发明实施例1提供的一种后退1/4振荡周期的序列示意图。
图8为本发明实施例1提供的一种前进1/4振荡周期的序列示意图。
图9为本发明实施例1提供的一种合并单元的电路原理图。
图10为本发明实施例2提供的一种锁相环的结构示意图。
具体实施方式
下面通过实施例的方式进一步说明本发明,但并不因此将本发明限制在所述的实施例范围之中。
实施例1
本实施例提供一种相位插值电路,如图2所示,包括:相位插值器、整数分频器、控制器、第一时钟触发器、数据选择器、第二时钟触发器以及合并单元。其中,所述数据选择器和所述第二时钟触发器的数量均为M,M为2的整数倍。在具体实施中,所述第一时钟触发器和所述第二时钟触发器可以采用D触发器。
所述相位插值器用于对振荡器产生的振荡时钟信号进行相位插值处理,生成M个插值时钟信号。其中,振荡器可以为压控振荡器,所述相位插值器的精度要求不高,允许存在插值相位误差,具体可以包括加权插值电路、锁定延时线插值电路或者二进制多层加权插值电路等。
在如图3所示的例子中,M=8,压控振荡器VCO输出的振荡时钟信号经过相位插值器的8位相位插值处理,得到8个插值时钟信号,分别为:φ0、φ1、φ2、φ3、φ4、φ5、φ6、φ7。
如图4所示,所述控制器用于接收频率控制字N.f,并根据所述频率控制字N.f向所述整数分频器输出分频器控制字Ni。其中,所述分频器控制字为相邻两个振荡周期的整数差值。需要说明的是,相邻两个振荡周期的整数差值不一定是固定的,换句话说,控制器每个振荡周期向整数分频器输出的分频器控制字Ni不一定是相同的。
在可选的一种实施方式中,所述分频器控制字具体为当前振荡周期与前一振荡周期的整数差值。在一个具体的例子中,假设频率控制字N.f=100.3,经过累加之后,前4个振荡周期依次为:100.3、200.6、300.9、401.2。向整数分频器输出的分频器控制字Ni依次为200-100=100、300-200=100、401-300=101。
所述控制器还用于对所述频率控制字的小数部分即0.f进行量化处理,根据最终量化结果向每个数据选择器MUX输出选通信号。其中,量化步长为1/M个振荡周期。
所述整数分频器用于根据所述分频器控制字对所述振荡时钟信号进行降频,生成第一分频时钟信号φlead。
所述第一时钟触发器的数据输入端用于接收所述第一分频时钟信号,时钟输入端用于接收所述振荡时钟信号,输出第二分频时钟信号φlag。其中,第二分频时钟信号φlag比第一分频时钟信号φlead的相位滞后一个振荡周期。
M个数据选择器MUX的第一数据输入端均用于接收第一分频时钟信号φlead,第二数据输入端均用于接收第二分频时钟信号φlag,选通信号输入端均与所述控制器连接,输出端分别与M个第二时钟触发器连接。
M个第二时钟触发器的时钟输入端分别用于接收M个插值时钟信号。
所述合并单元用于将M个第二时钟触发器输出的M个相位插值信号进行等权重合并,输出反馈时钟信号。在如图4所示的例子中,8个第二时钟触发器输出8个相位插值信号,分别为clk0、clk1、clk2、clk3、clk4、clk5、clk6、clk7。对clk0~clk7这8个相位插值信号进行等权重合并,得到反馈时钟信号。
本实施方式中,控制器通过向数据选择器输出选通信号,可以使得数据选择器输出第一分频时钟信号φlead或者第二分频时钟信号φlag,从而实现插值相位在本参考周期保持静止还是前进一个振荡周期,经过对应的插值时钟信号同步,可以保证输出插值相位的线性。
在可选的一种实施方式中,所述控制器包括量化单元、数据信号调制器(DataSignal Modulator,DSM)、处理单元。所述处理单元分别与所述量化单元和所述数据信号调制器连接。所述量化单元用于根据量化步长对所述频率控制字的小数部分进行量化得到中间量化结果,并将无法量化的部分输入所述数据信号调制器。所述处理单元用于根据所述数据信号调制器的输出结果和所述中间量化结果得到最终量化结果。
在一个具体的例子中,假设频率控制字的小数部分为0.6,量化步长为1/8个振荡周期。根据量化步长对0.6进行量化,得到中间量化结果4/8,无法量化的部分为0.8/8,将0.8/8输入DSM,DSM输出一定概率的0或1。若DSM输出1,那么最终量化结果为4/8+1/8=5/8;若DSM输出0,那么最终量化结果为4/8+0/8=4/8。
需要说明的是,DSM除了可以输出0或1以外,还可以输出一定概率的负值或者其他值。在一个具体的例子中,DSM可以输出-1、0、1、2。
下面主要介绍控制器如何根据最终量化结果向每个数据选择器MUX输出选通信号。
假设振荡时钟信号经过相位插值器进行相位插值处理之后,理想的插值相位可以表示为而实际插值相位与理想插值相位的误差可以表示为ε,则总平均相位可以表示为
当其中一个相位增加一个振荡周期,则总平均相位/>变为:
通过比较上述两个等式可知,通过移动一个相位一个整数振荡周期,M路相位插值可以实现线性1/M的量化步长,与相位误差无关。同理,移动两个相位一个整数振荡周期,M路相位插值可以实现线性2/M的量化步长;移动四个相位一个整数振荡周期,M路相位插值可以实现线性4/M的量化步长。
以M=8为例,8个插值时钟信号按相位连续排列成序列,按照时间先后标识为插值时钟信号0、1、2、3、4、5、6、7。当位于序列前端的插值时钟信号0后退一个振荡周期,也就是说序列变成插值时钟信号1、2、3、4、5、6、7、0,其整体平均相位则后退1/8振荡周期,如图5所示。当位于序列尾部的插值时钟信号7前进一个振荡周期,也就是说序列变成插值时钟信号7、0、1、2、3、4、5、6,其整体平均相位则前进1/8振荡周期,如图6所示。当位于序列前端的插值时钟信号0和1后退一个振荡周期,也就是说序列变成插值时钟信号2、3、4、5、6、7、0、1,其整体平均相位则后退2/8即1/4振荡周期,如图7所示。当位于序列尾部的插值时钟信号6和7前进一个振荡周期,也就是说序列变成插值时钟信号6、7、0、1、2、3、4、5,其整体平均相位则前进2/8即1/4振荡周期,如图8所示。
在一个具体的例子中,100.3可以量化为100+2/8+0.4/8,将0.4/8输入DSM,若DSM输出0,则100.3的最终量化结果为100+2/8。控制器可以通过向数据选择器MUX0~1输出选择第二分频时钟信号φlag的选通信号,以及向数据选择器MUX2~7输出选择第一分频时钟信号φlead的选通信号,以实现整体平均相位后退2/8振荡周期,也即实现线性2/8的量化步长。
在另一个具体的例子中,200.6可以量化为200+5/8+0.8/8,将0.8/8输入DSM,若DSM输出1,则200.6的最终量化结果为200+6/8。控制器可以通过向数据选择器MUX0~5输出选择第二分频时钟信号φlag的选通信号,以及向数据选择器MUX6~7输出选择第一分频时钟信号φlead的选通信号,以实现整体平均相位后退6/8振荡周期,也即实现线性6/8的量化步长。
在另一个具体的例子中,300.9可以量化为300+7/8+0.2/8,将0.2/8输入DSM,若DSM输出0,则300.9的最终量化结果为300+7/8。控制器可以通过向数据选择器MUX0~6输出选择第二分频时钟信号φlag的选通信号,以及向数据选择器MUX7输出选择第一分频时钟信号φlead的选通信号,以实现整体平均相位后退7/8振荡周期,也即实现线性7/8的量化步长。
在另一个具体的例子中,100.1可以量化为100+0.8/8,将0.8/8输入DSM,若DSM输出-1,则100.1的最终量化结果为100-1/8。在具体实施中,将100.1的最终量化结果从(100-1/8)变换为(99+7/8)。控制器可以通过向数据选择器MUX0~6输出选择第二分频时钟信号φlag的选通信号,以及向数据选择器MUX7输出选择第一分频时钟信号φlead的选通信号,以实现整体平均相位后退7/8振荡周期,也即实现线性7/8的量化步长。
本实施方式中,振荡器产生的振荡时钟信号经过相位插值器产生多路插值时钟信号,其相位差的平均值可以等效为分数相位差值,从而可以减小量化步长。经过多路第二时钟触发器输出的每个相位插值信号的相位变化以整个振荡周期为步长,因而是线性的,不受相位插值器误差的影响,从而可以降低锁相环的量化噪声,改善前馈通路线性度。
需要说明的是,上述合并单元可以用硬件电路的方式实现,也可以用软件方式实现。在用硬件电路实现的一种实施方式中,上述合并单元包括第一PMOS管和第二PMOS管,所述第一PMOS管和所述第二PMOS管的数量均为M;所述第一PMOS管和所述第二PMOS管一一对应。
第一PMOS管的源极和对应第二PMOS管的源极均连接至同一个电流源。第一PMOS管的栅极和对应第二PMOS管的栅极均连接至同一个第二时钟触发器。所有第一PMOS管的漏极均连接,形成第一输出端;所有第二PMOS管的漏极均连接,形成第二输出端;所述第一输出端和所述第二输出端用于输出差分的反馈时钟信号。
本实施方式中,第二时钟触发器输出的相位插值信号为差分信号,经过合并单元的等权重合并之后,输出的反馈时钟信号也为差分信号。
在如图9所示的电路中,上述合并单元包括7个第一PMOS管和7个第二PMOS管,其中,第一PMOS管Q11和第二PMOS管Q21对应,源极均连接至电流源I1。第一PMOS管Q12和第二PMOS管Q22对应,源极均连接至电流源I2。第一PMOS管Q13和第二PMOS管Q23对应,源极均连接至电流源I3。第一PMOS管Q14和第二PMOS管Q24对应,源极均连接至电流源I4。第一PMOS管Q15和第二PMOS管Q25对应,源极均连接至电流源I5。第一PMOS管Q16和第二PMOS管Q26对应,源极均连接至电流源I6。第一PMOS管Q17和第二PMOS管Q27对应,源极均连接至电流源I7。
第一PMOS管Q11~Q17的漏极均连接,形成第一输出端Out-,第二PMOS管Q21~Q27的漏极均连接,形成第二输出端Out+。
实施例2
本实施例提供一种锁相环,如图10所示,包括实施例1中的相位插值电路以及依次连接的鉴频鉴相器、电荷泵、滤波器、振荡器,所述相位插值电路的输入端连接所述振荡器,输出端连接所述鉴频鉴相器。其中,本实施例提供的锁相环为小数锁相环。
其中,所述鉴频鉴相器用于检测参考时钟信号与反馈时钟信号的相位误差,并输出误差信号。电荷泵用于根据误差信号生成控制电流。滤波器用于将所述控制电流转换为低频电压信号。所述振荡器用于根据所述低频电压信号生成输出振荡时钟信号。所述相位插值电路用于根据频率控制字对所述振荡时钟信号进行处理,输出反馈时钟信号。
在可选的一种实施方式中,所述振荡器为压控振荡器。
在可选的一种实施方式中,所述滤波器为低通滤波器。
本实施例中,相位插值电路中输出的每个相位插值信号的相位变化以整个振荡周期为步长,可以保证输出插值相位的线性,不受相位插值器误差的影响,将其应用于锁相环可以降低锁相环的量化噪声,从而改善前馈通路的线性度。
实施例3
本实施例提供一种芯片,包括实施例2的锁相环。
本实施例还提供一种电子设备,包括实施例2的锁相环。
虽然以上描述了本发明的具体实施方式,但是本领域的技术人员应当理解,这仅是举例说明,本发明的保护范围是由所附权利要求书限定的。本领域的技术人员在不背离本发明的原理和实质的前提下,可以对这些实施方式做出多种变更或修改,但这些变更和修改均落入本发明的保护范围。
Claims (10)
1.一种相位插值电路,其特征在于,包括:相位插值器、整数分频器、控制器、第一时钟触发器、数据选择器、第二时钟触发器以及合并单元,所述数据选择器和所述第二时钟触发器的数量均为M,M为2的整数倍;
所述相位插值器用于对振荡器产生的振荡时钟信号进行相位插值处理,生成M个插值时钟信号;
所述控制器用于接收频率控制字,并根据所述频率控制字向所述整数分频器输出分频器控制字,其中,所述分频器控制字为相邻两个振荡周期的整数差值;
以及对所述频率控制字的小数部分进行量化处理,根据最终量化结果向每个数据选择器输出选通信号;其中,量化步长为1/M个振荡周期;
所述整数分频器用于根据所述分频器控制字对所述振荡时钟信号进行降频,生成第一分频时钟信号;
所述第一时钟触发器的数据输入端用于接收所述第一分频时钟信号,时钟输入端用于接收所述振荡时钟信号,输出第二分频时钟信号;其中,所述第二分频时钟信号比所述第一分频时钟信号的相位滞后一个振荡周期;
M个数据选择器的第一数据输入端均用于接收所述第一分频时钟信号,第二数据输入端均用于接收所述第二分频时钟信号,选通信号输入端均与所述控制器连接,输出端分别与M个第二时钟触发器连接;
M个第二时钟触发器的时钟输入端分别用于接收M个插值时钟信号;
所述合并单元用于将M个第二时钟触发器输出的M个相位插值信号进行等权重合并,输出反馈时钟信号。
2.如权利要求1所述的相位插值电路,其特征在于,所述控制器包括量化单元、数据信号调制器、处理单元;所述处理单元分别与所述量化单元和所述数据信号调制器连接;
所述量化单元用于根据量化步长对所述频率控制字的小数部分进行量化得到中间量化结果,并将无法量化的部分输入所述数据信号调制器;
所述处理单元用于根据所述数据信号调制器的输出结果和所述中间量化结果得到最终量化结果。
3.如权利要求1所述的相位插值电路,其特征在于,所述分频器控制字具体为当前振荡周期与前一振荡周期的整数差值。
4.如权利要求1所述的相位插值电路,其特征在于,所述合并单元包括第一PMOS管和第二PMOS管,所述第一PMOS管和所述第二PMOS管的数量均为M;所述第一PMOS管和所述第二PMOS管一一对应;
第一PMOS管的源极和对应第二PMOS管的源极均连接至同一个电流源;第一PMOS管的栅极和对应第二PMOS管的栅极均连接至同一个第二时钟触发器;
所有第一PMOS管的漏极均连接,形成第一输出端;所有第二PMOS管的漏极均连接,形成第二输出端;所述第一输出端和所述第二输出端用于输出差分的反馈时钟信号。
5.如权利要求1-4中任一项所述的相位插值电路,其特征在于,所述第一时钟触发器和/或所述第二时钟触发器为D触发器。
6.一种锁相环,其特征在于,包括如权利要求1-5中任一项所述的相位插值电路以及依次连接的鉴频鉴相器、电荷泵、滤波器、振荡器,所述相位插值电路的输入端连接所述振荡器,输出端连接所述鉴频鉴相器。
7.如权利要求6所述的锁相环,其特征在于,所述振荡器为压控振荡器。
8.如权利要求6或7所述的锁相环,其特征在于,所述滤波器为低通滤波器。
9.一种芯片,其特征在于,包括如权利要求6-8中任一项所述的锁相环。
10.一种电子设备,其特征在于,包括如权利要求6-8中任一项所述的锁相环。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210079668.4A CN114421967B (zh) | 2022-01-24 | 2022-01-24 | 相位插值电路、锁相环、芯片及电子设备 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210079668.4A CN114421967B (zh) | 2022-01-24 | 2022-01-24 | 相位插值电路、锁相环、芯片及电子设备 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN114421967A CN114421967A (zh) | 2022-04-29 |
CN114421967B true CN114421967B (zh) | 2024-05-31 |
Family
ID=81278119
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202210079668.4A Active CN114421967B (zh) | 2022-01-24 | 2022-01-24 | 相位插值电路、锁相环、芯片及电子设备 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN114421967B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN116418324B (zh) * | 2023-05-05 | 2023-10-10 | 上海奎芯集成电路设计有限公司 | 一种相位插值器和相位插值方法 |
CN116820185B (zh) * | 2023-08-25 | 2023-11-17 | 高澈科技(上海)有限公司 | 可编程多相位时钟装置 |
Citations (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1338823A (zh) * | 2000-08-10 | 2002-03-06 | 日本电气株式会社 | 锁相环电路 |
CN1560999A (zh) * | 2000-07-21 | 2005-01-05 | �����ɷ� | 时钟控制方法和电路 |
CN102142838A (zh) * | 2011-03-18 | 2011-08-03 | 深圳市国微电子股份有限公司 | 一种数字频率合成器 |
CN102273077A (zh) * | 2009-01-23 | 2011-12-07 | 国际商业机器公司 | 使用时钟抖动进行增益及带宽控制的数字控制振荡器的最佳抖动 |
CN104283561A (zh) * | 2014-09-22 | 2015-01-14 | 电子科技大学 | 一种异步时钟并串转换半周期输出电路 |
CN106209093A (zh) * | 2016-03-02 | 2016-12-07 | 北京大学 | 一种全数字小数分频锁相环结构 |
CN106849946A (zh) * | 2016-12-13 | 2017-06-13 | 航天恒星科技有限公司 | 一种小数分频频率综合器及小数分频方法 |
CN107171779A (zh) * | 2017-05-12 | 2017-09-15 | 无锡中微亿芯有限公司 | 用于cdr的二进制码相位插值电路 |
JP2019022135A (ja) * | 2017-07-20 | 2019-02-07 | ローム株式会社 | タイミング発生器および半導体集積回路 |
CN113078991A (zh) * | 2021-03-03 | 2021-07-06 | 北京紫光青藤微系统有限公司 | 频率校准系统、方法及应答器 |
CN113783568A (zh) * | 2020-08-10 | 2021-12-10 | 上海安路信息科技股份有限公司 | 一种分数型分频比锁相环 |
CN113938131A (zh) * | 2021-09-29 | 2022-01-14 | 西安交通大学 | 一种实时小数分频的亚采样锁相环 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9225348B2 (en) * | 2014-01-10 | 2015-12-29 | International Business Machines Corporation | Prediction based digital control for fractional-N PLLs |
US9490968B2 (en) * | 2014-02-27 | 2016-11-08 | Cavium, Inc. | CDR voter with improved frequency offset tolerance |
KR102653891B1 (ko) * | 2016-11-30 | 2024-04-02 | 삼성전자주식회사 | 지연 클록 신호의 위상을 보간하기 위한 위상 보간기 및 이를 포함하고, 위상이 보간된 클록 신호를 이용하여 데이터 샘플링을 수행하는 장치 |
-
2022
- 2022-01-24 CN CN202210079668.4A patent/CN114421967B/zh active Active
Patent Citations (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1560999A (zh) * | 2000-07-21 | 2005-01-05 | �����ɷ� | 时钟控制方法和电路 |
CN1338823A (zh) * | 2000-08-10 | 2002-03-06 | 日本电气株式会社 | 锁相环电路 |
CN102273077A (zh) * | 2009-01-23 | 2011-12-07 | 国际商业机器公司 | 使用时钟抖动进行增益及带宽控制的数字控制振荡器的最佳抖动 |
CN102142838A (zh) * | 2011-03-18 | 2011-08-03 | 深圳市国微电子股份有限公司 | 一种数字频率合成器 |
CN104283561A (zh) * | 2014-09-22 | 2015-01-14 | 电子科技大学 | 一种异步时钟并串转换半周期输出电路 |
CN106209093A (zh) * | 2016-03-02 | 2016-12-07 | 北京大学 | 一种全数字小数分频锁相环结构 |
CN106849946A (zh) * | 2016-12-13 | 2017-06-13 | 航天恒星科技有限公司 | 一种小数分频频率综合器及小数分频方法 |
CN107171779A (zh) * | 2017-05-12 | 2017-09-15 | 无锡中微亿芯有限公司 | 用于cdr的二进制码相位插值电路 |
JP2019022135A (ja) * | 2017-07-20 | 2019-02-07 | ローム株式会社 | タイミング発生器および半導体集積回路 |
CN113783568A (zh) * | 2020-08-10 | 2021-12-10 | 上海安路信息科技股份有限公司 | 一种分数型分频比锁相环 |
CN113078991A (zh) * | 2021-03-03 | 2021-07-06 | 北京紫光青藤微系统有限公司 | 频率校准系统、方法及应答器 |
CN113938131A (zh) * | 2021-09-29 | 2022-01-14 | 西安交通大学 | 一种实时小数分频的亚采样锁相环 |
Non-Patent Citations (2)
Title |
---|
Precise Time Digitizer Based on Counting Method and Multiphase In-Period Interpolation;Ryszard Szplet;《2019 Joint Conference of the IEEE International Frequency Control Symposium and European Frequency and Time Forum (EFTF/IFC)》;20190303;1-3 * |
基于相位内插的小数分频器研究与设计;李璇;《中国优秀硕士学位论文全文数据库信息科技辑》;20210215;I135-752 * |
Also Published As
Publication number | Publication date |
---|---|
CN114421967A (zh) | 2022-04-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN113841334B (zh) | 多相时钟占空比与时偏的测量和校正 | |
CN114421967B (zh) | 相位插值电路、锁相环、芯片及电子设备 | |
EP3826184A1 (en) | High performance phase locked loop | |
CN111512369B (zh) | 多通道数据接收器的时钟数据恢复装置及方法 | |
KR102222622B1 (ko) | 지연 고정 루프 회로 | |
US7613254B2 (en) | Phase detector for comparing phases of data and a plurality of clocks | |
CN210168032U (zh) | 用于对准高数据速率时钟和数据恢复解串器的采样实例的系统 | |
US10171091B2 (en) | Phase interpolator for interpolating phase of delay clock signal and device including the same and for performing data sampling by using phase interpolated clock signal | |
KR100656370B1 (ko) | 위상 보간 클럭을 이용한 데이터 복원 장치 및 방법 | |
US20070030936A1 (en) | Clock-and-data-recovery system having a multi-phase clock generator for one or more channel circuits | |
US7234069B1 (en) | Precise phase shifting using a DLL controlled, multi-stage delay chain | |
KR20090107256A (ko) | 듀티 사이클 보정 회로 | |
US20210111859A1 (en) | Clock data recovery circuit with improved phase interpolation | |
CN111416619B (zh) | 一种延时测量电路、延时测量方法、电子设备及芯片 | |
CN117097330A (zh) | 延迟自校准电路、直接数字频率合成器及延迟自校准方法 | |
TW202318806A (zh) | 具有分段延遲電路的延遲鎖相迴路 | |
US9048843B1 (en) | Techniques for dividing frequencies of periodic signals | |
US20100281289A1 (en) | Bidirectional Memory Interface with Glitch Tolerant Bit Slice Circuits | |
CN112886952A (zh) | 一种高速时钟电路的动态延时补偿电路 | |
JP2017017392A (ja) | Cdr制御回路、cdr回路およびcdr制御方法 | |
CN117318709A (zh) | 用于高速时钟信号的动态相位调整 | |
CN108039885B (zh) | 一种高速分频方法及具有占空比调节功能的高速分频器 | |
TWI469522B (zh) | 訊號電路 | |
CN114095018B (zh) | 小数分频电路 | |
US11469746B2 (en) | Integrated device having phase interpolator and input controller thereof |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |