CN113889048A - 防闪屏电路、显示面板及显示器 - Google Patents
防闪屏电路、显示面板及显示器 Download PDFInfo
- Publication number
- CN113889048A CN113889048A CN202111126102.4A CN202111126102A CN113889048A CN 113889048 A CN113889048 A CN 113889048A CN 202111126102 A CN202111126102 A CN 202111126102A CN 113889048 A CN113889048 A CN 113889048A
- Authority
- CN
- China
- Prior art keywords
- circuit
- voltage
- control sub
- resistor
- power management
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000003111 delayed effect Effects 0.000 claims abstract description 25
- 230000005669 field effect Effects 0.000 claims description 51
- 239000003990 capacitor Substances 0.000 claims description 15
- 239000010409 thin film Substances 0.000 abstract description 10
- 238000010586 diagram Methods 0.000 description 10
- 238000000034 method Methods 0.000 description 8
- 239000000758 substrate Substances 0.000 description 8
- 239000004973 liquid crystal related substance Substances 0.000 description 6
- 230000005856 abnormality Effects 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 2
- 230000002265 prevention Effects 0.000 description 2
- 239000010408 film Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0247—Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本申请公开了一种防闪屏电路、显示面板及显示器,属于显示技术领域。本申请防闪屏电路包括第一控制子电路及第二控制子电路,第一控制子电路分别与电源管理芯片及第二控制子电路连接,第二控制子电路分别与电源管理芯片及伽马芯片连接,第一控制子电路在接收到电源管理芯片输出的开通电压时进行导通,并生成导通电压,第二控制子电路接收电源管理芯片输出的模拟电压,根据导通电压进行导通,将延迟的模拟电压输出至伽马芯片,伽马芯片根据延迟的模拟电压驱动显示屏幕正常启动。本申请通过第一控制子电路及第二控制子电路依次导通,从而延时输出模拟电压,使得模拟电压与开通电压一起驱动显示屏幕,避免因薄膜晶体管打开而引起的开机闪屏。
Description
技术领域
本申请涉及显示技术领域,尤其涉及一种防闪屏电路、显示面板及显示器。
背景技术
在薄膜晶体管液晶显示面板中,驱动电路模块输出多个电压供其他模块使用,而每个电压产生的时间会影响开机时刻的显示,关断电压控制薄膜晶体管的开关,当关断电压为负压(如-6V)或更负的时候,薄膜晶体管才能完全关断,当薄膜晶体管有一定程度的打开,串行输出端的电压会对液晶电容充电,公共电极电压和串行输出电压是分别加在液晶电容两端的电压,从而液晶会有旋转,就有光线透过。屏幕开机时,关断电压比公共电极电压后起,如关断电压为零时,薄膜晶体管会有一定程度的打开,则会引起开机闪屏。
上述内容仅用于辅助理解本申请的技术方案,并不代表承认上述内容是现有技术。
申请内容
本申请的主要目的在于提供一种防闪屏电路、显示面板及显示器,旨在解决现有技术开机时刻容易产生闪屏现象的技术问题。
为实现上述目的,本申请提供了一种防闪屏电路,所述防闪屏电路应用于显示面板,所述显示面板包括电源管理芯片和伽马芯片,所述防闪屏电路包括第一控制子电路及第二控制子电路,所述第一控制子电路的开通电压输入端与所述电源管理芯片的开通电压输出端连接,所述第一控制子电路的导通电压输出端与所述第二控制子电路的导通电压输入端连接,所述第二控制子电路的模拟电压输入端与所述电源管理芯片的模拟电压输出端连接,所述第二控制子电路的模拟电压输出端与所述伽马芯片的模拟电压输入端连接,所述伽马芯片的驱动输出端与显示屏幕连接;
所述第一控制子电路,用于在接收到所述电源管理芯片输出的开通电压时进行导通,并生成导通电压,将所述导通电压输出至所述第二控制子电路;
所述第二控制子电路,用于接收所述电源管理芯片输出的模拟电压;
所述第二控制子电路,还用于根据所述导通电压进行导通,将延迟的模拟电压输出至所述伽马芯片,以使所述伽马芯片根据所述延迟的模拟电压驱动显示屏幕正常启动。
可选地,所述第一控制子电路包括第一分压单元及第一开关单元;
所述第一分压单元的开通电压输入端与所述电源管理芯片的开通电压输出端连接,所述第一分压单元的分压电压输出端与所述第一开关单元的分压电压输入端连接,所述第一开关单元的导通电压输出端与所述第二控制子电路的导通电压输入端连接。
可选地,所述第一分压单元包括第一电阻及第二电阻;
所述第一电阻的第一端与所述电源管理芯片的开通电压输出端连接,所述第一电阻的第二端分别与所述第一开关单元的分压电压输入端及所述第二电阻的第一端连接,所述第二电阻的第二端接地。
可选地,所述第一开关单元包括第一场效应管;
所述第一场效应管的栅极分别与所述第一电阻的第二端及所述第二电阻的第一端连接,所述第一场效应管的漏极与所述第二控制子电路的分压电压输出端连接,所述第一场效应管的源极与所述第二控制子电路的导通电压输入端连接;
其中,所述第一场效应管为N型场效应管。
可选地,所述第二控制子电路包括第二分压单元及第二开关单元;
所述第二分压单元的模拟电压输入端与所述电源管理芯片的模拟电压输出端连接,所述第二分压单元的分压电压输出端分别与所述第一控制子电路的分压电压输入端及所述所述第二开关单元的分压电压输入端连接,所述第二开关单元的模拟电压输出端与所述伽马芯片的模拟电压输入端连接。
可选地,所述第二分压单元包括第三电阻及第四电阻;
所述第三电阻的第一端与所述电源管理芯片的模拟电压输出端连接,所述第三电阻的第二端分别与所述第一控制子电路的分压电压输入端及所述所述第二开关单元的分压电压输入端连接,所述第四电阻的第一端与所述第一控制子电路的导通电压输出端连接,所述第四电阻的第二端接地。
可选地,所述第二开关单元包括第二场效应管;
所述第二场效应管的源极分别与所述第三电阻的第一端连接,所述第二场效应管的栅极分别与所述第三电阻的第二端及所述第一控制子电路的分压电压输入端连接,所述第二场效应管的漏极与所述伽马芯片的模拟电压输入端连接;
其中,所述第二场效应管为P型场效应管。
可选地,所述第二控制子电路还包括电容;
所述电容的第一端与所述第二场效应管的漏极连接,所述电容的第二端接地。
此外,为实现上述目的,本申请还提出一种显示面板,所述显示面板包括电源管理芯片及伽马芯片,所述显示面板还包括如上文所述的防闪屏电路,所述防闪屏电路的电压输入端与所述电源管理芯片的电压输出端连接,所述防闪屏电路的电压输出端与所述伽马芯片的电压输入端连接。
此外,为实现上述目的,本申请还提出一种显示器,所述显示器包括如上文所述的显示面板及背光模组,所述背光模组设于显示面板的背面。
本申请防闪屏电路包括第一控制子电路及第二控制子电路,第一控制子电路的开通电压输入端与电源管理芯片的开通电压输出端连接,第一控制子电路的导通电压输出端与第二控制子电路的导通电压输入端连接,第二控制子电路的模拟电压输入端与电源管理芯片的模拟电压输出端连接,第二控制子电路的模拟电压输出端与伽马芯片的模拟电压输入端连接,伽马芯片的驱动输出端与显示屏幕连接,第一控制子电路在接收到电源管理芯片输出的开通电压时进行导通,并生成导通电压,将导通电压输出至第二控制子电路,第二控制子电路接收电源管理芯片输出的模拟电压,第二控制子电路还根据导通电压进行导通,将延迟的模拟电压输出至伽马芯片,以使伽马芯片根据延迟的模拟电压驱动显示屏幕正常启动。本申请通过第一控制子电路及第二控制子电路依次导通,从而延时输出模拟电压,使得模拟电压与开通电压一起驱动显示屏幕,避免因薄膜晶体管打开而引起的开机闪屏。
附图说明
图1为本申请实施例一中防闪屏电路的第一结构示意框图;
图2为本申请实施例一中防闪屏电路的第二结构示意框图;
图3为本申请实施例一中防闪屏电路的电路原理示意图;
图4为本申请实施例一中防闪屏电路第二场效应管的电压变化曲线图;
图5为本申请实施例二中显示面板的结构示意图;
图6为本申请实施例三中显示器的结构示意图。
附图标号说明:
标号 | 名称 | 标号 | 名称 |
10 | 防闪屏电路 | 90 | 显示面板 |
20 | 电源管理芯片 | 100 | 背光模组 |
30 | 伽马芯片 | 401 | 第一分压单元 |
40 | 第一控制子电路 | 402 | 第一开关单元 |
50 | 第一控制子电路 | 501 | 第二分压单元 |
60 | 阵列基板 | 502 | 第二开关单元 |
70 | 液晶层 | VAA | 模拟电压 |
80 | 彩膜基板 | VCOM | 公共电极电压 |
R1~R4 | 第一电阻~第四电阻 | VAA' | 延迟的模拟电压 |
Q1~Q2 | 第一场效应管~第二场效应管 | VCOM' | 延迟的公共电极电压 |
Q2-VS | 第二场效应管源极电压 | VGH | 开通电压 |
Q2-VG | 第二场效应管栅极电压 | t | 开通电压输入时刻 |
Q2-VD | 第二场效应管漏极电压 | C | 电容 |
Q2-VGS | 第二场效应管栅源电压 |
本申请目的的实现、功能特点及优点将结合实施例,参照附图做进一步说明。
具体实施方式
应当理解,此处所描述的具体实施例仅用以解释本申请,并不用于限定本申请。
实施例一
本申请实施例提供了一种防闪屏电路,参照图1,图1为本申请防闪屏电路第一实施例的结构示意图。
所述防闪屏电路10应用于显示面板,所述显示面板包括电源管理芯片20和伽马芯片30。
需要说明的是,防闪屏电路10应用于显示面板,显示面板包括驱动电路模块,驱动电路模块配置有电源管理芯片20、伽马芯片30及时序控制电路(图1未示出)等重要功能电路。其中,防闪屏电路10可设置于电源管理芯片20及伽马芯片30之间,用于对电源管理芯片20的模拟电压VAA进行延时输出,从而避免开机闪屏,其连接关系可为防闪屏电路10的电压输入端与电源管理芯片20的电压输出端连接,防闪屏电路10的电压输出端与伽马芯片30的电压输入端连接。
应当理解的是,由于模拟电压VAA输出至伽马芯片30后,可被伽马芯片30转换为公共电极电压VCOM,再由公共电极电压VCOM驱动显示屏幕启动,因此,防闪屏电路10还可以设置在伽马芯片30后,用于对伽马芯片30的公共电极电压VCOM进行延时输出,从而避免开机闪屏,其连接关系可为防闪屏电路10的电压输入端分别与电源管理芯片20的电压输出端及伽马芯片30的电压输出端连接,防闪屏电路10的电压输出端与显示屏幕的驱动输入端连接。
本实施例中,所述防闪屏电路10包括第一控制子电路40及第二控制子电路50,所述第一控制子电路40的开通电压输入端与所述电源管理芯片20的开通电压输出端连接,所述第一控制子电路40的导通电压输出端与所述第二控制子电路50的导通电压输入端连接,所述第二控制子电路50的模拟电压输入端与所述电源管理芯片20的模拟电压输出端连接,所述第二控制子电路50的模拟电压输出端与所述伽马芯片30的模拟电压输入端连接,所述伽马芯片30的驱动输出端与显示屏幕连接。
需要说明的是,防闪屏电路10包括第一控制子电路40及第二控制子电路50,第一控制子电路40及第二控制子电路50均具有开关功能,且第一控制子电路40及第二控制子电路50在导通时,导通时间较短即第一控制子电路40及第二控制子电路50均可快速导通,导通时间快可保证防闪屏电路10稳定输出电压,从而避免因输出电压处于一种断断续续的状态,使得对后端负载造成损坏或异常。
易于理解的是,为了对伽马芯片30的公共电极电压VCOM进行延时输出,从而避免开机闪屏时,防闪屏电路10的第一控制子电路40及第二控制子电路50的连接关系还可以为,第一控制子电路40的电压输入端与所述电源管理芯片20的电压输出端连接,所述第二控制子电路50的电压输入端与所述伽马芯片30的电压输出端连接,所述第一控制子电路40的输出端与所述第二控制子电路50的输入端连接,所述第二控制子电路50的电压输出端与显示屏幕的驱动输入端连接。
所述第一控制子电路40,用于在接收到所述电源管理芯片20输出的开通电压VGH时进行导通,并生成导通电压,将所述导通电压输出至所述第二控制子电路50。
可以理解的是,第一控制子电路40可用于接收电源管理芯片20输出的开通电压VGH,当开通电压VGH触发第一控制子电路40的开启功能后,第一控制子电路40导通,从而生成导通电压。
所述第二控制子电路50,用于接收所述电源管理芯片20输出的模拟电压VAA。
易于理解的是,为了对电源管理芯片20的模拟电压VAA进行延时输出,从而避免开机闪屏时,第二控制子电路50可用于接收电源管理芯片20输出的模拟电压VAA。为了对伽马芯片30的公共电极电压VCOM进行延时输出,从而避免开机闪屏时,第二控制子电路50可用于接收伽马芯片30输出的公共电极电压VCOM。
所述第二控制子电路50,还用于根据所述导通电压进行导通,将延迟的模拟电压VAA'输出至所述伽马芯片30,以使所述伽马芯片30根据所述延迟的模拟电压VAA'驱动显示屏幕正常启动。
易于理解的是,第二控制子电路50接收导通电压,当导通电压触发第二控制子电路50的开启功能后,第二控制子电路50导通,从而将模拟电压VAA输出至伽马芯片30。由于通常情况下电源管理芯片20输出的开通电压VGH要晚于模拟电压VAA作用于显示屏幕,易使薄膜晶体管有一定程度的打开,从而出现闪屏,通过第一控制子电路40及第二控制子电路50依次导通,可使模拟电压VAA相当于正常情况延迟输出,使得伽马芯片30根据延迟的模拟电压VAA'可驱动显示屏幕正常启动。
本实施例防闪屏电路10包括第一控制子电路40及第二控制子电路50,第一控制子电路40的开通电压输入端与电源管理芯片20的开通电压输出端连接,第一控制子电路40的导通电压输出端与第二控制子电路50的导通电压输入端连接,第二控制子电路50的模拟电压输入端与电源管理芯片20的模拟电压输出端连接,第二控制子电路50的模拟电压输出端与伽马芯片30的模拟电压输入端连接,伽马芯片30的驱动输出端与显示屏幕连接,第一控制子电路40在接收到电源管理芯片20输出的开通电压VGH时进行导通,并生成导通电压,将导通电压输出至第二控制子电路50,第二控制子电路50接收电源管理芯片20输出的模拟电压VAA,第二控制子电路50还根据导通电压进行导通,将延迟的模拟电压VAA'输出至伽马芯片30,以使伽马芯片30根据延迟的模拟电压VAA'驱动显示屏幕正常启动。本实施例通过第一控制子电路40及第二控制子电路50依次导通,从而延时输出模拟电压VAA,使得模拟电压与开通电压一起驱动显示屏幕,避免因薄膜晶体管打开而引起的开机闪屏。
进一步,基于上述实施例,提出本申请防闪屏电路10第二实施例,参考图2和图3,图2为本申请防闪屏电路10第二实施例的结构示意图,图3为本申请防闪屏电路10一实施例的电路示意图。
本实施例中,所述第一控制子电路40包括第一分压单元401及第一开关单元402。
所述第一分压单元401的开通电压VGH输入端与所述电源管理芯片20的开通电压VGH输出端连接,所述第一分压单元401的分压电压输出端与所述第一开关单元402的分压电压输入端连接,所述第一开关单元402的导通电压输出端与所述第二控制子电路50的导通电压输入端连接。
需要说明的是,第一分压单元401具有分压功能,第一开关单元402具有开关作用,第一分压单元401可用于接收电源管理芯片20输出的开通电压VGH,并对开通电压VGH进行分压,从而生成分压电压,当分压电压触发第一开关单元402的开启功能后,第一开关单元402电路导通,从而生成导通电压。
所述第一分压单元401包括第一电阻R1及第二电阻R2。
所述第一电阻R1的第一端与所述电源管理芯片20的开通电压VGH输出端连接,所述第一电阻R1的第二端分别与所述第一开关单元402的分压电压输入端及所述第二电阻R2的第一端连接,所述第二电阻R2的第二端接地。
可以理解的是,第一电阻R1及第二电阻R2为分压电阻,第一电阻R1及第二电阻R2对开通电压VGH进行分压,从而生成分压电压,可由第一电阻R1、第二电阻R2及开通电压VGH共同控制第一开关单元402的导通和断开,也可以是通过分压电压控制第一开关单元402的导通和断开。
所述第一开关单元402包括第一场效应管Q1。
所述第一场效应管Q1的栅极分别与所述第一电阻R1的第二端及所述第二电阻R2的第一端连接,所述第一场效应管Q1的漏极与所述第二控制子电路50的分压电压输出端连接,所述第一场效应管Q1的源极与所述第二控制子电路50的导通电压输入端连接。
其中,所述第一场效应管Q1为N型场效应管。
应当理解的是,第一场效应管Q1为N型场效应管,当第一场效应管Q1的栅源电压增大到可以使第一场效应管Q1导通的阈值电压时,第一场效应管Q1导通,第一场效应管Q1导通后可输出导通电压,以使第二控制子电路50根据导通电压进行导通。
本实施例中,所述第二控制子电路50包括第二分压单元501及第二开关单元502。
所述第二分压单元501的模拟电压VAA输入端与所述电源管理芯片20的模拟电压VAA输出端连接,所述第二分压单元501的分压电压输出端分别与所述第一控制子电路40的分压电压输入端及所述所述第二开关单元502的分压电压输入端连接,所述第二开关单元502的模拟电压VAA输出端与所述伽马芯片30的模拟电压VAA输入端连接。
需要说明的是,第二分压单元501具有分压功能,第二开关单元502具有开关作用,第二分压单元501可用于接收电源管理芯片20输出的模拟电压VAA,并对模拟电压VAA进行分压,从而生成分压电压,当分压电压触发第二开关单元502的开启功能后,第二开关单元502电路导通,从而将输出延迟的模拟电压VAA'。
易于理解的是,为了对电源管理芯片20的模拟电压VAA进行延时输出,从而避免开机闪屏时,第二分压单元501还可以用于接收伽马芯片30输出的公共电极电压VCOM,并对公共电极电压VCOM进行分压,从而生成分压电压,当分压电压触发第二开关单元502的开启功能后,第二开关单元502电路导通,从而将输出延迟的公共电极电压VCOM'。
所述第二分压单元501包括第三电阻R3及第四电阻R4。
所述第三电阻R3的第一端与所述电源管理芯片20的模拟电压VAA输出端连接,所述第三电阻R3的第二端分别与所述第一控制子电路40的分压电压输入端及所述所述第二开关单元502的分压电压输入端连接,所述第四电阻R4的第一端与所述第一控制子电路40的导通电压输出端连接,所述第四电阻R4的第二端接地。
可以理解的是,第三电阻R3及第四电阻R4为分压电阻,第三电阻R3及第四电阻R4可对模拟电压VAA或公共电极电压VCOM进行分压,从而生成分压电压,可由第一电阻R1、第二电阻R2及模拟电压VAA共同控制第二开关单元502的导通和断开,或由第一电阻R1、第二电阻R2及公共电极电压VCOM共同控制第二开关单元502的导通和断开,也可以是通过分压电压控制第二开关单元502的导通和断开。
所述第二开关单元502包括第二场效应管Q2。
所述第二场效应管Q2的源极分别与所述第三电阻R3的第一端连接,所述第二场效应管Q2的栅极分别与所述第三电阻R3的第二端及所述第一控制子电路40的分压电压输入端连接,所述第二场效应管Q2的漏极与所述伽马芯片30的模拟电压VAA输入端连接。
其中,所述第二场效应管Q2为P型场效应管。
应当理解的是,第二场效应管Q2为P型场效应管,第二场效应管Q2栅极电压获得一个使得第二场效应管Q2的栅源电压大于导通阈值电压的电压时,第二场效应管Q2导通,第二场效应管Q2导通后可输出延迟的模拟电压VAA'或延迟的公共电极电压VCOM'。
易于理解的是,如图4,图4为本申请防闪屏电路10一实施例第二场效应管Q2的电压变化曲线图,t时刻为开通电压VGH输入时刻,Q2-VS表示第二场效应管Q2的源极电压,Q2-VG表示第二场效应管Q2的栅极电压,Q2-VGS表示第二场效应管Q2的栅源电压,Q2-VD表示第二场效应管Q2的漏极电压,由于效应管快速导通的特性,第一开关单元402及第二开关单元502均采用效应管,可避免因电路反复导通和截止导致的输出电压处于断断续续的状态,引起后端负载造成损坏或异常的现象,提高防闪屏电路10的安全性。
所述第二控制子电路50还包括电容C。
所述电容C的第一端与所述第二场效应管Q2的漏极连接,所述电容C的第二端接地。
可以理解的是,电容C为滤波电容,电容C可用于滤除延迟的模拟电压VAA'或延迟的公共电极电压VCOM'中的杂波,以使第二控制子电路50稳定输出延迟的模拟电压VAA'或延迟的公共电极电压VCOM'。
本实施例通过第一场效应管Q1去控制第二场效应管Q2的导通和断开,当接收到开通电压VGH时,第一电阻R1和第二电阻R2分压,第一场效应管Q1的栅极电压也跟随着开通电压VGH变化,第一场效应管Q1栅极电压变大导致第一场效应管Q1的栅源电压变大,当第一场效应管Q1的栅源电压增大到可以使第一场效应管Q1导通的阈值电压时,第一场效应管Q1导通,此时,第三电阻R3和第四电阻R4对模拟电压VAA做分压,第二场效应管Q2栅极电压获得一个使得第二场效应管Q2的栅源电压大于导通阈值电压的电压,第二场效应管Q2导通,从而把模拟电压VAA延迟到和开通电压VGH一起,避免因薄膜晶体管打开而引起的开机闪屏,场效应管的导通是一个很快的过程,提高了防闪屏电路10的可靠性。
实施例二
此外,本申请实施例还提出一种显示面板,如图5,图5为本申请显示面板的结构示意图,所述显示面板包括阵列基板60、与所述阵列基板60相对设置的彩膜基板80以及夹设于所述阵列基板60和彩膜基板80之间的液晶层70。所述显示面板60包括电源管理芯片20及伽马芯片30,所述显示面板还包括如上文所述的防闪屏电路10,所述电源管理芯片20、所述伽马芯片30及所述防闪屏电路10集成于所述阵列基板60上,参考图1,所述防闪屏电路10的电压输入端与所述电源管理芯片20的电压输出端连接,所述防闪屏电路10的电压输出端与所述伽马芯片30的电压输入端连接。
由于本显示面板采用了上述所有实施例的全部技术方案,因此至少具有上述实施例的技术方案所带来的所有有益效果,在此不再一一赘述。
实施例三
此外,本申请实施例还提出一种显示器,如图6,图6为本申请显示器的结构示意图,所述显示器包括如上文所述的显示面板90及背光模组100,所述背光模组100设于显示面板90的背面。
由于本显示器采用了上述所有实施例的全部技术方案,因此至少具有上述实施例的技术方案所带来的所有有益效果,在此不再一一赘述。
应当理解的是,以上仅为举例说明,对本申请的技术方案并不构成任何限定,在具体应用中,本领域的技术人员可以根据需要进行设置,本申请对此不做限制。
需要说明的是,以上所描述的工作流程仅仅是示意性的,并不对本申请的保护范围构成限定,在实际应用中,本领域的技术人员可以根据实际的需要选择其中的部分或者全部来实现本实施例方案的目的,此处不做限制。
另外,未在本实施例中详尽描述的技术细节,可参见本申请任意实施例所提供的防闪屏电路,此处不再赘述。
此外,需要说明的是,在本文中,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者系统不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者系统所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括该要素的过程、方法、物品或者系统中还存在另外的相同要素。
上述本申请实施例序号仅仅为了描述,不代表实施例的优劣。
以上仅为本申请的优选实施例,并非因此限制本申请的专利范围,凡是利用本申请说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本申请的专利保护范围内。
Claims (10)
1.一种防闪屏电路,所述防闪屏电路应用于显示面板,所述显示面板包括电源管理芯片和伽马芯片,其特征在于,所述防闪屏电路包括第一控制子电路及第二控制子电路,所述第一控制子电路的开通电压输入端与所述电源管理芯片的开通电压输出端连接,所述第一控制子电路的导通电压输出端与所述第二控制子电路的导通电压输入端连接,所述第二控制子电路的模拟电压输入端与所述电源管理芯片的模拟电压输出端连接,所述第二控制子电路的模拟电压输出端与所述伽马芯片的模拟电压输入端连接,所述伽马芯片的驱动输出端与显示屏幕连接;
所述第一控制子电路,用于在接收到所述电源管理芯片输出的开通电压时进行导通,并生成导通电压,将所述导通电压输出至所述第二控制子电路;
所述第二控制子电路,用于接收所述电源管理芯片输出的模拟电压;
所述第二控制子电路,还用于根据所述导通电压进行导通,将延迟的模拟电压输出至所述伽马芯片,以使所述伽马芯片根据所述延迟的模拟电压驱动显示屏幕正常启动。
2.如权利要求1所述的防闪屏电路,其特征在于,所述第一控制子电路包括第一分压单元及第一开关单元;
所述第一分压单元的开通电压输入端与所述电源管理芯片的开通电压输出端连接,所述第一分压单元的分压电压输出端与所述第一开关单元的分压电压输入端连接,所述第一开关单元的导通电压输出端与所述第二控制子电路的导通电压输入端连接。
3.如权利要求2所述的防闪屏电路,其特征在于,所述第一分压单元包括第一电阻及第二电阻;
所述第一电阻的第一端与所述电源管理芯片的开通电压输出端连接,所述第一电阻的第二端分别与所述第一开关单元的分压电压输入端及所述第二电阻的第一端连接,所述第二电阻的第二端接地。
4.如权利要求3所述的防闪屏电路,其特征在于,所述第一开关单元包括第一场效应管;
所述第一场效应管的栅极分别与所述第一电阻的第二端及所述第二电阻的第一端连接,所述第一场效应管的漏极与所述第二控制子电路的分压电压输出端连接,所述第一场效应管的源极与所述第二控制子电路的导通电压输入端连接;
其中,所述第一场效应管为N型场效应管。
5.如权利要求1至4中任一项所述的防闪屏电路,其特征在于,所述第二控制子电路包括第二分压单元及第二开关单元;
所述第二分压单元的模拟电压输入端与所述电源管理芯片的模拟电压输出端连接,所述第二分压单元的分压电压输出端分别与所述第一控制子电路的分压电压输入端及所述所述第二开关单元的分压电压输入端连接,所述第二开关单元的模拟电压输出端与所述伽马芯片的模拟电压输入端连接。
6.如权利要求5所述的防闪屏电路,其特征在于,所述第二分压单元包括第三电阻及第四电阻;
所述第三电阻的第一端与所述电源管理芯片的模拟电压输出端连接,所述第三电阻的第二端分别与所述第一控制子电路的分压电压输入端及所述所述第二开关单元的分压电压输入端连接,所述第四电阻的第一端与所述第一控制子电路的导通电压输出端连接,所述第四电阻的第二端接地。
7.如权利要求6所述的防闪屏电路,其特征在于,所述第二开关单元包括第二场效应管;
所述第二场效应管的源极分别与所述第三电阻的第一端连接,所述第二场效应管的栅极分别与所述第三电阻的第二端及所述第一控制子电路的分压电压输入端连接,所述第二场效应管的漏极与所述伽马芯片的模拟电压输入端连接;
其中,所述第二场效应管为P型场效应管。
8.如权利要求7所述的防闪屏电路,其特征在于,所述第二控制子电路还包括电容;
所述电容的第一端与所述第二场效应管的漏极连接,所述电容的第二端接地。
9.一种显示面板,所述显示面板包括电源管理芯片及伽马芯片,其特征在于,所述显示面板还包括如权利要求1至8中任一项所述的防闪屏电路,所述防闪屏电路的电压输入端与所述电源管理芯片的电压输出端连接,所述防闪屏电路的电压输出端与所述伽马芯片的电压输入端连接。
10.一种显示器,其特征在于,所述显示器包括如权利要求9所述的显示面板及背光模组,所述背光模组设于显示面板的背面。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111126102.4A CN113889048A (zh) | 2021-09-24 | 2021-09-24 | 防闪屏电路、显示面板及显示器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111126102.4A CN113889048A (zh) | 2021-09-24 | 2021-09-24 | 防闪屏电路、显示面板及显示器 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN113889048A true CN113889048A (zh) | 2022-01-04 |
Family
ID=79006601
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202111126102.4A Pending CN113889048A (zh) | 2021-09-24 | 2021-09-24 | 防闪屏电路、显示面板及显示器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN113889048A (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114420035A (zh) * | 2022-03-30 | 2022-04-29 | 惠科股份有限公司 | 面板驱动电路及显示面板 |
CN115731896A (zh) * | 2022-11-29 | 2023-03-03 | 惠科股份有限公司 | 驱动电路的控制方法、驱动电路和显示装置 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101373302A (zh) * | 2007-08-24 | 2009-02-25 | 北京京东方光电科技有限公司 | 改善液晶面板放电特性的装置 |
CN101377907A (zh) * | 2007-08-31 | 2009-03-04 | 北京京东方光电科技有限公司 | 模拟电源信号延时装置 |
CN104680996A (zh) * | 2015-03-10 | 2015-06-03 | 深圳市华星光电技术有限公司 | 一种vcom生成电路及液晶显示器 |
CN105242426A (zh) * | 2015-10-15 | 2016-01-13 | 合肥惠科金扬科技有限公司 | 一种液晶屏的上电延时电路及液晶屏 |
CN107103871A (zh) * | 2017-06-30 | 2017-08-29 | 京东方科技集团股份有限公司 | 显示装置以及显示屏的供电电路和供电方法 |
CN110728961A (zh) * | 2019-10-22 | 2020-01-24 | 南京熊猫电子制造有限公司 | 一种液晶显示器上电延时控制电路和控制方法 |
-
2021
- 2021-09-24 CN CN202111126102.4A patent/CN113889048A/zh active Pending
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101373302A (zh) * | 2007-08-24 | 2009-02-25 | 北京京东方光电科技有限公司 | 改善液晶面板放电特性的装置 |
CN101377907A (zh) * | 2007-08-31 | 2009-03-04 | 北京京东方光电科技有限公司 | 模拟电源信号延时装置 |
CN104680996A (zh) * | 2015-03-10 | 2015-06-03 | 深圳市华星光电技术有限公司 | 一种vcom生成电路及液晶显示器 |
CN105242426A (zh) * | 2015-10-15 | 2016-01-13 | 合肥惠科金扬科技有限公司 | 一种液晶屏的上电延时电路及液晶屏 |
CN107103871A (zh) * | 2017-06-30 | 2017-08-29 | 京东方科技集团股份有限公司 | 显示装置以及显示屏的供电电路和供电方法 |
CN110728961A (zh) * | 2019-10-22 | 2020-01-24 | 南京熊猫电子制造有限公司 | 一种液晶显示器上电延时控制电路和控制方法 |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114420035A (zh) * | 2022-03-30 | 2022-04-29 | 惠科股份有限公司 | 面板驱动电路及显示面板 |
CN115731896A (zh) * | 2022-11-29 | 2023-03-03 | 惠科股份有限公司 | 驱动电路的控制方法、驱动电路和显示装置 |
CN115731896B (zh) * | 2022-11-29 | 2023-11-17 | 惠科股份有限公司 | 驱动电路的控制方法、驱动电路和显示装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN113889048A (zh) | 防闪屏电路、显示面板及显示器 | |
JP4346636B2 (ja) | 液晶表示装置 | |
US10819230B2 (en) | DC voltage conversion circuit, DC voltage conversion method and liquid crystal display device | |
US10930361B2 (en) | Voltage control circuit, shift register unit and display device | |
CN108962165B (zh) | 一种消除igzo显示面板掉电残影的电路及方法 | |
US10832628B2 (en) | Gate on-state voltage supply unit, gate on-state voltage supply method, display driving module and display device | |
US10621940B2 (en) | Display device | |
US10629154B2 (en) | Circuit for powering off a liquid crystal panel, peripheral drive device and liquid crystal panel | |
US11307467B2 (en) | Electrostatic discharge circuit and display panel | |
US8289098B2 (en) | Gate pulse modulation circuit and sloping modulation method thereof | |
US20170168359A1 (en) | Gate driver on array short-circuit protection circuit and liquid crystal panel including the same | |
CN109979407B (zh) | 一种goa电路、tft基板及显示装置 | |
EP3200177A1 (en) | Pulse signal combination circuit, display panel and display apparatus | |
US20210082367A1 (en) | Output voltage regulating circuit and liquid crystal display device | |
US9274357B2 (en) | Liquid crystal display device | |
CN102262860A (zh) | 一种液晶显示器及其背光驱动装置 | |
CN106406614B (zh) | 一种分时驱动电路及显示面板 | |
US20240046858A1 (en) | Multiplexing circuitry, multiplexing method, multiplexing module, and display device | |
US20230196997A1 (en) | Light-emitting drive circuit, driving method thereof, and display panel | |
CN106354335B (zh) | 栅极电压供给电路及驱动方法、栅极驱动电路及显示装置 | |
CN214226484U (zh) | 一种稳定电路输出波形的gip电路 | |
CN109003590B (zh) | 放电电路及显示装置 | |
CN214226485U (zh) | 一种gip电路 | |
CN114783356B (zh) | 像素电路和显示面板 | |
CN111883048B (zh) | 发光二极管阵列基板驱动电路、方法、模组、面板及装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20220104 |
|
RJ01 | Rejection of invention patent application after publication |