CN113611693A - 半导体封装件 - Google Patents
半导体封装件 Download PDFInfo
- Publication number
- CN113611693A CN113611693A CN202110195591.2A CN202110195591A CN113611693A CN 113611693 A CN113611693 A CN 113611693A CN 202110195591 A CN202110195591 A CN 202110195591A CN 113611693 A CN113611693 A CN 113611693A
- Authority
- CN
- China
- Prior art keywords
- signal
- pitch
- semiconductor chip
- horizontal width
- bumps
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/538—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
- H01L23/5384—Conductive vias through the substrate with or without pins, e.g. buried coaxial conductors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/34—Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
- H01L23/36—Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
- H01L23/367—Cooling facilitated by shape of device
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/07—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00
- H01L25/071—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00 the devices being arranged next and on each other, i.e. mixed assemblies
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
- H01L23/3121—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/481—Internal lead connections, e.g. via connections, feedthrough structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49827—Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49833—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers the chip support structure consisting of a plurality of insulating substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/5226—Via connections in a multilevel interconnection structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/065—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L25/0657—Stacked arrangements of devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16135—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/16145—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06513—Bump or bump-like direct electrical connections between devices, e.g. flip-chip connection, solder bumps
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06541—Conductive via connections through the device, e.g. vertical interconnects, through silicon via [TSV]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06589—Thermal management, e.g. cooling
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/34—Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
- H01L23/36—Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
- H01L23/367—Cooling facilitated by shape of device
- H01L23/3677—Wire-like or pin-like cooling fins or heat sinks
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/50—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor for integrated circuit devices, e.g. power bus, number of leads
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/18—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Chemical & Material Sciences (AREA)
- Materials Engineering (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
提供一种半导体封装件,所述半导体封装件包括:下半导体芯片,所述下半导体芯片包括下半导体衬底、覆盖所述下半导体衬底的无源表面的后表面保护层、多个下通路电极、以及布置在所述后表面保护层上的多个后表面信号焊盘和多个后表面导热焊盘;上半导体芯片,所述上半导体芯片包括上半导体衬底、位于所述上半导体衬底的有源表面上的布线结构、覆盖所述布线结构并具有多个前表面开口的前表面保护层、以及填充所述前表面开口的多个信号通路和多个导热通路;以及多个信号凸块和多个导热凸块,所述多个信号凸块连接在所述后表面信号焊盘与所述信号通路之间,所述多个导热凸块连接在所述后表面导热焊盘与所述导热通路之间。
Description
相关申请的交叉引用
通过引用方式将于2020年5月4日在韩国知识产权局提交的标题为“Semiconductor Package(半导体封装件)”的韩国专利申请No.10-2020-0053382的全部内容合并于此。
技术领域
实施例涉及一种半导体封装件。
背景技术
由于要求电子产品的小型化、多功能性和高性能,因此也要求半导体封装件的高集成度和高速率。为此,正在研发具有堆叠的半导体芯片的半导体封装件。
发明内容
实施例涉及一种半导体封装件,所述半导体封装件包括:下半导体芯片,所述下半导体芯片包括下半导体衬底、覆盖所述下半导体衬底的无源表面的后表面保护层、穿透所述下半导体衬底和所述后表面保护层的多个下通路电极、以及布置在所述后表面保护层上的多个后表面信号焊盘和多个后表面导热焊盘;上半导体芯片,所述上半导体芯片包括上半导体衬底、位于所述上半导体衬底的有源表面上的布线结构、覆盖所述布线结构并具有多个前表面开口的前表面保护层、以及填充所述多个前表面开口并连接到所述布线结构的多个信号通路和多个导热通路;以及多个信号凸块和多个导热凸块,所述多个信号凸块连接在所述多个后表面信号焊盘与所述多个信号通路之间,所述多个导热凸块连接在所述多个后表面导热焊盘与所述多个导热通路之间。所述多个信号凸块和所述多个导热凸块可以位于所述下半导体芯片与所述上半导体芯片之间。所述多个后表面信号焊盘可以连接到所述多个下通路电极,并且所述多个后表面导热焊盘的整个底表面可以与所述后表面保护层接触。
实施例还涉及一种半导体封装件,所述半导体封装件包括:第一半导体芯片,所述第一半导体芯片包括第一半导体衬底、位于所述第一半导体衬底的有源表面上的第一布线结构、覆盖所述第一布线结构并具有多个第一前表面开口的第一前表面保护层、覆盖所述第一半导体衬底的无源表面的第一后表面保护层、穿透所述第一半导体衬底和所述第一后表面保护层的多个第一通路电极、以及布置在所述第一后表面保护层上的多个第一信号焊盘和多个第一导热焊盘;多个第二半导体芯片,所述多个第二半导体芯片垂直堆叠在所述第一半导体芯片上,并且均包括第二半导体衬底、位于所述第二半导体衬底的有源表面上的第二布线结构、覆盖所述第二布线结构并具有多个第二前表面开口的第二前表面保护层、覆盖所述第二半导体衬底的无源表面的第二后表面保护层、穿透所述第二半导体衬底和所述第二后表面保护层的多个第二通路电极、填充所述第二前表面开口并连接到所述第二布线结构的多个信号通路和多个导热通路、以及布置在所述第二后表面保护层上的多个第二信号焊盘和多个第二导热焊盘;多个信号凸块,所述多个信号凸块连接在所述第一信号焊盘和所述第二信号焊盘与所述多个信号通路之间;和多个导热凸块,所述多个导热凸块连接在所述第一导热焊盘和所述第二导热焊盘与所述多个导热通路之间。所述多个第一信号焊盘可以连接到所述多个第一通路电极。所述多个第二信号焊盘可以连接到所述多个第二通路电极。所述多个第一导热焊盘的整个底表面可以接触所述第一后表面保护层。所述多个第二导热焊盘的整个底表面可以接触所述第二后表面保护层。
实施例还涉及一种半导体封装件,所述半导体封装件包括:下半导体芯片,所述下半导体芯片包括下半导体衬底、覆盖所述下半导体衬底的无源表面的后表面保护层、穿透所述下半导体衬底和所述后表面保护层的多个下通路电极、以及布置在所述后表面保护层上的多个后表面信号焊盘和多个后表面导热焊盘;上半导体芯片,所述上半导体芯片包括上半导体衬底、位于所述上半导体衬底的有源表面上的布线结构、覆盖所述布线结构并具有多个前表面开口的前表面保护层、以及多个信号通路和多个导热通路,所述多个信号通路和所述多个导热通路填充所述多个前表面开口、连接到所述布线结构并且分别具有第一水平宽度和第二水平宽度;多个信号凸块,所述多个信号凸块连接在所述多个后表面信号焊盘与所述多个信号通路之间,并且以第一节距布置;和多个导热凸块,所述多个导热凸块连接在所述多个后表面导热焊盘与所述多个导热通路之间,并且以大于所述第一节距的第二节距布置。所述多个信号凸块和所述多个导热凸块可以位于所述下半导体芯片与所述上半导体芯片之间。所述多个后表面信号焊盘可以连接到所述多个下通路电极。所述多个后表面导热焊盘可以与所述多个下通路电极和所述下半导体衬底隔开,所述后表面保护层位于所述多个后表面导热焊盘与所述多个下通路电极和所述下半导体衬底之间。
附图说明
通过参照附图详细描述示例实施例,特征对于本领域技术人员将变得容易理解,在附图中:
图1是根据示例实施例的半导体封装件的截面图;
图2A和图2B是示出根据示例实施例的半导体封装件的连接到上半导体芯片的凸块的平面布置的示意性布局的图;
图3A至图3D是根据示例实施例的半导体封装件的凸块的局部截面图;
图4A至图4D是从下面观察时根据示例实施例的包括在半导体封装件中的上半导体芯片的局部平面图;
图5A至图5D是从下面观察时根据示例实施例的包括在半导体封装件中的上半导体芯片的局部平面图;
图6A至图6D是从下面观察时根据示例实施例的包括在半导体封装件中的上半导体芯片的局部平面图;和
图7是根据示例实施例的半导体封装件的截面图。
具体实施方式
图1是根据示例实施例的半导体封装件的截面图。
参照图1,根据示例实施例的半导体封装件1000可以包括第一半导体芯片100和多个第二半导体芯片200。尽管图1示出了半导体封装件1000包括四个第二半导体芯片200,但是半导体封装件1000可以包括例如两个或更多个第二半导体芯片200。在示例实施例中,半导体封装件1000中包括的第二半导体芯片200的数目可以是4的倍数。第二半导体芯片200可以堆叠在第一半导体芯片100上。半导体封装件1000可以被称为子半导体封装件。
第一半导体芯片100可以包括第一半导体衬底110、第一布线结构120和多个第一通路电极130,第一半导体器件112位于第一半导体衬底110的有源表面上,第一布线结构120位于该有源表面上,多个第一通路电极130连接到第一布线结构120并穿透第一半导体芯片100的至少一部分。
在半导体封装件1000中,第一半导体芯片100可以设置为使得第一半导体衬底110的有源表面在图1中面向下并且其无源表面在图1中面向上。因此,除非在本说明书中另有说明,否则半导体封装件1000的第一半导体芯片100的顶表面和底表面分别指面向第一半导体衬底110的无源表面和有源表面的面。然而,为了基于第一半导体芯片100进行描述,第一半导体芯片100的面向第一半导体衬底110的有源表面的底表面可以被称为第一半导体芯片100的前表面,并且第一半导体芯片100的面向第一半导体衬底110的无源表面的顶表面可以被称为第一半导体芯片100的后表面。在图1中,第一半导体芯片100的前表面面向下。
第二半导体芯片200可以包括第二半导体衬底210和第二布线结构220,第二半导体器件212位于第二半导体衬底210的有源表面上,并且第二布线结构220位于该有源表面上。
第二半导体芯片200还可以包括多个第二通路电极230,其连接到第二布线结构220并穿透第二半导体芯片200的至少一部分。在示例实施例中,在多个第二半导体芯片200当中,最上面的第二半导体芯片200(距第一半导体芯片100最远)可以不包括第二通路电极230。在示例实施例中,在第二半导体芯片200当中,最上面的第二半导体芯片200(距第一半导体芯片100最远)的厚度可以大于每个其他第二半导体芯片200的厚度。
在半导体封装件1000内,第二半导体芯片200可以沿垂直方向(Z方向)顺序堆叠在第一半导体芯片100上,并且其有源表面均可以面向下。因此,除非在本说明书中另有说明,否则半导体封装件1000的第二半导体芯片200的顶表面和底表面分别指面向第二半导体衬底210的无源表面和有源表面的面。然而,为了基于第二半导体芯片200进行描述,第二半导体芯片200的面向第二半导体衬底210的有源表面的底表面可以被称为第二半导体芯片200的前表面,并且第二半导体芯片200的面向第二半导体衬底210的无源表面的顶表面可以被称为第二半导体芯片200的后表面。
第一半导体衬底110和第二半导体衬底210可以包括半导体材料,例如,硅(Si)。在一种实施方式中,第一半导体衬底110和第二半导体衬底210可以包括半导体材料,例如,锗(Ge)。在一种实施方式中,第一半导体衬底110和第二半导体衬底210可以包括化合物半导体,例如,碳化硅(SiC)、砷化镓(GaAs)、砷化铟(InAs)或磷化铟(InP)。第一半导体衬底110和第二半导体衬底210均可以具有有源表面和与有源表面相对的无源表面。第一半导体衬底110和第二半导体衬底210均可以包括导电区域,例如,掺杂有杂质的阱。第一半导体衬底110和第二半导体衬底210可以具有诸如浅沟槽隔离(STI)结构的各种器件隔离结构。
第一半导体器件112和第二半导体器件212均可以包括各种类型的多个单独的器件。单独的器件可以包括各种微电子器件,例如,金属氧化物半导体场效应晶体管(MOSFET)(例如,互补金属氧化物半导体(CMOS)晶体管)、系统大规模集成电路(LSI)、图像传感器(例如,CMOS成像传感器(CIS))、微机电系统(MEMS)、有源器件、无源器件等。单独的器件可以电连接到第一半导体衬底110的导电区域或第二半导体衬底210的导电区域。第一半导体器件112和第二半导体器件212各自还可以包括用于将至少两个单独的器件或所有单独的器件电连接到第一半导体衬底110和第二半导体器件212的相应导电区域的导线或导电插塞。另外,单独的器件均可以通过绝缘膜与其他相邻的单独的器件电隔离。
第一半导体芯片100和第二半导体芯片200均可以是例如动态随机存取存储器(DRAM)芯片、静态随机存取存储器(SRAM)芯片、闪存芯片、电可擦除可编程只读存储器(EEPROM)芯片、相变随机存取存储器(PRAM)芯片、磁性随机存取存储器(MRAM)芯片或电阻随机存取存储器(RRAM)芯片。第一半导体芯片100和第二半导体芯片200均可以是例如中央处理单元(CPU)芯片、图形处理单元(GPU)芯片或应用处理器(AP)。
在示例实施例中,包括第一半导体芯片100和第二半导体芯片200的半导体封装件1000可以被称为高带宽存储器(HBM)DRAM半导体封装件。第一半导体芯片100可以包括例如串并转换电路,并且可以用作用于控制第二半导体芯片200的缓冲器芯片,并且第二半导体芯片200可以是包括DRAM存储单元的核芯片。在示例实施例中,第一半导体芯片100可以被称为主控芯片或主芯片。第二半导体芯片200均可以被称为从属芯片、或次级芯片或受控芯片。
第一布线结构120可以包括多个第一布线图案122和连接到第一布线图案122的多个第一布线通路124,并且第二布线结构220可以包括多个第二布线图案222和连接到第二布线图案222的多个第二布线通路224。第一布线结构120和第二布线结构220可以包括例如金属,例如铝、铜或钨。在示例实施例中,第一布线结构120和第二布线结构220均可以包括布线阻挡膜和布线金属层。布线阻挡膜可以包括诸如Ti、Ta、Ru、Mn、Co或W的金属的氮化物或氧化物,或者诸如磷化钴钨(CoWP)、硼化钴钨(CoWB)或硼磷化钴钨(CoWBP)的合金。布线金属层可以包括选自W、Al、Ti、Ta、Ru、Mn和Cu当中的至少一种金属。第一布线图案122和第二布线图案222均可以具有大约0.5μm或更小的厚度。
尽管图1示出了第一布线图案122和第二布线图案222处于一个垂直高度处,但是第一布线结构120可以是具有处于不同垂直高度处的第一布线图案122和第一布线通路124的多层布线结构,并且第二布线结构220可以是具有处于不同垂直高度处的第二布线图案222和第二布线通路224的多层布线结构。
第一半导体芯片100和第二半导体芯片200分别可以包括围绕第一布线结构120的布线间绝缘层和围绕第二布线结构220的布线间绝缘层。在示例实施例中,当第一布线结构120和第二布线结构220是多层布线结构时,布线间绝缘层可以具有与第一布线结构120和第二布线结构220的多层布线结构相对应地堆叠有多个绝缘层的多层结构。
第一半导体芯片100还可以包括第一后表面保护层150和第一前表面保护层140,第一后表面保护层150设置在第一半导体芯片100的顶表面上并且覆盖第一半导体衬底110的无源表面,第一前表面保护层140设置在第一半导体芯片100的底表面上并且部分地覆盖第一布线结构120。
每个第二半导体芯片100还可以包括第二后表面保护层250和第二前表面保护层240,第二后表面保护层250设置在第二半导体芯片200的顶表面上并且覆盖第二半导体衬底210的无源表面,第二前表面保护层240设置在第二半导体芯片200的底表面上并且部分地覆盖第二布线结构220。在示例实施例中,在第二半导体芯片200当中,距第一半导体芯片100最远的最上面的第二半导体芯片200可以不包括第二后表面保护层250。
第一前表面保护层140和第二前表面保护层240均可以包括例如氧化物、氮化物、聚合物或它们的组合。例如,第一前表面保护层140和第二前表面保护层240可以包括由光敏聚酰亚胺(PSPI)形成的聚合物。在示例实施例中,第一前表面保护层140和第二前表面保护层240可以具有堆叠有至少两个绝缘层的多层结构。例如,第一前表面保护层140和第二前表面保护层240可以具有堆叠有包括氮化物的层和包括PSPI的层的多层结构。在一种实施方式中,例如,第一前表面保护层140和第二前表面保护层240可以具有堆叠有包括氮化物的层和包括TEOS的层的多层结构。第一前表面保护层140和第二前表面保护层240均可以具有例如若干μm的厚度。在示例实施例中,第一前表面保护层140和第二前表面保护层240均可以具有大约2μm至大约5μm的厚度。
第一后表面保护层150和第二后表面保护层250均可以包括例如氧化物、氮化物、聚合物或它们的组合。在示例实施例中,第一后表面保护层150和第二后表面保护层250可以包括通过旋涂工艺或喷涂工艺制造的聚合物。
第一前表面保护层140可以具有部分地暴露第一布线结构120的多个第一前表面开口140O。第二前表面保护层240可以具有部分地暴露第二布线结构220的多个第二前表面开口240O。
第一后表面保护层150可以具有多个第一后表面开口150O。第二后表面保护层250可以具有多个第二后表面开口250O。
每个第一通路电极130可以连接到第一布线结构120,并且可以穿透第一半导体衬底110和第一后表面保护层150,从而延伸到第一半导体芯片100的顶表面(即,第一半导体芯片100的后表面)。每个第一通路电极130可以通过第一后表面开口150O穿透第一后表面保护层150。每个第二通路电极230可以连接到第二布线结构220,并且可以穿透第二半导体衬底210和第二后表面保护层250,从而延伸到第二半导体芯片200的顶表面(即,第二半导体芯片200的后表面)。每个第二通路电极230可以通过第二后表面开口250O穿透第二后表面保护层250。
第一通路电极130和第二通路电极230可以是贯穿硅通路(TSV)。第一通路电极130和第二通路电极230可以各自包括穿透第一半导体衬底110或第二半导体衬底210的导电插塞和围绕该导电插塞的导电阻挡膜。导电插塞可以具有圆柱形状,并且导电阻挡膜可以具有围绕导电插塞的侧壁的圆柱形状。通路绝缘膜可以位于第一通路电极130与第一半导体衬底110之间以及第二通路电极230与第二半导体衬底210之间,从而围绕第一通路电极130的侧壁和第二通路电极230的侧壁。第一通路电极130和第二通路电极230可以具有先通路结构、中间通路结构和后通路结构中的任何一种。
导电插塞可以包括例如Cu或W。例如,导电插塞可以包括Cu、CuSn、CuMg、CuNi、CuZn、CuPd、CuAu、CuRe、CuW、W或W合金。导电阻挡膜可以包括例如Al、Au、Be、Bi、Co、Cu、Hf、In、Mn、Mo、Ni、Pb、Pd、Pt、Rh、Re、Ru、Ta、Te、Ti、W、Zn和Zr当中的一种或更多种。在另一个实施方式中,导电阻挡膜可以包括其一种或更多种的堆叠结构。在示例实施例中,导电阻挡膜可以包括选自W、WN、WC、Ti、TiN、Ta、TaN、Ru、Co、Mn、WN、Ni和NiB中的至少一种材料,并且可以包括单个层或多个层。可以通过例如物理气相沉积(PVD)工艺或化学气相沉积(CVD)工艺来形成导电插塞和导电阻挡膜。通路绝缘膜可以包括氧化物膜、氮化物膜、碳化膜、聚合物或它们的组合。在示例实施例中,可以通过CVD工艺形成通路绝缘膜。例如,通路绝缘膜可以包括通过亚大气压CVD工艺形成的基于O3/TEOS的高长宽比工艺(HARP)氧化物膜。
与第二布线结构220的一部分接触的多个连接通路245可以布置在第二前表面开口240O中。在示例实施例中,连接通路245可以接触第二布线结构220的第二布线图案222,从而电连接到和/或热连接到第二布线图案222。
连接到多个连接通路245的多个连接凸块260可以附接到第二半导体芯片200的底表面(即,第二半导体芯片200的前表面)。连接凸块260可以包括多个信号凸块260S和多个导热凸块260T。下面将参照图3A至图3D给出信号凸块260S和导热凸块260T的详细描述。附接到第二半导体芯片200的前表面的连接凸块260可以被称为第二连接凸块,以与图7所示的第一连接凸块160区分开。
信号凸块260S可以为第二半导体芯片200提供信号、电力或接地中的至少一种,而导热凸块260T可以执行用于将第二半导体芯片200内部产生的热散发到外部的功能,而不为第二半导体芯片200提供信号、电力或接地中的至少一种。信号凸块260S可以为第二半导体芯片200提供信号、电力或接地中的至少一种,同时将第二半导体芯片200内部产生的热散发到外部。
在示例实施例中,至少一些导热凸块260T可以通过第二布线图案222电连接到至少一个信号凸块260S。在示例实施例中,一些导热凸块260T可以电连接到第二布线图案222当中的未电连接到信号凸块260S的第二布线图案222。第二布线图案222当中的未电连接到信号凸块260S的第二布线图案222可以被称为虚设布线图案,并且电连接到至少一个信号凸块260S的第二布线图案222可以被称为信号布线图案。
多个第一后表面焊盘170可以布置在第一半导体芯片100的顶表面(即,第一半导体芯片100的后表面)上。第一后表面焊盘170可以布置在第一后表面保护层150上。多个第二后表面焊盘270可以布置在第二半导体芯片200的顶表面(即,第二半导体芯片200的后表面)上。第二后表面焊盘270可以布置在第二后表面保护层250上。在示例实施例中,在第二半导体芯片200当中,在距第一半导体芯片100最远的最上面的第二半导体芯片200的后表面上可以不设置第二后表面焊盘270。
第一后表面焊盘170可以包括多个第一信号焊盘170S和多个第一导热焊盘170T。第二后表面焊盘270可以包括多个第二信号焊盘270S和多个第二导热焊盘270T。每个第一后表面焊盘170和每个第二后表面焊盘270可以被称为后表面焊盘,每个第一信号焊盘170S和每个第二信号焊盘270S可以被称为后表面信号焊盘,并且每个第一导热焊盘170T和每个第二导热焊盘270T可以被称为后表面导热焊盘。
在第一后表面焊盘170当中,第一信号焊盘170S可以连接到第一通路电极130,而第一导热焊盘170T可以不连接到第一通路电极130。第一信号焊盘170S的底表面的中央部分可以接触第一通路电极130的顶表面,而第一信号焊盘170S的底表面的其余部分可以接触第一后表面保护层150的一部分。另外,第一导热焊盘170T的整个底表面可以接触第一后表面保护层150的一部分。
在第二后表面焊盘270当中,第二信号焊盘270S可以连接到第二通路电极230,而第二导热焊盘270T可以不连接到第二通路电极230。第二信号焊盘270S的底表面的中央部分可以接触第二通路电极230的顶表面,而第二信号焊盘270S的底表面的其余部分可以接触第二后表面保护层250的一部分。另外,第二导热焊盘270T的整个底表面可以接触第二后表面保护层250的一部分。
连接凸块260可以分别连接到后表面焊盘。每个连接凸块260可以设置在连接通路245与后表面焊盘之间,从而将连接通路245电连接到和/或热连接到后表面焊盘。详细地,第二半导体芯片200当中的最靠近第一半导体芯片100的最下面的第二半导体芯片200的连接凸块260可以连接到最下面的第二半导体芯片200下方的第一半导体芯片100的第一后表面焊盘170,而其余每个第二半导体芯片200的连接凸块260可以连接到下方的另一个半导体芯片200的第二后表面焊盘270。
在连接凸块260当中,每个信号凸块260S可以设置在连接通路245与后表面信号焊盘之间,并且每个导热凸块260T可以设置在连接通路245与后表面导热焊盘之间。
详细地,第二半导体芯片200当中的最靠近第一半导体芯片100的最下面的第二半导体芯片200的信号凸块260S可以连接到最下面的第二半导体芯片200下方的第一半导体芯片100的第一信号焊盘170S,并且最下面的第二半导体芯片200的导热凸块260T可以连接到第一半导体芯片100的第一导热焊盘170T。另外,其余每个第二半导体芯片200的信号凸块260S可以连接到下方的另一个第二半导体芯片200的第二信号焊盘270S,并且其余每个第二半导体芯片200的导热凸块260T可以连接到下方的其他第二半导体芯片200的第二导热焊盘270T。
在本说明书中,第一半导体芯片100和第二半导体芯片200当中的在垂直方向(Z方向)上彼此相邻的两个半导体芯片之间(例如,第二半导体芯片200当中的最靠近第一半导体芯片100的最下面的第二半导体芯片200与第一半导体芯片100之间,或者第二半导体芯片200当中的在垂直方向(Z方向)上彼此相邻的两个第二半导体芯片200之间),上面的半导体芯片可以被称为上半导体芯片,并且下面的半导体芯片可以被称为下半导体芯片。
例如,在最下面的第二半导体芯片200(在第二半导体芯片200当中的最靠近第一半导体芯片100)与第一半导体芯片100之间,最下面的第二半导体芯片200可以被称为上半导体芯片,并且第一半导体芯片100可以被称为下半导体芯片。另外,例如,在竖直方向(Z方向)上彼此相邻的两个第二半导体芯片200之间,上面的第二半导体芯片200可以被称为上半导体芯片,并且下面的第二半导体芯片200可以被称为下半导体芯片。
连接凸块260可以布置在上半导体芯片与下半导体芯片之间,并且每个连接凸块260可以设置在上半导体芯片的连接通路245与下半导体芯片的后表面焊盘之间,从而电连接和/或热连接上半导体芯片和下半导体芯片。
另外,上半导体芯片的信号凸块260S可以连接到下半导体芯片的后表面信号焊盘(即,第一信号焊盘170S或第二信号焊盘270S),而上半导体芯片的导热凸块260T可以连接到下半导体芯片的后表面导热焊盘(即,第一导热焊盘170T或第二导热焊盘270T)。
绝缘粘附层350可以位于第一半导体芯片100和第二半导体芯片200当中的在垂直方向(Z方向)上彼此相邻的两个半导体芯片之间(即,位于每个上半导体芯片与其下面的下半导体芯片之间)。绝缘粘附层350可以包括非导电膜(NCF)、非导电膏(NCP)、绝缘聚合物或环氧树脂。绝缘粘附层350可以围绕连接凸块260,并且填充每个上半导体芯片与其下面的下半导体芯片之间的间隙。
第一半导体芯片100的水平宽度和水平面积的值可以大于每个第二半导体芯片200的水平宽度和水平面积的值。半导体封装件1000还可以包括在第一半导体芯片100上围绕第二半导体芯片200的侧表面和绝缘粘附层350的侧表面的模制层300。模制层300可以包括例如环氧模塑化合物(EMC)。
在示例实施例中,连接通路245可以具有各种水平宽度。在示例实施例中,连接凸块260可以以各种节距布置。下面将参照图2A至图6D给出连接通路245的水平宽度和连接凸块260的布置的详细描述。
在根据本示例实施例的半导体封装件1000中,因为导热凸块260T通过连接通路245连接到第二布线结构220,所以第二半导体芯片200内部产生的热可以通过导热凸块260T顺利地散发到第二半导体芯片200的外部。另外,因为导热凸块260T接触后表面导热焊盘(即,第一导热焊盘170T或第二导热焊盘270T),所以在半导体封装件1000的上半导体芯片中产生的热可以通过导热凸块260T和多个后表面导热焊盘传递到下半导体芯片。
图2A和图2B是示出根据示例实施例的半导体封装件的连接到上半导体芯片的凸块的平面布置的示意性布局的图。
参照图2A,上半导体芯片1可以包括信号区域SR和导热区域TR。上半导体芯片1可以是图1所示的第二半导体芯片200。
图1所示的第二通路电极230可以位于信号区域SR中。信号区域SR可以具有恒定的水平宽度,并且在上半导体芯片1的相对边缘之间延伸。例如,信号区域SR的水平宽度可以是数百μm。信号区域SR可以沿着上半导体芯片1的中心轴设置,以在长轴方向(例如,Y方向)上延伸。例如,当从上方观察时,信号区域SR可以位于上半导体芯片1的中央处,并且导热区域TR可以与上半导体芯片1的边缘相邻以包围信号区域SR。在另一个示例实施例中,信号区域SR可以沿着上半导体芯片1的中心轴以在短轴方向(例如,X方向)上延伸,或者可以沿着上半导体芯片1的边缘。
在信号区域SR中,可以以具有列和行的矩阵形成多个信号凸块BMP-S。例如,可以在信号区域SR中以矩阵布置数百至数千个信号凸块BMP-S。在信号区域SR中,信号凸块BMP-S可以形成在第一水平方向(X方向)上具有数十μm的恒定节距并且在垂直于第一水平方向(X方向)的第二水平方向(Y方向)上具有数十μm的恒定节距的矩阵。例如,信号凸块BMP-S可以形成在第一水平方向(X方向)和第二水平方向(Y方向)上均具有大约20μm至大约40μm的节距的矩阵。例如,信号凸块BMP-S可以是例如当从上方观察时布置在上半导体芯片1的中央部分处的中央焊盘。在示例实施例中,信号凸块BMP-S可以是当从上方观察时布置在与上半导体芯片1的边缘相邻的部分上的边缘焊盘。
在示例实施例中,上半导体芯片1的信号区域SR和/或信号区域SR中的信号凸块BMP-S的布置可以由诸如JEDEC标准的标准协议来定义。
在导热区域TR中,可以以具有列和行的矩阵形成多个导热凸块BMP-T。例如,可以在导热区域TR中以矩阵布置数百至数千个导热凸块BMP-T。在导热区域TR中,导热凸块BMP-T可以形成在第一水平方向(X方向)上具有数十μm的恒定节距并且在第二水平方向(Y方向)上具有数十μm的恒定节距的矩阵。例如,导热凸块BMP-T可以形成在第一水平方向(X方向)和第二水平方向(Y方向)上均具有大约20μm至大约60μm的节距的矩阵。
尽管图2A示出了信号凸块BMP-S和导热凸块BMP-T以相同的节距布置,但是导热凸块BMP-T可以以例如比信号凸块BMP-S更大的节距布置。在示例实施例中,分别连接到信号凸块BMP-S的连接通路(图1中的245)的水平宽度和分别连接到导热凸块BMP-T的连接通路245的水平宽度可以具有不同的值。下面将参照图3A、图3B、图3C、图4A、图4B、图5A、图5B、图6A和图6B给出信号凸块BMP-S和导热凸块BMP-T的布置以及连接通路245的水平宽度的详细描述。
参照图2B,上半导体芯片2可以包括信号区域SR和导热区域TR。上半导体芯片2可以是图1所示的第二半导体芯片200。由于信号区域SR与图2A所示的信号区域SR基本相同,所以将省略其详细描述。
在导热区域TR中,可以以具有列和行的矩阵形成多个导热凸块BMP-T。例如,可以在导热区域TR中以矩阵布置数百至数千个导热凸块BMP-T。在导热区域TR中,导热凸块BMP-T可以形成在第一水平方向(X方向)上具有数十μm的节距并且在第二水平方向(Y方向)上具有数十μm的节距的矩阵。例如,导热凸块BMP-T可以形成在第一水平方向(X方向)和第二水平方向(Y方向)上均具有大约20μm至大约60μm的节距的矩阵。导热区域TR可以包括第一导热区域TR1和第二导热区域TR2。例如,当从上方观察时,第一导热区域TR1可以与作为上半导体芯片2的中央的信号区域SR相邻,并且与第二导热区域TR2可以比第一导热区域TR1相对靠近上半导体芯片2的边缘。
尽管图2B示出了信号凸块BMP-S和导热凸块BMP-T以相同的节距布置,但是导热凸块BMP-T可以以例如比信号凸块BMP-S更大的节距布置。在示例实施例中,布置在第二导热区域TR2中的导热凸块BMP-T可以以比布置在第一导热区域TR1中的导热凸块BMP-T更大的节距布置。在示例实施例中,分别连接到布置在第一导热区域TR1中的导热凸块BMP-T的连接通路(图1中的245)的水平宽度和分别连接到布置在第二导热区域TR2中的导热凸块BMP-T的连接通路(图1中的245)的水平宽度可以具有不同的值。下面将参照图3D、图4C、图4D、图5C、图5D、图6C和图6D给出信号凸块BMP-S和导热凸块BMP-T的布置以及连接通路245的水平宽度的详细描述。
图3A至图3D是根据示例实施例的半导体封装件的凸块的局部截面图。
参照图3A,根据示例实施例的半导体封装件10可以包括上半导体芯片SL-U和下半导体芯片SL-L。上半导体芯片SL-U可以是图1所示的第二半导体芯片200中的任何一个第二半导体芯片。下半导体芯片SL-L可以是图1所示的第二半导体芯片200中的任何一个第二半导体芯片(除了最上面的第二半导体芯片200之外),并且可以位于上半导体芯片SL-U下方。
上半导体芯片SL-U可以包括上半导体衬底Sub-U、器件层FEOL、布线层BEOL、上通路电极TSV-U、前表面保护层FPSV、信号通路PVA-S以及导热通路PVA-T。在示例实施例中,当上半导体芯片SL-U是图1所示的第二半导体芯片200当中的距第一半导体芯片100最远的最上面的第二半导体芯片200时,上半导体芯片SL-U可以不包括上通路电极TSV-U。上半导体衬底Sub-U可以是图1所示的第二半导体衬底210。上半导体衬底Sub-U和器件层FEOL可以构成图1所示的第二半导体器件212,并且器件层FEOL可以包括用于构成第二半导体器件212的各种导电层和绝缘层。布线层BEOL可以包括图1所示的第二布线结构220,上通路电极TSV-U可以是图1所示的第二通路电极230,前表面保护层FPSV可以是图1所示的具有第二前表面开口240O的第二前表面保护层240,并且信号通路PVA-S和导热通路PVA-T可以是图1所示的连接通路245。
下半导体芯片SL-L可以包括下半导体衬底Sub-L、下通路电极TSV-L、后表面保护层BPSV、后表面信号焊盘BPD-S和后表面导热焊盘BPD-T。当下半导体芯片SL-L是图1所示的第一半导体芯片100时,下半导体衬底Sub-L可以是图1所示的第一半导体衬底110,下通路电极TSV-L可以是图1所示的第一通路电极130,具有多个后表面开口BPO的后表面保护层BPSV可以是图1所示的具有第一后表面开口150O的第一后表面保护层150,并且后表面信号焊盘BPD-S和后表面导热焊盘BPD-T可以分别是图1所示的第一信号焊盘170S和第一导热焊盘170T。当下半导体芯片SL-L是图1所示的第二半导体芯片200时,下半导体衬底Sub-L可以是图1所示的第二半导体衬底210,下通路电极TSV-L可以是图1所示的第二通路电极230,后表面保护层BPSV可以是图1所示的第二后表面保护层250,并且后表面信号焊盘BPD-S和后表面导热焊盘BPD-T可以分别是图1所示的第二信号焊盘270S和第二导热焊盘270T。
布线层BEOL可以包括:处于不同垂直高度处的多个布线图案ML1、ML2、……、MLx-1和MLx,处于不同垂直高度处的多个布线通路MV1、……、和Mvy,以及围绕布线图案ML1、ML2、……、MLx-1和MLx以及布线通路MV1、……、和Mvy的布线间绝缘层IMD。布线图案ML1、ML2、……、MLx-1和MLx可以是图1所示的第二布线图案222,并且布线通路MV1、……、和MVy可以是图1所示的第二布线通路224。
在示例实施例中,布线间绝缘层IMD可以包括原硅酸四乙酯(TEOS)。在另一示例实施例中,布线间绝缘层IMD可以包括介电常数比氧化硅的介电常数低的绝缘材料。例如,布线间绝缘层IMD可以包括具有大约2.2至大约2.4的超低介电常数K的超低k(ULK)膜。ULK膜可以包括SiOC膜或SiCOH膜。布线间绝缘层IMD可以具有其中堆叠有多个绝缘层的多层结构。
具有多个前表面开口PVO的前表面保护层FPSV可以形成在布线图案ML1、ML2、……、MLx-1和MLx当中的距上半导体衬底Sub-U最远的最上面的布线图案MLx上。在信号区域SR中可以用信号通路PVA-S填充前表面开口PVO,并且在导热区域TR中可以用导热通路PVA-T填充前表面开口PVO。信号通路PVA-S和导热通路PVA-T可以由相同的材料一起形成。在示例实施例中,信号通路PVA-S和导热通路PVA-T均可以包括与以上参照图1描述的第一布线结构120的材料相似或相同的材料。在另一示例实施例中,信号通路PVA-S和导热通路PVA-T均可以包括与导电柱PIL的材料相似或相同的材料,或者可以与导电柱PIL一体地形成。
信号通路PVA-S可以具有第一水平宽度W1,并且导热通路PVA-T可以具有第二水平宽度W2。例如,第一水平宽度W1和第二水平宽度W2均可以具有大约3μm至大约10μm的值。在示例实施例中,第一水平宽度W1和第二水平宽度W2可以具有相同的值。
信号凸块BMP-S可以附接到信号通路PVA-S上,并且导热凸块BMP-T可以附接到导热通路PVA-T上。信号凸块BMP-S和导热凸块PVA-S可以分别是图1所示的信号凸块260S和导热凸块260T。信号凸块BMP-S可以布置在信号区域SR中,并且导热凸块BMP-T可以布置在导热区域TR中。
在示例实施例中,信号凸块BMP-S和导热凸块BMP-T可以具有相同的配置,除了它们分别布置在信号区域SR和导热区域TR中之外。信号凸块BMP-S和导热凸块BMP-T可以各自包括与信号通路PVA-S或导热通路PVA-T接触的导电柱PIL以及覆盖导电柱PIL的顶部的导电盖SLD。信号凸块BMP-S的导电盖SLD可以位于信号凸块BMP-S的导电柱PIL与后表面信号焊盘BPD-S之间,并且导热凸块BMP-T的导电盖SLD可以位于导热凸块BMP-T的导电柱PIL与后表面导热焊盘BPD-T之间。导电柱PIL可以具有大约3μm至大约5μm的厚度和大约10μm至大约20μm的水平宽度。导电盖SLD可以具有大约10μm至大约15μm的厚度和大约15μm至大约25μm的水平宽度。导电柱PIL可以包括例如镍、铜、钛、钯、铂和金中的至少一种。在示例实施例中,导电柱PIL可以包括镍。在另一示例实施例中,导电柱PIL可以是包括阻挡层、晶种层和基础柱层的多层结构。例如,阻挡层、晶种层和基础柱层可以分别包括钛、铜和镍。导电盖SLD可以包括例如锡(Sn)、铟(In)、铋(Bi)、锑(Sb)、铜(Cu)、银(Ag)、金(Au)、锌(Zn)和铅(Pb)中的至少一种。
后表面信号焊盘BPD-S和后表面导热焊盘BPD-T可以具有相同的配置,除了它们分别布置在信号区域SR和导热区域TR中之外。后表面信号焊盘BPD-S和后表面导热焊盘BPD-T可以具有大约2μm至大约4μm的厚度和大约15μm至大约25μm的水平宽度。后表面信号焊盘BPD-S和后表面导热焊盘BPD-T可以包括例如镍、铜、钛、钯、铂和金中的至少一种。在示例实施例中,后表面信号焊盘BPD-S和后表面导热焊盘BPD-T可以包括镍。
在上半导体芯片SL-U与下半导体芯片SL-L之间,可以设置围绕信号凸块BMP-S和导热凸块BMP-T并且填充上半导体芯片SL-U与下半导体芯片SL-L之间的间隙的绝缘粘附层ADL。绝缘粘附层ADL可以是图1所示的绝缘粘附层350。
在根据本示例实施例的半导体封装件10中,导热凸块BMP-T可以通过导热通路PVA-T连接到最上面的布线图案MLx,因此上半导体芯片SL-U内部产生的热可以通过导热凸块BMP-T顺利地散发到上半导体芯片SL-U的外部。另外,因为导热凸块BMP-T接触后表面导热焊盘BPD-T,所以上半导体芯片SL-U内部产生的热可以通过导热凸块BMP-T和后表面导热焊盘BPD-T传递到下半导体芯片SL-L。
导热凸块BMP-T可以通过导热通路PVA-T连接到与上通路电极TSV-U和信号凸块BMP-S连接的最上面的布线图案MLx,因此上半导体芯片SL-U内部产生的热可以顺利地散发到外部。与导热凸块BMP-T接触的后表面导热焊盘BPD-T可以通过后表面保护层BPSV与下通路电极TSV-L和下半导体衬底Sub-L隔开并且电绝缘,因此连接到最上面的布线图案MLx的导热凸块BMP-T可以防止上半导体芯片SL-U与下半导体芯片SL-L之间的电干扰。
参照图3B,根据示例实施例的半导体封装件10a可以包括上半导体芯片SL-Ua和下半导体芯片SL-L。上半导体芯片SL-Ua可以是图1所示的第二半导体芯片200中的任何一个第二半导体芯片。下半导体芯片SL-L可以是图1所示的第二半导体芯片200中的任何一个第二半导体芯片(除了最上面的第二半导体芯片200之外),并且可以位于上半导体芯片SL-Ua下方。
上半导体芯片SL-Ua可以包括信号通路PVA-S和导热通路PVA-Ta。信号通路PVA-S和导热通路PVA-Ta可以是图1所示的连接通路245。信号通路PVA-S可以具有第一水平宽度W1,并且导热通路PVA-Ta可以具有第三水平宽度W3。例如,第一水平宽度W1可以具有大约3μm至大约10μm的值,并且第三水平宽度W3可以具有大约5μm至大约12μm的值。在示例实施例中,第三水平宽度W3的值可以大于第一水平宽度W1的值。
在根据本示例实施例的半导体封装件10a中,与导热凸块BMP-T接触的导热通路PVA-Ta的水平宽度可以大于与信号凸块BMP-S接触的信号通路PVA-S的水平宽度,因此,上半导体封装件SL-Ua内部产生的热可以通过导热凸块BMP-T传递到上半导体封装件SL-Ua和下半导体封装件SL-L的外部。
参照图3C,根据示例实施例的半导体封装件10b可以包括上半导体芯片SL-Ub和下半导体芯片SL-L。上半导体芯片SL-Ub可以是图1所示的第二半导体芯片200中的任何一个第二半导体芯片,并且下半导体芯片SL-L可以是图1所示的第二半导体芯片200中的任何一个第二半导体芯片(除了最上面的第二半导体芯片200之外),并且可以位于上半导体芯片SL-Ub下方。
上半导体芯片SL-Ub还可以包括位于与最上面的布线图案MLx相同的垂直高度处的虚设布线图案MLx-D。虚设布线图案MLx-D可以不电连接到器件层FEOL、上通路电极TSV-U、信号通路PVA-S和信号凸块BMP-S。一些导热凸块BMP-T可以通过导热通路PVA-T连接到最上面的布线图案MLx,而其他导热凸块BMP-T可以通过导热通路PVA-T连接到虚设布线图案MLx-D。
在根据本示例实施例的半导体封装件10b中,虚设布线图案MLx-D可以设置在上半导体芯片SL-Ub的其中没有最上面的布线图案MLx的部分中,并且虚设布线图案MLx-D和导热凸块BMP-T可以通过导热通路PVA-T连接,因此,上半导体封装件SL-Ub内部产生的热可以通过导热焊盘BMP-T高效地传递到上半导体芯片SL-Ub和下半导体芯片SL-L的外部。
参照图3D,根据示例实施例的半导体封装件12可以包括上半导体芯片SL-Uc和下半导体芯片SL-L。上半导体芯片SL-Uc可以是图1所示的第二半导体芯片200中的任何一个第二半导体芯片,并且下半导体芯片SL-L可以是图1所示的第二半导体芯片200中的任何一个第二半导体芯片(除了最上面的第二半导体芯片200之外),并且可以位于上半导体芯片SL-Uc下方。
上半导体芯片SL-Uc可以包括信号区域SR和导热区域TR。导热区域TR可以包括第一导热区域TR1和第二导热区域TR2。上半导体芯片SL-Uc可以包括设置在第一导热区域TR1中的第一导热通路PVA-Ta和设置在第二导热区域TR2中的第二导热通路PVA-T。第一导热通路PVA-Ta可以与图3B所示的导热通路PVA-Ta相似或相同,并且第二导热通路PVA-T可以与图3A所示的导热通路PVA-T相似或相同。
信号通路PVA-S、第一导热通路PVA-Ta和第二导热通路PVA-T可以是图1所示的连接通路245。信号通路PVA-S可以具有第一水平宽度W1,第一导热通路PVA-Ta可以具有第三水平宽度W3,并且第二导热通路PVA-T可以具有第二水平宽度W2。例如,第一水平宽度W1和第二水平宽度W2均可以具有大约3μm至大约10μm的值,并且第三水平宽度W3可以具有大约5μm至大约12μm的值。在示例实施例中,第三水平宽度W3的值可以大于第一水平宽度W1的值,并且第二水平宽度W2的值可以小于第三水平宽度W3的值。在示例实施例中,第一水平宽度W1和第二水平宽度W2可以具有相同的值。
在上半导体芯片SL-Uc中,第一导热区域TR1可以是比第二导热区域TR2产生相对更多热的区域。在示例实施例中,当从上方观察时,第一导热区域TR1可以与作为上半导体芯片SL-Uc的中央的信号区域SR相邻,并且第二导热区域TR2可以比第一导热区域TR1相对靠近上半导体芯片SL-Uc的边缘。
在根据本示例实施例的半导体封装件12中,设置在产生相对大量热的第一导热区域TR1中的导热凸块BMP-T可以连接到第一导热通路PVA-Ta,并且设置在产生相对少量热的第二导热区域TR2中的导热凸块BMP-T可以连接到第二导热通路PVA-T。在上半导体芯片SL-Uc中,设置在产生相对大量热的区域中的第一导热通路PVA-Ta的第三水平宽度W3大于设置在产生相对少量热的区域中的第二导热通路PVA-T的第二水平宽度W2,因此,上半导体芯片SL-Uc内部产生的热可以顺利地传递到上半导体芯片SL-Uc和下半导体芯片SL-L的外部。
图4A至图4D是从下面观察时根据示例实施例的包括在半导体封装件中的上半导体芯片的局部平面图。
参照图4A,根据示例实施例的上半导体芯片20可以包括信号区域SR和导热区域TR。上半导体芯片20可以是图1所示的第二半导体芯片200。
多个最上面的布线图案MLx可以具有布线节距PL并且在水平方向上延伸。尽管图4A示出了最上面的布线图案MLx具有在第二水平方向(Y方向)上的布线节距PL并且在第一水平方向(X方向)上延伸,但是最上面的布线图案MLx可以在第一水平方向(X方向)上延伸,或者可以在第二水平方向(Y方向)上延伸。在一种实施方式中,一些最上面的布线图案MLx可以在第一水平方向(X方向)上延伸,而其他最上面的布线图案MLx可以在第二水平方向(Y方向)上延伸。布线节距PL可以为例如大约20μm至大约40μm。
在信号区域SR中,信号凸块BMP-S可以形成在第一水平方向(X方向)上具有第一节距PS-X并且在第二水平方向(Y方向)上具有第二节距PS-Y的矩阵。例如,第一节距PS-X和第二节距PS-Y均可以为大约20μm至大约40μm。
在导热区域TR中,导热凸块BMP-T可以形成在第一水平方向(X方向)上具有第三节距PT-X并且在第二水平方向(Y方向)上具有第四节距PT-Y的矩阵。例如,第三节距PT-X和第四节距PT-Y均可以为大约20μm至大约40μm。
在示例实施例中,第一节距PS-X和第三节距PT-X可以具有相同的值。在示例实施例中,第二节距PS-Y和第四节距PT-Y可以具有相同的值。在示例实施例中,第一节距PS-X和第二节距PS-Y可以具有相同的值。在示例实施例中,第三节距PT-X和第四节距PT-Y可以具有相同的值。在示例实施例中,第一节距PS-X和第三节距PT-X可以具有与布线节距PL相同的值,或者第二节距PS-Y和第四节距PT-Y可以具有与布线节距PL相同的值。
连接到信号凸块BMP-S的信号通路PVA-S可以具有第一水平宽度W1,并且连接到导热凸块BMP-T的导热通路PVA-T可以具有第二水平宽度W2。例如,第一水平宽度W1和第二水平宽度W2均可以具有大约3μm至大约10μm的值。在示例实施例中,第一水平宽度W1和第二水平宽度W2可以具有相同的值。
参照图4B,根据示例实施例的上半导体芯片20a可以包括信号区域SR和导热区域TR。上半导体芯片20a可以是图1所示的第二半导体芯片200。
在信号区域SR中,信号凸块BMP-S可以形成在第一水平方向(X方向)上具有第一节距PS-X并且在第二水平方向(Y方向)上具有第二节距PS-Y的矩阵。在导热区域TR中,导热凸块BMP-T可以形成在第一水平方向(X方向)上具有第三节距PT-X并且在第二水平方向(Y方向)上具有第四节距PT-Y的矩阵。
连接到信号凸块BMP-S的信号通路PVA-S可以具有第一水平宽度W1,并且连接到导热凸块BMP-T的导热通路PVA-Ta可以具有第三水平宽度W3。例如,第一水平宽度W1可以具有大约3μm至大约10μm的值,并且第三水平宽度W3可以具有大约5μm至大约12μm的值。在示例实施例中,第三水平宽度W3的值可以大于第一水平宽度W1的值。
参照图4C,根据示例实施例的上半导体芯片22可以包括信号区域SR和导热区域TR。导热区域TR可以包括第一导热区域TR1和第二导热区域TR2。上半导体芯片22可以是图1所示的第二半导体芯片200。
在信号区域SR中,信号凸块BMP-S可以形成在第一水平方向(X方向)上具有第一节距PS-X并且在第二水平方向(Y方向)上具有第二节距PS-Y的矩阵。在第一导热区域TR1和第二导热区域TR2中,导热凸块BMP-T可以形成在第一水平方向(X方向)上具有第三节距PT-X并且在第二水平方向(Y方向)上具有第四节距PT-Y的矩阵。
连接到信号凸块BMP-S的信号通路PVA-S可以具有第一水平宽度W1,连接到第一导热区域TR1中的导热凸块BMP-T的导热通路PVA-Ta可以具有第三水平宽度W3,并且连接到第二导热区域TR2中的导热凸块BMP-T的导热通路PVA-T可以具有第二水平宽度W2。例如,第一水平宽度W1可以具有大约3μm至大约10μm的值,第二水平宽度W2可以具有大约3μm至大约10μm的值,并且第三水平宽度W3可以具有大约5μm至大约12μm的值。在示例实施例中,第三水平宽度W3的值可以大于第一水平宽度W1的值,并且第二水平宽度W2的值可以小于第三水平宽度W3的值。在示例实施例中,第一水平宽度W1和第二水平宽度W2可以具有相同的值。
参照图4D,根据示例实施例的上半导体芯片22a可以包括信号区域SR和导热区域TR。导热区域TR可以包括第一导热区域TR1和第二导热区域TR2。上半导体芯片22a可以是图1所示的第二半导体芯片200。
在信号区域SR中,信号凸块BMP-S可以形成在第一水平方向(X方向)上具有第一节距PS-X并且在第二水平方向(Y方向)上具有第二节距PS-Y的矩阵。在第一导热区域TR1中,导热凸块BMP-T可以形成在第一水平方向(X方向)上具有第三节距PT-X并且在第二水平方向(Y方向)上具有第四节距PT-Y的矩阵。在第二导热区域TR2中,导热凸块BMP-T可以形成在第一水平方向(X方向)上具有第五节距PTL-X并且在第二水平方向(Y方向)上具有第六节距PTL-Y的矩阵。
第五节距PTL-X的值可以大于第三节距PT-X的值,并且第六节距PTL-Y的值可以大于第四节距PT-Y的值。在示例实施例中,第五节距PTL-X可以是第三节距PT-X的2倍、3倍或更大的整数倍,并且第六节距PTL-Y可以是第四节距PT-X的2倍或3倍的整数倍。在示例实施例中,第五节距PTL-X可以是布线节距PL的2倍、3倍或更大的整数倍,或者第六节距PTL-Y可以是布线节距PL的2倍或3倍的整数倍。
连接到信号凸块BMP-S的信号通路PVA-S可以具有第一水平宽度W1,并且连接到导热凸块BMP-T的导热通路PVA-T可以具有第二水平宽度W2。例如,第一水平宽度W1和第二水平宽度W2均可以具有大约3μm至大约10μm的值。在示例实施例中,第一水平宽度W1和第二水平宽度W2可以具有相同的值。
图5A至图5D是从下面观察时根据示例实施例的包括在半导体封装件中的上半导体芯片的局部平面图。
参照图5A,根据示例实施例的上半导体芯片20b可以包括信号区域SR和导热区域TR。上半导体芯片20b可以是图1所示的第二半导体芯片200。
多个最上面的布线图案MLx可以具有布线节距PL并且在水平方向上延伸。
在信号区域SR中,信号凸块BMP-S可以形成在第一水平方向(X方向)上具有第一节距PS-X并且在第二水平方向(Y方向)上具有第二节距PS-Y的矩阵。例如,第一节距PS-X和第二节距PS-Y均可以为大约20μm至大约40μm。
在导热区域TR中,导热凸块BMP-T可以形成在第一水平方向(X方向)上具有第三节距PTa-X并且在第二水平方向(Y方向)上具有第四节距PTa-Y的矩阵。例如,第三节距PTa-X和第四节距PTa-Y均可以为大约40μm至大约80μm。
在示例实施例中,第三节距PTa-X可以是第一节距PS-X的2倍、3倍或更大的整数倍。在示例实施例中,第四节距PTa-Y可以是第二节距PS-Y的2倍、3倍或更大的整数倍。在示例实施例中,第三节距PTa-X和第四节距PTa-Y可以具有相同的值。例如,第三节距PTa-X的值可以大于第四节距PTa-Y的值。在一种实现方式中,例如,第四节距PTa-Y的值可以大于第三节距PTa-X的值。
连接到信号凸块BMP-S的信号通路PVA-S可以具有第一水平宽度W1,并且连接到导热凸块BMP-T的导热通路PVA-T可以具有第二水平宽度W2。在示例实施例中,第一水平宽度W1和第二水平宽度W2可以具有相同的值。
参照图5B,根据示例实施例的上半导体芯片20c可以包括信号区域SR和导热区域TR。上半导体芯片20c可以是图1所示的第二半导体芯片200。
在信号区域SR中,信号凸块BMP-S可以形成在第一水平方向(X方向)上具有第一节距PS-X并且在第二水平方向(Y方向)上具有第二节距PS-Y的矩阵。在导热区域TR中,导热凸块BMP-T可以形成在第一水平方向(X方向)上具有第三节距PTa-X并且在第二水平方向(Y方向)上具有第四节距PTa-Y的矩阵。
连接到信号凸块BMP-S的信号通路PVA-S可以具有第一水平宽度W1,并且连接到导热凸块BMP-T的导热通路PVA-Ta可以具有第三水平宽度W3。在示例实施例中,第三水平宽度W3的值可以大于第一水平宽度W1的值。
参照图5C,根据示例实施例的上半导体芯片22b可以包括信号区域SR和导热区域TR。导热区域TR可以包括第一导热区域TR1和第二导热区域TR2。上半导体芯片22b可以是图1所示的第二半导体芯片200。
在信号区域SR中,信号凸块BMP-S可以形成在第一水平方向(X方向)上具有第一节距PS-X并且在第二水平方向(Y方向)上具有第二节距PS-Y的矩阵。在第一导热区域TR1和第二导热区域TR2中,导热凸块BMP-T可以形成在第一水平方向(X方向)上具有第三节距PTa-X并且在第二水平方向(Y方向)上具有第四节距PTa-Y的矩阵。
连接到信号凸块BMP-S的信号通路PVA-S可以具有第一水平宽度W1,连接到第一导热区域TR1中的导热凸块BMP-T的导热通路PVA-T可以具有第三水平宽度W3,并且连接到第二导热区域TR2中的导热凸块BMP-T的导热通路PVA-T可以具有第二水平宽度W2。在示例实施例中,第三水平宽度W3的值可以大于第一水平宽度W1的值,并且第二水平宽度W2的值可以小于第三水平宽度W3的值。在示例实施例中,第一水平宽度W1和第二水平宽度W2可以具有相同的值。
参照图5D,根据示例实施例的上半导体芯片22c可以包括信号区域SR和导热区域TR。导热区域TR可以包括第一导热区域TR1和第二导热区域TR2。上半导体芯片22c可以是图1所示的第二半导体芯片200。
在信号区域SR中,信号凸块BMP-S可以形成在第一水平方向(X方向)上具有第一节距PS-X并且在第二水平方向(Y方向)上具有第二节距PS-Y的矩阵。在第一导热区域TR1中,导热凸块BMP-T可以形成在第一水平方向(X方向)上具有第三节距PTa-X并且在第二水平方向(Y方向)上具有第四节距PTa-Y的矩阵。在第二导热区域TR2中,导热凸块BMP-T可以形成在第一水平方向(X方向)上具有第五节距PTLa-X并且在第二水平方向(Y方向)上具有第六节距PTLa-Y的矩阵。
第五节距PTLa-X的值可以大于第三节距PTa-X的值,并且第六节距PTLa-Y的值可以大于第四节距PTa-Y的值。在示例实施例中,第五节距PTLa-X可以是第三节距PTa-X的2倍、3倍或更大的整数倍,并且第六节距PTLa-Y可以是第四节距PTa-Y的2倍或3倍的整数倍。在示例实施例中,第三节距PTa-X可以是布线节距PL的2倍、3倍或更大的整数倍,或者第四节距PTa-Y可以是布线节距PL的2倍或3倍的整数倍。
连接到信号凸块BMP-S的信号通路PVA-S可以具有第一水平宽度W1,并且连接到导热凸块BMP-T的导热通路PVA-T可以具有第二水平宽度W2。
图6A至图6D是从下面观察时根据示例实施例的包括在半导体封装件中的上半导体芯片的局部平面图。
参照图6A,根据示例实施例的上半导体芯片20d可以包括信号区域SR和导热区域TR。上半导体芯片20d可以是图1所示的第二半导体芯片200。
多个最上面的布线图案MLxa可以具有布线节距PLa并且在水平方向上延伸。上半导体芯片20d还可以包括位于与最上面的布线图案MLxa相同的垂直高度处的至少一个虚设布线图案MLxa-D。最上面的布线图案MLxa和虚设布线图案MLxa-D可以是图3C所示的最上面的布线图案MLx和虚设布线图案MLx-D。一些导热凸块BMP-T可以通过导热通路PVA-T连接到最上面的布线图案MLxa,而其他导热凸块BMP-T可以通过导热通路PVA-T连接到虚设布线图案MLxa-D。
在信号区域SR中,信号凸块BMP-S可以形成在第一水平方向(X方向)上具有第一节距PS-X并且在第二水平方向(Y方向)上具有第二节距PS-Y的矩阵。例如,第一节距PS-X和第二节距PS-Y均可以为大约20μm至大约40μm。
在导热区域TR中,导热凸块BMP-T可以形成在第一水平方向(X方向)上具有第三节距PTb-X并且在第二水平方向(Y方向)上具有第四节距PTb-Y的矩阵。例如,第三节距PTb-X和第四节距PTb-Y均可以为大约30μm至大约60μm。
在示例实施例中,第三节距PTb-X的值可以大于第一节距PS-X的值。在示例实施例中,第四节距PTb-Y的值可以大于第二节距PS-Y的值。在示例实施例中,第三节距PTb-X和第四节距PTb-Y可以具有相同的值。在示例实施例中,第一节距PS-X的值和第三节距PTb-X的值可以不同于布线节距PLa的值。例如,第一节距PS-X的值和第三节距PTb-X的值可以大于布线节距PLa的值。在示例实施例中,第三节距PTb-X可以是布线节距PLa的2倍、3倍或更大的整数倍,或者第四节距PTb-Y可以是布线节距PLa的2倍或3倍的整数倍。
连接到信号凸块BMP-S的信号通路PVA-S可以具有第一水平宽度W1,并且连接到导热凸块BMP-T的导热通路PVA-T可以具有第二水平宽度W2。在示例实施例中,第一水平宽度W1和第二水平宽度W2可以具有相同的值。
参照图6B,根据示例实施例的上半导体芯片20e可以包括信号区域SR和导热区域TR。上半导体芯片20e可以是图1所示的第二半导体芯片200。
多个最上面的布线图案MLxa可以具有布线节距PLa并且在水平方向上延伸。上半导体芯片20d还可以包括位于与最上面的布线图案MLxa相同的垂直高度处的至少一个虚设布线图案MLxa-D。最上面的布线图案MLxa和虚设布线图案MLxa-D可以是图3C所示的最上面的布线图案MLx和虚设布线图案MLx-D。一些导热凸块BMP-T可以通过导热通路PVA-Ta连接到最上面的布线图案MLxa,而其他导热凸块BMP-T可以通过导热通路PVA-Ta连接到虚设布线图案MLxa-D。
在信号区域SR中,信号凸块BMP-S可以形成在第一水平方向(X方向)上具有第一节距PS-X并且在第二水平方向(Y方向)上具有第二节距PS-Y的矩阵。在导热区域TR中,导热凸块BMP-T可以形成在第一水平方向(X方向)上具有第三节距PTb-X并且在第二水平方向(Y方向)上具有第四节距PTb-Y的矩阵。
连接到信号凸块BMP-S的信号通路PVA-S可以具有第一水平宽度W1,并且连接到导热凸块BMP-T的导热通路PVA-Ta可以具有第三水平宽度W3。在示例实施例中,第三水平宽度W3的值可以大于第一水平宽度W1的值。
参照图6C,根据示例实施例的上半导体芯片22d可以包括信号区域SR和导热区域TR。导热区域TR可以包括第一导热区域TR1和第二导热区域TR2。上半导体芯片22d可以是图1所示的第二半导体芯片200。
在信号区域SR中,信号凸块BMP-S可以形成在第一水平方向(X方向)上具有第一节距PS-X并且在第二水平方向(Y方向)上具有第二节距PS-Y的矩阵。在导热区域TR中,导热凸块BMP-T可以形成在第一水平方向(X方向)上具有第三节距PTb-X并且在第二水平方向(Y方向)上具有第四节距PTb-Y的矩阵。
连接到信号凸块BMP-S的信号通路PVA-S可以具有第一水平宽度W1,连接到第一导热区域TR1中的导热凸块BMP-T的导热通路PVA-Ta可以具有第三水平宽度W3,并且连接到第二导热区域TR2中的导热凸块BMP-T的导热通路PVA-T可以具有第二水平宽度W2。在示例实施例中,第三水平宽度W3的值可以大于第一水平宽度W1的值,并且第二水平宽度W2的值可以小于第三水平宽度W3的值。在示例实施例中,第一水平宽度W1和第二水平宽度W2可以具有相同的值。
参照图6D,根据示例实施例的上半导体芯片22e可以包括信号区域SR和导热区域TR。导热区域TR可以包括第一导热区域TR1和第二导热区域TR2。上半导体芯片22e可以是图1所示的第二半导体芯片200。
在信号区域SR中,信号凸块BMP-S可以形成在第一水平方向(X方向)上具有第一节距PS-X并且在第二水平方向(Y方向)上具有第二节距PS-Y的矩阵。在第一导热区域TR1中,导热凸块BMP-T可以形成在第一水平方向(X方向)上具有第三节距PTb-X并且在第二水平方向(Y方向)上具有第四节距PTb-Y的矩阵。在第二导热区域TR2中,导热凸块BMP-T可以形成在第一水平方向(X方向)上具有第五节距PTLb-X并且在第二水平方向(Y方向)上具有第六节距PTLb-Y的矩阵。
第五节距PTLb-X的值可以大于第三节距PTb-X的值,并且第六节距PTLb-Y的值可以大于第四节距PTb-Y的值。在示例实施例中,第五节距PTLb-X可以是第三节距PTb-X的2倍、3倍或更大的整数倍,并且第六节距PTLb-Y可以是第四节距PTb-Y的2倍或3倍的整数倍。在示例实施例中,第三节距PTb-X可以是布线节距PLa的2倍、3倍或更大的整数倍,或者第四节距PTb-Y可以是布线节距PLa的2倍或3倍的整数倍。
连接到信号凸块BMP-S的信号通路PVA-S可以具有第一水平宽度W1,并且连接到导热凸块BMP-T的导热通路PVA-T可以具有第二水平宽度W2。
尽管仅在图6A至图6D所示的半导体芯片20d、20e、22d和22e中示出了虚设布线图案MLxa-D,但是图4A至图5D所示的半导体芯片20、20a、22、22a、20b、20c、22b和22c还可以包括位于与最上面的布线图案MLx相同的垂直高度处的虚设布线图案。
图7是根据示例实施例的半导体封装件的截面图。
参照图7,根据示例实施例的半导体封装件2000可以包括其上安装有内置件500的主板600、子半导体封装件1000(其附接到内置件500并且包括第一半导体芯片100和第二半导体芯片200)以及第三半导体芯片400。子半导体封装件1000可以是图1所示的半导体封装件1000,并且下面将一起参照图1对子半导体封装件1000进行描述。另外,半导体封装件2000可以被称为系统。
子半导体封装件1000可以通过多个第一连接凸块160附接到内置件500。因为第一连接凸块160类似于第二连接凸块260,所以将省略其详细描述。第一连接凸块160可以电连接到第一半导体芯片100的第一布线结构120。第一连接凸块160可以为子半导体封装件1000提供信号、电力和接地中的至少一种。在示例实施例中,与图1所示的信号凸块260S类似,每个第一连接凸块160可以为子半导体封装件1000提供信号、电力和接地中的至少一种,并且可以不仅仅执行如图1所示的导热凸块260T那样的散热功能。
尽管图7示出了半导体封装件2000包括两个子半导体封装件1000,但是半导体封装件2000可以包括一个子半导体封装件1000,或者三个或更多个子半导体封装件1000。
第三半导体芯片400可以包括在有源表面上具有第三半导体器件412的第三半导体衬底410、多个顶表面连接焊盘420、第三前表面保护层440和附接到顶表面连接焊盘420的多个第三连接凸块460。第三半导体芯片400可以是例如中央处理单元(CPU)芯片、图形处理单元(GPU)芯片或应用处理器(AP)芯片。
第三半导体衬底410可以是类似于图1所示的第一半导体衬底110或第二半导体衬底210的组件,第三半导体器件412可以是类似于图1所示的第一半导体器件112或第二半导体器件212的组件,第三前表面保护层440可以是类似于图1所示的第一前表面保护层140或第二前表面保护层240的组件,并且第三连接凸块460可以是类似于图1所示的第一连接凸块160或第二连接凸块260的组件,因此将省略其详细描述。在示例实施例中,顶表面连接焊盘420可以均包括铝、铜和镍中的至少一种。
内置件500可以包括基础层510、分别布置在基础层510的顶表面和底表面上的第一顶表面焊盘522和第一底表面焊盘524、以及穿透基础层510并且电连接第一顶表面焊盘522和第一底表面焊盘524的第一布线路径530。
基础层510可以包括半导体、玻璃、陶瓷或塑料。例如,基础层510可以包括硅。第一布线路径530可以是连接到位于基础层510的顶表面上的第一顶表面焊盘522和/或位于基础层510的底表面上的第一底表面焊盘524的布线层,和/或将第一顶表面焊盘522和第一底表面焊盘524电连接到基础层510的内部的内通路电极。电连接子半导体封装件1000和内置件500的第一连接凸块160以及电连接第三半导体芯片400和内置件500的第三连接凸块460可以连接到第一顶表面焊盘522。
第一底部填充层380可以位于子半导体封装件1000与内置件500之间,并且第二底部填充层480可以位于第三半导体芯片400与内置件500之间。第一底部填充层380和第二底部填充层层480可以分别围绕第一连接凸块160和第三连接凸块460。
半导体封装件2000还可以包括封装模制层900,封装模制层900在内置件500上围绕子半导体封装件1000的侧表面和第三半导体芯片400的侧表面。封装模制层900可以包括例如EMC。在示例实施例中,封装模制层900可以覆盖子半导体封装件1000的顶表面和第三半导体芯片400的顶表面。在另一个示例实施例中,封装模制层900可以不覆盖子半导体封装件1000的顶表面和第三半导体芯片400的顶表面。例如,散热构件可以附接到子半导体封装件1000和第三半导体芯片400上,热界面材料(TIM)层位于散热构件与子半导体封装件1000和第三半导体芯片400之间。TIM层可以是例如矿物油、油脂(grease)、填缝腻子(gapfiller putty)、相变凝胶、相变材料焊盘或粉末填充的环氧树脂(powder filled epoxy)。散热构件可以是例如散热器、散热片、散热管或液体冷却的冷板。
板连接端子540可以附接到第一底表面焊盘524上。板连接端子540可以电连接内置件500和主板600。
主板600可以包括基础板层610、分别布置在基础板层610的顶表面和底表面上的第二顶表面焊盘622和第二底表面焊盘624、以及穿透基础板层610并电连接第二顶表面焊盘622和第二底表面焊盘624的第二布线路径630。
在示例实施例中,主板600可以是印刷电路板。例如,主板600可以是多层印刷电路板。基础板层610可以包括选自酚醛树脂、环氧树脂和聚酰亚胺的至少一种材料。
暴露第二顶表面焊盘622和第二底表面焊盘624的阻焊层(未示出)可以分别形成在基础板层610的顶表面和底表面上。板连接端子540可以连接到第二顶表面焊盘622,并且外部连接端子640可以连接到第二底表面焊盘624。板连接端子540可以电连接在第一底表面焊盘524与第二底表面焊盘624之间。连接到第二底表面焊盘624的外部连接端子640可以将半导体封装件2000连接到外部。
在示例实施例中,半导体封装件2000可以不包括主板600,并且内置件500的板连接端子540可以用作外部连接端子。
如上所述,实施例涉及具有堆叠的半导体芯片的半导体封装件。实施例可以提供具有堆叠的半导体芯片的半导体封装件,该半导体封装件具有改善的可靠性和操作稳定性。
本文已经公开了示例实施例,并且尽管采用了特定术语,但是仅以一般和描述性意义来使用和解释它们,而不是出于限制的目的。在某些情况下,在提交本申请时,对于本领域普通技术人员而言显而易见的是,结合特定实施例描述的特征、特性和/或元件可以单独使用或与结合其他实施例描述的特征、特性和/或元件组合使用,除非另外特别指出。因此,本领域技术人员将理解的是,在不脱离如所附权利要求阐述的本发明的精神和范围的情况下,可以进行形式和细节上的各种改变。
Claims (20)
1.一种半导体封装件,所述半导体封装件包括:
下半导体芯片,所述下半导体芯片包括下半导体衬底、覆盖所述下半导体衬底的无源表面的后表面保护层、穿透所述下半导体衬底和所述后表面保护层的多个下通路电极、以及布置在所述后表面保护层上的多个后表面信号焊盘和多个后表面导热焊盘;
上半导体芯片,所述上半导体芯片包括上半导体衬底、位于所述上半导体衬底的有源表面上的布线结构、覆盖所述布线结构并具有多个前表面开口的前表面保护层、以及填充所述多个前表面开口并且连接到所述布线结构的多个信号通路和多个导热通路;和
多个信号凸块和多个导热凸块,所述多个信号凸块连接在所述多个后表面信号焊盘与所述多个信号通路之间,所述多个导热凸块连接在所述多个后表面导热焊盘与所述多个导热通路之间,其中:
所述多个信号凸块和所述多个导热凸块位于所述下半导体芯片与所述上半导体芯片之间,并且
所述多个后表面信号焊盘连接到所述多个下通路电极,并且所述多个后表面导热焊盘的整个底表面与所述后表面保护层接触。
2.根据权利要求1所述的半导体封装件,其中,所述上半导体芯片包括:
信号区域,当从上方观察时,所述信号区域位于所述上半导体芯片的中央处,并且所述信号区域中布置有所述多个信号凸块,以及
导热区域,所述导热区域围绕所述信号区域,并且所述导热区域中布置有所述多个导热凸块。
3.根据权利要求2所述的半导体封装件,其中:
所述多个信号通路均具有第一水平宽度,所述多个导热通路均具有第二水平宽度,
所述多个信号凸块以第一节距布置,并且所述多个导热通路以第二节距布置,
所述第二水平宽度的值等于或大于所述第一水平宽度的值,并且
所述第二节距的值等于或大于所述第一节距的值。
4.根据权利要求3所述的半导体封装件,其中:
所述第一水平宽度和所述第二水平宽度具有相同的值,并且
所述第一节距和所述第二节距具有相同的值。
5.根据权利要求3所述的半导体封装件,其中:
所述第二水平宽度的值大于所述第一水平宽度的值,并且
所述第一节距和所述第二节距具有相同的值。
6.根据权利要求3所述的半导体封装件,其中:
所述第一水平宽度和所述第二水平宽度具有相同的值,并且
所述第二节距的值大于所述第一节距的值。
7.根据权利要求3所述的半导体封装件,其中:
所述第二水平宽度的值大于所述第一水平宽度的值,并且
所述第二节距的值大于所述第一节距的值。
8.根据权利要求3所述的半导体封装件,其中:
所述多个信号通路均具有所述第一水平宽度并且以所述第一节距布置,并且
所述导热区域包括:
第一导热区域,所述第一导热区域与所述信号区域相邻,所述第一导热区域包括多个第一导热通路,所述多个第一导热通路是所述多个导热通路中的均具有所述第二水平宽度的一些导热通路,并且所述第一导热区域中以所述第二节距布置有作为所述多个导热凸块中的一些导热凸块的多个第一导热凸块;和
第二导热区域,与所述第一导热区域相比,所述第二导热区域相对靠近所述上半导体芯片的边缘,所述第二导热区域包括多个第二导热通路,所述多个第二导热通路是所述多个导热通路中的均具有第三水平宽度的其他导热通路,并且所述第二导热区域中以第三节距布置有作为所述多个导热凸块中的另一些导热凸块的多个第二导热凸块,
所述第二水平宽度和所述第三水平宽度具有不同的值,或者所述第二节距和所述第三节距具有不同的值。
9.根据权利要求8所述的半导体封装件,其中:
所述第二水平宽度和所述第三水平宽度具有相同的值,并且
所述第三节距的值大于所述第二节距的值。
10.根据权利要求9所述的半导体封装件,其中,所述第三节距是所述第二节距的2倍、3倍或更大的整数倍。
11.根据权利要求8所述的半导体封装件,其中:
所述第二水平宽度的值大于所述第三水平宽度的值,并且
所述第二节距和所述第三节距具有相同的值。
12.根据权利要求1所述的半导体封装件,其中:
所述布线结构包括位于不同的垂直高度处的多个布线图案,
所述信号通路与所述多个布线图案当中的被布置为距所述上半导体衬底最远的多个最上面的布线图案接触,并且
所述多个导热通路中的至少一些导热通路与所述多个最上面的布线图案中的任何一个布线图案接触,并且电连接到所述多个信号通路中的至少一个信号通路。
13.根据权利要求12所述的半导体封装件,其中:
所述布线结构包括虚设布线图案,所述虚设布线图案位于与所述多个最上面的布线图案相同的垂直高度处,并且不电连接到上通路电极和信号通路,并且
所述多个导热通路中的其他导热通路与所述虚设布线图案接触。
14.根据权利要求12所述的半导体封装件,其中:
所述多个最上面的布线图案具有布线节距并且在水平方向上延伸,并且
所述多个导热凸块以所述布线节距的整数倍的节距布置。
15.一种半导体封装件,所述半导体封装件包括:
第一半导体芯片,所述第一半导体芯片包括第一半导体衬底、位于所述第一半导体衬底的有源表面上的第一布线结构、覆盖所述第一布线结构并具有多个第一前表面开口的第一前表面保护层、覆盖所述第一半导体衬底的无源表面的第一后表面保护层、穿透所述第一半导体衬底和所述第一后表面保护层的多个第一通路电极、以及布置在所述第一后表面保护层上的多个第一信号焊盘和多个第一导热焊盘;
多个第二半导体芯片,所述多个第二半导体芯片垂直堆叠在所述第一半导体芯片上,并且均包括第二半导体衬底、位于所述第二半导体衬底的有源表面上的第二布线结构、覆盖所述第二布线结构并具有多个第二前表面开口的第二前表面保护层、覆盖所述第二半导体衬底的无源表面的第二后表面保护层、穿透所述第二半导体衬底和所述第二后表面保护层的多个第二通路电极、填充所述第二前表面开口并连接到所述第二布线结构的多个信号通路和多个导热通路、以及布置在所述第二后表面保护层上的多个第二信号焊盘和多个第二导热焊盘;
多个信号凸块,所述多个信号凸块连接在所述第一信号焊盘和所述第二信号焊盘与所述多个信号通路之间;和
多个导热凸块,所述多个导热凸块连接在所述第一导热焊盘和所述第二导热焊盘与所述多个导热通路之间,
其中:
所述多个第一信号焊盘连接到所述多个第一通路电极,
所述多个第二信号焊盘连接到所述多个第二通路电极,
所述多个第一导热焊盘的整个底表面接触所述第一后表面保护层,并且
所述多个第二导热焊盘的整个底表面接触所述第二后表面保护层。
16.根据权利要求15所述的半导体封装件,其中,当从上方观察时,所述多个信号凸块位于所述第二半导体芯片的中央处,并且所述多个导热凸块靠近所述第二半导体芯片的边缘以围绕所述多个信号凸块。
17.根据权利要求15所述的半导体封装件,其中,所述多个导热凸块中的至少一些导热凸块电连接到所述多个信号通路中的至少一个信号通路。
18.根据权利要求17所述的半导体封装件,其中,所述多个导热凸块中的其他导热凸块不电连接到所述多个信号通路。
19.一种半导体封装件,所述半导体封装件包括:
下半导体芯片,所述下半导体芯片包括下半导体衬底、覆盖所述下半导体衬底的无源表面的后表面保护层、穿透所述下半导体衬底和所述后表面保护层的多个下通路电极、以及布置在所述后表面保护层上的多个后表面信号焊盘和多个后表面导热焊盘;
上半导体芯片,所述上半导体芯片包括上半导体衬底、位于所述上半导体衬底的有源表面上的布线结构、覆盖所述布线结构并具有多个前表面开口的前表面保护层、以及多个信号通路和多个导热通路,所述多个信号通路和所述多个导热通路填充所述多个前表面开口、连接到所述布线结构并且分别具有第一水平宽度和第二水平宽度;
多个信号凸块,所述多个信号凸块连接在所述多个后表面信号焊盘与所述多个信号通路之间,并且以第一节距布置;和
多个导热凸块,所述多个导热凸块连接在所述多个后表面导热焊盘与所述多个导热通路之间,并且以大于所述第一节距的第二节距布置,其中:
所述多个信号凸块和所述多个导热凸块位于所述下半导体芯片与所述上半导体芯片之间,
所述多个后表面信号焊盘连接到所述多个下通路电极,并且
所述多个后表面导热焊盘与所述多个下通路电极和所述下半导体衬底隔开,所述后表面保护层位于所述多个后表面导热焊盘与所述多个下通路电极和所述下半导体衬底之间。
20.根据权利要求19所述的半导体封装件,其中:
所述第二水平宽度的值大于所述第一水平宽度的值,
所述第二水平宽度为5μm至12μm,并且
所述第二节距为40μm至80μm。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2020-0053382 | 2020-05-04 | ||
KR1020200053382A KR20210135107A (ko) | 2020-05-04 | 2020-05-04 | 반도체 패키지 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN113611693A true CN113611693A (zh) | 2021-11-05 |
Family
ID=78293299
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110195591.2A Pending CN113611693A (zh) | 2020-05-04 | 2021-02-19 | 半导体封装件 |
Country Status (3)
Country | Link |
---|---|
US (1) | US11721604B2 (zh) |
KR (1) | KR20210135107A (zh) |
CN (1) | CN113611693A (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20220151442A (ko) * | 2021-05-06 | 2022-11-15 | 삼성전자주식회사 | 반도체 패키지 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6710443B1 (en) | 2002-12-20 | 2004-03-23 | Texas Instruments Incorporated | Integrated circuit providing thermally conductive structures substantially horizontally coupled to one another within one or more heat dissipation layers to dissipate heat from a heat generating structure |
JP2005310837A (ja) | 2004-04-16 | 2005-11-04 | Elpida Memory Inc | 半導体装置及びその製造方法 |
US10181454B2 (en) | 2010-03-03 | 2019-01-15 | Ati Technologies Ulc | Dummy TSV to improve process uniformity and heat dissipation |
US8933540B2 (en) | 2013-02-28 | 2015-01-13 | International Business Machines Corporation | Thermal via for 3D integrated circuits structures |
KR101428754B1 (ko) | 2013-05-14 | 2014-08-11 | (주)실리콘화일 | 방열 특성이 개선된 반도체 장치 |
US9368479B2 (en) | 2014-03-07 | 2016-06-14 | Invensas Corporation | Thermal vias disposed in a substrate proximate to a well thereof |
US9412675B2 (en) | 2014-05-19 | 2016-08-09 | Micron Technology, Inc. | Interconnect structure with improved conductive properties and associated systems and methods |
KR102411999B1 (ko) | 2015-04-08 | 2022-06-22 | 삼성전기주식회사 | 회로기판 |
KR20180069636A (ko) | 2016-12-15 | 2018-06-25 | 삼성전자주식회사 | 반도체 메모리 소자 및 이를 구비하는 칩 적층 패키지 |
US10461014B2 (en) | 2017-08-31 | 2019-10-29 | Taiwan Semiconductor Manufacturing Company, Ltd. | Heat spreading device and method |
KR20190119475A (ko) * | 2018-04-12 | 2019-10-22 | 에스케이하이닉스 주식회사 | 반도체 다이들의 스택에서 조인트 불량을 검출하는 방법 |
US11101145B2 (en) * | 2018-08-14 | 2021-08-24 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device with dummy micro bumps between stacking dies to improve flowability of underfill material |
-
2020
- 2020-05-04 KR KR1020200053382A patent/KR20210135107A/ko not_active Application Discontinuation
- 2020-11-20 US US16/953,745 patent/US11721604B2/en active Active
-
2021
- 2021-02-19 CN CN202110195591.2A patent/CN113611693A/zh active Pending
Also Published As
Publication number | Publication date |
---|---|
US20210343616A1 (en) | 2021-11-04 |
US11721604B2 (en) | 2023-08-08 |
KR20210135107A (ko) | 2021-11-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10658341B2 (en) | Semiconductor package | |
US10134702B2 (en) | Semiconductor chip, semiconductor package including the same, and method of manufacturing semiconductor chip | |
US11551996B2 (en) | Semiconductor chips and semiconductor packages including the same | |
US11574873B2 (en) | Semiconductor package | |
US11587859B2 (en) | Wiring protection layer on an interposer with a through electrode | |
US20220189907A1 (en) | Semiconductor package | |
US20240170440A1 (en) | Semiconductor package | |
US20240186290A1 (en) | Semiconductor package | |
US20230138813A1 (en) | Semiconductor package | |
CN113851439A (zh) | 半导体封装件 | |
US11721604B2 (en) | Semiconductor package | |
US20230420403A1 (en) | Semiconductor package including a plurality of semiconductor chips | |
TWI842019B (zh) | 半導體裝置 | |
US20230021376A1 (en) | Semiconductor package | |
US12062639B2 (en) | Semiconductor package and method of fabricating the same | |
TWI849224B (zh) | 中介層及具有其的半導體封裝 | |
US20240250072A1 (en) | Semiconductor package | |
US20230060513A1 (en) | Semiconductor package | |
US20240222330A1 (en) | Semiconductor package | |
KR20240065840A (ko) | 반도체 패키지 | |
KR20240039241A (ko) | 반도체 패키지 | |
KR20240022223A (ko) | 반도체 패키지 및 그 제조 방법 | |
KR20240114191A (ko) | 반도체 패키지 및 그 제조 방법 | |
KR20240007571A (ko) | 반도체 패키지 및 이의 제조 방법 | |
KR20240035004A (ko) | 반도체 패키지 및 반도체 패키지의 제조 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |