CN112786437B - 半导体器件的制造方法 - Google Patents
半导体器件的制造方法 Download PDFInfo
- Publication number
- CN112786437B CN112786437B CN202010042939.XA CN202010042939A CN112786437B CN 112786437 B CN112786437 B CN 112786437B CN 202010042939 A CN202010042939 A CN 202010042939A CN 112786437 B CN112786437 B CN 112786437B
- Authority
- CN
- China
- Prior art keywords
- linear
- layer
- buffer layer
- pair
- forming
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 33
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 17
- 238000000034 method Methods 0.000 title claims description 73
- 238000005530 etching Methods 0.000 claims abstract description 40
- 238000000151 deposition Methods 0.000 claims abstract description 15
- 239000000758 substrate Substances 0.000 claims description 26
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 claims description 20
- 229910052581 Si3N4 Inorganic materials 0.000 claims description 19
- 238000000059 patterning Methods 0.000 claims description 13
- 239000000463 material Substances 0.000 claims description 9
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical compound [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 claims description 8
- 229910052799 carbon Inorganic materials 0.000 claims description 8
- 239000010410 layer Substances 0.000 description 394
- 238000003860 storage Methods 0.000 description 18
- 229910052751 metal Inorganic materials 0.000 description 17
- 239000002184 metal Substances 0.000 description 17
- 239000004020 conductor Substances 0.000 description 14
- 125000006850 spacer group Chemical group 0.000 description 13
- 239000011229 interlayer Substances 0.000 description 12
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 12
- 229920005591 polysilicon Polymers 0.000 description 12
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 11
- 229910052814 silicon oxide Inorganic materials 0.000 description 11
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 9
- 239000003990 capacitor Substances 0.000 description 9
- 229910052710 silicon Inorganic materials 0.000 description 9
- 239000010703 silicon Substances 0.000 description 9
- 230000015572 biosynthetic process Effects 0.000 description 7
- 229910021332 silicide Inorganic materials 0.000 description 7
- 229920002120 photoresistant polymer Polymers 0.000 description 6
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 description 6
- 238000000231 atomic layer deposition Methods 0.000 description 5
- 238000005520 cutting process Methods 0.000 description 5
- 229910004121 SrRuO Inorganic materials 0.000 description 4
- 150000004767 nitrides Chemical class 0.000 description 4
- 239000002019 doping agent Substances 0.000 description 3
- 239000012212 insulator Substances 0.000 description 3
- 238000002955 isolation Methods 0.000 description 3
- 230000002093 peripheral effect Effects 0.000 description 3
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 2
- 229910018921 CoO 3 Inorganic materials 0.000 description 2
- 229910002367 SrTiO Inorganic materials 0.000 description 2
- 229910004491 TaAlN Inorganic materials 0.000 description 2
- 229910004166 TaN Inorganic materials 0.000 description 2
- 229910010037 TiAlN Inorganic materials 0.000 description 2
- 238000004380 ashing Methods 0.000 description 2
- 238000000429 assembly Methods 0.000 description 2
- 229910052796 boron Inorganic materials 0.000 description 2
- 239000003989 dielectric material Substances 0.000 description 2
- 230000010354 integration Effects 0.000 description 2
- 230000000873 masking effect Effects 0.000 description 2
- 229910044991 metal oxide Inorganic materials 0.000 description 2
- 150000004706 metal oxides Chemical class 0.000 description 2
- 239000000203 mixture Substances 0.000 description 2
- 238000004528 spin coating Methods 0.000 description 2
- 229910052718 tin Inorganic materials 0.000 description 2
- 229910019311 (Ba,Sr)TiO Inorganic materials 0.000 description 1
- 229910018072 Al 2 O 3 Inorganic materials 0.000 description 1
- JBRZTFJDHDCESZ-UHFFFAOYSA-N AsGa Chemical compound [As]#[Ga] JBRZTFJDHDCESZ-UHFFFAOYSA-N 0.000 description 1
- 229910005540 GaP Inorganic materials 0.000 description 1
- 229910001218 Gallium arsenide Inorganic materials 0.000 description 1
- 229910000530 Gallium indium arsenide Inorganic materials 0.000 description 1
- 229910017583 La2O Inorganic materials 0.000 description 1
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 1
- 229910000577 Silicon-germanium Inorganic materials 0.000 description 1
- 229910010413 TiO 2 Inorganic materials 0.000 description 1
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 1
- 230000002411 adverse Effects 0.000 description 1
- 229910045601 alloy Inorganic materials 0.000 description 1
- 239000000956 alloy Substances 0.000 description 1
- 230000003321 amplification Effects 0.000 description 1
- 229910052785 arsenic Inorganic materials 0.000 description 1
- RQNWIZPPADIBDY-UHFFFAOYSA-N arsenic atom Chemical compound [As] RQNWIZPPADIBDY-UHFFFAOYSA-N 0.000 description 1
- 150000001875 compounds Chemical class 0.000 description 1
- 229910021419 crystalline silicon Inorganic materials 0.000 description 1
- 229910003460 diamond Inorganic materials 0.000 description 1
- 239000010432 diamond Substances 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- HZXMRANICFIONG-UHFFFAOYSA-N gallium phosphide Chemical compound [Ga]#P HZXMRANICFIONG-UHFFFAOYSA-N 0.000 description 1
- 229910052732 germanium Inorganic materials 0.000 description 1
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 description 1
- -1 hfO) 2 Chemical compound 0.000 description 1
- WPYVAWXEWQSOGY-UHFFFAOYSA-N indium antimonide Chemical compound [Sb]#[In] WPYVAWXEWQSOGY-UHFFFAOYSA-N 0.000 description 1
- RPQDHPTXJYYUPQ-UHFFFAOYSA-N indium arsenide Chemical compound [In]#[As] RPQDHPTXJYYUPQ-UHFFFAOYSA-N 0.000 description 1
- 239000011810 insulating material Substances 0.000 description 1
- 238000001465 metallisation Methods 0.000 description 1
- 150000002739 metals Chemical class 0.000 description 1
- 238000000465 moulding Methods 0.000 description 1
- 238000003199 nucleic acid amplification method Methods 0.000 description 1
- 229910052698 phosphorus Inorganic materials 0.000 description 1
- 239000011574 phosphorus Substances 0.000 description 1
- 150000004760 silicates Chemical class 0.000 description 1
- 229910010271 silicon carbide Inorganic materials 0.000 description 1
- HBMJWWWQQXIZIP-UHFFFAOYSA-N silicon carbide Chemical compound [Si+]#[C-] HBMJWWWQQXIZIP-UHFFFAOYSA-N 0.000 description 1
- 239000013589 supplement Substances 0.000 description 1
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 1
- 229910052721 tungsten Inorganic materials 0.000 description 1
- 239000010937 tungsten Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/01—Manufacture or treatment
- H10B12/02—Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3105—After-treatment
- H01L21/311—Etching the insulating layers by chemical or physical means
- H01L21/31144—Etching the insulating layers by chemical or physical means using masks
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/027—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
- H01L21/033—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers
- H01L21/0334—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane
- H01L21/0338—Process specially adapted to improve the resolution of the mask
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/027—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
- H01L21/033—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers
- H01L21/0332—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their composition, e.g. multilayer masks, materials
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/027—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
- H01L21/033—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers
- H01L21/0334—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane
- H01L21/0335—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane characterised by their behaviour during the process, e.g. soluble masks, redeposited masks
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/027—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
- H01L21/033—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers
- H01L21/0334—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane
- H01L21/0337—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane characterised by the process involved to create the mask, e.g. lift-off masks, sidewalls, or to modify the mask, e.g. pre-treatment, post-treatment
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/01—Manufacture or treatment
- H10B12/09—Manufacture or treatment with simultaneous manufacture of the peripheral circuit region and memory cells
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/30—DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
- H10B12/48—Data lines or contacts therefor
- H10B12/485—Bit line contacts
Landscapes
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Inorganic Chemistry (AREA)
- Semiconductor Memories (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
一种半导体器件的制造方法,包括:形成掩模叠层、中间层、第一缓冲层、多个第一线性伪特征及其上的第一衬层;去除第一衬层的横向部分来形成多对第一线性图案;在第一线性图案之间填充旋涂硬掩模层,并沉积第二缓冲层;形成多个第二线性伪特征及其上的第二衬层;去除第二衬层的横向部分来形成多对第二线性图案;通过所述第一、二线性图案,来同时蚀刻所述第二线性伪特征、所述第二缓冲层、所述旋涂硬掩模层、和所述第一缓冲层,以部分地暴露所述中间层;和蚀刻所述中间层的暴露部分,以在掩模叠层上形成网格型图案。
Description
技术领域
本公开涉及一种用于制造半导体器件的方法,更具体地说,是利用双重图案化技术的方法。
背景技术
现代集成电路(IC)设计为包含数百万个具有高器件密度的组件,例如晶体管,电容器,电阻器。可以通过执行某些图案化技术来实现对更高水平集成度的需求。举例来说,双重图案化技术可以应用于诸如动态随机存取存储器(DRAM)之类的存储设备中的线特征,间隔物特征,接触特征和/或凹陷特征的形成。
发明内容
根据一实施例,本公开的一个方面提供了一种半导体器件的制造方法,该方法包括:在基板的器件层上形成掩模叠层(mask stack);在掩模叠层上形成中间层;在中间层上形成第一缓冲层;在第一缓冲层上形成多个第一线性伪特征,所述多个第一线性伪特征彼此并排并沿第一方向延伸;形成第一衬层,所述第一衬层保形地衬在所述多个第一线性伪特征之上和之间,且衬在所述第一缓冲层之上;通过执行各向异性蚀刻操作来形成多对第一线性图案,所述各向异性蚀刻操作去除所述第一衬层的在所述第一线性伪特征上和之间的横向部分,每对所述第一线性图案分别覆盖所述多个第一线性伪特征的两个侧壁;去除第一线性伪特征;依序在所述第一线性图案之间填充旋涂硬掩模层(spin on hard masklayer),并在所述旋涂硬掩模层上沉积第二缓冲层;在第二缓冲层上形成多个第二线性伪特征,所述第二线性伪特征彼此并排且沿着第二方向延伸,所述第二方向投影地与所述第一方向截交;形成第二衬层,所述第二衬层保形地衬在所述第二线性伪特征之上和之间,且衬在所述第二缓冲层之上;通过执行各向异性蚀刻操作来形成多对第二线性图案,所述各向异性蚀刻操作去除所述第二衬层的横向部分,每对所述第二线性图案分别覆盖所述多个第二线性伪特征的两个侧壁;进行中间层开口工艺,所述中间层开口工艺通过所述第一线性图案和所述第二线性图案,来同时蚀刻所述第二线性伪特征、所述第二缓冲层、所述旋涂硬掩模层、和所述第一缓冲层,以部分地暴露所述中间层;和蚀刻所述中间层的暴露部分,以在所述掩模叠层上形成网格型图案。
根据一实施例,本公开的一个方面提供了一种方法,该方法包括:在器件层上形成掩模叠层(mask stack);在掩模叠层上形成中间层;在中间层上形成第一缓冲层;形成多个第一线性伪特征,所述多个第一线性伪特征彼此并排并沿第一方向延伸;形成第一氧化层,所述第一氧化层保形地衬在所述多个第一线性伪特征之上和之间;通过执行各向异性蚀刻操作来形成多对第一氧化物线性图案,所述各向异性蚀刻操作去除所述第一氧化层的横向部分,每对所述第一氧化物线性图案分别覆盖所述多个第一线性伪特征的两个侧壁;依序在所述第一氧化物线性图案之间填充旋涂硬掩模层(spin on hard mask layer),并在所述旋涂硬掩模层上沉积第二缓冲层;在第二缓冲层上形成多个第二线性伪特征,所述第二线性伪特征彼此并排且沿着第二方向延伸,所述第二方向投影地与所述第一方向截交;形成第二氧化层,所述第二氧化层保形地衬在所述第二线性伪特征之上和之间,且衬在所述第二缓冲层之上;通过执行各向异性蚀刻操作来形成多对第二氧化物线性图案,所述各向异性蚀刻操作去除所述第二氧化层的横向部分,每对所述第二氧化物线性图案分别覆盖所述多个第二线性伪特征的两个侧壁;进行中间层开口工艺,所述中间层开口工艺通过包含所述第一氧化物线性图案和所述第二氧化物线性图案的氧化物网格图案,来同时蚀刻所述第二线性伪特征、所述第二缓冲层、所述旋涂硬掩模层、和所述第一缓冲层,以部分地暴露所述中间层;和蚀刻所述中间层的暴露部分,以在所述掩模叠层上形成网格型图案。
根据一实施例,本公开的一个方面提供了一种方法,该方法包括:在器件层上形成掩模叠层(mask stack);在所述掩模叠层上形成中间层;在所述中间层上形成第一缓冲层;在所述第一缓冲层上形成多个下部线性特征,所述多个下部线性特征彼此并排并沿第一方向延伸;依序在所述多个下部线性特征之间填充旋涂硬掩模层(spin on hard masklayer),并在所述旋涂硬掩模层上沉积第二缓冲层;在第二缓冲层上形成多个上部线性特征,所述上部线性特征彼此并排且沿着第二方向延伸,所述第二方向投影地与所述第一方向截交;进行中间层开口工艺,所述中间层开口工艺通过包含所述上部线性特征和所述下部线性特征,来同时蚀刻所述所述第二缓冲层、所述旋涂硬掩模层、和所述第一缓冲层,以部分地暴露所述中间层;和蚀刻所述中间层的暴露部分,以在所述掩模叠层上形成网格型图案。
附图说明
为可仔细理解本案以上记载之特征,参照实施态样可提供简述如上之本案的更特定描述,一些实施态样系说明于随附图式中。然而,要注意的是,随附图式仅说明本案的典型实施态样并且因此不被视为限制本案的范围,因为本案可承认其他等效实施态样。
图1示出了根据本公开的一些实施例的半导体器件的区域截面图。
图2A和图2B示出了根据本公开的一些实施例的制造半导体器件的中间阶段的平面图和截面图。
图2C和图2D示出了根据本公开的一些实施例的制造半导体器件的中间阶段的平面图和截面图。
图3A,4A,5A,6A,7A,8A,9A,10A,11A,12A,13A,14A,15A,16A,17A示出了根据本公开的一些实施例的制造半导体器件的中间阶段的平面图。
图3B,图4B,图5B,图6B,图7B,图8B,图9B,图10B,图11B,图12B,图13B,图14B,图15B,图16B,图17B示出根据本公开的一些实施例的制造半导体器件的中间阶段的截面图。
图11C,12C,13C,14C,15C,16C,17C示出了根据本公开的一些实施例的制造半导体器件的中间阶段的截面图。
图18A,19A,20A,21A,22A,23A,24A,25A示出了根据本公开的一些实施例的制造半导体器件的中间阶段的平面图。
图18B,19B,20B,21B,22B,23B,24B,25B和19C,20C,21C,22C,23C,24C,25C示出了根据本公开的一些实施例的制造半导体器件的中间阶段的截面图。
然而,应当注意,附图仅示出了本公开的示例性实施例,并且因此不应被认为是对其范围的限制,因为本公开可以允许其他等效的实施例。
应该注意的是,这些附图旨在说明在某些示例实施例中使用的方法,结构和/或材料的一般特性,并补充下面提供的书面描述。然而,这些附图不是按比例绘制的,并且可能不能精确地反映任何给定实施例的精确的结构或性能特征,并且不应被解释为定义或限制示例实施例所涵盖的值或特性的范围。例如,为了清楚起见,可以减小或放大层,区域和/或结构元件的相对厚度和位置。在各个附图中使用相似或相同的附图标记旨在指示相似或相同的元件或特征的存在。
主要元件符号说明
具体实施方式
如下具体实施方式将结合上述附图进一步说明本发明。
现在将在下文中参考附图更全面地描述本公开,在附图中示出了本公开的示例性实施例。然而,本公开可以以许多不同的形式来实施,并且不应被解释为限于本文阐述的示例性实施例。相反,提供这些示例性实施例使得本公开将是透彻和完整的,并将向本领域技术人员充分传达本公开的范围。贯穿全文,相似的参考标号指代相似的元件。
本文使用的术语仅用于描述特定示例性实施例的目的,而不意图限制本公开。如本文所使用的,除非上下文另外清楚地指出,否则单数形式“一”,“一个”和“所述”旨在也包括复数形式。此外,当在本文中使用时,“包括”和/或“包含”或“包括”和/或“包括”或“具有”和/或“具有”,整数,步骤,操作,组件和/或组件,但不排除存在或添加一个或多个其它特征,区域,整数,步骤,操作,组件,组件和/或其群组。
除非另外定义,否则本文使用的所有术语(包括技术和科学术语)具有与本公开所属领域的普通技术人员通常理解的相同的含义。此外,除非文中明确定义,诸如在通用字典中定义的那些术语应所述被解释为具有与其在相关技术和本公开内容中的含义一致的含义,并且将不被解释为理想化或过于正式的含义。
以下将结合图1至图25对示例性实施例进行描述。具体实施方式将参考附图来详细描述本公开,其中所描绘的组件不一定按比例示出。相同或类似的组件将被赋予相同或相似的附图标记表示或类似的技术用语。
图1示出了根据本公开的半导体器件100的区域截面图。为了说明简单和清楚起见,示例性设备的一些细节/子组件在本图中未明确标记。半导体装置100的说明性实施例可以是动态随机存取存储器(DRAM)装置。
示例性半导体器件100包括半导体基板110和形成在基板110上的多层集成电路器件和特征。多个功能区域可以横向地(例如,如图1所示在页面上水平地)布置在其上。作为示例,图1示出了基板110。图1示出了示例性设备的基板,该基板包括在其上限定的两个共面布置的功能区域,例如,器件区域(device region,也可以称为存储单元区域)110a和外围区域110b。
基板110可以包括晶体硅基板。根据设计要求,基板可以包括各种掺杂区域(例如,p型基板或n型基板)。所述掺杂区可以掺杂有p型掺杂剂,例如硼或BF 2;掺杂剂例如可以是硼。n型掺杂剂,例如磷或砷;和/或其组合。在一些替代实施例中,基板110可以由其他合适的元素半导体制成,例如金刚石或锗;合适的化合物半导体材料,例如碳化硅,砷化镓,磷化镓,磷化铟,砷化铟和锑化铟;合金半导体,包括SiGe,SiGeSn,GaAsP,AlInAs,AlGaAs,GaInAs,GaInP和GaInAsP。其他合适的材料;或其组合。此外,尽管在本说明性示例中利用了块状基板,但是在一些实施例中,基板可以包括外延层(或磊晶层epi-layer)和/或可以包括绝缘体上半导体结构,例如绝缘体上的SiGe(SiGeOI),绝缘体上的Ge(GeOI)等。
外围区域110b可以包括被诸如浅沟槽隔离(STI)111b之类的隔离特征横向隔离的各个有源区域112b。在有源区域112b上方可以形成有源电路组件(例如,栅极结构180),该有源电路组件构成外围支持电路,例如,读出单元,解码器或控制形成在单元区域中的存储单元的放大电路。在有源区域上可以存在一个或多个上部器件间层,可以通过其提供接触通孔190以实现垂直信号传导(例如,从栅极结构180)到更高的器件层。接触通孔190可以以类似于器件区域110a中的方式连接到对应的接触台191。
在图示的实施例中,栅极特征180可以包括在有源区域112b上的栅极电介质181及栅极导体182。
器件区域(或单元区域)110a可以包括通过隔离特征(例如,STI 111a)横向分离的各个有源区域(active regions)112a。
在所示的实施例中,可以在基板110的器件区域110a上形成存储单元的阵列。每个存储单元通常包括选择器件诸如晶体管和存储元件(例如,电容器结构120)。
在示例性实施例中,电容器结构120包括下电极120L,衬在下电极120L上的电容介电质120D,以及填充下电极120L之间的间隙的上电极120U。
在说明性实施例中,下电极可以是具有高深宽比的圆柱形或柱状结构,其具有高的且开口向上(即,开口远离基板110)的U形横截面轮廓。下电极120L可以由一种或多种导电材料例如BSRO((Ba,Sr)RuO3),CRO(CaRuO3),LSCo((La,Sr)CoO3),TiAlN,TaN,TaAlN,W,WN,Ru,RuO2,SrRuO3,Ir,IrO2,Pt,PtO,SRO(SrRuO3),及TiN所制成的保形导电膜(conformalconductive film)。
在所示的实施例中,电介质衬层120D被设置成延伸到下电极120L的U形轮廓中并且保形地覆盖下电极120L的内表面。
电容介电质120D可以是保形的层,其可以包括氮化物,氧化物,金属氧化物或其组合。例如,电介质衬层120D可以包括由氮化硅,氧化硅,金属氧化物(例如,HfO2,ZrO2,Al2O3,La2O3,Ta2O3和TiO2),钙钛矿电介质材料(例如,硅酸盐),STO(SrTiO3),BST((Ba,Sr)TiO3),BaTiO3,PZT和PLZT或它们的组合形成的单层或多层膜。在某些实施例中,可以使用高K介电材料来提高电容器的性能,例如,在给定的电极表面积增强电容器的电容量。
上电极120U可以包括一种或多种导电材料,诸如掺杂的半导体,导电金属氮化物,金属,金属硅化物,导电氧化物或其组合。例如,上电极120U可以包括一种或多种导电材料,包括BSRO((Ba,Sr)RuO3),CRO(CaRuO3),LSCo((La,Sr)CoO3),TiN,TiAlN,TaN,TaAlN,W,WN,Ru,RuO2,SrRuO3,Ir,IrO2,Pt,PtO,SRO(SrRuO3),尽管合适材料的列表仅是示例性的而不是详尽的。
在所示的实施例中,形成层间介电层160以覆盖器件区域110a上方的电容器(例如,电容器120)。可以在层间绝缘层160和上电极120U上方形成另外的导电特征,例如上部金属化特征170和另外的金属间电介质层,以实现电路组件之间的互连。
在所示的实施例中,几个位线(bite lines,BL)堆叠特征140形成在器件区域110a上。在实际应用中,BL堆叠特征140可以是横向地延伸的线性结构(例如,延伸到图1的页面之内/之外),其投影地截交(intercepts)于多条字线(word lines)。在说明性实施例中,每个BL堆叠部件140包括BL接触(BL contact)141,BL导体142和BL帽盖(BL capping)143。BL导体142是存储单元选择器件的一部分,该存储单元选择器件通过BL接触141电连接到用作选择器件的源极的有源区112a。BL接触141可以由诸如多晶硅,金属或金属硅化物的导电材料制成。BL导体142可以包括诸如多晶硅,金属或金属硅化物的导电材料。
尽管未在图1中示出,字线可以是存储单元选择器件的一部分。在实际应用中,字线可以是线性结构,其投射地截交多条位线(例如,BL堆栈部件140)。
存储节点触点145建立垂直导电路径,该垂直导电路径连接电容器120的下电极120L和下电极120L下方的基板110的有源区112a的顶表面。存储节点触点(storage nodecontact)145可以通过沉积多晶硅,金属,金属硅化物或金属氮化物的层来形成。替代地,可以通过形成外延(epitaxial)硅层来形成存储节点接触145。不同地,可以通过形成外延硅层并沉积金属层来形成存储节点接触145。
可以另外形成着陆台(landing pad)150,以将下电极120L电连接到存储节点触点145。另外,可以形成着陆台绝缘层151以将着陆台150彼此电隔离。
图2A和图2B示出了根据本公开的一些实施例的制造半导体器件的中间阶段的平面图和截面图。特别地,在一些实施例中,图2B示出了沿图2A中的切割线B-B截取的截面图。
基板210可以形成为具有有源区域210a。有源区210a可以在横截面中具有基本垂直的柱结构(如图2B所示)。可以形成位线接触孔231。例如,位线接触孔231的形成可以包括形成层间绝缘层230并将其图案化以暴露有源区210a。
绝缘衬层233可以分别形成在位线接触孔231中。绝缘衬层233的形成可以包括沉积绝缘材料(例如,氧化硅层或氮化硅层)并执行间隔物形成工艺,其包括各向异性蚀刻步骤。每个绝缘衬层233可以覆盖位线接触孔231的内侧壁并且暴露有源区210a在位线接触孔231下方的顶表面。在一些实施例中,可以省略绝缘衬层233的形成。
位线堆叠特征240可以形成在位线接触孔231处,并且电连接有源区210a中的相应一个。
例如,形成位线堆叠特征240的第一过程可以是在基板210上方顺序地布置并填充位线接触孔231的第一导电层,在第一导电层上方的第二导电层,位于第二导电层上方的绝缘层。随后,可以对绝缘层进行构图以形成多个线性盖(capping)243。然后,可以通过盖243顺序地或同时凹陷(recess)第二导电层和第一导电层。这样,形成了位线堆叠特征240。具体地,在盖(capping)243的下方形成了连接相应的有源区域210a的位线接触241和电连接到位线接触241的位线242。每个位线242可以被图案化为线性形状并且投影地与几条字线280截交。多个位线242中的相邻位线可以彼此间隔开。在一些实施例中,第一导电层可以包括多晶硅。第二导电层可以包括诸如钨的导电材料。绝缘层可以包括氮化硅。在一些实施例中,第一导电层可以包括导电材料,诸如多晶硅,金属或金属硅化物。第二导电层可以包括诸如多晶硅,金属或金属硅化物的导电材料。
可以沉积和图案化覆盖于位线堆叠特征(例如,位线堆叠特征240)的绝缘衬层(例如,氧化硅层或氮化硅层)以形成成对的位线间隔物244,所述成对的位线间隔物244分别覆盖位线堆栈特征的侧表面。在位线间隔物244的形成期间,下部间隔物246可以分别形成在位线接触孔231中。几个下部间隔物246可以同时形成或通过单独的工艺形成。接下来,可以沉积氧化硅层或氮化硅层以形成层间绝缘层245,该层间绝缘层245填充成对的位线间隔物244之间的间隙。
图2C和2D示出了根据本公开的一些实施例的制造半导体器件的中间阶段的平面图和截面图。在一些实施例中,图2D示出了沿着图2C中所示的切割线B-B截取的示例性截面图。特别地,图2C和2D示出了几个存储节点触点255被形成为分别电连接到相应的有源区域(例如,有源区域210a)。
存储节点触点255的形成可以包括图案化层间绝缘层(例如,层间绝缘层245和230),以形成穿过其中的接触孔250,并用导电材料填充接触孔250作为存储节点255。导电材料可以包括多晶硅,金属,金属硅化物,金属氮化物或其组合。在一些实施例中,存储节点触点255可以由外延设置的(epitaxially disposed)硅层形成。在一些实施例中,可以通过形成外延硅层并沉积金属层来形成存储节点接触255。在一些情况下,接触孔250可以暴露BL间隔物244和下部间隔物246。BL间隔物244可以在水平方向上将位线接触241在电性上和空间上与存储节点接触255分开。
在平面图中,接触孔250可以布置成阵列,每个接触孔250与相邻的接触孔250分开。为了能够实现更高的水平集成度,可以减小相邻的接触孔250之间的距离。为此,可以利用双重图案化技术来以减小的间距来对接触孔250进行图案化,所述减小的间距超过当前适用的光刻设备的分辨率极限。
图3A-17A,3B-17B和11C-17C示出了根据本公开的一些实施例的半导体器件300的示例性制造工艺。
特别地,图3A-17A,3B-17B和11C-17C示出图案化绝缘层(例如,绝缘层245)以形成用于容纳存储节点触点(例如,存储节点)的接触孔(例如,接触孔250)的示例性制造过程。根据本公开的一些实施例的触点255)。在一些实施例中,图3B至图17B分别是沿图3A-17A所示的剖切线B-B截取的截面图。在一些实施例中,图11C至图17C是分别沿图11A–17A中所示的切割线C-C截取的截面图。半导体器件300的说明性实施例可以是例如动态随机存取存储器(DRAM)器件。为了说明的简洁和清楚起见,示例性器件的一些细节/子组件未在本图中明确标记。举例来说,在绝缘层(例如,绝缘层245)下方的结构(例如,基板,BL接触孔和BL堆叠特征)未在图3A–17A,3B–18B,11A–11C中示出。
图3A和3B示出了根据一些实施例的半导体结构的示例性制造工艺的中间阶段。器件层(目标层)310可以用作下部器件层上方(例如,有源区112a中的有源器件上方)的层间介电层(例如,绝缘层245),接触孔(例如,接触孔250)可以形成为穿过该层间电介质层(例如,绝缘层245)以实现垂直连接。在一些实施例中,器件层310可以用作模制层,该模制层形成在存储节点触点(例如,存储节点触点255)上并且被配置为被图案化以具有多个高深宽比凹陷特征。随后设置在凹陷特征中的下部电极(例如下部电极120L)可以被成形为具有高纵横比的圆柱形结构。
掩模叠层320形成在器件层310上。在一些实施例中,可以通过依次沉积第一掩模层321,第二掩模层322和旋涂硬掩模层323来形成掩模叠层320。第一掩模层321可以包括多晶硅。第二掩模层322可以包括氧化硅。旋涂硬掩模层323可以包含碳。在一些实施例中,第一掩模层321的厚度可以在约50至1000nm的范围内。在一些实施例中,第二掩模层322的厚度可以在大约100至500nm的范围内。在一些实施例中,旋涂硬掺杂层323的厚度可以在约50至500nm的范围内。
多层膜可以设置在掩模叠层320上。可以通过在其上设置第一缓冲层331,第一伪置层332,第一伪掩模层333来形成所述多层结构。在本公开的一些实施例中,第一缓冲层331可以包括氮氧化硅,碳氮化硅或它们的组合。在本公开的一些实施例中,第一伪置层332可以包括碳并且可以通过执行旋涂工艺来形成。在本公开的一些实施例中,第一伪掩模层333可以包括氮化硅氧化物,氮化硅碳或其混合物。第一伪掩模层333的厚度可以在大约10至500nm的范围内。
在一些实施例中,尽管未示出,但是可以在第一伪掩模层333上进一步形成抗反射层。可以设置光刻胶层并将其图案化以在第一伪掩模层333上形成多个并列的线性光刻胶图案334。线性光刻胶图案334沿第一方向D1延伸。
参照图4A和图4B,可以通过线性光刻胶图案334对第一伪掩模层333进行图案化,以形成彼此并排的多个第一初步线性特征401,所述个第一初步线性特征401沿第一方向D1延伸。
接下来,可以通过第一初步线性特征401蚀刻第一伪置层332的暴露在第一初步线性特征401之间的部分,以部分地暴露第一缓冲层331。这样,多个第一线性伪特征402形成在第一缓冲层331上。第一线性伪特征402彼此并排并且沿着第一方向D1延伸。在一些情况下,当第一伪置层332凹陷时,第一缓冲层331的暴露部分331b可以同时凹陷,使得暴露部分331b变得低于第一缓冲层331的部分331a(在第一线性伪特征402下)。线性光刻胶图案334可以通过例如灰化工艺去除。
参照图5A和5B,形成第一衬层(第一间隔物层)501,并且保形地衬在第一线性伪特征402上方和之间(以及在第一缓冲层331上方)。在本公开的一些实施例中,可以通过执行原子层沉积(atomic layer deposition,ALD)来形成第一衬层501。在一些实施例中,第一衬层501可以包括氧化硅并且被称为第一氧化层。
参照图6A和图6B,执行各向异性蚀刻操作以去除第一衬层501的在第一线性伪特征402之上和之间的水平部分,从而形成多对第一线性图案601a,601b。每对第一线性图案601a,601b与对应的第一线性伪特征402的两个侧壁自对准并且覆盖它们。
图7A和7B示出了伪部件去除工艺,其中执行各向异性蚀刻以去除第一线性伪特征402上方顶部上的第一初步线性特征401。可以在蚀刻操作期间去除第一线性图案601a,601b的边缘部分,从而产生如图所示的楔形轮廓。在一些情况下,第一缓冲层331的暴露部分331c同时凹陷,使得暴露部分331c变得低于(被第一线性图案601a,601b覆盖的)部分331d。在一些实施例中,第一初步线性特征401被同时或通过单独的工艺去除以暴露第一线性伪特征402。随后,可以通过例如灰化工艺去除暴露的第一线性伪特征402。因此暴露了第一缓冲层331的部分331a(在第一线性图案601a/b之间)。
参照图8A和8B,设置多层结构以覆盖暴露的第一线性图案601a,601b。在一些实施例中,在第一缓冲层331上依次设置旋涂硬掩模层801(填充第一线性图案601a,601b之间的间隙),第二缓冲层802,第二伪置层803,第二伪掩模层804和光刻胶层805。在本公开的一些实施例中,旋涂硬掩模层801可以包括碳。第二缓冲层802可以包括氮氧化硅,碳氮化硅或它们的组合。在本公开的一些实施例中,第二伪置层803可以包括碳并且通过执行旋涂工艺形成。在本公开的一些实施例中,第二伪掩模层804可以包括氮化硅氧化物,碳氮化硅或其混合物。
参照图9A和9B,类似于图案化第一初步线性特征401(图4B所示)的过程,第二伪掩模层804被图案化以形成彼此并排多个第二初步线性特征901。所述第二初步线性特征901延伸在第二方向D2,所述第二方向D2投射地与第一方向D1相交。
通过第二初步线性特征901蚀刻第二伪置层803的暴露部分,以部分地暴露第二缓冲层802。这样,在第二缓冲层802上形成多个第二线性伪特征902。多个第二线性伪特征902彼此并排,并沿第二方向D2延伸。在一些情况下,第二缓冲层802的暴露部分802a被同时蚀刻,使得暴露部分802a变得低于第二缓冲层802的部分802b(在第二线性伪特征902之下)。
参照图10A和图10B,设置第二衬层(第二间隔物层)1001,其保形地衬在第二线性伪特征902上方和之间(以及第二缓冲层802上方)。在本公开的一些实施例中,第二衬层1001可以通过原子层沉积技术形成。在一些实施例中,第二衬层1001可以包括氧化硅并且被称为第二氧化物层。
图11A,11B和11C示出了半导体制造工艺的中间阶段。在本公开的一些实施例中,图11B和11C是分别沿着图11A中所示的切割线B-B和切割线C-C截取的截面图。切割线B-B穿过各个第二线性图案1101a(1101b),特别地,在第二线性图案1101a(1101b)与对应的第一线性图案601a(601b)相交的部分处。切割线C-C穿过各个第二线性图案1101a(1101b),特别地,在第二线性图案1101a(1101b)与对应的第一线性图案601b(601a)相交的部分处。
参照图11A,11B和11C,执行各向异性蚀刻操作以去除第二衬层1001的在第二线性伪特征902之上和之间的的水平部分,从而形成多对第二线性图案1101a,1101b。每对第二线性图案1101a,1101b与对应的第二线性伪特征902的两个侧壁自对准并覆盖它们。在一些实施例中,可以通过执行各向异性蚀刻操作来去除第二线性图案1101a,1101b的边缘部分。在一些实施例中,第二初步线性特征901被同时或通过单独的工艺去除,使得第二线性伪特征902被暴露。两对相邻的第二线性图案1101a,1101b之间定义了对间间隙(inter-pairsgap)1102。然后凹陷第二缓冲层802的从对间间隙1102暴露的部分,以暴露出旋涂硬掩模层801的部分。
如图12A,12B和12C所示,通过第二线性图案1101a,1101b和第一线性图案601a601b,凹陷旋涂硬掩模层801的在第二线性图案1101a,1101b之间的对间间隙1102下方的暴露部分,以暴露第一缓冲层331的部分。此外,第二线性伪特征902被去除以暴露第二缓冲层802的部分,使得每对第二线性图案1101a,1101b定义了对内开口(intra-pair opening)1201。
参照图13A,13B和13C,通过第二线性图案1101a,1101b,蚀刻第二缓冲层802的在对内开口1201下方的暴露部分,以暴露旋涂硬掩模层801的在对内开口1201下方的一部分。另外,通过第一线性图案601a,601b和第二线性图案1101a,1101b,去除在对间间隙1102下方的第一缓冲层331的暴露部分,以暴露掩模堆叠320的部分(例如,旋涂硬掩模层323)的在对间间隙1102下的部分。
参照图14A,图14B和图14C,通过第二线性图案1101a,1101b和第一线性图案601a,601b,蚀刻旋涂硬掩模层801的暴露部分(例如,在对内开口1201处)以暴露其下方的第一缓冲层331的部分。这样,由第二线性图案1101a,1101b限定的图案被转印到凹陷的旋涂硬掩模层801。在一些情况下,掩模叠层320的从对间间隙1102暴露的部分可能同时被蚀刻。例如,掩模叠层320的旋涂硬掩模层323可能被蚀刻,以部分地暴露第二掩模层322。
参照图15A,15B和15C,通过第二线性图案1101a,1101b和第一线性图案601a,601b,蚀刻第一缓冲层331的在对内开口1201处的暴露部分,以暴露掩模叠层320的从对内开口1201暴露的部分。在一些情况下,掩模叠层320的暴露部分(例如,从对间间隙1102暴露)可以同时被进一步凹陷。例如,第二掩模层322的从对间间隙1102暴露的暴露部分可以能被凹陷。在一些情况下,可以去除第二线性图案1101a,1101b和第二缓冲层802的其余部分,以暴露旋涂硬掩模层801的与第二线性图案1101a,1101b重叠的剩余部分。
参照图16A,图16B和图16C,通过旋涂硬掩模层801的剩余部分和第一线性图案601a,601b,凹陷旋涂硬掩模层323的暴露部分(例如,从对内开口1201暴露),以暴露第二掩模层322的部分。在示例性的实施例中,第二掩模层322的从对内开口1201和对间间隙1102的部分被暴露。因此,可以将由投影的重叠的第一和第二线性图案特征601a/601b,1101a/1101b协同限定的目标图案转移到旋涂硬掩模层323。
参照图17A,图17B和图17C,第二掩模层322的在对内开口1201和对间间隙1102下方的暴露部分被凹陷以暴露其下方的第一掩模层321的部分。因此,由投影重叠的第一和第二线性图案特征601a,601b,1101a,1101b限定的目标图案被转移到第二掩模层322和第一掩模层321。
某些情况下,在工艺期间,第一掩模层321的在对向间隙1102下的部分凹陷,因此第一掩模层321中的厚度可能发生变化。例如,第一掩模层321的在对向间隙1102下的部分的顶表面Sinter变得比从对内开口1201暴露的部分的顶表面Sintra低。
第一掩模层321可以进一步凹陷以形成蚀刻掩模,其用于将目标图案转移到器件层310。可以通过蚀刻掩模(即,凹陷的第一掩模层321)来蚀刻器件层310,在与对间间隙1102和对内开口1201重叠的区域(例如,区域①,②,③及④)产生接触孔。但是,第一掩模层321中的厚度变化可能导致接触孔形成在器件层310中的过程的不利影响。(例如,引起临界尺寸的均匀性不平衡)。
图18A-25A,18B-25B和19C-25C示出了根据本公开的一些实施例的半导体器件的示例性中间阶段。
特别地,图18A-25A,18B-25B和19C-25C示出图案化绝缘层(例如,绝缘层245)以形成用于容纳存储节点触点(例如,存储节点)的接触孔(例如,接触孔250)的示例性制造过程。根据本公开的一些实施例的触点255)。在一些实施例中,图18B至图25B分别是沿图18A-25A所示的剖切线B-B截取的截面图。在一些实施例中,图19C至图25C是分别沿图19A–25A中所示的切割线C-C截取的截面图。半导体器件的说明性实施例可以是例如动态随机存取存储器(DRAM)器件。为了说明的简洁和清楚起见,示例性器件的一些细节/子组件未在本图中明确标记。举例来说,在绝缘层(例如,绝缘层245)下方的结构(例如,基板,BL接触孔和BL堆叠特征)未在图18A-25A,18B-25B和19C-25C中示出。
参照图18A和18B,中间层1801形成在掩模叠层(例如,掩模叠层320)上。随后,在中间层1801上方顺序形成第一缓冲层331,第一伪置层332和第一伪掩模层333。
中间层1801也可以称为预掩模(pre-mask)蚀刻停止层。在本公开的一些实施例中,中间层1801包括对氮化硅(silicon nitride),氮化硅族(silicon-nitride family),氮化硅系列(silicon-nitride series)或其组合具有蚀刻选择性的材料。在本公开的一些实施例中,中间层可以选择性地包括Si3N4,SiCN,SiBN,多晶硅和多晶硅掺杂的Si3N4。例如,在一些实施例中,中间层包括Si3N4。在一些实施例中,中间层包括Si3N4,SiCN。在一些实施例中,中间层包括Si3N4,SiCN,SiBN。在本公开的一些实施例中,中间层1801可以以约10至500nm范围内的厚度设置。
参照图19A,19B和19C,第一线性图案601a,601b,旋涂硬掩模层801,第二缓冲层802,第二线性伪特征902和第二线性图案1101a,1101b可以是使用根据前述实施例讨论的过程(例如,结合图3A-11A描述的过程)形成。
随后,执行中间层开口工艺以部分地暴露中间层1801并且使中间层1801的暴露部分凹陷。因此,在掩模叠层320上形成栅格型图案(如图23所示)。19A)。特别地,为了部分地暴露中间层1801,可以同时蚀刻第二线性伪特征902,第二缓冲层802,旋涂硬蚀刻层801和第一缓冲层331(通过第一线性图案601a,601b和第二线性图案1101a,1101b)。中间层开口工艺的细节可以在图20A–24A,20B–24B和20C–24C中描述。
在一些实施例中,第一和第二线性图案601a,601b,1101a,1101b可以包括氧化硅。在这样的实施例中,第一和第二线性图案601a,601b,1101a,1101b分别被称为第一和第二氧化物线性图案。在中间层开口工艺期间,第一层和第二氧化物线性图案的投射相交形成中间层1801上的氧化物网格图案。
参照图20A,图20B和图20C,可以进行结合附图图12A,12B和12C描述的蚀刻工艺。其结果是,第一缓冲层331的在对间间隙1102下的部分及第二缓冲层802的在对内开口1201下部分中的被暴露。
参照图21A,图21B和图21C,可以执行诸如图13A,13B和13C描述的蚀刻工艺。结果,旋涂硬掩模层801的在对内开口1201下方的部分和中间层1801的在对间间隙1102下方的部分被暴露。
参照图22A,22B和22C,执行如附图14A,14B和14C所述的蚀刻工艺。结果,第一缓冲层331在对内开口1201下方的部分被暴露。然而,掩模叠层320受到中间层1801的保护。
参照图23A,图23B和图23C,执行图15A,15B和15C描述的蚀刻工艺。凹陷第一缓冲层331的在对内开口1201下方的部分。结果,中间层1801的在对内开口1201下方的部分被暴露。然而,掩模叠层320受到中间层1801的保护。
然後,中间层1801的在对内开口1201和对间间隙1102下方的暴露部分被凹陷,以在掩模叠层320上形成网格型图案。网格型图案投影地重叠於第一和第二线性图案601a,601b,1101a,1101b。在如图24A,24B和24C所示的实施例中,可以同时或通过单独的工艺使旋涂硬掩模层层323凹陷,以部分地暴露第二掩模层322。
值得一提的是,在中间层开口工艺(例如,图20A至24A,20B至24B和20C至24C所示的过程)中,掩模叠层320的顶部(例如,旋涂硬掩模层323)被中间层320保护。因此,掩模叠层320(特别是旋涂硬掩模层323)的厚度可以保持基本均匀。结果,当部分地蚀刻旋涂硬掩模层323以暴露第二掩模层322时,第二掩模层322的厚度可以保持基本均匀。
参照图25A,图25B和图25C,可以执行类似于图17A,17B和17C描述的蚀刻工艺。使第二掩模层322的在对内开口1201和对间间隙1102下方的暴露部分凹陷,以使第一掩模层321的在对内开口1201和对间间隙1102下方的部分暴露。第一线性图案601a,601b,第一缓冲层331和中间层1801的剩余部分可以同时或通过单独的工艺去除。
第一掩模层321的在对间间隙1102下方的部分的顶表面Sinter与在对内开口1201下方的部分的顶表面Sinter基本上在同一水平。由于第一掩模层321的均匀厚度,随后在器件层310中产生的接触孔的质量提高。
因此,本公开的一些实施例提供了一种制造半导体器件的方法,包括:在器件层(例如器件层310)上形成掩模叠层(例如,掩模叠层320);在所述掩模叠层上形成中间层(例如,中间层1801);在所述中间层上形成第一缓冲层(例如,第一缓冲层331);在所述第一缓冲层上形成多个下部线性特征(例如,第一线性图案601a,601b或第一线性伪特征402),所述多个下部线性特征彼此并排并沿第一方向延伸;依序在所述多个下部线性特征之间填充旋涂硬掩模层(例如,旋涂硬掩模层801),并在所述旋涂硬掩模层上沉积第二缓冲层(例如,第二缓冲层802);在第二缓冲层上形成多个上部线性特征(例如,上部线性特征1101a,1101b或第二线性伪特征902),所述上部线性特征彼此并排且沿着第二方向延伸,所述第二方向投影地与所述第一方向截交;进行中间层开口工艺,所述中间层开口工艺通过所述上部线性特征和所述下部线性特征,来同时蚀刻所述第二缓冲层、所述旋涂硬掩模层、和所述第一缓冲层,以部分地暴露所述中间层;和蚀刻所述中间层的暴露部分,以在所述掩模叠层上形成网格型图案。
因此,本公开的一个方面提供了一种半导体器件的制造方法,该方法包括:在基板的器件层上形成掩模叠层(mask stack);在掩模叠层上形成中间层;在中间层上形成第一缓冲层;在第一缓冲层上形成多个第一线性伪特征,所述多个第一线性伪特征彼此并排并沿第一方向延伸;形成第一衬层,所述第一衬层保形地衬在所述多个第一线性伪特征之上和之间,且衬在所述第一缓冲层之上;通过执行各向异性蚀刻操作来形成多对第一线性图案,所述各向异性蚀刻操作去除所述第一衬层的在所述第一线性伪特征上和之间的横向部分,每对所述第一线性图案分别覆盖所述多个第一线性伪特征的两个侧壁;去除第一线性伪特征;依序在所述第一线性图案之间填充旋涂硬掩模层(spin on hard mask layer),并在所述旋涂硬掩模层上沉积第二缓冲层;在第二缓冲层上形成多个第二线性伪特征,所述第二线性伪特征彼此并排且沿着第二方向延伸,所述第二方向投影地与所述第一方向截交;形成第二衬层,所述第二衬层保形地衬在所述第二线性伪特征之上和之间,且衬在所述第二缓冲层之上;通过执行各向异性蚀刻操作来形成多对第二线性图案,所述各向异性蚀刻操作去除所述第二衬层的横向部分,每对所述第二线性图案分别覆盖所述多个第二线性伪特征的两个侧壁;进行中间层开口工艺,所述中间层开口工艺通过所述第一线性图案和所述第二线性图案,来同时蚀刻所述第二线性伪特征、所述第二缓冲层、所述旋涂硬掩模层、和所述第一缓冲层,以部分地暴露所述中间层;和蚀刻所述中间层的暴露部分,以在所述掩模叠层上形成网格型图案。
在一些实施例中,形成所述第一线性伪特征包括:在所述第一缓冲层上依序设置第一伪置层和第一伪掩模层;图案化所述第一伪掩模层以形成彼此并排的多个第一初步线性特征,所述多个第一初步线性特征沿所述第一方向延伸;和通过所述第一初步线性特征蚀刻所述第一伪置层的暴露部分以部分地暴露所述第一缓冲层,从而形成所述第一线性特征,其中所述第一缓冲层的暴露部分同时凹陷(are recessed),使得所述第一缓冲层的所述暴露部分低于第一缓冲层的在所述第一线性伪特征下的部分。
在一些实施例中,形成所述第一线性图案还包括:执行各向异性蚀刻操作以去除所述第一线性图案的边缘部分,其中所述第一缓冲层的暴露部分同时凹陷,使得所述暴露部分低于所述第一缓冲层的被所述第一线性图案覆盖的部分;和去除所述第一初步线性特征,以暴露所述第一线性伪特征。
在一些实施例中,其中形成所述第一衬层包括执行原子层沉积以形成所述第一衬层,其中所述第一衬层包括氧化硅。
在一些实施例中,其中,所述第一伪置层是通过旋涂工艺形成的;其中,所述第一伪置层包括碳。
在一些实施例中,其中,所述第一伪掩模层包括氮化硅。
在一些实施例中,形成所述第二线性伪特征包括:在所述第二缓冲层上依序设置第二伪置层和第二伪掩模层;图案化所述第二伪掩模层以形成彼此并排的多个第二初步线性特征,所述多个第二初步线性特征沿所述第二方向延伸;和通过所述第二初步线性特征蚀刻所述第二伪置层的暴露部分以部分地暴露所述第二缓冲层,从而形成所述第二线性特征,其中所述第二缓冲层的暴露部分同时凹陷(are recessed),使得所述第二缓冲层的所述暴露部分低于第二缓冲层的在所述第二线性伪特征下的部分。
在一些实施例中,形成所述第二线性图案还包括:执行各向异性蚀刻操作以去除所述第二线性图案的边缘部分;和去除所述第二初步线性特征,以暴露所述第二线性伪特征。
在一些实施例中,其中形成所述第二衬层包括执行原子层沉积以形成所述第二衬层,其中所述第二衬层包括氧化硅。
在一些实施例中,其中,所述第二伪置层是通过旋涂工艺形成的;其中,所述第二伪置层包括碳。
在一些实施例中,所述第二伪掩模层包括氮化硅。
在一些实施例中,所述中间层开口工艺包括:凹陷(recessing)所述第二缓冲层在多个对间间隙(inter-pairs gaps)下方的暴露部分以暴露所述旋涂硬掩模层的部分,其中,每个所述对间间隙被限定在所述多对第二线性图案的相邻两对之间;通过第二线性图案和第一线性图案,凹陷所述旋涂硬掩模层的在所述第二线性图案之间的对间间隙下的暴露部分,以暴露所述第一缓冲层的部分;去除所述第二线性伪特征以暴露所述第二缓冲层的部分,使得每对所述第二线性图案限定出对内开口(intra-pair opening);通过所述第二线性图案,凹陷所述第二缓冲层的在所述对内开口下方的暴露部分,以使所述旋涂硬掩模层的所述对内开口下方的部分暴露;通过所述第一线性图案和所述第二线性图案,凹陷所述第一缓冲层的暴露在所述对间间隙之下,以暴露所述中间层的所述对间间隙之下的部分;通过所述第一线性图案和所述第二线性图案,凹陷所述旋涂硬掩模层的在所述对内开口下方的暴露部分,使所述第一缓冲层的在所述对内开口下方的部分暴露;和通过所述第二线性图案和所述第一线性图案,凹陷所述第一缓冲层的暴露在所述对内开口下方的部分,以暴露中间层的在所述对内开口下方的部分。
在一些实施例中,其中在所述凹陷所述第一缓冲层的在对内开口下方的暴露部分包括:去除所述第二线性图案和所述第二线性图案之下的所述第二缓冲层的剩余部分,以暴露所述所述旋涂硬掩模层的在所述第二线性图案之下的剩余部分。
在一些实施例中,其中所述中间层包括对氮化硅具有选择性的材料。
在一些实施例中,其中形成所述中间层包括:形成厚度在约10至500nm范围内的中间层。
在一些实施例中,其中,形成所述掩模叠层包括:在所述器件层上依次形成包括多晶硅的第一掩模层、包括氧化硅的第二掩模层、以及旋涂硬掩模层。
在一些实施例中,其中,所述中间层选择性地包括Si3N4,SiCN,SiBN和多晶硅。
因此,本公开的一个方面提供了一种方法,该方法包括:在器件层上形成掩模叠层(mask stack);在掩模叠层上形成中间层;在中间层上形成第一缓冲层;形成多个第一线性伪特征,所述多个第一线性伪特征彼此并排并沿第一方向延伸;形成第一氧化层,所述第一氧化层保形地衬在所述多个第一线性伪特征之上和之间;通过执行各向异性蚀刻操作来形成多对第一氧化物线性图案,所述各向异性蚀刻操作去除所述第一氧化层的横向部分,每对所述第一氧化物线性图案分别覆盖所述多个第一线性伪特征的两个侧壁;依序在所述第一氧化物线性图案之间填充旋涂硬掩模层(spin on hard mask layer),并在所述旋涂硬掩模层上沉积第二缓冲层;在第二缓冲层上形成多个第二线性伪特征,所述第二线性伪特征彼此并排且沿着第二方向延伸,所述第二方向投影地与所述第一方向截交;形成第二氧化层,所述第二氧化层保形地衬在所述第二线性伪特征之上和之间,且衬在所述第二缓冲层之上;通过执行各向异性蚀刻操作来形成多对第二氧化物线性图案,所述各向异性蚀刻操作去除所述第二氧化层的横向部分,每对所述第二氧化物线性图案分别覆盖所述多个第二线性伪特征的两个侧壁;进行中间层开口工艺,所述中间层开口工艺通过包含所述第一氧化物线性图案和所述第二氧化物线性图案的氧化物网格图案,来同时蚀刻所述第二线性伪特征、所述第二缓冲层、所述旋涂硬掩模层、和所述第一缓冲层,以部分地暴露所述中间层;和蚀刻所述中间层的暴露部分,以在所述掩模叠层上形成网格型图案。
在一些实施例中,其中所述中间层包括对氮化硅具有选择性的材料。
因此,本公开的一个方面提供了一种方法,该方法包括:在器件层上形成掩模叠层(mask stack);在所述掩模叠层上形成中间层;在所述中间层上形成第一缓冲层;在所述第一缓冲层上形成多个下部线性特征,所述多个下部线性特征彼此并排并沿第一方向延伸;依序在所述多个下部线性特征之间填充旋涂硬掩模层(spin on hard mask layer),并在所述旋涂硬掩模层上沉积第二缓冲层;在第二缓冲层上形成多个上部线性特征,所述上部线性特征彼此并排且沿着第二方向延伸,所述第二方向投影地与所述第一方向截交;进行中间层开口工艺,所述中间层开口工艺通过包含所述上部线性特征和所述下部线性特征,来同时蚀刻所述所述第二缓冲层、所述旋涂硬掩模层、和所述第一缓冲层,以部分地暴露所述中间层;和蚀刻所述中间层的暴露部分,以在所述掩模叠层上形成网格型图案。
以上示出和描述的实施例仅是示例。在本领域中经常发现许多细节,因此,没有示出或描述许多这样的细节。即使在前面的描述中已经陈述了本技术的许多特征和优点以及结构和功能的细节,但是本公开仅是说明性的,并且可以在细节上进行改变,尤其是在形状,尺寸方面。以及在原则范围内的各个部分的排列,直至并包括由权利要求书中所用术语的广义含义所确定的全部范围。因此,将理解,可以在权利要求的范围内修改上述实施例。
Claims (9)
1.一种半导体器件的制造方法,其特征在于,包括:
在基板的器件层上形成掩模叠层;
在掩模叠层上形成中间层;
在中间层上形成第一缓冲层;
在第一缓冲层上形成多个第一线性伪特征,所述多个第一线性伪特征彼此并排并沿第一方向延伸;
形成第一衬层,所述第一衬层保形地衬在所述多个第一线性伪特征之上和之间,且衬在所述第一缓冲层之上;
通过执行各向异性蚀刻操作来形成多对第一线性图案,所述各向异性蚀刻操作去除所述第一衬层的在所述第一线性伪特征上和之间的横向部分,每对所述第一线性图案分别覆盖所述多个第一线性伪特征的两个侧壁;
去除第一线性伪特征;
依序在所述第一线性图案之间填充旋涂硬掩模层,并在所述旋涂硬掩模层上沉积第二缓冲层;
在第二缓冲层上形成多个第二线性伪特征,所述第二线性伪特征彼此并排且沿着第二方向延伸,所述第二方向投影地与所述第一方向截交;
形成第二衬层,所述第二衬层保形地衬在所述第二线性伪特征之上和之间,且衬在所述第二缓冲层之上;
通过执行各向异性蚀刻操作来形成多对第二线性图案,所述各向异性蚀刻操作去除所述第二衬层的横向部分,每对所述第二线性图案分别覆盖所述多个第二线性伪特征的两个侧壁;
进行中间层开口工艺,所述中间层开口工艺通过所述第一线性图案和所述第二线性图案,来同时蚀刻所述第二线性伪特征、所述第二缓冲层、所述旋涂硬掩模层、和所述第一缓冲层,以部分地暴露所述中间层;和
蚀刻所述中间层的暴露部分,以在所述掩模叠层上形成网格型图案;
其中,所述中间层开口工艺包括:
凹陷所述第二缓冲层在多个对间间隙下方的暴露部分以暴露所述旋涂硬掩模层的部分,其中,每个所述对间间隙被限定在所述多对第二线性图案的相邻两对之间;
通过第二线性图案和第一线性图案,凹陷所述旋涂硬掩模层的在所述第二线性图案之间的对间间隙下的暴露部分,以暴露所述第一缓冲层的部分;
去除所述第二线性伪特征以暴露所述第二缓冲层的部分,使得每对所述第二线性图案限定出对内开口;
通过所述第二线性图案,凹陷所述第二缓冲层的在所述对内开口下方的暴露部分,以使所述旋涂硬掩模层的所述对内开口下方的部分暴露;
通过所述第一线性图案和所述第二线性图案,凹陷所述第一缓冲层的暴露在所述对间间隙之下,以暴露所述中间层的所述对间间隙之下的部分;
通过所述第一线性图案和所述第二线性图案,凹陷所述旋涂硬掩模层的在所述对内开口下方的暴露部分,使所述第一缓冲层的在所述对内开口下方的部分暴露;和
通过所述第二线性图案和所述第一线性图案,凹陷所述第一缓冲层的暴露在所述对内开口下方的部分,以暴露中间层的在所述对内开口下方的部分。
2.如权利要求1所述的方法,其特征在于,形成所述第一线性伪特征包括:
在所述第一缓冲层上依序设置第一伪置层和第一伪掩模层;
图案化所述第一伪掩模层以形成彼此并排的多个第一初步线性特征,所述多个第一初步线性特征沿所述第一方向延伸;和
通过所述第一初步线性特征蚀刻所述第一伪置层的暴露部分以部分地暴露所述第一缓冲层,从而形成所述第一线性伪特征,其中所述第一缓冲层的暴露部分同时凹陷,使得所述第一缓冲层的所述暴露部分低于第一缓冲层的在所述第一线性伪特征下的部分。
3.如权利要求2所述的方法,其特征在于,其中,形成所述第一线性图案还包括:
执行各向异性蚀刻操作以去除所述第一线性图案的边缘部分,其中所述第一缓冲层的暴露部分同时凹陷,使得所述暴露部分低于所述第一缓冲层的被所述第一线性图案覆盖的部分;和
去除所述第一初步线性特征,以暴露所述第一线性伪特征。
4.如权利要求3所述的方法,其特征在于
其中,所述第一伪置层是通过旋涂工艺形成的;
其中,所述第一伪置层包括碳。
5.如权利要求3所述的方法,其特征在于
其中,所述第一伪掩模层包括氮化硅。
6.如权利要求1所述的方法,其特征在于,其中,形成所述第二线性伪特征包括:
在所述第二缓冲层上依序设置第二伪置层和第二伪掩模层;
图案化所述第二伪掩模层以形成彼此并排的多个第二初步线性特征,所述多个第二初步线性特征沿所述第二方向延伸;和
通过所述第二初步线性特征蚀刻所述第二伪置层的暴露部分以部分地暴露所述第二缓冲层,从而形成所述第二线性伪特征,其中所述第二缓冲层的暴露部分同时凹陷,使得所述第二缓冲层的所述暴露部分低于第二缓冲层的在所述第二线性伪特征下的部分。
7.如权利要求1所述的方法,其特征在于
其中所述凹陷所述第一缓冲层的在对内开口下方的暴露部分包括:去除所述第二线性图案和所述第二线性图案之下的所述第二缓冲层的剩余部分,以暴露所述旋涂硬掩模层的在所述第二线性图案之下的剩余部分。
8.如权利要求1所述的方法,其特征在于
其中所述中间层包括对氮化硅具有选择性的材料。
9.一种半导体器件的制造方法,其特征在于,包括:
在器件层上形成掩模叠层;
在掩模叠层上形成中间层;
在中间层上形成第一缓冲层;
形成多个第一线性伪特征,所述多个第一线性伪特征彼此并排并沿第一方向延伸;
形成第一氧化层,所述第一氧化层保形地衬在所述多个第一线性伪特征之上和之间;
通过执行各向异性蚀刻操作来形成多对第一氧化物线性图案,所述各向异性蚀刻操作去除所述第一氧化层的横向部分,每对所述第一氧化物线性图案分别覆盖所述多个第一线性伪特征的两个侧壁;
依序在所述第一氧化物线性图案之间填充旋涂硬掩模层,并在所述旋涂硬掩模层上沉积第二缓冲层;
在第二缓冲层上形成多个第二线性伪特征,所述第二线性伪特征彼此并排且沿着第二方向延伸,所述第二方向投影地与所述第一方向截交;
形成第二氧化层,所述第二氧化层保形地衬在所述第二线性伪特征之上和之间,且衬在所述第二缓冲层之上;
通过执行各向异性蚀刻操作来形成多对第二氧化物线性图案,所述各向异性蚀刻操作去除所述第二氧化层的横向部分,每对所述第二氧化物线性图案分别覆盖所述多个第二线性伪特征的两个侧壁;
进行中间层开口工艺,所述中间层开口工艺通过包含所述第一氧化物线性图案和所述第二氧化物线性图案的氧化物网格图案,来同时蚀刻所述第二线性伪特征、所述第二缓冲层、所述旋涂硬掩模层、和所述第一缓冲层,以部分地暴露所述中间层;和蚀刻所述中间层的暴露部分,以在所述掩模叠层上形成网格型图案;
其中,所述中间层开口工艺包括:
凹陷所述第二缓冲层在多个对间间隙下方的暴露部分以暴露所述旋涂硬掩模层的部分,其中,每个所述对间间隙被限定在所述多对第二氧化物线性图案的相邻两对之间;
通过第二氧化物线性图案和第一氧化物线性图案,凹陷所述旋涂硬掩模层的在所述第二氧化物线性图案之间的对间间隙下的暴露部分,以暴露所述第一缓冲层的部分;
去除所述第二线性伪特征以暴露所述第二缓冲层的部分,使得每对所述第二氧化物线性图案限定出对内开口;
通过所述第二氧化物线性图案,凹陷所述第二缓冲层的在所述对内开口下方的暴露部分,以使所述旋涂硬掩模层的所述对内开口下方的部分暴露;
通过所述第一氧化物线性图案和所述第二氧化物线性图案,凹陷所述第一缓冲层的暴露在所述对间间隙之下,以暴露所述中间层的所述对间间隙之下的部分;
通过所述第一氧化物线性图案和所述第二氧化物线性图案,凹陷所述旋涂硬掩模层的在所述对内开口下方的暴露部分,使所述第一缓冲层的在所述对内开口下方的部分暴露;和
通过所述第二氧化物线性图案和所述第一氧化物线性图案,凹陷所述第一缓冲层的暴露在所述对内开口下方的部分,以暴露中间层的在所述对内开口下方的部分。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US16/679340 | 2019-11-11 | ||
US16/679,340 US11120992B2 (en) | 2019-11-11 | 2019-11-11 | Method of fabricating semiconductor device |
Publications (2)
Publication Number | Publication Date |
---|---|
CN112786437A CN112786437A (zh) | 2021-05-11 |
CN112786437B true CN112786437B (zh) | 2022-12-02 |
Family
ID=75749339
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010042939.XA Active CN112786437B (zh) | 2019-11-11 | 2020-01-15 | 半导体器件的制造方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US11120992B2 (zh) |
CN (1) | CN112786437B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN116113231A (zh) * | 2021-11-08 | 2023-05-12 | 长鑫存储技术有限公司 | 半导体结构及其制作方法 |
US20240145300A1 (en) * | 2022-10-31 | 2024-05-02 | Applied Materials, Inc. | Buffer Layer for Dielectric Protection in Physical Vapor Deposition Metal Liner Applications |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101494161A (zh) * | 2008-01-07 | 2009-07-29 | 三星电子株式会社 | 精细图案化半导体器件的方法 |
CN102315158A (zh) * | 2010-07-06 | 2012-01-11 | 海力士半导体有限公司 | 形成半导体器件的接触孔的方法 |
CN102522370A (zh) * | 2011-12-22 | 2012-06-27 | 上海宏力半导体制造有限公司 | 接触孔的形成方法 |
CN103247577A (zh) * | 2012-02-01 | 2013-08-14 | 爱思开海力士有限公司 | 包括精细图案的半导体器件的制造方法 |
KR20140028722A (ko) * | 2012-08-30 | 2014-03-10 | 에스케이하이닉스 주식회사 | 반도체 장치의 홀 패턴 제조 방법 |
CN105140100A (zh) * | 2014-05-28 | 2015-12-09 | 台湾积体电路制造股份有限公司 | 使用双重图案化的自对准纳米线的形成 |
CN109326521A (zh) * | 2017-07-31 | 2019-02-12 | 台湾积体电路制造股份有限公司 | 多重图案化方法 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20130046664A (ko) * | 2011-10-28 | 2013-05-08 | 삼성전자주식회사 | 패턴 형성 방법 및 이를 이용한 반도체 소자의 제조 방법 |
KR102065481B1 (ko) * | 2012-12-06 | 2020-01-13 | 삼성전자주식회사 | 반도체 소자의 미세 패턴 형성 방법 |
US9093386B2 (en) * | 2013-11-20 | 2015-07-28 | Taiwan Semiconductor Manufacturing Company, Ltd. | Spacer-damage-free etching |
US10770344B2 (en) * | 2019-01-09 | 2020-09-08 | Globalfoundries Inc. | Chamferless interconnect vias of semiconductor devices |
-
2019
- 2019-11-11 US US16/679,340 patent/US11120992B2/en active Active
-
2020
- 2020-01-15 CN CN202010042939.XA patent/CN112786437B/zh active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101494161A (zh) * | 2008-01-07 | 2009-07-29 | 三星电子株式会社 | 精细图案化半导体器件的方法 |
CN102315158A (zh) * | 2010-07-06 | 2012-01-11 | 海力士半导体有限公司 | 形成半导体器件的接触孔的方法 |
CN102522370A (zh) * | 2011-12-22 | 2012-06-27 | 上海宏力半导体制造有限公司 | 接触孔的形成方法 |
CN103247577A (zh) * | 2012-02-01 | 2013-08-14 | 爱思开海力士有限公司 | 包括精细图案的半导体器件的制造方法 |
KR20140028722A (ko) * | 2012-08-30 | 2014-03-10 | 에스케이하이닉스 주식회사 | 반도체 장치의 홀 패턴 제조 방법 |
CN105140100A (zh) * | 2014-05-28 | 2015-12-09 | 台湾积体电路制造股份有限公司 | 使用双重图案化的自对准纳米线的形成 |
CN109326521A (zh) * | 2017-07-31 | 2019-02-12 | 台湾积体电路制造股份有限公司 | 多重图案化方法 |
Also Published As
Publication number | Publication date |
---|---|
CN112786437A (zh) | 2021-05-11 |
US11120992B2 (en) | 2021-09-14 |
US20210143012A1 (en) | 2021-05-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7052983B2 (en) | Method of manufacturing a semiconductor device having selective epitaxial silicon layer on contact pads | |
US7579233B2 (en) | Method of fabricating semiconductor device for reducing parasitic capacitance between bit lines and semiconductor device fabricated thereby | |
US7262108B2 (en) | Methods for forming resistors for integrated circuit devices | |
US6395600B1 (en) | Method of forming a contact structure and a container capacitor structure | |
US10475794B1 (en) | Semiconductor device and method for fabricating the same | |
KR100532435B1 (ko) | 스토리지 노드 및 저항체를 포함하는 반도체 메모리 소자및 그 제조방법 | |
CN111326513B (zh) | 半导体器件 | |
US20090001437A1 (en) | Integrated Circuit Devices Including Recessed Conductive Layers and Related Methods | |
US10062613B1 (en) | Semiconductor device and method for fabricating the same | |
CN114078779A (zh) | 集成电路存储器及其制备方法、半导体集成电路器件 | |
CN112786604B (zh) | 半导体结构及其制造方法 | |
US20080135910A1 (en) | Semiconductor device and method of fabricating the same | |
CN112786437B (zh) | 半导体器件的制造方法 | |
CN113113409B (zh) | 半导体器件的制造方法 | |
US11423951B2 (en) | Semiconductor structure and method for fabricating the same | |
US20230354583A1 (en) | Method of fabricating semiconductor device | |
US6844229B2 (en) | Method of manufacturing semiconductor device having storage electrode of capacitor | |
US6967161B2 (en) | Method and resulting structure for fabricating DRAM cell structure using oxide line spacer | |
US20200219766A1 (en) | Semiconductor structure and method for fabricating the same | |
CN220108614U (zh) | 一种半导体器件 | |
US11600622B2 (en) | Method of forming semiconductor memory device comprises a bit line having a plurality of pins extending along a direction being perpendicular to a substrate | |
US20240244824A1 (en) | Semiconductor Memory Device and Method of Fabricating the Same | |
US20230307351A1 (en) | Three-dimensional integrated structure and manufacturing method thereof | |
CN116669418A (zh) | 半导体器件及制作方法 | |
CN113097381A (zh) | 电阻式存储器装置及其制造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |