CN112714890B - 显示基板及其制作方法、显示装置 - Google Patents
显示基板及其制作方法、显示装置 Download PDFInfo
- Publication number
- CN112714890B CN112714890B CN201980001500.8A CN201980001500A CN112714890B CN 112714890 B CN112714890 B CN 112714890B CN 201980001500 A CN201980001500 A CN 201980001500A CN 112714890 B CN112714890 B CN 112714890B
- Authority
- CN
- China
- Prior art keywords
- color film
- substrate
- pixel
- display
- layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000000758 substrate Substances 0.000 title claims abstract description 194
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 44
- 230000002093 peripheral effect Effects 0.000 claims abstract description 68
- 239000011248 coating agent Substances 0.000 claims abstract description 6
- 238000000576 coating method Methods 0.000 claims abstract description 6
- 239000010408 film Substances 0.000 claims description 486
- 238000000034 method Methods 0.000 claims description 39
- 229910052710 silicon Inorganic materials 0.000 claims description 31
- 239000010703 silicon Substances 0.000 claims description 31
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims description 29
- 238000005538 encapsulation Methods 0.000 claims description 13
- 239000000463 material Substances 0.000 claims description 13
- 238000000059 patterning Methods 0.000 claims description 10
- 239000010409 thin film Substances 0.000 claims description 10
- 239000003086 colorant Substances 0.000 claims description 8
- 238000004528 spin coating Methods 0.000 claims description 5
- 239000012528 membrane Substances 0.000 claims 1
- 239000010410 layer Substances 0.000 description 231
- 230000008569 process Effects 0.000 description 12
- 230000000694 effects Effects 0.000 description 9
- 238000004806 packaging method and process Methods 0.000 description 8
- 239000002346 layers by function Substances 0.000 description 6
- 229910052751 metal Inorganic materials 0.000 description 5
- 239000002184 metal Substances 0.000 description 5
- 238000010586 diagram Methods 0.000 description 4
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 4
- 229910052721 tungsten Inorganic materials 0.000 description 4
- 239000010937 tungsten Substances 0.000 description 4
- 239000007888 film coating Substances 0.000 description 3
- 238000009501 film coating Methods 0.000 description 3
- 239000011521 glass Substances 0.000 description 3
- 239000011159 matrix material Substances 0.000 description 3
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 2
- 230000005684 electric field Effects 0.000 description 2
- 229910010272 inorganic material Inorganic materials 0.000 description 2
- 239000011147 inorganic material Substances 0.000 description 2
- 239000011368 organic material Substances 0.000 description 2
- 229910052760 oxygen Inorganic materials 0.000 description 2
- 239000001301 oxygen Substances 0.000 description 2
- 230000004044 response Effects 0.000 description 2
- 238000007789 sealing Methods 0.000 description 2
- 150000003376 silicon Chemical class 0.000 description 2
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Chemical compound O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 description 2
- 239000004642 Polyimide Substances 0.000 description 1
- 206010047571 Visual impairment Diseases 0.000 description 1
- 230000003190 augmentative effect Effects 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 238000005530 etching Methods 0.000 description 1
- 239000000945 filler Substances 0.000 description 1
- 238000001914 filtration Methods 0.000 description 1
- -1 for example Substances 0.000 description 1
- 239000003292 glue Substances 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 238000010295 mobile communication Methods 0.000 description 1
- 229920001721 polyimide Polymers 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
- 238000002834 transmittance Methods 0.000 description 1
- 239000012780 transparent material Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/30—Devices specially adapted for multicolour light emission
- H10K59/38—Devices specially adapted for multicolour light emission comprising colour filters or colour changing media [CCM]
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K50/00—Organic light-emitting devices
- H10K50/80—Constructional details
- H10K50/84—Passivation; Containers; Encapsulations
- H10K50/844—Encapsulations
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/80—Constructional details
- H10K59/88—Dummy elements, i.e. elements having non-functional features
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K71/00—Manufacture or treatment specially adapted for the organic devices covered by this subclass
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K77/00—Constructional details of devices covered by this subclass and not covered by groups H10K10/80, H10K30/80, H10K50/80 or H10K59/80
- H10K77/10—Substrates, e.g. flexible substrates
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0819—Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0257—Reduction of after-image effects
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/1201—Manufacture or treatment
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/121—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
- H10K59/1213—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/80—Constructional details
- H10K59/87—Passivation; Containers; Encapsulations
- H10K59/873—Encapsulations
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02E—REDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
- Y02E10/00—Energy generation through renewable energy sources
- Y02E10/50—Photovoltaic [PV] energy
- Y02E10/549—Organic PV cells
Landscapes
- Physics & Mathematics (AREA)
- Optics & Photonics (AREA)
- Engineering & Computer Science (AREA)
- Nonlinear Science (AREA)
- Manufacturing & Machinery (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Mathematical Physics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Electroluminescent Light Sources (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
一种显示基板及其制作方法、显示装置。该显示基板包括衬底基板,包括显示区和围绕显示区的周边区;第一发光元件,位于衬底基板的显示区;以及彩膜结构,位于第一发光元件的显示侧。彩膜结构包括:第一彩膜层,仅包括位于显示区的第一像素彩膜;以及第二彩膜层,包括位于显示区且与第一像素彩膜至少部分不交叠的第二像素彩膜,以及位于周边区且围绕显示区的第一边框彩膜。该显示基板可解决下层反光结构反光的问题以及彩膜结构的最后一层彩膜涂覆不均的问题。
Description
技术领域
本公开的实施例涉及一种显示基板及其制作方法、显示装置。
背景技术
微型有机发光二极管(Micro Organic Light-Emitting Diode,简称Micro-OLED)显示装置是一种以硅基板为衬底的新型OLED显示装置,又叫做硅基有机发光二极管(简称硅基OLED)显示装置。硅基OLED显示装置具有体积小、分辨率高等优点,具有广阔的市场应用空间,适合应用于头盔显示器、立体显示镜以及眼镜式显示器等。目前,硅基OLED显示装置的彩色显示一般通过白光有机发光二极管(WOLED)配合彩色滤光片(CF)的方式实现。
发明内容
本公开的实施例提供一种显示基板及其制作方法、显示装置。该显示基板可解决下层反光结构反光的问题以及显示基板的最后一层彩膜涂覆不均的问题。
本公开一实施例提供一种显示基板,包括衬底基板,包括显示区和围绕所述显示区的周边区;第一发光元件,位于所述衬底基板上;以及彩膜结构,位于所述发光元件的显示侧,其中,所述彩膜结构包括:第一彩膜层,仅包括位于所述显示区的第一像素彩膜;第二彩膜层,包括位于所述显示区且与所述第一像素彩膜至少部分不交叠的第二像素彩膜,以及位于所述周边区且围绕所述显示区的第一边框彩膜;以及第三彩膜层,包括位于所述显示区且与所述第一像素彩膜和所述第二像素彩膜至少部分不交叠的第三像素彩膜,以及位于所述周边区且围绕所述显示区的第二边框彩膜,其中,所述第二边框彩膜位于所述第一边框彩膜远离所述衬底基板的一侧。
在一些示例中,所述第二边框彩膜在所述衬底基板上的正投影与所述第一边框彩膜在所述衬底基板上的正投影完全重合或落入所述第一边框彩膜在所述衬底基板上的正投影之内。
在一些示例中,所述第一边框彩膜和所述第二边框彩膜的厚度之和比所述第一像素彩膜的厚度大2~3μm。
在一些示例中,所述第一像素彩膜与所述第二像素彩膜或所述第三像素彩膜至少部分交叠,且在所述第一像素彩膜与所述第二像素彩膜或所述第三像素彩膜的交叠部分中,所述第一像素彩膜位于所述第二像素彩膜或所述第三像素彩膜靠近所述衬底基板的一侧。
在一些示例中,所述第一彩膜层、第二彩膜层和第三彩膜层为不同颜色的彩膜层。
在一些示例中,所述第一彩膜层、第二彩膜层和第三彩膜层分别为红色彩膜层、蓝色彩膜层和绿色彩膜层。
在一些示例中,所述第一边框彩膜具有围绕所述显示区的环形形状。
在一些示例中,所述显示基板还包括位于所述周边区的感测区,所述感测区包括多个感测像素单元,每个所述感测像素单元包括第二发光元件和感测电路结构,其中,所述彩膜结构位于所述发光元件和所述感测电路结构远离所述衬底基板的一侧,且所述感测区在所述衬底基板上的正投影位于所述第一边框彩膜在所述衬底基板上的正投影内。
在一些示例中,所述显示基板还包括位于所述周边区的连接电极区,所述连接电极区为围绕所述显示区的环形区域,包括多个环形的连接电极,其中,所述彩膜结构位于所述多个环形的连接电极远离所述衬底基板的一侧,且所述连接电极区在所述衬底基板上的正投影位于所述第一边框彩膜在所述衬底基板上的正投影内。
在一些示例中,所述显示基板还包括位于所述周边区的第一虚设区,所述第一虚设区位于所述连接电极区与所述显示区之间,包括多个浮置电极,其中,所述彩膜结构位于所述多个浮置电极远离所述衬底基板的一侧,且所述第一虚设区在所述衬底基板上的正投影位于所述第一边框彩膜在所述衬底基板上的正投影内。
在一些示例中,所述显示基板还包括位于所述周边区的第二虚设区,所述第二虚设区位于所述周边区的最外围,围绕所述第一虚设区、连接电极区和感测区,所述第二虚设区包括多个第二虚设电极,其中,所述彩膜结构位于所述多个第二虚设电极远离所述衬底基板的一侧,且所述第二虚设区在所述衬底基板上的正投影位于所述第一边框彩膜在所述衬底基板上的正投影内。
在一些示例中,所述衬底基板为硅基板。
在一些示例中,所述硅基板面向所述发光元件的一侧包括像素电路结构,且所述像素电路结构与所述发光元件连接,所述像素电路结构的至少一部分位于所述硅基板内。
在一些示例中,所述显示基板还包括薄膜封装层,所述薄膜封装层位于所述第一彩膜层面向所述发光元件的一侧。
本公开一实施例还提供一种显示装置,包括上述任一项的显示基板。
本公开一实施例还提供一种显示基板的制作方法,包括:提供衬底基板,包括显示区和围绕所述显示区的周边区;在所述衬底基板上的所述显示区形成发光元件;在所述发光元件上制作第一彩膜层,所述第一彩膜层仅包括位于所述显示区的第一像素彩膜;在所述第一彩膜层上制作第二彩膜层,所述第二彩膜层包括位于所述显示区且与所述第一像素彩膜至少部分不交叠的第二像素彩膜,以及位于所述周边区且围绕所述显示区的第一边框彩膜;在制作所述第二彩膜层之后,在所述第一彩膜层上制作第三彩膜层,所述第三彩膜层包括位于所述显示区且与所述第一像素彩膜和所述第二像素彩膜至少部分不交叠的第三像素彩膜,以及位于所述周边区且围绕所述显示区的第二边框彩膜,其中,所述第二边框彩膜位于所述第一边框彩膜远离所述衬底基板的一侧。
在一些示例中,在所述彩膜结构的制作方法中,所述第一像素彩膜与所述第二像素彩膜或所述第三像素彩膜至少部分交叠,且在所述第一像素彩膜与所述第二像素彩膜或所述第三像素彩膜的交叠部分中,所述第一像素彩膜位于所述第二像素彩膜或所述第三像素彩膜靠近所述衬底基板的一侧。
在一些示例中,制作所述第一彩膜层、所述第二彩膜层和所述第三彩膜层中的至少之一包括使用旋涂法涂覆相应的彩膜材料层,并将所述相应的彩膜材料层进行构图。
附图说明
为了更清楚地说明本公开实施例的技术方案,下面将对实施例的附图作简单地介绍,显而易见地,下面描述中的附图仅仅涉及本公开的一些实施例,而非对本公开的限制。
图1为一种硅基有机发光二极管显示基板的彩膜结构的剖视示意图;
图2A为根据本公开一实施例的一种彩膜结构的剖面结构示意图;
图2B为图2A所示的彩膜结构的平面结构示意图;
图3为根据本公开一实施例的又一种彩膜结构的剖面结构示意图;
图4为根据本公开一实施例的又一种彩膜结构的剖面结构示意图;
图5为根据本公开一实施例的一种显示基板的剖面结构示意图;
图6A为根据本公开一实施例的一种显示基板的区域划分示意图;
图6B为图6A所示的显示基板的剖视结构示意图;
图6C为图6A和图6B所示的显示基板的俯视结构示意图;
图7为根据本公开一实施例的一种硅基有机发光显示面板的电路原理示意图;
图8A为根据本公开一实施例的一种彩膜结构的制作方法的流程图;
图8B为根据本公开一实施例的第一彩膜层的结构示意图;
图9为根据本公开一实施例的又一种彩膜结构的制作方法的流程图;
图10为根据本公开一实施例的又一种彩膜结构的制作方法的流程图;
图11为根据本公开一实施例的第一掩模板的结构示意图;
图12为根据本公开一实施例的第二掩模板的结构示意图;
图13为根据本公开一实施例的第三掩模板的结构示意图。
具体实施方式
为使本公开实施例的目的、技术方案和优点更加清楚,下面将结合本公开实施例的附图,对本公开实施例的技术方案进行清楚、完整地描述。显然,所描述的实施例是本公开的一部分实施例,而不是全部的实施例。基于所描述的本公开的实施例,本领域普通技术人员在无需创造性劳动的前提下所获得的所有其他实施例,都属于本公开保护的范围。
除非另外定义,本公开使用的技术术语或者科学术语应当为本公开所属领域内具有一般技能的人士所理解的通常意义。本公开中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。同样,“一个”、“一”或者“该”等类似词语也不表示数量限制,而是表示存在至少一个。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。“上”、“下”、“左”、“右”等仅用于表示相对位置关系,当被描述对象的绝对位置改变后,则该相对位置关系也可能相应地改变。
图1为一种硅基有机发光二极管显示基板的彩膜结构的剖视结构示意图。如图1所示,硅基有机发光二极管(硅基OLED)显示基板包括显示区A以及围绕显示区A的周边区B,彩膜结构包括位于显示区A的像素彩膜11和位于周边区B的边框彩膜12,边框彩膜12用于遮挡下层的反光结构,反光结构例如为连接显示基板的发光元件的金属走线、像素感测电路等,以防止反光结构产生反光从而影响显示区的显示效果。
在实际应用中,本申请的发明人发现:边框彩膜由三层彩膜叠加形成,虽然可以起到遮挡反光结构的作用,但周边区的边框彩膜的厚度为显示区的像素彩膜的3倍,会在周边区形成一圈较厚的围堰。由此,在采用旋涂法涂覆彩膜层的过程中,当涂覆最后一层彩膜层时,由于制作前两层彩膜层已经形成了2倍于像素彩膜厚度的围堰,因此会导致涂覆在显示区的最后一层彩膜层不均匀,从而造成形成的显示基板在显示时出现亮度不均匀(Mura)的现象。
本公开的实施例提供一种彩膜结构及其制作方法、显示基板和掩模板组。彩膜结构包括底层、位于底层上的第一彩膜层以及第二彩膜层。底层包括显示区和围绕显示区的周边区;第一彩膜层仅包括位于显示区的第一像素彩膜;第二彩膜层包括位于显示区且与第一像素彩膜至少部分不交叠的第二像素彩膜,以及位于周边区且围绕显示区的第一边框彩膜。该彩膜结构的第二彩膜层包括位于周边区且围绕显示区的第一边框彩膜,因此可解决显示基板下层反光结构反光的问题。而且,该彩膜结构的第一彩膜层仅包括位于显示区的第一像素彩膜,因此降低了围堰的厚度,从而可解决最后一层彩膜涂覆不均的问题。
下面结合附图对本公开实施例提供的彩膜结构及其制作方法、显示基板和掩模板组进行描述。
本公开一实施例提供一种彩膜结构。图2A为一种彩膜结构的剖面结构示意图,图2B为图2A所示的彩膜结构的平面结构示意图。如图2A和图2B所示,彩膜结构包括底层100、位于底层100上的第一彩膜层200以及第二彩膜层300。底层100包括显示区A和围绕显示区的周边区B。例如,显示区A为用于显示画面的区域,即出光区;周边区B为不显示画面的区域,即非出光区。例如,底层100为透明的底层。
如图2A和图2B所示,第一彩膜层200仅包括位于显示区A的第一像素彩膜210;第二彩膜层300包括位于显示区A且与第一像素彩膜210至少部分不交叠的第二像素彩膜310,以及位于周边区B且围绕显示区A的第一边框彩膜320。
图2A和图2B所示的彩膜结构包括两层彩膜层,包括该彩膜结构的显示基板的周边区包括一层第一边框彩膜。该第一边框彩膜可解决显示基板周边区下层的反光结构反光的问题。而且,该彩膜结构的显示基板周边区仅包括一层第一边框彩膜,因此降低了围堰的厚度,从而可解决彩膜涂覆不均的问题。
在一些示例中,如图2B所示,第二彩膜层300的第一边框彩膜320的形状为闭合的环形。也就是,第一边框彩膜为位于周边区的连续的环形遮光层,以防止位于包括上述彩膜结构的显示基板的周边区的反光结构产生反光,从而提高显示基板的显示效果。
在一些示例中,第二彩膜层300的第一彩膜边框320可如图2B所示覆盖部分周边区B,也可覆盖全部周边区B,本公开对此不做限定。
例如,如图2A和图2B所示,位于显示区A的第一像素彩膜210包括阵列排布的多个第一子像素彩膜,且相邻第一子像素彩膜之间具有一定间距以为后续形成的不同颜色的像素彩膜留出空间。第二像素彩膜310包括多个第二子像素彩膜,第二子像素彩膜与第一子像素彩膜至少部分不交叠,且第二子像素彩膜的一侧可与第一子像素彩膜相接,另一侧与第一子像素彩膜之间具有一定间距以形成后续与第一像素彩膜和第二像素彩膜的颜色均不同的像素彩膜。当然,本公开不限于此,还可以是第一子像素彩膜与第二子像素彩膜交替且相接设置。本公开实施例中位于显示区的第一像素彩膜和第二像素彩膜被配置为与包括该彩膜结构的显示基板中的发光元件正相对以起到对发光元件发出的白光进行彩色滤光的作用。
例如,第二像素彩膜与第一像素彩膜部分重叠,两者重叠的部分可以起到遮光作用,从而节省了黑矩阵。例如,第二像素彩膜还可以与第一像素彩膜彼此分离,两者之间的间隙设置黑矩阵以防止发生串扰。
图3为又一种彩膜结构的剖面结构示意图。如图3所示,彩膜结构还包括第三彩膜层400。第三彩膜层400包括位于显示区A且与第一像素彩膜210和第二像素彩膜310至少部分不交叠的第三像素彩膜410,以及位于周边区B且围绕显示区A的第二边框彩膜420。第二边框彩膜420位于第一边框彩膜320远离底层100的一侧。例如,第二边框彩膜420为围绕显示区A的封闭的环形彩膜层。
在一些示例中,第二边框彩膜420在底层上的正投影与第一边框彩膜320在底层上的正投影完全重合,或第二边框彩膜420在底层上的正投影落入第一边框彩膜320在底层上的正投影内。第一边框彩膜和第二边框彩膜共同起到对周边区的遮光作用。
在一些示例中,第一像素彩膜、第二像素彩膜、第三像素彩膜、第一边框彩膜和第二边框彩膜的厚度均相等。此时,第一边框彩膜和第二边框彩膜的厚度之和为第一像素彩膜的厚度的2倍。当然,第一像素彩膜、第二像素彩膜、第三像素彩膜、第一边框彩膜和第二边框彩膜的厚度也可以不相等,本公开对此不做限定。
在一些示例中,第一边框彩膜和第二边框彩膜的厚度之和(即围堰的厚度)比第一像素彩膜的厚度大2~3μm。
图3所示的彩膜结构包括三层彩膜层,包括该彩膜结构的显示基板的周边区包括第一边框彩膜和第二边框彩膜。上述两层边框彩膜可解决显示基板周边区下层的反光结构反光的问题。而且,包括该彩膜结构的显示基板包括两层边框彩膜,相比包括三层边框彩膜的显示基板,降低了围堰的厚度,从而可解决彩膜涂覆不均的问题。
图4为又一种彩膜结构的剖面结构示意图。如图4所示,上述彩膜结构的第三彩膜层400仅包括位于显示区且与第一像素彩膜210和第二像素彩膜310至少部分不交叠的第三像素彩膜410。
图4所示的彩膜结构包括三层彩膜层,包括该彩膜结构的显示基板的周边区包括一层第一边框彩膜。上述第一边框彩膜可解决显示基板周边区下层的反光结构反光的问题。而且,包括该彩膜结构的显示基板包括一层第一边框彩膜,相比包括三层边框彩膜的显示基板,降低了围堰的厚度,从而可解决彩膜涂覆不均的问题。
在一些示例中,第一像素彩膜210与第二像素彩膜310或第三像素彩膜410至少部分交叠,且在第一像素彩膜210与第二像素彩膜310或第三像素彩膜410的交叠部分中,第一像素彩膜210位于第二像素彩膜310或第三像素彩膜410靠近底层100的一侧。第一像素彩膜与第二像素彩膜或第三像素彩膜交叠的部分可以起到黑矩阵的作用。
第一彩膜层200、第二彩膜层300和第三彩膜层400的颜色不相同。例如,第一彩膜层为红色彩膜层,第二彩膜层为蓝色彩膜层,第三彩膜层绿色彩膜层。需要说明的是,第一彩膜层、第二彩膜层和第三彩膜层的颜色以及形成顺序可以根据产品实际需求进行调整。此外,需要注意的是,最先形成的彩膜层可以不设置边框彩膜而仅包括像素彩膜,从而使得后续形成的彩膜在旋涂过程中形成的材料层厚度较为均匀。而对于在后形成的彩膜层中,其中的一层或两层可以具有边框彩膜,从而能够对周边区进行遮光。
本公开又一实施例提供一种显示基板,包括上述任一实施例提供的彩膜结构。图5为该显示基板的剖面结构示意图。如图5所示,该显示基板还包括衬底基板500、发光元件600以及彩膜结构。发光元件600位于衬底基板500上,并且包括第一发光元件和第二发光元件,其中第一发光元件为位于显示区A的发光元件,第二发光元件为位于周边区B的发光元件。彩膜结构位于发光元件600的显示侧,可以为上述任一实施例提供的彩膜结构。
如图5所示,显示基板还包括感测区R1。例如,感测区R1的位置与彩膜结构的底层的周边区B对应。例如,边框彩膜可以覆盖感测区R1。感测区R1包括多个感测像素单元201,如图中虚线框所示。每个感测像素单元201包括发光元件600和感测电路结构202。感测电路结构202用于检测发光元件600一端的电压。该感测电路结构可以连接至温度传感器,且感测电路位于彩膜结构面向衬底基板500的一侧。彩膜结构位于发光元件600和感测电路结构202远离衬底基板500的一侧,且感测区R1在衬底基板500上的正投影位于第一边框彩膜320在衬底基板500上的正投影内。当彩膜结构包括第二边框彩膜420时,感测区R1在衬底基板500上的正投影也位于第二边框彩膜420在衬底基板500上的正投影内。
例如,发光元件为有机发光二极管(OLED),例如,Micro-OLED或Mini-OLED,被配置为发出白光。
例如,感测区R1的感测像素单元出射的光包括多个感测像素单元的发光元件发射的光和多个感测像素单元的感测电路结构中的金属反光结构反射的光。
如此,第一边框彩膜和第二边框彩膜可起到对感测像素单元的发光元件发射的光和感测电路中的金属反光结构进行遮光的作用。
在一些示例中,如图5所示,衬底基板500为硅基板500,硅基板500面向发光元件600的一侧包括像素电路结构510,像素电路结构510与发光元件600连接。也即是,硅基板500上集成有像素电路结构510。
例如,硅基板上还可以集成有栅极驱动电路和数据驱动电路,硅基板的周边区设置有柔性电路板,配置为向栅驱动电路、数据驱动电路以及发光元件传输电信号。例如,该栅极驱动电路用于产生栅极驱动信号,数据驱动电路用于产生数据信号,该栅极驱动电路和数据驱动电路可以采用本领域内的常规电路结构,本公开的实施例对此不作限制。
例如,像素电路结构510用于在栅极扫描信号、数据信号以及电压信号等驱动信号的控制下,向发光元件600提供驱动电流,以使得发光元件包括的有机发光层发光。例如,像素电路结构510可以采用4T1C、4T2C、7T1C、8T2C等电路结构的像素电路,其驱动方法可以采用本领域的常规方法,在此不再赘述。例如,像素电路结构可以采用CMOS工艺制作在硅基板上,本公开的实施例对此不作限制。
例如,如图5所示,硅基板500还包括位于像素电路结构510与发光元件600之间的第一绝缘层520和第二绝缘层550,两层绝缘层中均设置有过孔530。例如过孔530可以为填充钨金属的钨孔,第一绝缘层520和第二绝缘层550厚度较大的情况下,在第一绝缘层520和第二绝缘层550中形成钨过孔可以保证导电通路的稳定性,而且,由于制作钨过孔的工艺成熟,所得到的第一绝缘层520和第二绝缘层550的表面平坦度好,有利于降低第一绝缘层520和第二绝缘层550与发光元件600包括的电极之间的接触电阻。
例如,如图5所示,两层绝缘层中的过孔530之间设置有金属层540以实现将发光元件600与像素电路结构510电连接。
例如,如图5所示,发光元件600包括依次层叠设置的第一电极610、有机发光层620以及第二电极630,第一电极610通过位于绝缘层中的过孔530与像素电路结构510电连接,像素电路510用于驱动发光元件600发光。发光元件600包括多个发光子元件,相邻发光子元件的有机发光层620通过像素限定层700分隔。
例如,像素电路510至少包括驱动晶体管和开关晶体管,驱动晶体管与第一电极610之间彼此电连接。由此,驱动发光元件600的电信号传输到第一电极610,从而控制发光元件600发光。例如,驱动晶体管包括栅电极、源电极和漏电极。驱动晶体管的源电极电连接于第一电极610。在驱动晶体管处于开启状态时,由电源线提供的电信号可经过驱动晶体管的源电极传输到第一电极610。由于第一电极610与第二电极630之间形成电压差,在二者之间形成电场,有机发光层620在该电场作用下发光。
例如,如图5所示,发光元件600包括的各发光子元件分别与各子像素彩膜一一对应。例如,发光元件600发出的光为白光,白光通过位于发光元件600显示侧的不同颜色像素彩膜后可以实现彩色显示。
例如,如图5所示,位于周边区B的感测区R1还设置有与显示区A中的发光元件600相同的发光元件,位于感测区R1的发光元件并不用于显示,而是用于检测像素发光的衰减程度,因此需要被位于周边区B的边框彩膜遮挡。
在一些示例中,如图5所示,显示基板还包括薄膜封装层,位于第二电极630之上,底层100为薄膜封装层,且薄膜封装层位于第一彩膜层200面向发光元件600的一侧。
例如,上述底层100为第一薄膜封装层,在彩膜结构远离发光元件600的一侧还设置有第二薄膜封装层,第一薄膜封装层和第二薄膜封装层可以实现发光元件的有效封装,实现对水汽、氧气等的有效阻挡,达到保护发光元件以及延长发光元件的使用寿命的目的。
例如,在第二薄膜封装层远离彩膜结构的一侧还设置有盖板,第二薄膜封装层和盖板依次设置在彩膜结构的上面,可以实现保护彩膜结构的功能。例如,第二薄膜封装层采用密封特性较好的有机材料或无机材料中的一种或者多种结合制作而成,以达到较好的密封作用,保护硅基OLED显示器件。例如,盖板可以采用透明材料,例如透明材料可以为玻璃等无机材料或者聚酰亚胺等有机材料,例如,在本公开的实施例中,可以采用具有高透过率的玻璃,本公开的实施例对此不做限定。
图6A为本公开一实施例提供的一种显示基板的区域划分示意图。如图6A所示,显示基板包括显示区A和围绕显示区A的周边区B。周边区B包括连接电极区B1、第一虚设区B2、第二虚设区B3、传感器区R1和接垫区(pad区)R2。
第一虚设区B2位于连接电极区B1和显示区A之间,第二虚设区B3位于连接电极区B1的远离显示区A的一侧。第一虚设区B2的位于传感器区R1和连接电极区B1之间的部分为第一虚设子区B21;第二虚设子区B22位于传感器区R1和显示区A之间。接垫区R2可用来外接电路。
在一些示例中,周边区B不包括传感器区R1,即周边区B包括连接电极区B1、第一虚设区B2、第二虚设区B3和接垫区R2。
设置第一虚设区B2可避免显示区和连接电极区B1的需彼此绝缘的元件短路,设置第二虚设区B3可利于显示基板的封装,利于提高封装效果。
图6B为图6A所示的显示基板的剖视结构示意图。如图6B所示,该显示基板包括:衬底基板500;第一电极图案130,位于显示基板的显示区A,并包括彼此间隔的多个第一电极131;连接电极图案140,位于显示基板的连接电极区B1,并包括多个连接电极141;以及第一虚设电极图案150,位于显示基板的第一虚设区B2,并包括多个第一虚设电极151。如图6A和图6B所示,连接电极区B1围绕显示区A,第一虚设区B2位于连接电极区B1和显示区A之间。连接电极图案140围绕第一电极图案130,第一虚设电极图案150围绕第一电极图案130。第一虚设电极图案150位于连接电极图案140和第一电极图案130之间。例如,连接电极图案140呈环形。设置第一虚设电极图案150可利于提高刻蚀均匀性。
例如,彩膜结构位于多个环形的连接电极远离衬底基板500的一侧,且连接电极区B1在衬底基板500上的正投影位于第一边框彩膜320在衬底基板500上的正投影内。
例如,彩膜结构位于多个第一虚设电极远离衬底基板500的一侧,且第一虚设区B2在衬底基板500上的正投影位于第一边框彩膜320在衬底基板500上的正投影内。
例如,如图6B所示,本公开一实施例提供的显示基板还包括第二电极160,第二电极160与连接电极141相连;显示基板的周边区B围绕显示区A,周边区B包括连接电极区B1和第一虚设区B2;第二电极160位于显示区A和周边区B,第二电极160与第一电极图案130彼此间隔。
例如,如图6B所示,第一电极图案130的图案密度、连接电极图案140的图案密度和第一虚设电极图案150的图案密度中至少两个相同。
例如,如图6B所示,本公开一实施例提供的显示基板还包括传感器电极图案170,传感器电极图案170位于显示基板的传感器区R1,并包括多个传感器电极171。例如,传感器电极图案170的图案密度和第一电极图案130的图案密度相同。
例如,如图6B所示,本公开一实施例提供的显示基板还包括第二虚设电极图案180,位于显示基板的第二虚设区B3,并包括多个第二虚设电极181;第二虚设区B3位于连接电极区B1的远离显示区A的一侧。例如,第二虚设电极图案180的图案密度和第一电极图案130的图案密度相同。在本公开一实施例提供的显示基板中,第一电极图案130的图案密度、连接电极图案140的图案密度、传感器电极图案170的图案密度、第一虚设电极图案150的图案密度和第二虚设电极图案180的图案密度相同。
例如,第二虚设区B3位于周边区的最外围,围绕第一虚设区、连接电极区和感测区,第二虚设区B3包括多个第二虚设电极。彩膜结构位于多个第二虚设电极远离衬底基板的一侧,且第二虚设区在衬底基板上的正投影位于第一边框彩膜在衬底基板上的正投影内。
例如,多个连接电极141呈块状,多个块状的连接电极141组成环状的连接电极图案140。多个第一虚设电极151呈块状,多个块状的第一虚设电极151组成环状的第一虚设电极图案150。多个第二虚设电极181呈块状,多个块状的第二虚设电极181组成环状的第二虚设电极图案180。
例如,第二电极160为发光元件的阴极,连接电极141配置为连接发光元件的阴极和电源信号。第一虚设电极151和第二虚设电极181均浮置。
例如,如图6B所示,在第一虚设子区B21设有第一填充层190,第一填充层190包括多个第一虚设电极151和绝缘填充层191;第一电极图案130包括与连接电极141相邻的边缘第一电极132,绝缘填充层191分别与连接电极141和边缘第一电极132接触。例如,如图6B所示,第二电极106与绝缘填充层191接触。例如,如图6B所示,边缘第一电极132与多个第一虚设电极151彼此绝缘。
例如,如图6B所示,显示基板还包括像素定义层104,像素定义层104包括多个像素定义部1040,多个像素定义部1040中的每个位于相邻第一电极131之间。
例如,如图6B所示,绝缘填充层191与像素定义层104位于同一层,可由同一膜层采用同一构图工艺形成,以节省制作工艺。
例如,如图6B所示,第一电极图案130、连接电极图案140、传感器电极图案170、第一虚设电极图案150和第二虚设电极图案180位于同一层,可由同一膜层采用同一构图工艺形成,以节省制作工艺。
例如,如图6B所示,显示基板还包括第二填充层192,第二填充层192包括至少一个第二填充部1920,第二填充部1920位于相邻连接电极141之间。例如,第二填充层192为绝缘层。例如,如图6B所示,第二填充部1920分别与相邻连接电极141接触。
例如,如图6B所示,第二填充层192和第一填充层190位于同一层,可由同一膜层采用同一构图工艺形成,以节省制作工艺。
例如,如图6B所示,显示基板还包括第三填充层193,第三填充层193包括多个第三填充部1930,第三填充部1930位于相邻传感器电极171、相邻的传感器电极171和第一虚设电极中至少之一之间。图6B以第三填充部1930位于相邻传感器电极171之间为例进行说明。
例如,如图6B所示,第三填充层193与像素定义层104位于同一层,可由同一膜层采用同一构图工艺形成,以节省制作工艺。例如,如图6B所示,像素定义层104、绝缘填充层191、第二填充层192、第三填充层193位于同一层。
例如,如图6B所示,显示基板还包括发光功能层105,发光功能层105位于第一电极图案130和第二电极160之间,发光功能层105与第一填充层190接触。例如,发光功能层105与部分第一填充层190接触。例如,如图6B所示,发光功能层105延伸到第一虚设子区B21。发光功能层105覆盖整个显示区A、传感器区R1、第二虚设子区B22和部分第一虚设子区B21,以防止发光功能层105蒸镀到连接电极区B1造成第一电极和第二电极短路。例如,如图6B所示,第二电极160从显示区A延伸到周边区B的第二虚设区B3,以利于第二电极160与连接电极141的连接。
例如,如图6B所示,发光功能层105与传感器电极图案170接触。例如,如图6B所示,发光功能层105与位于第二虚设子区B22内的第一虚设电极151不接触,但不限于此。
如图6B所示,在衬底基板500上还设有绝缘层IS,绝缘层IS上设有导电图案109,导电图案109包括第一导电部1091、第二导电部1092和第三导电部1093。绝缘层IS包括第三过孔V11、第四过孔V21、第五过孔V31。第三过孔V11、第四过孔V21、第五过孔V31中分别填充导电材料以形成连接件。第一电极131通过第一导电部1091与第四过孔V21中的连接件相连。连接电极141通过第二导电部1092与第三过孔V11中的连接件相连。传感器电极171通过第三导电部1093与第五过孔V31中的连接件相连。需要说明的是,在衬底基板500和绝缘层IS之间还设有其他结构,图6B中并没有示出该其他结构。
在一些示例中,显示基板不包括像素定义层104。
如图6B所示,显示基板还包括封装层107。封装层107被配置为封装发光元件,以避免水氧侵袭。如图6B所示,封装层107覆盖第二电极160以及连接电极图案140、第二虚设电极图案180。如图6B所示,封装层107可覆盖整个衬底基板500以及其上的结构。
图6C为图6A和图6B所示的显示基板的俯视结构示意图。图6C示出了显示区A、周边区B、连接电极区B1、第一虚设区B2、第二虚设区B3和传感器电极171。传感器电极图案170的图案密度、第一电极图案130的图案密度、连接电极图案140的图案密度、第一虚设电极图案150的图案密度和第二虚设电极图案180相同。即,多个传感器电极171的图案密度、多个第一电极131的图案密度、多个连接电极141的图案密度、多个第一虚设电极151和多个第二虚设电极181的图案密度相同。
例如,如图6C所示,第一虚设电极151呈块状。
例如,如图6C所示,第二虚设电极181呈块状。
例如,如图6C所示,传感器电极171、第一电极131、连接电极141、第一虚设电极151和第二虚设电极181均呈块状。
该显示基板还包括如上述任一实施例提供的彩膜基板,位于封装层107远离衬底基板500的一侧,图6B中未示出。
例如,连接电极区B1在衬底基板上的正投影位于第一边框彩膜在衬底基板上的正投影内。
例如,第一虚设区B2在衬底基板上的正投影位于第一边框彩膜在衬底基板上的正投影内。
例如,感测区R1在衬底基板上的正投影位于第一边框彩膜在衬底基板上的正投影内。
例如,第二虚设区B3的至少一部分在衬底基板上的正投影位于第一边框彩膜在衬底基板上的正投影内。
本公开实施例提供的显示基板的技术效果与本公开实施例提供的上述彩膜结构的技术效果相同,这里不再赘述。
本公开又一实施例提供一种发光二极管显示面板,包括上述任一实施例提供的显示基板。
图7为本公开一些实施例提供的一种硅基有机发光显示面板的电路原理示意图。该硅基有机发光显示面板包括位于显示区A中的多个显示器件L(即发光元件)以及与各显示器件L一一对应耦接的像素电路110,像素电路110包括驱动晶体管。并且,该硅基有机发光显示面板还可以包括位于硅基有机发光显示面板的周边区(硅基有机发光显示面板中除显示区A之外的区域,图中未标注)中的多个电压控制电路120。例如,一行中至少两个像素电路110共用一个电压控制电路120,且一行像素电路110中驱动晶体管的第一极与共用的电压控制电路120耦接,各驱动晶体管的第二极与对应的显示器件L耦接。电压控制电路120被配置为响应于复位控制信号RE,将初始化信号Vinit输出至驱动晶体管的第一极,控制对应的显示器件L复位;以及响应于发光控制信号EM,将第一电源信号VDD输出至驱动晶体管的第一极,以驱动显示器件L发光。该硅基有机发光显示面板还可以包括位于显示区的第二电源信号VSS,用于向发光器件L输入第二电源信号。需要说明的是,每个电压控制电路120对应的复位控制信号RE不完全相同,每个电压控制电路120对应的发光控制信号EM也不完全不同。通过共用电压控制电路120,可以简化显示区域A中各像素电路的结构,降低显示区A中像素电路的占用面积,从而可以使显示区A设置更多的像素电路和显示器件,实现高PPI的有机发光显示面板。并且,电压控制电路120在复位控制信号RE的控制下将初始化信号Vinit输出至驱动晶体管的第一极,控制对应的显示器件复位,从而可以避免上一帧发光时加载于显示器件上的电压对下一帧发光的影响,进而改善残影现象。
例如,该硅基有机发光显示面板还可以包括位于显示区A的多个像素单元PX,每个像素单元PX包括多个子像素;各子像素分别包括一个显示器件L与一个像素电路110。进一步地,像素单元PX可以包括3个不同颜色的子像素。这3个子像素可以分别为红色子像素、绿色子像素以及蓝色子像素。当然,像素单元PX也可以包括4个、5个或更多的子像素,这需要根据实际应用环境来设计确定,在此不作限定。
例如,可以使同一行中相邻的至少两个子像素中的像素电路110共用一个电压控制电路120。例如,如图6所示,可以使同一行中的所有像素电路110共用一个电压控制电路120。或者,也可以使同一行中相邻的两个、三个或更多子像素中的像素电路110共用一个电压控制电路120,在此不作限定。这样,通过共用电压控制电路120可以降低显示区A中像素电路的占用面积。
例如,发光元件L的两个电极可分别为第一电极610和第二电极630。例如,第一电极610为发光元件L的阳极,第二电极630为发光元件L的阴极。第一电极610与像素电路110相连,第二电极630可被输入第一电源信号VSS。第一电源信号VSS可通过连接电极141传输到第二电极630。
本公开实施例提供的显示面板为小尺寸的发光二极管显示面板,即微发光二极管显示面板。该显示面板可以应用于电视、数码相机、手机、手表、平板电脑、笔记本电脑、导航仪等任何具有显示功能的产品或者部件,特别适合应用于头盔显示器、立体显示镜以及眼睛式显示器等。上述显示面板可与移动通讯网络、卫星定位等系统联在一起,以在任何地方、任何时间获得精确的图像信息。另外,本公开实施例提供的显示面板还可以应用于虚拟现实设备或者增强现实设备。
本公开又一实施例提供一种发光二极管显示装置,包括上述任一实施例提供的显示基板或显示面板。该显示装置可以包括电视、数码相机、手机、手表、平板电脑、笔记本电脑、导航仪等任何具有显示功能的产品或者部件,该显示装置具有和上述实施例提供的显示基板相同的技术效果。
本公开又一实施例提供一种彩膜结构的制作方法。图8A为一种彩膜结构的制作方法的流程图。如图8A所示,该制作方法包括S11-S12。
S11、在底层100上制作第一彩膜层200。底层100包括显示区A和围绕显示区的周边区B,第一彩膜层200仅包括位于显示区的第一像素彩膜210。
图8B为第一彩膜层200的结构示意图。完成S11后的彩膜结构如图7B所示。
例如,在底层100上制作第一彩膜层200的方法包括:使用旋涂法在底层上涂覆第一彩膜材料层,并在第一彩膜材料层上进行构图工艺,以形成第一彩膜层200。
例如,第一彩膜材料层的颜色不同,采用的涂胶速度可以不同。
例如,对第一彩膜材料层进行前烘、曝光、显影和后烘后,可以在显示区A形成第一像素彩膜210。
例如,第一彩膜材料层的颜色不同,采用的曝光强度以及显影时间不同。
S12、在第一彩膜层上制作第二彩膜层300。第二彩膜层包括位于显示区且与第一像素彩膜至少部分不交叠的第二像素彩膜310,以及位于周边区且围绕显示区的第一边框彩膜320。
在第一彩膜层上制作第二彩膜层300的方法与上述在底层100上制作第一彩膜层200的方法相同,此处不再赘述。
完成S11和S12后的彩膜结构包括第一彩膜层200和第二彩膜层300,如图2A所示。
图9为又一种彩膜结构的制作方法的流程图。如图9所示,该制作方法除了包括S11和S12外,还包括:
S13a:在制作第二彩膜层300之后,在第一彩膜层上制作第三彩膜层400。第三彩膜层400包括位于显示区且与第一像素彩膜和第二像素彩膜至少部分不交叠的第三像素彩膜410,以及位于周边区且围绕显示区的第二边框彩膜420。第二边框彩膜420位于第一边框彩膜320远离底层的一侧。
在第一彩膜层上制作第三彩膜层400的方法与上述在底层100上制作第一彩膜层200的方法相同,此处不再赘述。
完成S11、S12和S13a后的彩膜结构包括第一彩膜层200、第二彩膜层300和第三彩膜层400,如图3所示。
图10为又一种彩膜结构的制作方法的流程图。如图10所示,该制作方法除了包括S11和S12外,还包括:
S13b:在制作第一彩膜层200之后且在制作第二彩膜层300之前,在第一彩膜层上制作另一种第三彩膜层400,该另一种第三彩膜层400仅包括位于显示区且与第一像素彩膜和第二像素彩膜至少部分不交叠的第三像素彩膜410。
在第一彩膜层上制作另一种第三彩膜层400的方法与上述在底层100上制作第一彩膜层200的方法相同,此处不再赘述。
完成S11、S13b和S12后的彩膜结构包括第一彩膜层200、第二彩膜层300和另一种第三彩膜层400,如图4所示。
在一些示例中,在采用上述方法制作的彩膜结构中,第一像素彩膜与第二像素彩膜或第三像素彩膜至少部分交叠,且在第一像素彩膜与第二像素彩膜或第三像素彩膜的交叠部分中,第一像素彩膜位于第二像素彩膜或第三像素彩膜靠近底层的一侧。
本公开一实施例还提供一种显示基板的制作方法,包括:
提供衬底基板,包括显示区和围绕显示区的周边区;在衬底基板上的显示区形成发光元件;以及在发光元件上制作彩膜结构。
彩膜结构包括上述任一实施例提供的彩膜结构的制作方法,此处不再描述。
本公开一实施例还提供一种掩模板组,该掩模板组配置为制作上述实施例提供的彩膜结构,该掩模板组包括第一掩模板20和第二掩模板30。
图11为第一掩模板20的结构示意图。如图11所示,第一掩模板20的图案区域仅包括位于中部的第一像素图案21。第一像素图案21配置为形成如图2A所示的第一彩膜层200的第一像素彩膜210或形成如图4所示的第三彩膜层400的第三像素彩膜410。例如,第一像素图案21的数量为多个。
第一掩模板可以用于上述实施例提供的彩膜结构的制作方法中的步骤S11或S13b。即,在步骤S11或S13b中,采用第一掩模板对第一彩膜层200或第三彩膜层400的彩膜材料层进行构图工艺。需要说明的是,在S13b中使用第一掩模板制作第三彩膜层400时,第一掩模板的位置不同于在S11中使用第一掩模板制作第一彩膜层200时第一掩模板的位置。例如,当制作图4所示的彩膜结构时,使用第一掩模板制作第三彩膜层400时第一掩模板的位置可相对于使用第一掩模板制作第一彩膜层200时第一掩模板的位置向右侧移动2个像素彩膜的距离。
图12为第二掩模板30的结构示意图。如图12所示,第二掩模板30的图案区域包括位于中部的第二像素图案31和围绕中部的第一边框图案32。第二像素图案31配置为形成如图2A所示的第二彩膜层300的第二像素彩膜310,第一边框图案32配置为形成如图2A所示的第一边框彩膜320。例如,第二像素图案31的数量为多个。
例如,第一边框图案32为封闭的环形,本公开不限定其具体形状。
第二掩模板可以用于上述实施例提供的彩膜结构的制作方法中的步骤S12。即,在步骤S12中,采用第二掩模板对第二彩膜层300的彩膜材料层进行构图工艺。
使用上述第一掩模板和第二掩模板组成的掩模板组,可以根据如图8A所示的步骤制作如图2A所示的彩膜结构。另外,使用两次第一掩模板和一次第二掩模板可以根据如图10所示的步骤制作如图4所述的彩膜结构。制作成的彩膜结构和上述实施例提供的彩膜结构相同,因此具有相同的技术效果。
在一些示例中,该掩模板组还包括第三掩模板40。
图13为第三掩模板40的结构示意图。如图13所示,第三掩模板40的图案区域包括位于中部的第三像素图案41和围绕中部的第二边框图案42。例如,第三像素图案41的数量为多个。第三像素图案41配置为形成如图3所示的第三彩膜层400的第三像素彩膜410,第二边框图案42配置为形成如图3所示的第二边框彩膜420。第一边框图案32与第二边框图案42的形状与尺寸大致相同,其不同之处在于,第一边框图案32的至少一个边与第二像素图案31之间的距离不同于第二边框图案42的对应边与第三像素图案41之间的距离,以使第二像素彩膜与第三像素彩膜至少部分不交叠。例如,如图11和图12所示,第一边框图案32的右侧边与离该边最近的第二像素图案31之间的距离L1不同于第二边框图案42的右侧边与离该边最近的第三像素图案41之间的距离L2。
在一些示例中,第二边框图案42为封闭的环形,本公开不限定其具体形状。
第三掩模板可以用于上述实施例提供的彩膜结构的制作方法中的步骤S S13a。即,在步骤S13a中,采用第三掩模板对第三彩膜层400的第三像素彩膜410和第二边框彩膜420的彩膜材料层进行构图工艺。
使用上述第一掩模板、第二掩模板和第三掩模板组成的掩模板组,可以根据如图9所示的步骤制作如图3所示的彩膜结构。制作成的彩膜结构和上述实施例提供的彩膜结构相同,因此具有相同的技术效果。
有以下几点需要说明:
(1)本公开实施例附图只涉及到与本公开实施例涉及到的结构,其他结构可参考通常设计。
(2)在不冲突的情况下,本公开的实施例及实施例中的特征可以相互组合以得到新的实施例。
以上,仅为本公开的具体实施方式,但本公开的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本公开揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本公开的保护范围之内。因此,本公开的保护范围应以权利要求的保护范围为准。
Claims (18)
1.一种显示基板,包括
衬底基板,包括显示区和围绕所述显示区的周边区;
第一发光元件,位于所述衬底基板的显示区;以及
彩膜结构,位于所述第一发光元件的显示侧,
其中,所述彩膜结构包括:
第一彩膜层,仅包括位于所述显示区的第一像素彩膜;
第二彩膜层,包括位于所述显示区且与所述第一像素彩膜至少部分不交叠的第二像素彩膜,以及位于所述周边区且围绕所述显示区的第一边框彩膜;以及
第三彩膜层,包括位于所述显示区且与所述第一像素彩膜和所述第二像素彩膜至少部分不交叠的第三像素彩膜,以及位于所述周边区且围绕所述显示区的第二边框彩膜,其中,所述第二边框彩膜位于所述第一边框彩膜远离所述衬底基板的一侧。
2.根据权利要求1所述的显示基板,其中,所述第二边框彩膜在所述衬底基板上的正投影与所述第一边框彩膜在所述衬底基板上的正投影完全重合或落入所述第一边框彩膜在所述衬底基板上的正投影之内。
3.根据权利要求1或2所述的显示基板,其中,所述第一边框彩膜和所述第二边框彩膜的厚度之和比所述第一像素彩膜的厚度大2~3μm。
4.根据权利要求1或2所述的显示基板,其中,所述第一像素彩膜与所述第二像素彩膜或所述第三像素彩膜至少部分交叠,且在所述第一像素彩膜与所述第二像素彩膜或所述第三像素彩膜的交叠部分中,所述第一像素彩膜位于所述第二像素彩膜或所述第三像素彩膜靠近所述衬底基板的一侧。
5.根据权利要求1或2所述的显示基板,其中,所述第一彩膜层、第二彩膜层和第三彩膜层为不同颜色的彩膜层。
6.根据权利要求5所述的显示基板,其中,所述第一彩膜层、第二彩膜层和第三彩膜层分别为红色彩膜层、蓝色彩膜层和绿色彩膜层。
7.根据权利要求1或2所述的显示基板,其中,所述第一边框彩膜具有围绕所述显示区的环形形状。
8.根据权利要求1或2所述的显示基板,还包括位于所述周边区的感测区,所述感测区包括多个感测像素单元,每个所述感测像素单元包括第二发光元件和感测电路结构,其中,所述彩膜结构位于所述第二发光元件和所述感测电路结构远离所述衬底基板的一侧,且所述感测区在所述衬底基板上的正投影位于所述第一边框彩膜在所述衬底基板上的正投影内。
9.根据权利要求1或2所述的显示基板,还包括位于所述周边区的连接电极区,所述连接电极区为围绕所述显示区的环形区域,包括多个环形的连接电极,其中,所述彩膜结构位于所述多个环形的连接电极远离所述衬底基板的一侧,且所述连接电极区在所述衬底基板上的正投影位于所述第一边框彩膜在所述衬底基板上的正投影内。
10.根据权利要求1或2所述的显示基板,还包括位于所述周边区的第一虚设区,所述第一虚设区位于所述连接电极区与所述显示区之间,包括多个第一虚设电极,其中,所述彩膜结构位于所述多个第一虚设电极远离所述衬底基板的一侧,且所述第一虚设区在所述衬底基板上的正投影位于所述第一边框彩膜在所述衬底基板上的正投影内。
11.根据权利要求1或2所述的显示基板,还包括位于所述周边区的第二虚设区,所述第二虚设区位于所述周边区的最外围,围绕所述第一虚设区、连接电极区和感测区,所述第二虚设区包括多个第二虚设电极,其中,所述彩膜结构位于所述多个第二虚设电极远离所述衬底基板的一侧,且所述第二虚设区在所述衬底基板上的正投影位于所述第一边框彩膜在所述衬底基板上的正投影内。
12.根据权利要求1或2所述的显示基板,其中,所述衬底基板为硅基板。
13.根据权利要求12所述的显示基板,其中,所述硅基板面向所述发光元件的一侧包括像素电路结构,且所述像素电路结构与所述发光元件连接,所述像素电路结构的至少一部分位于所述硅基板内。
14.根据权利要求1或2所述的显示基板,其中,所述显示基板还包括薄膜封装层,所述薄膜封装层位于所述第一彩膜层面向所述衬底基板的一侧。
15.一种显示装置,包括根据权利要求1-14任一项所述的显示基板。
16.一种显示基板的制作方法,包括:
提供衬底基板,包括显示区和围绕所述显示区的周边区;
在所述衬底基板上的所述显示区形成发光元件;
在所述发光元件上制作第一彩膜层,所述第一彩膜层仅包括位于所述显示区的第一像素彩膜;
在所述第一彩膜层上制作第二彩膜层,所述第二彩膜层包括位于所述显示区且与所述第一像素彩膜至少部分不交叠的第二像素彩膜,以及位于所述周边区且围绕所述显示区的第一边框彩膜;
在制作所述第二彩膜层之后,在所述第一彩膜层上制作第三彩膜层,所述第三彩膜层包括位于所述显示区且与所述第一像素彩膜和所述第二像素彩膜至少部分不交叠的第三像素彩膜,以及位于所述周边区且围绕所述显示区的第二边框彩膜,其中,所述第二边框彩膜位于所述第一边框彩膜远离所述衬底基板的一侧。
17.根据权利要求16所述的方法,其中,所述第一像素彩膜与所述第二像素彩膜或所述第三像素彩膜至少部分交叠,且在所述第一像素彩膜与所述第二像素彩膜或所述第三像素彩膜的交叠部分中,所述第一像素彩膜位于所述第二像素彩膜或所述第三像素彩膜靠近所述衬底基板的一侧。
18.根据权利要求16所述的方法,其中,制作所述第一彩膜层、所述第二彩膜层和所述第三彩膜层中的至少之一包括使用旋涂法涂覆相应的彩膜材料层,并将所述相应的彩膜材料层进行构图。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/CN2019/102848 WO2021035534A1 (zh) | 2019-08-27 | 2019-08-27 | 显示基板及其制作方法、显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN112714890A CN112714890A (zh) | 2021-04-27 |
CN112714890B true CN112714890B (zh) | 2023-11-24 |
Family
ID=74684108
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201980001500.8A Active CN112714890B (zh) | 2019-08-27 | 2019-08-27 | 显示基板及其制作方法、显示装置 |
Country Status (4)
Country | Link |
---|---|
US (1) | US11647661B2 (zh) |
EP (1) | EP4024124A4 (zh) |
CN (1) | CN112714890B (zh) |
WO (1) | WO2021035534A1 (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20200116577A (ko) * | 2019-04-01 | 2020-10-13 | 삼성디스플레이 주식회사 | 표시 장치 및 그 제조 방법 |
KR20220055538A (ko) * | 2020-10-26 | 2022-05-04 | 삼성디스플레이 주식회사 | 마스크 어셈블리 및 마스크 어셈블리의 제작 방법 |
CN114023788B (zh) * | 2021-09-23 | 2024-07-02 | 合肥视涯显示科技有限公司 | 硅基显示面板和显示装置 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2015120648A1 (zh) * | 2014-02-12 | 2015-08-20 | 京东方科技集团股份有限公司 | 显示面板、其制作方法及显示装置 |
CN105204219A (zh) * | 2015-10-27 | 2015-12-30 | 南京中电熊猫液晶显示科技有限公司 | 一种液晶显示基板的彩膜基板 |
CN108279524A (zh) * | 2018-03-28 | 2018-07-13 | 京东方科技集团股份有限公司 | 显示基板及其制作方法、显示装置和掩模 |
CN110071154A (zh) * | 2019-04-26 | 2019-07-30 | 京东方科技集团股份有限公司 | 彩膜基板、显示面板和显示装置 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100362436B1 (ko) * | 2000-05-15 | 2002-11-23 | 삼성에스디아이 주식회사 | 반사형 액정 표시 소자 |
JP6186697B2 (ja) * | 2012-10-29 | 2017-08-30 | セイコーエプソン株式会社 | 有機el装置の製造方法、有機el装置、電子機器 |
CN104090428B (zh) * | 2014-06-06 | 2016-08-10 | 京东方科技集团股份有限公司 | 一种显示基板、显示面板和显示装置 |
JP2016138967A (ja) * | 2015-01-27 | 2016-08-04 | 凸版印刷株式会社 | カラーフィルタ、その製造方法及びそれを具備した液晶表示装置 |
JP6550967B2 (ja) | 2015-06-30 | 2019-07-31 | セイコーエプソン株式会社 | 有機el装置、有機el装置の製造方法、及び電子機器 |
CN105093626B (zh) | 2015-08-13 | 2018-04-20 | 京东方科技集团股份有限公司 | 显示面板及其制造方法 |
JP6686497B2 (ja) * | 2016-02-12 | 2020-04-22 | セイコーエプソン株式会社 | 電気光学装置及び電子機器 |
JP6885134B2 (ja) | 2017-03-24 | 2021-06-09 | セイコーエプソン株式会社 | 電気光学装置、電気光学装置の製造方法、電子機器 |
CN107272252A (zh) * | 2017-08-11 | 2017-10-20 | 京东方科技集团股份有限公司 | 显示面板及其制备方法、显示装置 |
KR102432129B1 (ko) * | 2017-10-31 | 2022-08-12 | 삼성디스플레이 주식회사 | 표시 장치 |
JP6642604B2 (ja) * | 2018-03-01 | 2020-02-05 | セイコーエプソン株式会社 | 電気光学装置、電気光学装置の製造方法、電子機器 |
CN108878687B (zh) | 2018-06-29 | 2020-03-10 | 上海天马微电子有限公司 | 一种显示面板和电子设备 |
-
2019
- 2019-08-27 US US16/959,043 patent/US11647661B2/en active Active
- 2019-08-27 CN CN201980001500.8A patent/CN112714890B/zh active Active
- 2019-08-27 EP EP19933234.7A patent/EP4024124A4/en active Pending
- 2019-08-27 WO PCT/CN2019/102848 patent/WO2021035534A1/zh unknown
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2015120648A1 (zh) * | 2014-02-12 | 2015-08-20 | 京东方科技集团股份有限公司 | 显示面板、其制作方法及显示装置 |
CN105204219A (zh) * | 2015-10-27 | 2015-12-30 | 南京中电熊猫液晶显示科技有限公司 | 一种液晶显示基板的彩膜基板 |
CN108279524A (zh) * | 2018-03-28 | 2018-07-13 | 京东方科技集团股份有限公司 | 显示基板及其制作方法、显示装置和掩模 |
CN110071154A (zh) * | 2019-04-26 | 2019-07-30 | 京东方科技集团股份有限公司 | 彩膜基板、显示面板和显示装置 |
Also Published As
Publication number | Publication date |
---|---|
EP4024124A1 (en) | 2022-07-06 |
WO2021035534A1 (zh) | 2021-03-04 |
US20210408134A1 (en) | 2021-12-30 |
EP4024124A4 (en) | 2022-10-12 |
US11647661B2 (en) | 2023-05-09 |
CN112714890A (zh) | 2021-04-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11980071B2 (en) | Display substrate and display device | |
US20210351243A1 (en) | Display devices, display panels and transparent display panels thereof | |
US11026301B2 (en) | Organic EL device, method of manufacturing organic EL device, and electronic apparatus | |
WO2022057436A1 (zh) | 显示面板、显示面板的制备方法及显示装置 | |
WO2021057026A1 (zh) | 显示基板及显示装置 | |
CN112714890B (zh) | 显示基板及其制作方法、显示装置 | |
CN112714955B (zh) | 显示基板、显示面板及显示基板的制备方法 | |
CN112714968A (zh) | 显示装置及制备方法、电子设备 | |
WO2023115936A1 (zh) | 显示面板及显示装置 | |
US20230165098A1 (en) | Display substrate, manufacturing method thereof and three-dimensional display apparatus | |
US12016232B2 (en) | Display substrate and preparation method thereof, and display apparatus | |
CN112740415B (zh) | 发光二极管显示面板及其制作方法、显示装置 | |
EP4418840A1 (en) | Display substrate and display device | |
JP7335359B2 (ja) | 発光ダイオード表示パネル及びその製造方法、表示装置 | |
US11957023B2 (en) | Light-emitting diode display panel, manufacturing method thereof, and display device | |
CN111857429B (zh) | 触控显示模组及其制备方法、显示装置 | |
WO2023000134A1 (zh) | 显示面板和显示装置 | |
CN117652225A (zh) | 显示面板及显示装置 | |
CN118414899A (zh) | 显示基板和显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |