CN112051913A - 一种板卡上的器件复位方法、装置、逻辑器件及存储介质 - Google Patents

一种板卡上的器件复位方法、装置、逻辑器件及存储介质 Download PDF

Info

Publication number
CN112051913A
CN112051913A CN202010953659.4A CN202010953659A CN112051913A CN 112051913 A CN112051913 A CN 112051913A CN 202010953659 A CN202010953659 A CN 202010953659A CN 112051913 A CN112051913 A CN 112051913A
Authority
CN
China
Prior art keywords
reset
reset control
target
resetting
board
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202010953659.4A
Other languages
English (en)
Inventor
程旭升
谭鑫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Sundray Technologies Co ltd
Original Assignee
Shenzhen Sundray Technologies Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Sundray Technologies Co ltd filed Critical Shenzhen Sundray Technologies Co ltd
Priority to CN202010953659.4A priority Critical patent/CN112051913A/zh
Publication of CN112051913A publication Critical patent/CN112051913A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/24Resetting means
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • G06F13/4291Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus using a clocked protocol
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • G06F13/4295Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus using an embedded synchronisation

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Debugging And Monitoring (AREA)

Abstract

本申请公开了一种板卡上的器件复位方法、装置、逻辑器件及计算机可读存储介质,该器件复位方法应用于板卡上与复位控制器件通信连接的复位管理器件,包括:接收复位控制器件发送的复位控制编码数据;基于与复位控制器件间的复位通信协议,对复位控制编码数据进行解码以获取复位控制信息;复位控制信息用于指定板卡上的目标器件;对目标器件执行复位操作。本申请基于复位通信协议,可将用于指定板卡上目标器件的信息进行编码后传输,进而由复位管理器件对该指定的目标器件进行复位操作。由于本申请可灵活指定进行复位操作的目标器件,避免了将整个板卡复位,因此极大地提高了系统业务运行的效率和稳定性。

Description

一种板卡上的器件复位方法、装置、逻辑器件及存储介质
技术领域
本申请涉及电路设计技术领域,特别涉及一种板卡上的器件复位方法、装置、逻辑器件及计算机可读存储介质。
背景技术
器件复位是电子领域中常用的一种设备恢复和调试手段。相关技术中,通过高电平或低电平信号可直接触发器件复位。但是,相关技术中这种直接触发复位的方式一般是对整个板卡上的所有器件执行复位操作,复位功能比较单一,无法灵活指定待复位的具体器件。
对于一些网络设备(特别是框式产品,如框式交换机、框式路由器)来说,框柜内多设置有多种不同类型的板卡,同一板卡上多安装有不同的功能器件。如此,若仅因板卡上的某一器件需要复位而将整个板卡上的所有器件均进行复位,则必定会降低其他器件的工作效率,影响业务的稳定运行。
鉴于此,提供一种解决上述技术问题的方案,已经是本领域技术人员所亟需关注的。
发明内容
本申请的目的在于提供一种板卡上的器件复位方法、装置、逻辑器件及计算机可读存储介质,以便灵活有效地对指定器件进行复位,提高业务运行的效率和稳定性。
为解决上述技术问题,一方面,本申请公开了一种板卡上的器件复位方法,应用于所述板卡上与复位控制器件通信连接的复位管理器件,所述器件复位方法包括:
接收所述复位控制器件发送的复位控制编码数据;
基于与所述复位控制器件间的复位通信协议,对所述复位控制编码数据进行解码以获取复位控制信息;所述复位控制信息用于指定所述板卡上的目标器件;
对所述目标器件执行复位操作。
可选地,所述复位管理器件与所述复位控制器件以单根信号线通信连接;所述接收所述复位控制器件发送的复位控制编码数据,包括:
以异步通信方式接收所述复位控制编码数据。
可选地,所述复位管理器件与所述复位控制器件以至少两根信号线通信连接;所述接收所述复位控制器件发送的复位控制编码数据,包括:
以同步通信方式接收所述复位控制编码数据。
可选地,所述复位控制信息还用于指定目标复位时长;所述对所述目标器件执行复位操作,包括:
对所述目标器件执行与所述目标复位时长对应的复位操作。
可选地,所述对所述目标器件执行与所述目标复位时长对应的复位操作,包括:
向所述目标器件输出低电平的复位信号,并在经过所述目标复位时长之后恢复输出高电平。
可选地,依据所述复位通信协议,所述复位控制编码数据依次包括数据起始位、目标器件指定位、目标复位时长指定位、奇偶校验位、数据结束位。
可选地,所述目标器件指定位的每一位数据分别用于表示所述板卡上的对应器件是否需要进行复位操作。
本申请还公开了另一种板卡上的器件复位方法,应用于与所述板卡上的复位管理器件通信连接的复位控制器件,所述器件复位方法包括:
确定复位控制信息,所述复位控制信息包括所述板卡上待进行复位操作的目标器件;
基于与所述复位管理器件间的复位通信协议,将所述复位控制信息编码生成复位控制编码数据;
将所述复位控制编码数据发送至所述复位管理器件,以便所述复位管理器件解码获取所述复位控制信息,进而对所述目标器件执行复位操作。
可选地,所述复位管理器件与所述复位控制器件以单根信号线通信连接;所述将所述复位控制编码数据发送至所述复位管理器件,包括:
以异步通信方式将所述复位控制编码数据发送至所述复位管理器件。
可选地,所述复位管理器件与所述复位控制器件以至少两根信号线通信连接;所述将所述复位控制编码数据发送至所述复位管理器件,包括:
以同步通信方式将所述复位控制编码数据发送至所述复位管理器件。
可选地,所述复位控制信息还用于指定目标复位时长,以便所述复位管理器件对所述目标器件执行与所述目标复位时长对应的复位操作。
可选地,依据所述复位通信协议,所述复位控制编码数据依次包括数据起始位、目标器件指定位、目标复位时长指定位、奇偶校验位、数据结束位。可选地,所述目标器件指定位的每一位数据分别用于表示所述板卡上的对应器件是否需要进行复位操作。
又一方面,本申请还公开了一种器件复位装置,应用于所述板卡上与复位控制器件通信连接的复位管理器件,所述器件复位装置包括:
接收模块,用于接收所述复位控制器件发送的复位控制编码数据;
解码模块,用于基于与所述复位控制器件间的复位通信协议,对所述复位控制编码数据进行解码以获取复位控制信息;所述复位控制信息用于指定所述板卡上的目标器件;
复位模块,用于对所述目标器件执行复位操作。
可选地,所述复位管理器件与所述复位控制器件以单根信号线通信连接;所述接收模块具体用于:
以异步通信方式接收所述复位控制编码数据。
可选地,所述复位管理器件与所述复位控制器件以至少两根信号线通信连接;所述接收模块具体用于:
以同步通信方式接收所述复位控制编码数据。
可选地,所述复位控制信息还用于指定目标复位时长;所述复位模块具体用于:
对所述目标器件执行与所述目标复位时长对应的复位操作。
可选地,所述复位模块具体用于:
向所述目标器件输出低电平的复位信号,并在经过所述目标复位时长之后恢复输出高电平。
可选地,依据所述复位通信协议,所述复位控制编码数据依次包括数据起始位、目标器件指定位、目标复位时长指定位、奇偶校验位、数据结束位。
可选地,所述目标器件指定位的每一位数据分别用于表示所述板卡上的对应器件是否需要进行复位操作。
本申请还公开了另一种板卡上的器件复位装置,应用于与所述板卡上的复位管理器件通信连接的复位控制器件,所述器件复位装置包括:
确定模块,用于确定复位控制信息,所述复位控制信息包括所述板卡上待进行复位操作的目标器件;
编码模块,用于基于与所述复位管理器件间的复位通信协议,将所述复位控制信息编码生成复位控制编码数据;
发送模块,用于将所述复位控制编码数据发送至所述复位管理器件,以便所述复位管理器件解码获取所述复位控制信息,进而对所述目标器件执行复位操作。
可选地,所述复位管理器件与所述复位控制器件以单根信号线通信连接;所述发送模块具体用于:
以异步通信方式将所述复位控制编码数据发送至所述复位管理器件。
可选地,所述复位管理器件与所述复位控制器件以至少两根信号线通信连接;所述发送模块具体用于:
以同步通信方式将所述复位控制编码数据发送至所述复位管理器件。
可选地,所述复位控制信息还用于指定目标复位时长,以便所述复位管理器件对所述目标器件执行与所述目标复位时长对应的复位操作。
可选地,依据所述复位通信协议,所述复位控制编码数据依次包括数据起始位、目标器件指定位、目标复位时长指定位、奇偶校验位、数据结束位。
可选地,所述目标器件指定位的每一位数据分别用于表示所述板卡上的对应器件是否需要进行复位操作。
又一方面,本申请还公开了一种逻辑器件,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序以实现如上所述的任一种板卡上的器件复位方法的步骤。
又一方面,本申请还公开了一种计算机可读存储介质,所述计算机可读存储介质中存储有计算机程序,所述计算机程序被处理器执行时用以实现如上所述的任一种板卡上的器件复位方法的步骤。
本申请所提供的板卡上的器件复位方法、装置、逻辑器件及计算机可读存储介质所具有的有益效果是:本申请基于复位通信协议,可将用于指定板卡上目标器件的信息进行编码后传输,进而由复位管理器件对该指定的目标器件进行复位操作。由于本申请可灵活指定进行复位操作的目标器件,避免了将整个板卡复位,因此极大地提高了系统业务运行的效率和稳定性。
附图说明
为了更清楚地说明现有技术和本申请实施例中的技术方案,下面将对现有技术和本申请实施例描述中需要使用的附图作简要的介绍。当然,下面有关本申请实施例的附图描述的仅仅是本申请中的一部分实施例,对于本领域普通技术人员来说,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图,所获得的其他附图也属于本申请的保护范围。
图1为本申请实施例公开的一种板卡上的器件复位方法的流程图;
图2为本申请实施例公开的一种器件复位方法的硬件场景图;
图3为本申请实施例公开的一种复位管理器件与复位控制器件间异步通信方式的示意图;
图4为本申请实施例公开的一种复位管理器件与复位控制器件间串行同步通信方式的示意图;
图5为本申请实施例公开的一种复位管理器件与复位控制器件并行同步通信方式的示意图;
图6为本申请实施例公开的一种板间复位控制的示意图;
图7为本申请实施例公开的一种复位控制编码数据的示意图;
图8为本申请一应用实施例中公开的复位控制编码数据的信号图;
图9为本申请另一应用实施例中公开的复位控制编码数据的信号图;
图10为本申请实施例公开的另一种板卡上的器件复位方法的流程图;
图11为本申请实施例公开的一种板卡上的器件复位装置的结构框图;
图12为本申请实施例公开的另一种板卡上的器件复位装置的结构框图;
图13为本申请实施例公开的一种逻辑器件的结构框图。
具体实施方式
本申请的核心在于提供一种板卡上的器件复位方法、装置、逻辑器件及计算机可读存储介质,以便灵活有效地对指定器件进行复位,提高业务运行的效率和稳定性。
为了对本申请实施例中的技术方案进行更加清楚、完整地描述,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行介绍。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
器件复位是电子领域中常用的一种设备恢复和调试手段。相关技术中,通过高电平或低电平信号可直接触发器件复位。但是,相关技术中这种直接触发复位的方式一般是对整个板卡上的所有器件执行复位操作,复位功能比较单一,无法灵活指定待复位的具体器件。
对于一些网络设备(特别是框式产品,如框式交换机、框式路由器)来说,框柜内多设置有多种不同类型的板卡,同一板卡上多安装有不同的功能器件。如此,若仅因板卡上的某一器件需要复位而将整个板卡上的所有器件均进行复位,则必定会降低其他器件的工作效率,影响业务的稳定运行。鉴于此,本申请提供了一种板卡上的器件复位方案,可有效解决上述问题。
参见图1所示,本申请实施例公开了一种板卡上的器件复位方法,应用于板卡上与复位控制器件通信连接的复位管理器件,该器件复位方法主要包括:
S101:接收复位控制器件发送的复位控制编码数据。
S102:基于与复位控制器件间的复位通信协议,对复位控制编码数据进行解码以获取复位控制信息;复位控制信息用于指定板卡上的目标器件。
S103:对目标器件执行复位操作。
具体地,复位控制器件和复位管理器件均可由逻辑器件实现,具体可包括CPLD(Complex Programmable Logic Device,复杂可编程逻辑器件)、FPGA(FieldProgrammable Gate Array,现场可编程门阵列)、MCU(Microcontroller Unit,微控制器)等。
容易理解的是,在许多柜式网络设备中,一般设置有多个板卡。板卡即印制电路板,简称PCB板,其上通过锡盘焊接有相关电子器件,电子器件之间由PCB板的铜箔布线连接,用以相互配合完成相应的逻辑功能。根据PCB板功能的不同,一个柜式网路设备中通常设置有一个主控板卡和多个业务板卡。
在本申请中,每个板卡(包括主控板卡和业务板卡)上均可设置一个复位管理器件,作为所在的板卡上的一个管理器件,用于管理该板卡上其他器件的复位操作。而对于主控板卡,其上除了复位管理器件之外,可再设置一个复位控制器件,用于向各个板卡上的复位管理器件发送复位相关的指令数据,即复位控制编码数据。具体可参见图2,图2为本申请实施例公开的一种器件复位方法的硬件场景图。
容易理解的是,当复位控制器件向主控板卡上的复位管理器件发送指令数据时,即为对本主控板卡上的器件进行复位控制,称为板内复位控制;而当复位控制器件向其他业务板卡上的复位管理器件发送指令数据时,则为对其他板卡的器件进行复位控制,称为板间复位控制。
需要指出的是,本申请为复位控制器件和复位管理控制器件设置有通信协议,即复位通信协议。依据该复位通信协议,复位控制器件可将复位控制信息编码为数字信号,进而发送至板卡上的复位管理器件。由此,复位管理器件再依据复位通信协议进行解码,即可依据获取到的复位控制信息,对该复位控制信息所指定的目标器件进行复位操作。
可见,本申请所提供的板卡上的器件复位方法,基于复位通信协议,可将用于指定板卡上目标器件的信息进行编码后传输,进而由复位管理器件对该指定的目标器件进行复位操作。由于本申请可灵活指定进行复位操作的目标器件,避免了将整个板卡复位,因此极大地提高了系统业务运行的效率和稳定性。
作为一种具体实施例,本申请实施例所提供的板卡上的器件复位方法在上述内容的基础上,复位管理器件与复位控制器件以单根信号线通信连接;接收复位控制器件发送的复位控制编码数据,包括:
以异步通信方式接收复位控制编码数据。
具体地,鉴于异步逻辑通信具有硬件连接结构简单的优点,本实施例中,复位控制器件与各个板卡上的复位管理器件之间均采用异步通信方式来传输复位控制编码数据。由此,复位控制器分别以单根信号线与各复位管理器件连接即可,具体可参见图3,无需使用额外的通信接口,电路连接结构简单,可极大地简化框式设备中的布线复杂度。
作为另一种具体实施例,本申请实施例所提供的板卡上的器件复位方法在上述内容的基础上,复位管理器件与复位控制器件以至少两根信号线通信连接;接收复位控制器件发送的复位控制编码数据,包括:
以同步通信方式接收复位控制编码数据。
具体地,本实施例中则具体采用同步通信的方式来传输复位控制编码数据。其中,具体可采用串行同步通信方式,具体可参见图4,使用一根时钟信号线和一根串行通信模式的数据信号线;或者,可采用并行同步通信方式,具体可参见图5,使用一根时钟信号线和多根并行通信模式的数据信号线。本申请对此并不进行限定。
作为一种具体实施例,本申请实施例所提供的板卡上的器件复位方法在上述内容的基础上,复位控制信息还用于指定目标复位时长;对目标器件执行复位操作,包括:
对目标器件执行与目标复位时长对应的复位操作。
具体地,本实施例中,还利用复位控制编码数据来对复位的时长进行控制。在对目标器件执行与目标复位时长对应的复位操作时,可具体包括:向目标器件输出低电平的复位信号,并在经过目标复位时长之后恢复输出高电平。
由此,本实施例不仅可灵活指定待复位的目标器件,还可灵活指定目标器件的目标复位时长,可灵活适用于实际需要。
作为一种具体实施例,本申请实施例所提供的板卡上的器件复位方法在上述内容的基础上,依据复位通信协议,复位控制编码数据依次包括数据起始位、目标器件指定位、目标复位时长指定位、奇偶校验位、数据结束位。
具体地,本实施例中,所采用的复位控制编码数据可具体分为上述这几部分。其中,数据起始位作为标记以提醒复位管理器件开始读取数据;目标器件指定位用于指定板卡上的目标器件;目标复位时长指定位用于指定复位的时长;奇偶校验位用于进行奇偶校验,以便保障复位控制编码数据的可靠性;数据结束位作为标记用以提醒复位管理器停止读取数据。
下面将结合具体应用实施例来对本申请所提供的技术方案进行介绍。
参见图6,图6为本申请实施例公开的一种板间复位控制的示意图。
在图6所示的框式产品中,主控板卡上的CPLD为复位控制器件,业务板卡上的CPLD为该业务板卡上的复位管理器件,两者基于单根硬件信号线连接,可实现异步通信。同时,业务板卡上的CPLD与其他器件CPU2、ASIC1、ASIC2、Logic等连接。
当主控板卡上的复位控制器件将复位控制编码数据发送至业务板卡上的复位管理器件后,复位管理器件经解码分析后,确定目标器件和目标复位时长,将低电平的复位信号分发输入给单板上的目标器件,经过目标复位时长后,再恢复输出高电平,解除对目标器件的复位。
参见图7,图7为本申请实施例公开的一种复位控制编码数据的示意图。
在复位控制编码数据中,第一位为数据起始位start。如图7所示,可具体将“信号线由1跳变至0”作为该起始标志。
目标器件指定位chips的位数n可具体为该板卡上需要进行复位控制的器件总数量(大于该器件总数量也可)。其中,在图7中n=10,对应的目标器件指定位有bit9、bit8、……、bit0共10位数据。目标器件指定位的每一位数据,均可用于表示对应的器件是否需要进行复位操作。例如,可将0表示为需要进行复位操作,将1表示为不需要进行复位操作。
目标复位时长指定位reset time的位数m可根据实际需要而设定。例如,在图7中,m=10,对应的目标复位时长指定位同样有bit9、bit8、……、bit0共10位数据,最大可表示210-1个即1023个时间单位。其中,时间单位可默认为1ms。
奇偶校验位check用于对n个目标器件指定位以及m个目标复位时长指定位进行奇偶校验。
最后一位为数据结束位end,当信号线被拉升至1,表示数据发送完毕。
若各个目标器件指定位与板卡上的各个器件间的对应关系为:
bit0对应CPU1;
bit1对应CPU2;
bit2对应ASIC1;
bit4对应ASIC2;
bit5对应Logic1;
bit6~bit10为空;
若目标器件为CPU1(bit0)和ASIC1(bit2),目标复位时长为200ms(0xC8),则,参见图8,图8为本应用实施例中的复位控制编码数据的信号图;其中,目标器件指定位chips的值具体为1111111010;目标复位时长指定位reset time的值具体为0011001000。
若目标器件为该板卡上的全部器件,目标复位时长为192ms(0xC0),则,参见图9,图9为本应用实施例中的复位控制编码数据的信号图;其中,目标器件指定位chips的值具体为0000000000;目标复位时长指定位reset time的值具体为0011000000。
参见图10所示,本申请实施例公开了又一种板卡上的器件复位方法,应用于与板卡上的复位管理器件通信连接的复位控制器件,该器件复位方法包括:
S201:确定复位控制信息,复位控制信息包括板卡上待进行复位操作的目标器件。
S202:基于与复位管理器件间的复位通信协议,将复位控制信息编码生成复位控制编码数据。
S203:将复位控制编码数据发送至复位管理器件,以便复位管理器件解码获取复位控制信息,进而对目标器件执行复位操作。
可见,本申请所提供的板卡上的器件复位方法,基于复位通信协议,可将用于指定板卡上目标器件的信息进行编码后传输,进而由复位管理器件对该指定的目标器件进行复位操作。由于本申请可灵活指定进行复位操作的目标器件,避免了将整个板卡复位,因此极大地提高了系统业务运行的效率和稳定性。
作为一种具体实施例,本申请实施例所公开的板卡上的器件复位方法在上述内容的基础上,复位管理器件与复位控制器件以单根信号线通信连接;将复位控制编码数据发送至复位管理器件,包括:
以异步通信方式将复位控制编码数据发送至复位管理器件。
作为一种具体实施例,本申请实施例所公开的板卡上的器件复位方法在上述内容的基础上,复位管理器件与复位控制器件以至少两根信号线通信连接;将复位控制编码数据发送至复位管理器件,包括:
以同步通信方式将复位控制编码数据发送至复位管理器件。
作为一种具体实施例,本申请实施例所公开的板卡上的器件复位方法在上述内容的基础上,复位控制信息还用于指定目标复位时长,以便复位管理器件对目标器件执行与目标复位时长对应的复位操作。
作为一种具体实施例,本申请实施例所公开的板卡上的器件复位方法在上述内容的基础上,依据复位通信协议,复位控制编码数据依次包括数据起始位、目标器件指定位、目标复位时长指定位、奇偶校验位、数据结束位。
作为一种具体实施例,本申请实施例所公开的板卡上的器件复位方法在上述内容的基础上,目标器件指定位的每一位数据分别用于表示板卡上的对应器件是否需要进行复位操作。
参见图11所示,本申请实施例公开了一种板卡上的器件复位装置,应用于板卡上与复位控制器件通信连接的复位管理器件,该器件复位装置包括:
接收模块301,用于接收复位控制器件发送的复位控制编码数据;
解码模块302,用于基于与复位控制器件间的复位通信协议,对复位控制编码数据进行解码以获取复位控制信息;复位控制信息用于指定板卡上的目标器件;
复位模块303,用于对目标器件执行复位操作。
可见,本申请实施例所公开的板卡上的器件复位装置,基于复位通信协议,可将用于指定板卡上目标器件的信息进行编码后传输,进而由复位管理器件对该指定的目标器件进行复位操作。由于本申请可灵活指定进行复位操作的目标器件,避免了将整个板卡复位,因此极大地提高了系统业务运行的效率和稳定性。
作为一种具体实施例,本申请实施例所公开的板卡上的器件复位装置在上述内容的基础上,复位管理器件与复位控制器件以单根信号线通信连接;接收模块301具体用于:
以异步通信方式接收复位控制编码数据。
作为一种具体实施例,本申请实施例所公开的板卡上的器件复位装置在上述内容的基础上,复位管理器件与复位控制器件以至少两根信号线通信连接;接收模块301具体用于:
以同步通信方式接收复位控制编码数据。
作为一种具体实施例,本申请实施例所公开的板卡上的器件复位装置在上述内容的基础上,复位控制信息还用于指定目标复位时长;复位模块303具体用于:
对目标器件执行与目标复位时长对应的复位操作。
作为一种具体实施例,本申请实施例所公开的板卡上的器件复位装置在上述内容的基础上,复位模块具体用于:
向所述目标器件输出低电平的复位信号,并在经过所述目标复位时长之后恢复输出高电平。
作为一种具体实施例,本申请实施例所公开的板卡上的器件复位装置在上述内容的基础上,依据复位通信协议,复位控制编码数据依次包括数据起始位、目标器件指定位、目标复位时长指定位、奇偶校验位、数据结束位。
作为一种具体实施例,本申请实施例所公开的板卡上的器件复位装置在上述内容的基础上,目标器件指定位的每一位数据分别用于表示板卡上的对应器件是否需要进行复位操作。
关于上述板卡上的器件复位装置的具体内容,可参考前述关于应用于复位管理器件的器件复位方法的详细介绍,这里就不再赘述。
参见图12所示,本申请实施例公开了另一种板卡上的器件复位装置,应用于与板卡上的复位管理器件通信连接的复位控制器件,该器件复位装置包括:
确定模块401,用于确定复位控制信息,复位控制信息包括板卡上待进行复位操作的目标器件;
编码模块402,用于基于与复位管理器件间的复位通信协议,将复位控制信息编码生成复位控制编码数据;
发送模块403,用于将复位控制编码数据发送至复位管理器件,以便复位管理器件解码获取复位控制信息,进而对目标器件执行复位操作。
可见,本申请实施例所公开的板卡上的器件复位装置,基于复位通信协议,可将用于指定板卡上目标器件的信息进行编码后传输,进而由复位管理器件对该指定的目标器件进行复位操作。由于本申请可灵活指定进行复位操作的目标器件,避免了将整个板卡复位,因此极大地提高了系统业务运行的效率和稳定性。
作为一种具体实施例,本申请实施例所公开的板卡上的器件复位装置在上述内容的基础上,复位管理器件与复位控制器件以单根信号线通信连接;发送模块403具体用于:
以异步通信方式将复位控制编码数据发送至复位管理器件。
作为一种具体实施例,本申请实施例所公开的板卡上的器件复位装置在上述内容的基础上,复位管理器件与复位控制器件以至少两根信号线通信连接;发送模块403具体用于:
以同步通信方式将复位控制编码数据发送至复位管理器件。
作为一种具体实施例,本申请实施例所公开的板卡上的器件复位装置在上述内容的基础上,复位控制信息还用于指定目标复位时长,以便复位管理器件对目标器件执行与目标复位时长对应的复位操作。
作为一种具体实施例,本申请实施例所公开的板卡上的器件复位装置在上述内容的基础上,依据复位通信协议,复位控制编码数据依次包括数据起始位、目标器件指定位、目标复位时长指定位、奇偶校验位、数据结束位。
作为一种具体实施例,本申请实施例所公开的板卡上的器件复位装置在上述内容的基础上,目标器件指定位的每一位数据分别用于表示板卡上的对应器件是否需要进行复位操作。
关于上述板卡上的器件复位装置的具体内容,可参考前述关于应用于复位控制器件的器件复位方法的详细介绍,这里就不再赘述。
参见图13所示,本申请实施例公开了一种逻辑器件,包括:
存储器501,用于存储计算机程序;
处理器502,用于执行所述计算机程序以实现如上所述的任一种板卡上的器件复位方法的步骤。
容易理解的是,当该逻辑器件作为复位管理器件而使用时,其中的计算机程序具体用于实现上述任一种应用于复位管理器件的器件复位方法;当该逻辑器件作为复位控制器件而使用时,其中的计算机程序具体用于实现上述任一种应用于复位控制器件的器件复位方法。
进一步地,本申请实施例还公开了一种计算机可读存储介质,所述计算机可读存储介质中存储有计算机程序,所述计算机程序被处理器执行时用以实现如上所述的任一种板卡上的器件复位方法的步骤。
关于上述逻辑器件和计算机可读存储介质的具体内容,可参考前述关于板卡上的器件复位方法的详细介绍,这里就不再赘述。
本申请中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。对于实施例公开的设备而言,由于其与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。
还需说明的是,在本申请文件中,诸如“第一”和“第二”之类的关系术语,仅仅用来将一个实体或者操作与另一个实体或者操作区分开来,而不一定要求或者暗示这些实体或者操作之间存在任何这种实际的关系或者顺序。此外,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
以上对本申请所提供的技术方案进行了详细介绍。本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的方法及其核心思想。应当指出,对于本技术领域的普通技术人员来说,在不脱离本申请原理的前提下,还可以对本申请进行若干改进和修饰,这些改进和修饰也落入本申请的保护范围内。

Claims (12)

1.一种板卡上的器件复位方法,其特征在于,应用于所述板卡上与复位控制器件通信连接的复位管理器件,所述器件复位方法包括:
接收所述复位控制器件发送的复位控制编码数据;
基于与所述复位控制器件间的复位通信协议,对所述复位控制编码数据进行解码以获取复位控制信息;所述复位控制信息用于指定所述板卡上的目标器件;
对所述目标器件执行复位操作。
2.根据权利要求1所述的器件复位方法,其特征在于,所述复位管理器件与所述复位控制器件以单根信号线通信连接;所述接收所述复位控制器件发送的复位控制编码数据,包括:
以异步通信方式接收所述复位控制编码数据。
3.根据权利要求1所述的器件复位方法,其特征在于,所述复位管理器件与所述复位控制器件以至少两根信号线通信连接;所述接收所述复位控制器件发送的复位控制编码数据,包括:
以同步通信方式接收所述复位控制编码数据。
4.根据权利要求1至3任一项所述的器件复位方法,其特征在于,所述复位控制信息还用于指定目标复位时长;所述对所述目标器件执行复位操作,包括:
对所述目标器件执行与所述目标复位时长对应的复位操作。
5.根据权利要求4所述的器件复位方法,其特征在于,所述对所述目标器件执行与所述目标复位时长对应的复位操作,包括:
向所述目标器件输出低电平的复位信号,并在经过所述目标复位时长之后恢复输出高电平。
6.根据权利要求4所述的器件复位方法,其特征在于,依据所述复位通信协议,所述复位控制编码数据依次包括数据起始位、目标器件指定位、目标复位时长指定位、奇偶校验位、数据结束位。
7.根据权利要求6所述的器件复位方法,其特征在于,所述目标器件指定位的每一位数据分别用于表示所述板卡上的对应器件是否需要进行复位操作。
8.一种板卡上的器件复位方法,其特征在于,应用于与所述板卡上的复位管理器件通信连接的复位控制器件,所述器件复位方法包括:
确定复位控制信息,所述复位控制信息包括所述板卡上待进行复位操作的目标器件;
基于与所述复位管理器件间的复位通信协议,将所述复位控制信息编码生成复位控制编码数据;
将所述复位控制编码数据发送至所述复位管理器件,以便所述复位管理器件解码获取所述复位控制信息,进而对所述目标器件执行复位操作。
9.一种器件复位装置,其特征在于,应用于所述板卡上与复位控制器件通信连接的复位管理器件,所述器件复位装置包括:
接收模块,用于接收所述复位控制器件发送的复位控制编码数据;
解码模块,用于基于与所述复位控制器件间的复位通信协议,对所述复位控制编码数据进行解码以获取复位控制信息;所述复位控制信息用于指定所述板卡上的目标器件;
复位模块,用于对所述目标器件执行复位操作。
10.一种板卡上的器件复位装置,其特征在于,应用于与所述板卡上的复位管理器件通信连接的复位控制器件,所述器件复位装置包括:
确定模块,用于确定复位控制信息,所述复位控制信息包括所述板卡上待进行复位操作的目标器件;
编码模块,用于基于与所述复位管理器件间的复位通信协议,将所述复位控制信息编码生成复位控制编码数据;
发送模块,用于将所述复位控制编码数据发送至所述复位管理器件,以便所述复位管理器件解码获取所述复位控制信息,进而对所述目标器件执行复位操作。
11.一种逻辑器件,其特征在于,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序以实现如权利要求1至7任一项或者如权利要求8所述的器件复位方法。
12.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质中存储有计算机程序,所述计算机程序被处理器执行时用以实现如权利要求1至7任一项或者如权利要求8所述的器件复位方法。
CN202010953659.4A 2020-09-11 2020-09-11 一种板卡上的器件复位方法、装置、逻辑器件及存储介质 Pending CN112051913A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010953659.4A CN112051913A (zh) 2020-09-11 2020-09-11 一种板卡上的器件复位方法、装置、逻辑器件及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010953659.4A CN112051913A (zh) 2020-09-11 2020-09-11 一种板卡上的器件复位方法、装置、逻辑器件及存储介质

Publications (1)

Publication Number Publication Date
CN112051913A true CN112051913A (zh) 2020-12-08

Family

ID=73611432

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010953659.4A Pending CN112051913A (zh) 2020-09-11 2020-09-11 一种板卡上的器件复位方法、装置、逻辑器件及存储介质

Country Status (1)

Country Link
CN (1) CN112051913A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113093639A (zh) * 2021-03-31 2021-07-09 联想(北京)有限公司 可编程逻辑器件的功率控制方法、装置及电子设备

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1394085A (zh) * 2001-06-25 2003-01-29 华为技术有限公司 复位控制电路及其实现方法
CN101192848A (zh) * 2006-11-24 2008-06-04 大唐移动通信设备有限公司 实现主备单板双机复位和在线信息的方法及系统
CN102508533A (zh) * 2011-09-21 2012-06-20 迈普通信技术股份有限公司 一种复位控制装置和方法
CN106936599A (zh) * 2015-12-31 2017-07-07 上海微电子装备有限公司 PowerPC远程复位系统及其复位方法
CN111596747A (zh) * 2020-05-21 2020-08-28 深圳市信锐网科技术有限公司 一种部件复位方法、装置、设备及可读存储介质

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1394085A (zh) * 2001-06-25 2003-01-29 华为技术有限公司 复位控制电路及其实现方法
CN101192848A (zh) * 2006-11-24 2008-06-04 大唐移动通信设备有限公司 实现主备单板双机复位和在线信息的方法及系统
CN102508533A (zh) * 2011-09-21 2012-06-20 迈普通信技术股份有限公司 一种复位控制装置和方法
CN106936599A (zh) * 2015-12-31 2017-07-07 上海微电子装备有限公司 PowerPC远程复位系统及其复位方法
CN111596747A (zh) * 2020-05-21 2020-08-28 深圳市信锐网科技术有限公司 一种部件复位方法、装置、设备及可读存储介质

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113093639A (zh) * 2021-03-31 2021-07-09 联想(北京)有限公司 可编程逻辑器件的功率控制方法、装置及电子设备

Similar Documents

Publication Publication Date Title
CN101399654B (zh) 一种串行通信方法和装置
CN106294040B (zh) 光模块状态信息的获取方法和装置
CN112685248B (zh) 智能网卡监控日志获取方法、装置、电子设备及存储介质
CN101895549A (zh) 车辆通信网络数据转换网关及其转换方法
CN201717878U (zh) 车辆通信网络数据转换网关
US20130219229A1 (en) Fault monitoring device, fault monitoring method, and non-transitory computer-readable recording medium
CN113204510B (zh) 一种服务器管理架构和服务器
CN204633784U (zh) 一种数据传输装置
CN112051913A (zh) 一种板卡上的器件复位方法、装置、逻辑器件及存储介质
CN114625234A (zh) 一种服务器电压监控方法、装置和系统
CN101667953A (zh) 一种快速环网物理链路状态的上报方法及装置
CN104484260B (zh) 一种基于GJB289总线接口SoC的仿真监控电路
CN112637011B (zh) 数据传输方法、数据传输装置、数据传输设备及存储介质
CN115599727A (zh) 一种pcie设备带宽分配方法及相关装置
CN115729872A (zh) 一种计算设备及pcie线缆连接的检测方法
JP5418670B2 (ja) バス制御装置及びバス制御方法
CN115129552A (zh) I2c总线的传输状态监测方法、装置、设备及存储介质
CN117939129A (zh) 一种视频数据处理方法、装置、设备及介质
CN101192848A (zh) 实现主备单板双机复位和在线信息的方法及系统
CN104679678A (zh) 机架式服务器数据管理系统及方法
CN218183434U (zh) 视频编解码卡及视频编解码装置
CN113296998B (zh) 数据通信异常恢复方法、装置、电子设备及存储介质
CN116679991B (zh) 存储器的启动管理方法、系统、设备及存储介质
CN116521459A (zh) 一种高速串行总线配置检测方法、装置、设备及存储介质
CN112688906B (zh) 一种自协商方法及装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20201208