CN112003994B - 摄像设备、其控制方法和非暂时性计算机可读存储介质 - Google Patents

摄像设备、其控制方法和非暂时性计算机可读存储介质 Download PDF

Info

Publication number
CN112003994B
CN112003994B CN202010459647.6A CN202010459647A CN112003994B CN 112003994 B CN112003994 B CN 112003994B CN 202010459647 A CN202010459647 A CN 202010459647A CN 112003994 B CN112003994 B CN 112003994B
Authority
CN
China
Prior art keywords
synchronization
signal
synchronization signal
unit
cpu
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202010459647.6A
Other languages
English (en)
Other versions
CN112003994A (zh
Inventor
三河睦
北村和也
山下智也
小杉尊道
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Publication of CN112003994A publication Critical patent/CN112003994A/zh
Application granted granted Critical
Publication of CN112003994B publication Critical patent/CN112003994B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/06Generation of synchronising signals
    • H04N5/067Arrangements or circuits at the transmitter end
    • H04N5/073Arrangements or circuits at the transmitter end for mutually locking plural sources of synchronising signals, e.g. studios or relay stations
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/06Generation of synchronising signals
    • H04N5/067Arrangements or circuits at the transmitter end
    • H04N5/0675Arrangements or circuits at the transmitter end for mixing the synchronising signals with the picture signal or mutually
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/50Constructional details
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/50Constructional details
    • H04N23/54Mounting of pick-up tubes, electronic image sensors, deviation or focusing coils
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/50Constructional details
    • H04N23/55Optical parts specially adapted for electronic image sensors; Mounting thereof
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/60Control of cameras or camera modules
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/60Control of cameras or camera modules
    • H04N23/62Control of parameters via user interfaces
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/765Interface circuits between an apparatus for recording and another apparatus
    • H04N5/77Interface circuits between an apparatus for recording and another apparatus between a recording apparatus and a television camera
    • H04N5/772Interface circuits between an apparatus for recording and another apparatus between a recording apparatus and a television camera the recording apparatus and the television camera being placed in the same enclosure
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/91Television signal processing therefor
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/79Processing of colour television signals in connection with recording
    • H04N9/80Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback
    • H04N9/804Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback involving pulse code modulation of the colour picture signal components
    • H04N9/8042Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback involving pulse code modulation of the colour picture signal components involving data reduction

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Human Computer Interaction (AREA)
  • Studio Devices (AREA)

Abstract

本发明提供了摄像设备、其控制方法和非暂时性计算机可读存储介质。摄像设备包括:输入端子,用于与其它摄像设备同步;生成单元,用于使用摄像单元生成视频信号;第一检测单元,用于检测第一同步信号的输入;第二检测单元,用于检测第二同步信号的输入;第一同步单元,用于执行用于基于第一同步信号来对视频信号进行同步的第一同步处理;第二同步单元,用于执行用于基于第二同步信号来对视频信号进行同步的第二同步处理;以及控制单元,用于执行控制以使得:在执行第二同步处理期间检测到第一同步信号的情况下,停止第二同步处理并且执行第一同步处理。

Description

摄像设备、其控制方法和非暂时性计算机可读存储介质
技术领域
本发明涉及摄像设备、其控制方法和非暂时性计算机可读存储介质。
背景技术
当使用多个摄像机拍摄图像时,使来自摄像机的视频信号与时间码同步,然后使用同步的视频以进行编辑。来自摄像机的视频信号通常是通过输入诸如三电平同步信号和黑脉冲(black and burst)信号等的专用同步信号(以下为“同步锁相(GENLOCK,GL)信号”)来同步的,而时间码是通过输入时间码信号(以下为“TC信号”)来同步的。因此,需要连接两个线缆:一个用于GL信号,并且一个用于TC信号。
然而,还存在如下的技术,该技术通过在单个线缆上传输GL信号和TC信号来使得安装期间的连接更容易(例如,日本特开2012-253599)。然而,这种技术需要特殊的线缆,因此仅在有限的情况下使用。
近年来,还出现了使用TC信号来对视频信号进行同步的摄像机。使用TC信号的同步处理使得可以使用单个线缆来执行视频信号的同步处理和时间码的同步处理这两者,这使得安装期间的连接更容易。虽然电影与电视工程师协会(SMPTE)对TC信号进行了标准化,但关于抖动的规定是宽松的。这导致同步期间的相位噪声比使用GL信号时的相位噪声更大,从而可能造成相位同步精度(即,同步源的相位可以匹配得多紧密)的下降。因此,可以设想分别设置GL信号输入端子(以下为“同步锁相端子”)和TC信号输入端子(以下为“时间码端子”),其中用户通过菜单等选择哪个信号要用于同步。
设置有同步锁相端子和时间码端子这两者的摄像机存在如下的问题,即:根据线缆连接至端子或从端子移除的顺序,可能无法实现期望的视频信号同步,从而导致用户误识别正用于同步的信号。
例如,在线缆连接至时间码端子以执行时间码同步、然后线缆连接至同步锁相端子以精确地同步视频信号的情况下,将首先使用TC信号对视频信号进行同步。这意味着视频信号将不使用GL信号进行同步,但用户可能会继续他或她的工作而不会注意到这一点。即使他或她注意到了,也需要改变菜单设置等以使GL信号优先,这使得操作复杂化。
另外,在使多个照相机同步时,存在单个GL信号按顺序逐一连接至照相机(即,线缆在同步完成之后断开,然后连接至下一个摄像机)的情况。然后,TC信号按顺序逐一连接以用于时间码同步。如果GL信号在视频信号同步完成之后断开,则照相机将以拥塞同步(Jam Sync)模式进行操作,其中拥塞同步模式是基本上同步的状态。然而,如果TC信号在该状态下连接,则将使用TC信号来执行同步,这可能导致同步精度的下降。
发明内容
本发明是鉴于前述问题实现的,其提供了如下的技术,该技术在能够输入多种类型的同步信号的情况下使得可以使用用户期望的同步信号来执行视频信号同步处理,而无需复杂的操作。
一些摄像机省略了同步锁相端子,以实现更小型化的尺寸。利用这样的摄像机,可以设想采用如下的结构,在该结构中,设置有同步锁相端子的扩展单元被连接以能够实现使用GL信号的同步。然而,存在如下的问题,即:在尽管扩展单元没有正连接、也在菜单中选择使用GL信号的同步的情况下,将保持不执行使用TC信号的同步处理。相反,还存在如下的风险,即:尽管扩展单元正连接并且GL信号正被输入到同步锁相端子,也将使用TC信号来执行同步。本发明还提供了用于解决这些问题的技术。
根据本发明的第一方面,提供了一种摄像设备,其具有用于与其它摄像设备同步的输入端子,所述摄像设备包括:生成单元,用于通过使用摄像单元拍摄图像来生成视频信号;第一检测单元,用于检测第一同步信号的输入;第二检测单元,用于检测第二同步信号的输入;第一同步单元,用于执行用于基于所述第一同步信号来对所述视频信号进行同步的第一同步处理;第二同步单元,用于执行用于基于所述第二同步信号来对所述视频信号进行同步的第二同步处理;以及控制单元,用于执行控制以使得:在执行所述第二同步处理期间、所述第一检测单元检测到所述第一同步信号的情况下,停止所述第二同步处理并且执行所述第一同步处理。
根据本发明的第二方面,提供了一种摄像设备的控制方法,所述摄像设备具有用于与其它摄像设备同步的输入端子,所述控制方法包括:(a)通过使用摄像单元拍摄图像来生成视频信号;(b)检测第一同步信号的输入;(c)检测第二同步信号的输入;(d)执行用于基于所述第一同步信号来对所述视频信号进行同步的第一同步处理;(e)执行用于基于所述第二同步信号来对所述视频信号进行同步的第二同步处理;以及(f)执行控制以使得:在执行所述第二同步处理期间、在所述检测(b)中检测到所述第一同步信号的情况下,停止所述第二同步处理并且执行所述第一同步处理。
根据本发明的第三方面,提供了一种非暂时性计算机可读存储介质,其存储程序,所述程序在由摄像设备的计算机读取并执行时使所述摄像设备执行所述摄像设备的控制方法的步骤,所述摄像设备具有用于与其它摄像设备同步的输入端子,所述控制方法包括:(a)通过使用摄像单元拍摄图像来生成视频信号;(b)检测第一同步信号的输入;(c)检测第二同步信号的输入;(d)执行用于基于所述第一同步信号来对所述视频信号进行同步的第一同步处理;(e)执行用于基于所述第二同步信号来对所述视频信号进行同步的第二同步处理;以及(f)执行控制以使得:在执行所述第二同步处理期间、在所述检测(b)中检测到所述第一同步信号的情况下,停止所述第二同步处理并且执行所述第一同步处理。
根据本发明,可以根据情况使用第一同步信号或第二同步信号来执行视频信号同步处理,而无需复杂的操作。
根据以下(参考附图)对典型实施例的说明,本发明的其它特征将变得明显。
附图说明
图1是示出第一实施例中所应用的摄像设备的框图。
图2A~2C是示出根据第一实施例的摄像设备所执行的控制序列的流程图。
图3是示出根据第一实施例的摄像设备所执行的控制序列的流程图。
图4A~4C是示出根据第一实施例的摄像设备所执行的控制序列的流程图。
图5A~5F是示出第一摄像设备的显示单元中的显示示例的图。
图6是示出根据第二实施例的摄像设备的框图。
图7A~7C是示出根据第二实施例的摄像设备所执行的控制序列的流程图。
图8是示出根据第二实施例的摄像设备所执行的控制序列的流程图。
图9A和9B是示出第二摄像设备的显示单元中的显示示例的图。
具体实施方式
以下,将参考附图来详细说明实施例。注意,以下实施例不旨在限制所要求保护的发明的范围。在实施例中描述了多个特征,但并不限制本发明需要所有这样的特征,并且可以适当地组合多个这样的特征。此外,在附图中,向相同或相似的结构赋予相同的附图标记,并且省略其重复说明。
第一实施例
图1是示出第一实施例中所应用的用作摄像机的摄像设备100的框图。摄像设备100包括用于从外部输入GL信号和TC信号的端子。
CPU 101通过执行ROM 102中所存储的控制程序来执行各种类型的控制。本实施例假定,ROM 102是可重写的非易失性存储器。RAM 103用作CPU 101执行程序时的工作区域以存储各种类型的数据等。RAM 103还用于存储视频数据。除了程序之外,ROM 102还可以保持诸如菜单等的显示数据等。
CPU 101通过操作单元(利用各种类型的开关和按钮以及触摸面板构成)106来接收用户操作所产生的信号,并控制各个处理单元。例如,CPU 101可以通过向记录处理单元112发送指示来开始记录和停止记录等。在进行了菜单操作的情况下,CPU 101还可以将从ROM 102中读出的显示数据发送至显示处理单元110以显示菜单。
同步信号生成单元105基于来自电压控制晶体振荡器(VCXO)104的时钟来生成视频的水平同步信号和垂直同步信号,并将这些同步信号供给至各个单元。图像与水平同步信号和垂直同步信号同步地被拍摄和显示(输出)。
摄像单元107被配置为包括诸如调焦透镜、变焦透镜、光圈和快门等的光学单元,并且对从外部进入的光学图像执行期望光学处理以在摄像装置108上形成图像。摄像装置108执行用于将形成的光学图像转换为电信号的处理,并将由转换获得的电信号发送至视频信号处理单元109。摄像装置108利用CCD或CMOS传感器等构成。
视频信号处理单元109通过对从摄像装置108获得的电信号执行诸如A/D转换和放大等的图像处理来生成数字视频数据(拍摄图像数据)。视频数据在必要时保持在RAM 103中,并且还可以在必要时发送至显示处理单元110和记录处理单元112等而不先保持在RAM103中。
显示处理单元110对视频信号处理单元109所生成的视频数据、记录处理单元112所重放的视频数据以及来自CPU 101的显示数据等进行合成,并将结果作为视频信号输出到显示面板111。显示面板111显示来自显示处理单元110的视频信号。显示面板111可以与摄像机分开,即,可以例如是外部监视器。
记录处理单元112具有用于对视频信号进行压缩(编码)和解压缩(解码)的功能。记录处理单元112对视频信号处理单元109所生成的视频数据进行编码,并将编码后的数据作为运动图像文件记录到记录介质113中。MPEG2(运动图像专家组)、H.264和H.265等可以作为编码格式的示例给出。在从CPU 101接收到重放运动图像文件的指示时,记录处理单元112从记录介质113中读出期望的运动图像文件并对该文件进行解码以生成视频数据。
记录介质113例如是诸如可移除闪存卡等的可随机访问的记录介质。记录介质113可以使用安装/移除机构(未示出)附接到摄像机和从摄像机移除。CPU 101通过诸如FAT文件系统等的已知文件系统来管理作为文件记录到记录介质113中的各种类型的数据。
CPU 101还生成时间码。一般地,时间码由时、分、秒、帧、字段位和用户位构成。CPU101将当前时间码保持在RAM 103中,并在视频信号处理单元109生成视频数据时为视频数据分配时间码。然后,CPU 101使所保持的时间码前进。分配给视频数据的时间码由显示处理单元110叠加显示在视频数据上,并由记录处理单元112连同视频数据一起记录在运动图像文件中。如果通过菜单操作等改变了时间码,则CPU 101用新的时间码覆盖被保持的时间码。
同步锁相信号检测单元115检测是否正从外部向同步锁相端子114输入GL信号。这里,GL信号例如是三电平同步信号或黑脉冲信号。CPU 101可以通过询问同步锁相信号检测单元115来获取GL信号的输入状态。当检测到GL信号时,CPU 101指示同步处理单元120开始使用GL信号的同步处理。
同步锁相信号处理单元116从GL信号中提取视频的水平同步信号和垂直同步信号,并将这些同步信号发送至同步处理单元120。
同样,时间码信号检测单元118检测是否正从外部向时间码端子117输入TC信号。CPU 101可以通过询问时间码信号检测单元118来获取TC信号的输入状态。当检测到TC信号时,CPU 101指示同步处理单元120开始使用TC信号的同步处理。
时间码信号处理单元119从TC信号中提取时间码并向CPU 101通知该时间码。时间码以每帧进行更新,因此CPU 101以每帧获得时间码,并验证时间码是否正确。如果时间码正确,则CPU 101用经验证的时间码覆盖RAM 103中所保持的时间码。
此外,时间码信号处理单元119从TC信号中提取视频的水平同步信号和垂直同步信号,并将这些同步信号发送至同步处理单元120。
在从CPU 101接收到开始同步处理的指示时,同步处理单元120对VCXO 104执行PLL控制,以抵消来自同步信号生成单元105的水平同步信号和来自同步锁相信号处理单元116或时间码信号处理单元119的水平同步信号之间的相位差。当同步信号生成单元105所生成的水平同步信号和目标水平同步信号之间的相位差落到预定范围内时,同步处理单元120向CPU 101通知水平同步完成。
接着,CPU 101向同步处理单元120询问来自同步信号生成单元105的垂直同步信号和来自同步锁相信号处理单元116或时间码信号处理单元119的垂直同步信号之间的相位差。CPU 101向同步信号生成单元105通知该相位差。作为响应,同步信号生成单元105将输出垂直同步信号的定时偏移与该相位差相等的量,以使垂直同步信号之间的相位差在预定范围内。
注意,如果仅检测到GL信号和TC信号其中之一,则可以将这些检测到的信号中的一个用作同步的目标。然而,如果检测到这两个信号,则可以设想如下的方法,其中允许用户通过菜单设置等来选择要使用哪个信号。
图5A~5F示出显示面板111中所显示的菜单画面的示例。在图5A中,附图标记300表示显示面板的画面,并且菜单301包含关于同步信号的可选择项的三个示例。当用户在该菜单中选择表示为“锁定到时间码端子”的项302时,同步处理将始终使用TC信号,而GL信号检测将被忽略。当选择表示为“锁定到GENLOCK端子”的项303时,同步处理将始终使用GL信号,而TC信号将仅用于获取时间码本身。当选择表示为“GENLOCK端子优先”的项304时,在仅检测到TC信号的情况下,将使用TC信号来执行同步处理;然而,在检测到GL信号的情况下,即使同时检测到TC信号,也将使用GL信号来开始同步处理。注意,只要用户不对同步设置进行任何特定改变,就维持同步设置,因此假定同步设置存储在非易失性存储器(ROM 102)中。
根据以上结构,摄像机内部的水平同步信号和垂直同步信号可以与GL信号或TC信号同步。此时,CPU 101可以使显示处理单元110显示表示同步处理正在进行的图标或表示同步处理完成的图标等。
在图5B中,图标305表示正使用GL信号执行同步,而在图5C中,图标306表示正使用TC信号执行同步。因此,用户可以理解当前正使用哪个同步信号来进行同步,这使得可以防止使用期望同步信号以外的信号来执行同步处理。
可以设想通过使图标305和306闪烁、改变大小或改变颜色等来表示同步处理的状态。例如,可以设想使图标305和306闪烁来表示同步处理已经开始但同步尚未完成的状态。另外,可以设想在检测到信号但同步信号与来自摄像设备的视频的分辨率或帧频等不匹配、因此不可以进行同步的情况下,将图标的颜色改变为红色等。
在同步状态下、在正输入的GL信号或TC信号的水平同步信号的相位发生变化的情况下,继续针对VCXO 104的PLL控制使得可以跟随该相位变化。另一方面,在垂直同步信号的相位发生变化的情况下,向CPU 101通知已失去同步。CPU 101向同步信号生成单元105通知相位差,并使得调整垂直同步信号的输出定时。
同步处理单元120具有拥塞同步(Jam Sync)模式。当从同步锁相端子114或时间码端子117移除线缆时,同步锁相信号检测单元115或时间码信号检测单元118向CPU 101通知不能检测到相应信号。然后,CPU 101指示同步处理单元120进入拥塞同步模式。在拥塞同步模式下,对VCXO 104执行PLL控制,以维持在移除线缆之前生效的最后同步状态。此外,即使在电源关闭、然后再次开启的情况下,也维持电源关闭之前的拥塞同步状态。例如,可以设想使用如下的方法,即:以即使在照相机的电源被切断的情况下也继续操作的诸如RTC等的时钟(频率小于或等于帧频)为基准,保持该时钟和水平/垂直同步信号相位差,并在电源被再次开启之后基于该相位差来恢复状态。
然而,在拥塞同步模式下,信号可能随着时间的经过而失去同步。可以维持同步的时间长度取决于VCXO的诸如能力、温度和电压等的条件,但例如,假定VCXO的输出时钟相对于目标值的最大差值为+0.05ppm。对于分辨率为1920×1080并且帧频为30fps的视频,如果同步信号的视频时钟为恰好74.25MHz,则直到同步偏离单个线为止的时间为:
包含消隐间隔的样本/线数
=2200个水平样本/1125个垂直线
每单个样本的时间差(秒)
=1/74.25MHz-1/(74.25MHz×(1+0.05ppm))
每秒的时间差(秒)
=2200×1125×30×每单个样本的时间差
直到同步偏离单个线(2200个样本)为止的时间(秒)
=2200/74.25MHz÷每秒的时间差≈592秒。
在确定了歪斜的容许量的情况下,可以通过上式来计算拥塞同步模式有效的时间,并且CPU 101可以指示显示处理单元110显示有效时间。
接着将参考图2A~2C、3和4A~4C中的流程图来说明根据本实施例的摄像设备100在信号线缆连接至同步锁相端子114和时间码端子117的情况下所执行的同步控制。假定与这些流程图有关的程序存储在ROM 102中并由CPU 101执行。
在步骤S200中,CPU 101判断摄像设备100当前是否正记录视频。在CPU 101判断为正记录视频的情况下,不执行同步处理,因此处理返回至步骤S200。然而,在CPU 101判断为没有正记录视频的情况下,处理进入步骤S201。
在步骤S201中,CPU 101判断用作同步信号的信号的当前设置。在CPU 101判断为选择了“GENLOCK端子优先”的情况下,处理进入步骤S202。然而,在CPU 101判断为选择了“锁定到时间码端子”的情况下,处理进入步骤S219,并且在CPU 101判断为选择了“锁定到GENLOCK端子”的情况下,处理进入步骤S220。如上所述,该判断是根据用户在图5A所示的同步信号选择菜单301中选择了“锁定到时间码端子”302、“锁定到GENLOCK端子”303和“GENLOCK端子优先”304中的哪一个来进行的。
在步骤S202中,CPU 101基于来自同步锁相信号检测单元115的信号来判断是否正从外部输入GL信号。在CPU 101判断为正输入GL信号的情况下,处理进入步骤S203,而在CPU101判断为没有正输入GL信号的情况下,处理进入步骤S209。
在步骤S203中,CPU 101控制同步处理单元120,以从正自外部输入的GL信号中提取水平同步信号和垂直同步信号,并开始使用这些信号的同步处理。然后,CPU 101使处理进入步骤S204。
在步骤S204中,CPU 101再次判断是否正从外部输入GL信号。在CPU 101判断为正输入GL信号的情况下,处理进入步骤S205,而在CPU 101判断为没有正输入GL信号的情况下,处理进入步骤S229(图4A),以退出使用GL信号的同步处理。这里,在同步未完成的情况下(在相位差不在预定值内的情况下),还可以设想执行用于停止同步处理、然后返回至步骤S200而不是进入步骤S229的控制。
在步骤S205中,CPU 101计算从GL信号中提取的水平和垂直同步信号与摄像设备100中所生成的同步信号之间的相位差,并将该相位差与预先设置的阈值进行比较。在CPU101判断为相位差在阈值内的情况下,处理进入步骤S206,而在CPU 101判断为相位差不在阈值内的情况下,处理返回至步骤S204。这里,说明将再次参考图5A~5F。在相位差在阈值内的情况下,认为同步完成。正因如此,CPU 101显示图5B所示的图标305,以表示使用GL信号的同步完成。当情况并非如此时,CPU 101以闪烁的方式显示图标305。这足以使状态彼此区分开,因此代替使显示点亮/闪烁,可以使颜色例如在蓝色和红色之间变化。
在步骤S206中,CPU 101判断摄像设备100中的同步信号选择菜单设置是否已改变为“锁定到时间码端子”。在CPU 101判断为设置已改变的情况下,处理进入步骤S229(图4A)以退出使用GL信号的同步处理,而在CPU 101判断为设置尚未改变的情况下,处理进入步骤S207。
在步骤S207中,CPU 101判断是否正向摄像设备100输入TC信号。在CPU 101判断为正输入TC信号的情况下,处理进入步骤S208,而在CPU 101判断为没有正输入TC信号的情况下,处理返回至步骤S204。
在步骤S208中,CPU 101从自外部输入的TC信号中获得时间码,并覆盖当前保持在摄像设备100内的时间码。此后,CPU 101使处理返回至步骤S204。
在步骤S209中,CPU 101基于来自时间码信号检测单元118的信号来判断是否正从设备的外部输入TC信号。在CPU 101判断为正输入TC信号的情况下,处理进入步骤S210,而在CPU 101判断为没有正输入TC信号的情况下,处理返回至步骤S200。
在步骤S210中,CPU 101控制同步处理单元120,以从自外部输入的TC信号中提取水平同步信号和垂直同步信号,并开始使用这些信号的同步处理。然后,CPU 101使处理进入步骤S211。
在步骤S211中,CPU 101判断是否正从外部输入GL信号。在CPU 101判断为正输入GL信号的情况下,处理进入步骤S217,而在CPU 101判断为没有正输入GL信号的情况下,处理进入步骤S212。
在步骤S212中,CPU 101计算从输入TC信号中提取的水平和垂直同步信号与摄像设备100中所生成的同步信号之间的相位差,并将计算出的相位差与预先设置的预定值(阈值)进行比较。在CPU 101判断为相位差在预定值内的情况下,处理进入步骤S213,而在CPU101判断为相位差不在预定值内的情况下,处理返回至步骤S211。这里,说明将再次参考图5A~5F。相位差在预定值内表示同步完成。正因如此,CPU 101显示图5C所示的图标306,以表示使用TC信号的同步完成。当情况并非如此时,CPU 101以闪烁的方式显示图标306,以表示同步尚未完成。
在步骤S213中,CPU 101判断摄像设备100中的同步信号选择菜单设置是否已改变为“锁定到时间码端子”。在CPU 101判断为设置已改变为“锁定到时间码端子”的情况下,处理进入步骤S226(图3),而在CPU 101判断为设置尚未改变的情况下,处理进入步骤S214。
在步骤S214中,CPU 101判断摄像设备100中的同步信号选择菜单设置是否已改变为“锁定到同步锁相端子”。在CPU 101判断为设置已改变为“锁定到同步锁相端子”的情况下,处理进入步骤S229(图4A)以退出使用TC信号的同步处理,而在CPU 101判断为设置尚未改变的情况下,处理进入步骤S215。
在步骤S215中,CPU 101基于来自时间码信号检测单元118的信号来判断是否正向时间码端子输入TC信号。在CPU 101判断为正输入TC信号的情况下,处理进入步骤S216,而在CPU 101判断为没有正输入TC信号的情况下,处理进入步骤S229(图4A),以退出使用TC信号的同步处理。
在步骤S216中,CPU 101从自外部输入的TC信号获得时间码,并覆盖当前保持在摄像设备100内的时间码。此后,CPU 101使处理返回至步骤S211。
在步骤S217中,CPU 101判断摄像设备100当前是否正记录。在CPU 101判断为摄像设备100当前正记录的情况下,处理进入步骤S212,而不执行使用GL信号的同步处理。然而,在CPU 101判断为摄像设备100当前没有正记录的情况下,处理进入步骤S218,以执行使用GL信号的同步处理。
在步骤S218中,CPU 101停止使用TC信号的同步处理。然后,CPU 101通过使处理进入步骤S203,来开始使用GL信号的同步处理。
在步骤S219中,CPU 101基于来自时间码信号检测单元118的信号来判断是否正从外部输入TC信号。在CPU 101判断为正从外部输入TC信号的情况下,处理进入步骤S224,而在CPU 101判断为没有正输入TC信号的情况下,处理返回至步骤S200。
在步骤S220中,CPU 101基于来自同步锁相信号检测单元115的信号来判断是否正从外部输入GL信号。在CPU 101判断为正从外部输入GL信号的情况下,处理进入步骤S203,其中开始使用GL信号的同步处理。然而,在CPU 101判断为没有正输入GL信号的情况下,处理进入步骤S221。
在步骤S221中,CPU 101判断摄像设备100中的同步信号选择菜单设置是否已改变为“锁定到时间码端子”。在CPU 101判断为设置已改变为“锁定到时间码端子”的情况下,处理返回至步骤S200,而在CPU 101判断为设置尚未改变为“锁定到时间码端子”的情况下,处理进入步骤S222。
在步骤S222中,CPU 101基于来自时间码信号检测单元118的信号来判断是否正从外部输入TC信号。在CPU 101判断为正输入TC信号的情况下,处理进入步骤S223,而在CPU101判断为没有正输入TC信号的情况下,处理返回至步骤S200。
在步骤S223中,CPU 101从自外部输入的TC信号获得时间码,并覆盖当前保持在摄像设备100中的时间码。然后,CPU 101使处理返回至步骤S220。
在步骤S224(图3)中,CPU 101控制同步处理单元120,以从自外部输入的TC信号中提取水平同步信号和垂直同步信号,并开始使用这些信号的同步处理。然后,CPU 101使处理进入步骤S225。
在步骤S225中,CPU 101求出从输入的TC信号中提取的水平和垂直同步信号与摄像设备100内所生成的同步信号之间的相位差,并将该相位差与预先设置的预定值(阈值)进行比较。在CPU 101判断为相位差在预定值内的情况下,处理进入步骤S226,而在CPU 101判断为相位差不在预定值内的情况下,处理返回至步骤S225。这里,说明将再次参考图5A~5F。在相位差在预定值内的情况下,CPU 101显示图5C中所示的图标306,以表示使用TC信号的同步完成。然而,在相位差超过预定值的情况下,CPU 101以闪烁的方式显示图标306。
在步骤S226中,CPU 101判断同步信号选择菜单设置是否已改变为“锁定到时间码端子”以外的设置。在CPU 101判断为设置已改变为“锁定到时间码端子”以外的设置的情况下,处理进入步骤S229(图4A)以退出使用TC信号的同步处理,而在CPU 101判断为设置尚未改变的情况下,处理进入步骤S227。
在步骤S227中,CPU 101基于来自时间码信号检测单元118的信号来判断是否正从外部输入TC信号。在CPU 101判断为正输入TC信号的情况下,处理进入步骤S228,而在CPU101判断为没有正输入TC信号的情况下,处理进入步骤S229以退出该同步处理。
在步骤S228中,CPU 101从自外部输入的TC信号获得时间码,并覆盖当前保持在摄像设备100内的时间码。此后,CPU 101使处理返回至步骤S225。
在步骤S229(图4A)中,CPU 101开始拥塞同步模式。这里,说明将再次参考图5A~5F。图5D中的附图标记307表示半透明图标(其表示拥塞同步生效)的显示示例,并且使用该显示使得可以向用户通知拥塞同步生效。
在步骤S230中,CPU 101判断是否正从外部输入GL信号。在CPU 101判断为正输入GL信号的情况下,处理返回至步骤S200以退出拥塞同步模式,而在CPU 101判断为没有正输入GL信号的情况下,处理进入步骤S231。
在步骤S231中,CPU 101参考用作同步信号的信号的设置。在CPU 101判断为选择了“同步锁相优先”作为同步信号被选择的情况下,处理进入步骤S232,而在CPU 101判断为未选择“同步锁相优先”的情况下,处理返回至步骤S200。
在步骤S232中,CPU 101基于来自操作单元106等的信号,来判断是否已请求关闭摄像设备100的电源。在CPU 101判断为已请求关闭电源的情况下,处理进入步骤S253,而在尚未进行这种请求的情况下,处理进入步骤S233。
在步骤S233中,CPU 101将拥塞同步可能持续时间与从使用GL信号的同步处理由于没有检测到GL信号而已停止时起到当前时间的时间跨度(即,拥塞同步持续时间)进行比较(这里,“拥塞同步持续时间”具体是从已开始步骤S229的处理时起到当前时间所经过的时间量)。在CPU 101判断为拥塞同步可能持续时间比拥塞同步持续时间长的情况下,处理进入步骤S234,而在CPU 101判断为拥塞同步可能持续时间不比拥塞同步持续时间长的情况下,处理返回至步骤S200。这里,说明将再次参考图5A~5F。图5F中的附图标记309表示拥塞同步模式中的状态画面的示例。通过以这种方式向用户通知拥塞同步可能持续时间,用户可以判断是否可以维持同步直到他或她的工作完成为止。
在步骤S234中,CPU 101判断摄像设备100当前是否正在记录。在CPU 101判断为摄像设备100当前正在记录的情况下,处理返回至步骤S230,而在CPU 101判断为摄像设备100当前未在记录的情况下,处理进入步骤S235。
在步骤S235中,CPU 101基于来自时间码信号检测单元118的信号来判断是否正从外部输入TC信号。在CPU 101判断为正输入TC信号的情况下,处理进入步骤S236,而在CPU101判断为没有正输入TC信号的情况下,处理返回至步骤S230。
在步骤S236中,CPU 101在显示面板111上显示用于选择是否要执行使用TC信号的同步处理的选择菜单,然后使处理进入步骤S237。这里,说明将再次参考图5A~5F。图5E中的附图标记308表示该选择菜单的示例。此时,CPU 101也可以向用户通知拥塞同步可能持续时间。
在步骤S237中,CPU 101判断用户通过选择菜单进行的选择的结果。在用户选择了执行使用TC信号的同步处理的选项的情况下,CPU 101使处理进入步骤S238,而在用户尚未选择该选项的情况下,处理进入步骤S245。
在步骤S238中,CPU 101控制同步处理单元120,以从自外部输入的TC信号中提取水平同步信号和垂直同步信号,并开始使用这些信号的同步处理。然后,CPU 101使处理进入步骤S239。
在步骤S239中,CPU 101基于来自同步锁相信号检测单元115的信号来判断是否正从外部输入GL信号。在CPU 101判断为正输入GL信号的情况下,处理返回至步骤S229以退出使用TC信号的同步处理,而在CPU 101判断为没有正输入GL信号的情况下,处理进入步骤S240。
在步骤S240中,CPU 101计算从输入的TC信号中提取的水平和垂直同步信号与摄像设备100中所生成的同步信号之间的相位差,并将该相位差与预先设置的预定值进行比较。在CPU 101判断为相位差在预定值内的情况下,处理进入步骤S241,而在相位差不在预定值内的情况下,处理返回至步骤S239。
在步骤S241中,CPU 101判断同步信号选择菜单设置是否已改变为“锁定到时间码端子”。在CPU 101判断为设置已改变为“锁定到时间码端子”的情况下,处理进入步骤S226,而在CPU 101判断为设置尚未改变的情况下,处理进入步骤S242。
在步骤S242中,CPU 101判断摄像设备100中的同步信号选择菜单设置是否已改变为“锁定到同步锁相端子”。在CPU 101判断为设置已改变为“锁定到同步锁相端子”的情况下,处理返回至步骤S229以退出使用TC信号的同步处理,而在CPU 101判断为设置尚未改变的情况下,处理进入步骤S243。
在步骤S243中,CPU 101基于来自时间码信号检测单元118的信号来判断是否正从外部输入TC信号。在CPU 101判断为正输入TC信号的情况下,处理进入步骤S244,而在CPU101判断为没有正输入TC信号的情况下,处理返回至步骤S229以退出使用TC信号的同步处理。
在步骤S244中,CPU 101从自外部输入的TC信号获得时间码,并覆盖当前保持在摄像设备100内的时间码。此后,CPU 101使处理返回至步骤S239。
在步骤S245中,CPU 101基于来自同步锁相信号检测单元115的信号来判断是否正从外部输入GL信号。在CPU 101判断为正从外部输入GL信号的情况下,处理返回至步骤S200,而在没有正输入GL信号的情况下,处理进入步骤S246。
在步骤S246中,CPU 101判断同步信号选择菜单设置是否已改变为“同步锁相端子优先”。在设置已改变的情况下,处理进入步骤S247,而在设置尚未改变的情况下,处理返回至步骤S200。
在步骤S247中,CPU 101基于来自时间码信号检测单元118的信号来判断是否正从外部输入TC信号。在CPU 101判断为正输入TC信号的情况下,处理进入步骤S248,而在CPU101判断为没有正输入TC信号的情况下,处理进入步骤S230。
在步骤S248中,CPU 101从自外部输入的TC信号获得时间码,并覆盖当前保持在摄像设备100内的时间码。然后,CPU 101使处理进入步骤S249。
在步骤S249中,CPU 101判断用户是否已通过操作单元106请求关闭摄像设备100的电源。在CPU 101判断为已请求关闭电源的情况下,处理进入步骤S253,而在CPU 101判断为尚未进行这种请求的情况下,处理进入步骤S250。
在步骤S250中,CPU 101将拥塞同步模式开始后经过的时间量(拥塞同步持续时间)与拥塞同步可能持续时间进行比较。在CPU 101判断为拥塞同步持续时间比拥塞同步可能持续时间短的情况下,处理进入步骤S245。另一方面,在CPU 101判断为拥塞同步持续时间等于或长于拥塞同步可能持续时间的情况下,处理进入步骤S251。
在步骤S251中,CPU 101在显示面板111上显示用于选择是否要执行使用TC信号的同步处理的选择菜单,然后使处理进入步骤S252。图5E中的附图标记308表示此时显示的选择菜单的示例。此时,还向用户通知拥塞同步可能持续时间。
在步骤S252中,CPU 101判断用户是否选择了执行使用TC信号的同步处理的选项。在CPU 101判断为选择了执行使用TC信号的同步处理的选项的情况下,处理进入步骤S238,而在CPU 101判断为没有选择该选项的情况下,处理返回至步骤S200。
在步骤S253中,CPU 101将拥塞同步持续时间和拥塞同步可能持续时间记录在ROM102中。然后,CPU 101使处理进入步骤S254。
在步骤S254中,CPU 101基于电源关闭请求而关闭摄像设备100的电源。此时,CPU101从定时器(未示出)获得电源关闭的时间,并将该时间存储在ROM 102中。然后,CPU 101使处理进入步骤S255。
在步骤S255中,CPU 101基于电源开启请求而开启摄像设备100的电源。然后,CPU101使处理进入步骤S256。
在步骤S256中,CPU 101读出ROM 102中所记录的、电源关闭的时间,并根据读出的时间和定时器当前表示的时间之间的差来计算自电源关闭后所经过的时间。然后,将所经过的时间加至拥塞同步持续时间,以更新拥塞同步持续时间。然后,CPU 101使处理进入步骤S257。
在步骤S257中,CPU 101将拥塞同步持续时间与拥塞同步可能持续时间进行比较。在CPU 101判断为拥塞同步持续时间比拥塞同步可能持续时间短的情况下,处理返回至步骤S229,但是在CPU 101判断为拥塞同步持续时间不比拥塞同步可能持续时间短的情况下(即,在加了自电源关闭后所经过的时间的拥塞同步持续时间比拥塞同步可能持续时间长的情况下),处理返回至步骤S200。
根据迄今所说明的本实施例,在同步锁相端子优先模式期间、在线缆连接至时间码端子117以执行时间码同步处理,然后线缆连接至同步锁相端子114以精确地同步视频信号的情况下,视频信号的同步处理可以首先使用TC信号来执行,然后转变至使用GL信号的视频信号的同步处理。此时可以省去让用户显式地打开同步信号选择菜单以改变设置的负担。此外,如果在视频信号同步完成之后断开GL信号,则照相机将以作为同步状态的拥塞同步进行操作。根据本实施例,如果在该状态下连接TC信号,则可以防止使用TC信号执行同步处理,这使得可以防止精度的下降。
尽管以上实施例描述了TC信号和GL信号作为包括同步信号的信号的示例,但配置并不限于此。可以使用通过网络线路获得的TC信号,并且可以采用用于相位匹配的分组通信信息。
另外,尽管以上实施例描述了使用图标作为用于识别是使用TC信号、GL信号还是拥塞同步来执行同步的识别信息,但是可以使用不同的颜色或大小等来识别同步,并且可以使用不同的颜色或大小等来表示状态(例如,当前是否正在进行用于实现同步的处理,或者状态是否已经是同步状态)。
第二实施例
上述的第一实施例参考图1说明了摄像设备100的结构和处理。作为另一实施例,第二实施例将说明与摄像设备100的结构等效、但使用扩展单元等来扩展功能的结构。
根据本第二实施例的摄像设备包括用于连接各种类型的扩展单元的接口。图6是示出根据本第二实施例的摄像设备400以及经由接口450连接的扩展单元401的框图。以下将参考摄像设备400和连接至该摄像设备400的扩展单元401的结构来说明使用该结构执行的同步处理。与图1中相同的结构将被赋予相同的附图标记,并且将省略说明。
如图6所示,根据本第二实施例的摄像设备400没有图1所示的同步锁相端子114。正因如此,可以通过将由同步锁相端子114、同步锁相信号检测单元115和同步锁相信号处理单元116构成的扩展单元401连接(或安装)到摄像设备400来执行使用GL信号的视频同步处理。打开摄像设备400中所设置的扩展槽上的盖,并将扩展单元401插入到该槽中。
扩展单元检测单元402检测扩展单元是否连接至接口450(检测从断开状态到连接状态的变化或从连接状态到断开状态的变化),并向CPU 101发送表示检测结果的信号。接口450是通用接口,因此多种类型的扩展单元可以附接至该接口。扩展单元检测单元402经由接口450从连接的扩展单元401获得用于识别扩展单元401的ID值,并将该ID值通信至CPU101。CPU 101可以通过对照表示可以连接的扩展单元的ID表(未示出)验证所获得的ID值来判断连接的扩展单元的类型,该表预先存储在ROM 102中。换句话说,CPU 101可以判断连接的单元是否是包括同步锁相端子114的扩展单元,因此可以区分已连接不包括同步锁相端子114的扩展单元的情况。
接着将参考图7A~7C和8中的流程图来说明已与扩展单元401连接的摄像设备400在信号线缆连接至同步锁相端子114和时间码端子117的情况下所执行的同步控制处理。注意,与图2A~2C、3和4A~4C所示的同步处理中相同的部分将被赋予相同的附图标记,并且将省略说明。还应当注意,图7B、7C和8所示的处理中的“C”分支与图4A中的步骤S229相对应。
在步骤S501中,CPU 101使用从扩展单元检测单元402通信的信息,来判断包括同步锁相端子114的扩展单元401是否连接至摄像设备400。在CPU 101判断为扩展单元401已连接的情况下,处理进入步骤S201,而在CPU 101判断为扩展单元401未连接的情况下,处理进入步骤S219。因此,在扩展单元不包括同步锁相端子114的情况下,不管同步信号选择设置如何,都进行控制以使得始终执行使用TC信号的同步处理。
在处理已进入步骤S201的情况下,CPU 101执行与上述的第一实施例中相同的处理。例如,在步骤S202中、在CPU 101基于来自同步锁相信号检测单元115的信号判断为正输入GL信号的情况下,处理进入步骤S203,其中开始使用GL信号的同步处理。然后,CPU 101使处理进入步骤S506。
在步骤S506中,CPU 101使用从扩展单元检测单元402通信的信息,来判断包括同步锁相端子114的扩展单元401是否连接至摄像设备400。在CPU 101判断为包括同步锁相端子114的扩展单元401已连接的情况下,处理进入步骤S204,而在CPU 101判断为包括同步锁相端子114的扩展单元401未连接的情况下,处理进入步骤S507。
在步骤S507中,CPU 101向用户通知扩展单元401已被移除并且摄像设备400的结构已改变(无法执行使用GL信号的同步处理)。在图9B中,附图标记602表示用于向用户通知结构已改变的确认画面的示例。
在处理已进入步骤S219的情况下,CPU 101基于来自时间码信号检测单元的信号来判断是否正在输入TC信号。在CPU 101判断为正输入TC信号的情况下,处理进入步骤S502,而在CPU 101判断为没有正输入TC信号的情况下,处理返回至步骤S200。
在步骤S502(图8)中,CPU 101使用从扩展单元检测单元402通信的信息,来判断包括同步锁相端子114的扩展单元401是否连接至摄像设备400。在CPU 101判断为包括同步锁相端子114的扩展单元401已连接的情况下,处理进入步骤S503,而在CPU 101判断为包括同步锁相端子114的扩展单元401未连接的情况下,处理进入步骤S224。
在步骤S503中,CPU 101在显示面板111中显示用于允许用户选择是否要进行使用TC信号的同步的选择菜单。这是为了向用户通知:在尽管正存在同步锁相端子114、但同步信号选择也被设置为“锁定到时间码端子”的情况下,将开始使用TC信号的同步。图9A中的附图标记601表示该选择画面的示例。然后,在步骤S504中,CPU 101判断是否选择了用于开始使用TC信号的同步的选项(用户是否在选择菜单中选择了“是”)。在CPU 101判断为选择了用于开始使用TC信号的同步的选项的情况下,处理进入步骤S224,在步骤S224中开始使用TC信号的同步。另一方面,在CPU 101判断为尚未选择用于开始使用TC信号的同步的选项的情况下,处理进入步骤S505,在步骤S505中同步信号选择设置被改变为“锁定到同步锁相端子”。然后,CPU 101使处理返回至步骤S200,并且作为如前所述的步骤S201中的判断的结果而进入使用GL信号的同步处理。尽管说明提到了将同步信号设置改变为“锁定到同步锁相端子”,但是可以设想存储原始设置值、然后一旦扩展单元401被移除则将设置恢复为所存储的设置值。
此后的处理与第一实施例中所说明的图2A~2C、3和4A~4C的流程图中的处理相同。
根据迄今所说明的本第二实施例,在尽管扩展单元没有正连接、但也设置“锁定到同步锁相端子”的情况下,可以防止维持不执行使用TC信号的同步处理的情况。此外,可以防止尽管扩展单元被连接并且GL信号被输入到同步锁相端子114、也执行使用TC信号的同步处理的情况。此时可以省去让用户显式地打开同步信号选择菜单以改变设置的负担。
尽管以上描述了本发明的优选实施例,但本发明并不限于具体实施例,并且不脱离本发明的本质精神的所有变化都意在包括在本发明的范围内。上述的一些实施例可以适当地组合。
其它实施例
本发明的实施例还可以通过如下的方法来实现,即,通过网络或者各种存储介质将执行上述实施例的功能的软件(程序)提供给系统或装置,该系统或装置的计算机或是中央处理单元(CPU)、微处理单元(MPU)读出并执行程序的方法。
虽然参考典型实施例说明了本发明,但应当理解,本发明不限于所公开的典型实施例。以下权利要求书的范围应被给予最广泛的理解,以包含所有这样的修改以及等同结构和功能。

Claims (22)

1.一种摄像设备,其具有用于与其它摄像设备同步的输入端子,所述摄像设备包括:
生成单元,用于通过使用摄像单元拍摄图像来生成视频信号;
第一检测单元,用于检测第一同步信号的输入,其中所述第一同步信号是同步锁相信号;
第二检测单元,用于检测第二同步信号的输入,其中所述第二同步信号是时间码信号;
第一同步单元,用于执行用于使所述视频信号的相位和所述第一同步信号的相位匹配以使所述视频信号与所述第一同步信号同步的第一同步处理;
第二同步单元,用于执行用于使所述视频信号的相位和所述第二同步信号的相位匹配以使所述视频信号与所述第二同步信号同步的第二同步处理;
时间码分配单元,用于将基于所述第二同步信号的时间码分配给所述视频信号;以及
控制单元,用于执行控制以使得:在执行所述第二同步处理期间、所述第一检测单元检测到所述第一同步信号的情况下,停止所述第二同步处理并且执行所述第一同步处理,
其中,即使停止基于所述第二同步信号的所述第二同步处理,所述控制单元也在输入所述第二同步信号期间更新所述时间码分配单元所分配的时间码。
2.根据权利要求1所述的摄像设备,
其中,所述第一同步信号是能够以比所述第二同步信号高的精度执行同步的信号。
3.根据权利要求1所述的摄像设备,
其中,所述同步锁相信号是三电平同步信号或黑脉冲信号。
4.根据权利要求1所述的摄像设备,
其中,所述控制单元执行控制以使得:在所述第二同步处理期间、所述第一检测单元检测到所述第一同步信号的输入的情况下,在记录视频期间不执行所述第一同步处理。
5.根据权利要求4所述的摄像设备,
其中,所述控制单元执行控制以使得:在所述第二同步处理期间、所述第一检测单元检测到所述第一同步信号的输入的情况下,在记录视频期间不执行所述第一同步处理,并且响应于所述视频的记录结束而开始所述第一同步处理。
6.根据权利要求1所述的摄像设备,还包括:
显示控制单元,用于使得在显示单元中显示表示是正使用所述第一同步信号执行同步处理、还是正使用所述第二同步信号执行同步处理的信息。
7.根据权利要求1所述的摄像设备,还包括:
设置单元,用于响应于用户作出的选择来将所述第一同步信号和所述第二同步信号其中之一设置为在同步处理中优先使用。
8.根据权利要求7所述的摄像设备,
其中,所述控制单元执行控制以使得:
在所述第一同步信号已被所述设置单元设置为优先使用的情况下,在执行所述第二同步处理期间、所述第一检测单元检测到所述第一同步信号时,停止所述第二同步处理并且执行所述第一同步处理;以及
在所述第一同步信号尚未被所述设置单元设置为优先使用的情况下,即使在执行所述第二同步处理期间、所述第一检测单元检测到所述第一同步信号,也继续所述第二同步处理。
9.根据权利要求7所述的摄像设备,
其中,所述设置单元响应于用户作出的选择而设置优先使用所述第一同步信号的设置、使用所述第一同步信号的设置、以及使用所述第二同步信号的设置其中之一。
10.根据权利要求1所述的摄像设备,
其中,所述控制单元执行控制以:
在所述第一同步单元正执行用于同步的处理的状态下、所述第一同步信号的输入停止的情况下,转变至用于维持最后的同步状态的拥塞同步;
在所述拥塞同步期间、所述第二检测单元检测到所述第二同步信号的情况下,维持所述拥塞同步,直到在转变至所述拥塞同步之后经过了预定时间量为止;以及
在经过了所述预定时间量之后,转变至通过所述第二同步单元使用所述第二同步信号进行的同步。
11.根据权利要求10所述的摄像设备,
其中,所述控制单元包括通知单元,该通知单元用于在所述拥塞同步期间向用户通知所述拥塞同步生效。
12.根据权利要求10所述的摄像设备,
其中,在所述拥塞同步期间、所述第二检测单元检测到所述第二同步信号的情况下,所述控制单元显示选择画面以供用户指示是否要转变至通过所述第二同步单元进行的同步处理。
13.根据权利要求12所述的摄像设备,
其中,所述控制单元显示所述选择画面,直到在转变至所述拥塞同步之后经过了所述预定时间量为止。
14.根据权利要求10所述的摄像设备,
其中,所述控制单元包括显示单元,该显示单元显示所述拥塞同步能够维持的剩余时间量。
15.根据权利要求10所述的摄像设备,
其中,在所述拥塞同步期间所述摄像设备的电源从开启到关闭、然后再次开启的情况下,所述控制单元将所述电源关闭持续的时间加至所述拥塞同步生效持续的时间。
16.根据权利要求1所述的摄像设备,其中,在所述第一同步处理中,所述第一同步单元调整所述视频信号的相位,以使得所述视频信号和所述第一同步信号之间的相位差落在预定范围内,以及
在所述第二同步处理中,所述第二同步单元调整所述视频信号的相位,以使得所述视频信号和所述第二同步信号之间的相位差落在预定范围内。
17.根据权利要求1所述的摄像设备,其中,在所述第一同步处理中,所述第一同步单元使所述视频信号的水平同步信号的相位和所述第一同步信号的水平同步信号的相位匹配,并且使所述视频信号的垂直同步信号的相位和所述第一同步信号的垂直同步信号的相位匹配,以及
在所述第二同步处理中,所述第二同步单元使所述视频信号的水平同步信号的相位和所述第二同步信号的水平同步信号的相位匹配,并且使所述视频信号的垂直同步信号的相位和所述第二同步信号的垂直同步信号的相位匹配。
18.一种摄像设备,其具有用于与其它摄像设备同步的输入端子,所述摄像设备包括:
生成单元,用于通过使用摄像单元拍摄图像来生成视频信号;
接口,用于连接扩展单元,所述扩展单元包括第一输入端子和用于检测针对所述第一输入端子的第一同步信号的输入的第一检测单元;
检测单元,用于检测所述扩展单元是连接至所述接口还是未连接至所述接口;
第二输入端子;
第二检测单元,用于检测针对所述第二输入端子的第二同步信号的输入;
第一同步单元,用于执行用于基于所述第一同步信号来对所述视频信号进行同步的第一同步处理;
第二同步单元,用于执行用于基于所述第二同步信号来对所述视频信号进行同步的第二同步处理;以及
控制单元,用于执行控制以使得:在执行所述第二同步处理期间、所述第一检测单元检测到所述第一同步信号的情况下,停止所述第二同步处理并且执行所述第一同步处理,
其中,在所述检测单元检测到所述扩展单元未连接的情况下,所述控制单元将同步锁定至使用所述第二同步单元的同步。
19.根据权利要求18所述的摄像设备,
其中,所述控制单元包括如下的单元,该单元在进行了仅使用所述第二同步单元的设置的状态下、所述检测单元检测到所述扩展单元连接的情况下,显示用于选择是否要从所述第二同步单元改变为所述第一同步单元的菜单并接受来自用户的选择。
20.根据权利要求18所述的摄像设备,
其中,所述控制单元包括通知单元,该通知单元用于在所述检测单元检测到所述扩展单元未连接的情况下,向用户通知不能使用所述第一同步信号。
21.一种摄像设备的控制方法,所述摄像设备具有用于与其它摄像设备同步的输入端子,所述控制方法包括:
(a)通过使用摄像单元拍摄图像来生成视频信号;
(b)检测第一同步信号的输入,其中所述第一同步信号是同步锁相信号;
(c)检测第二同步信号的输入,其中所述第二同步信号是时间码信号;
(d)执行用于使所述视频信号的相位和所述第一同步信号的相位匹配以使所述视频信号与所述第一同步信号同步的第一同步处理;
(e)执行用于使所述视频信号的相位和所述第二同步信号的相位匹配以使所述视频信号与所述第二同步信号同步的第二同步处理;
(f)将基于所述第二同步信号的时间码分配给所述视频信号;以及
(g)执行控制以使得:在执行所述第二同步处理期间、在所述检测(b)中检测到所述第一同步信号的情况下,停止所述第二同步处理并且执行所述第一同步处理,
其中,即使停止基于所述第二同步信号的所述第二同步处理,也在输入所述第二同步信号期间更新所述分配(f)中所分配的时间码。
22.一种非暂时性计算机可读存储介质,其存储程序,所述程序在由摄像设备的计算机读取并执行时使所述摄像设备执行所述摄像设备的控制方法的步骤,所述摄像设备具有用于与其它摄像设备同步的输入端子,所述控制方法包括:
(a)通过使用摄像单元拍摄图像来生成视频信号;
(b)检测第一同步信号的输入,其中所述第一同步信号是同步锁相信号;
(c)检测第二同步信号的输入,其中所述第二同步信号是时间码信号;
(d)执行用于使所述视频信号的相位和所述第一同步信号的相位匹配以使所述视频信号与所述第一同步信号同步的第一同步处理;
(e)执行用于使所述视频信号的相位和所述第二同步信号的相位匹配以使所述视频信号与所述第二同步信号同步的第二同步处理;
(f)将基于所述第二同步信号的时间码分配给所述视频信号;以及
(g)执行控制以使得:在执行所述第二同步处理期间、在所述检测(b)中检测到所述第一同步信号的情况下,停止所述第二同步处理并且执行所述第一同步处理,
其中,即使停止基于所述第二同步信号的所述第二同步处理,也在输入所述第二同步信号期间更新所述分配(f)中所分配的时间码。
CN202010459647.6A 2019-05-27 2020-05-27 摄像设备、其控制方法和非暂时性计算机可读存储介质 Active CN112003994B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2019098809A JP7340957B2 (ja) 2019-05-27 2019-05-27 撮像装置及びその制御方法及びプログラム
JP2019-098809 2019-05-27

Publications (2)

Publication Number Publication Date
CN112003994A CN112003994A (zh) 2020-11-27
CN112003994B true CN112003994B (zh) 2024-01-05

Family

ID=73467274

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010459647.6A Active CN112003994B (zh) 2019-05-27 2020-05-27 摄像设备、其控制方法和非暂时性计算机可读存储介质

Country Status (3)

Country Link
US (1) US11240405B2 (zh)
JP (1) JP7340957B2 (zh)
CN (1) CN112003994B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2022042832A (ja) * 2020-09-03 2022-03-15 キヤノン株式会社 撮像装置、撮像装置の制御方法、システム、及び、プログラム
JP2022182839A (ja) * 2021-05-28 2022-12-08 キヤノン株式会社 情報処理装置およびその制御方法

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007049218A (ja) * 2005-08-05 2007-02-22 Matsushita Electric Ind Co Ltd クロック切替装置
JP2007288581A (ja) * 2006-04-18 2007-11-01 Canon Inc 画像記録装置、撮像装置、制御方法、及びプログラム
JP2009038764A (ja) * 2007-08-03 2009-02-19 Hitachi Kokusai Electric Inc 映像信号多重伝送装置及び映像信号多重伝送装置を用いた撮像装置
CN101959022A (zh) * 2009-07-17 2011-01-26 深圳泰山在线科技有限公司 一种同步电路和摄像装置及其同步曝光控制方法
JP2012049980A (ja) * 2010-08-30 2012-03-08 Canon Inc 撮像装置
JP2012151795A (ja) * 2011-01-21 2012-08-09 Sony Corp 映像記録装置と映像記録制御方法
JP2012253599A (ja) * 2011-06-03 2012-12-20 Sony Corp 立体映像撮像システム及び同期制御方法
JP2013141070A (ja) * 2011-12-28 2013-07-18 Canon Inc 撮像装置及び撮像方法
CN103475811A (zh) * 2012-06-06 2013-12-25 佳能株式会社 摄像设备及其控制方法、镜头设备及其控制方法

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001346121A (ja) * 2000-05-31 2001-12-14 Nec Corp 2画面機能付き表示装置
CN1300972C (zh) * 2003-07-14 2007-02-14 松下电器产业株式会社 时钟信号切换装置、时钟信号切换方法、数据总线切换装置及数据总线切换方法
KR100734310B1 (ko) * 2006-02-03 2007-07-02 삼성전자주식회사 영상 신호 처리 장치의 동기 검출기 및 그 동기 검출기를포함하는 동기 선택 장치
JP5855538B2 (ja) * 2012-06-28 2016-02-09 カシオ計算機株式会社 撮像装置、撮像システム、撮像方法及びプログラム
US9866732B2 (en) * 2015-10-12 2018-01-09 Timecode Systems Limited Synchronizing data between personal and timecode devices
JP2017176318A (ja) * 2016-03-29 2017-10-05 ソニー・オリンパスメディカルソリューションズ株式会社 医療用立体観察装置、医療用立体観察方法、プログラム、及び医療用立体観察システム

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007049218A (ja) * 2005-08-05 2007-02-22 Matsushita Electric Ind Co Ltd クロック切替装置
JP2007288581A (ja) * 2006-04-18 2007-11-01 Canon Inc 画像記録装置、撮像装置、制御方法、及びプログラム
JP2009038764A (ja) * 2007-08-03 2009-02-19 Hitachi Kokusai Electric Inc 映像信号多重伝送装置及び映像信号多重伝送装置を用いた撮像装置
CN101959022A (zh) * 2009-07-17 2011-01-26 深圳泰山在线科技有限公司 一种同步电路和摄像装置及其同步曝光控制方法
JP2012049980A (ja) * 2010-08-30 2012-03-08 Canon Inc 撮像装置
JP2012151795A (ja) * 2011-01-21 2012-08-09 Sony Corp 映像記録装置と映像記録制御方法
JP2012253599A (ja) * 2011-06-03 2012-12-20 Sony Corp 立体映像撮像システム及び同期制御方法
JP2013141070A (ja) * 2011-12-28 2013-07-18 Canon Inc 撮像装置及び撮像方法
CN103475811A (zh) * 2012-06-06 2013-12-25 佳能株式会社 摄像设备及其控制方法、镜头设备及其控制方法
CN107465876A (zh) * 2012-06-06 2017-12-12 佳能株式会社 摄像设备、镜头单元及其控制方法和存储介质

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
Enabling_a_Platform_for_Habitat_and_Marine_Assessment_with_Real_Time_Monitoring_and_Synchronous_Databasing;Alex Silverman;OCEANS 2018 MTS/IEEE Charleston;全文 *
基于视频图像边缘检测技术的斜拉桥振动研究;徐旻杰;硕士学位论文;全文 *

Also Published As

Publication number Publication date
JP2020195041A (ja) 2020-12-03
JP7340957B2 (ja) 2023-09-08
CN112003994A (zh) 2020-11-27
US20200382680A1 (en) 2020-12-03
US11240405B2 (en) 2022-02-01

Similar Documents

Publication Publication Date Title
JP4654974B2 (ja) 撮影装置および撮影方法
US7432972B2 (en) Method of controlling digital photographing apparatus, and digital photographing apparatus utilizing the method
CN112003994B (zh) 摄像设备、其控制方法和非暂时性计算机可读存储介质
KR101652304B1 (ko) 촬상장치, 클라이언트 장치, 촬상 시스템, 촬상장치의 제어 방법, 클라이언트 장치의 제어 방법, 및 촬상 시스템의 제어 방법
US10032482B2 (en) Moving image generating apparatus, moving image generating method and storage medium
JP2012049825A (ja) 通信装置
US11381787B2 (en) Image capturing apparatus, method for controlling same, and non-transitory computer-readable storage medium
KR101445206B1 (ko) 촬상장치
JP2010050573A (ja) 撮像装置およびその制御方法、
JP7477993B2 (ja) 撮像装置及びその制御方法及びプログラム
US11689348B2 (en) Electronic apparatus and method for controlling the same, and non-transitory computer-readable storage medium
JP2009135888A (ja) 画像処理装置及びその制御方法
US11102408B2 (en) Output apparatus and control method thereof
JP2009159094A (ja) 撮像装置
JP5892053B2 (ja) 撮像装置、撮像方法及びプログラム
JP7477992B2 (ja) 撮像装置及びその制御方法及びプログラム
US20220247932A1 (en) Display control device and display control method
US20230098499A1 (en) Image capturing apparatus and method of controlling the same
JP6593515B2 (ja) 撮像装置、装置の制御プログラム及び撮像方法
JP6504919B2 (ja) 動画記録装置、その制御方法、およびプログラム、並びに記憶媒体
JP2023095508A (ja) 撮像装置及びその制御方法及びプログラム
JP2020166198A (ja) 撮像装置及びその制御方法
JP2016009964A (ja) 信号処理装置
JP2018056788A (ja) 制御装置、制御方法、及びプログラム
JP2008205926A (ja) 画像処理装置及び記録時間算出方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant