CN111627376B - 过流保护电路、显示装置及其驱动电路、过流保护方法 - Google Patents

过流保护电路、显示装置及其驱动电路、过流保护方法 Download PDF

Info

Publication number
CN111627376B
CN111627376B CN202010555560.9A CN202010555560A CN111627376B CN 111627376 B CN111627376 B CN 111627376B CN 202010555560 A CN202010555560 A CN 202010555560A CN 111627376 B CN111627376 B CN 111627376B
Authority
CN
China
Prior art keywords
signal
circuit
gate input
input signals
voltage value
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202010555560.9A
Other languages
English (en)
Other versions
CN111627376A (zh
Inventor
袁先锋
王建军
刘晓石
许俊波
王睿
刘媛媛
乔玄玄
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Hefei Xinsheng Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Hefei Xinsheng Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Hefei Xinsheng Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202010555560.9A priority Critical patent/CN111627376B/zh
Publication of CN111627376A publication Critical patent/CN111627376A/zh
Priority to US17/781,288 priority patent/US11875713B2/en
Priority to PCT/CN2021/094150 priority patent/WO2021254062A1/zh
Application granted granted Critical
Publication of CN111627376B publication Critical patent/CN111627376B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/18Timing circuits for raster scan displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/006Electronic inspection or testing of displays and display drivers, e.g. of LED or LCD displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G3/2096Details of the interface to the display terminal specific for a flat panel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H3/00Apparatus or processes specially adapted for the manufacture of impedance networks, resonating circuits, resonators
    • H03H3/007Apparatus or processes specially adapted for the manufacture of impedance networks, resonating circuits, resonators for the manufacture of electromechanical resonators or networks
    • H03H3/08Apparatus or processes specially adapted for the manufacture of impedance networks, resonating circuits, resonators for the manufacture of electromechanical resonators or networks for the manufacture of resonators or networks using surface acoustic waves
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0278Details of driving circuits arranged to drive both scan and data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0294Details of sampling or holding circuits arranged for use in a driver for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/04Display protection
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/12Test circuits or failure detection circuits included in a display system, as permanent part thereof
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/86Generating pulses by means of delay lines and not covered by the preceding subgroups

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Acoustics & Sound (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Multimedia (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本公开提供一种过流保护电路、显示装置及其驱动电路、过流保护方法,应用于显示技术领域,解决显示装置中由于显示信号出现异常而导致栅极输入信号出现异常,进而导致显示异常及显示面板损坏的问题。过流保护电路被配置为对输入至栅极驱动电路的多个栅极输入信号进行连续侦测,包括:依次耦接的采样子电路、延时判断子电路和计数控制子电路。过流保护电路在侦测出多个栅极输入信号中有电压值大于第一预设电压值的栅极输入信号,且满足设定条件的情况下,输出用于切断显示装置的系统板向显示装置的驱动电路的信号输入的第二控制信号。上述过流保护电路用于显示装置的驱动电路中。

Description

过流保护电路、显示装置及其驱动电路、过流保护方法
技术领域
本公开涉及显示技术领域,尤其涉及一种过流保护电路、显示装置的驱动电路、显示装置、过流保护方法。
背景技术
在显示装置中,时序控制器的功能为,接收系统板所输入的显示信号,对显示信号进行处理,生成源极驱动电路和栅极驱动电路的工作时序,从而源极驱动电路和栅极驱动电路根据所接收的信号,驱动显示面板进行显示,在显示信号出现异常的情况下,时序控制器根据显示信号所生成的源极驱动电路和栅极驱动电路的工作时序也会出现异常,从而影响显示装置的正常显示,且会对显示面板产生损坏。
发明内容
本公开提供一种过流保护电路、显示装置的驱动电路、显示装置、过流保护方法,以解决在根据异常的显示信号生成的栅极驱动电路的工作时序出现异常的情况下,影响显示装置的正常显示,对显示面板造成损坏的问题。
为了解决上述问题,本公开的实施例采用如下技术方案:
一方面,提供一种过流保护电路,该过流保护电路被配置为对输入至栅极驱动电路的多个栅极输入信号进行连续侦测;所述过流保护电路包括:采样子电路、延时判断子电路和计数控制子电路。
所述采样子电路被配置为,获取所述多个栅极输入信号,筛选出所述多个栅极输入信号中电压值大于第一预设电压值的一个栅极输入信号,作为采样栅极输入信号;及,根据所述采样栅极输入信号生成并输出第一控制信号;其中,所述第一预设电压值为,栅极输入信号的电压正常状态与过流状态的临界电压值。
延时判断子电路与所述采样子电路耦接,所述延时判断子电路被配置为,接收所述采样子电路输出的第一控制信号,对所述第一控制信号进行第一预设时间的延时,判断经过延时的第一控制信号的电压值相较延时前是否有下降,若否,则输出计数信号。
计数控制子电路与所述延时判断子电路耦接,所述计数控制子电路被配置为,接收所述延时判断子电路输出的计数信号,并根据所述计数信号进行计数;在计数次数达到预设次数的情况下,输出第二控制信号,所述第二控制信号用于切断显示装置的系统板向显示装置的驱动电路的信号输入。
本公开所提供的过流保护电路具有如下有益效果:
本公开的一些实施例所提供的过流保护电路包括依次耦接的采样子电路、延时判断子电路和计数控制子电路,通过采样子电路、延时判断子电路和计数控制子电路对输入至栅极驱动电路的多个栅极输入信号进行连续侦测,从而能够实现对多个栅极输入信号的实时侦测,并在栅极输入信号出现过流异常的情况下,能够被准确地侦测到,并在侦测到出现异常的情况下输出第二控制信号,切断电源信号的输入,停止显示装置的电能供应,从而保护显示面板和整个驱动电路,避免对显示面板造成损坏。
在一些实施例中,所述采样子电路包括:信号筛选单元;所述信号筛选单元被配置为接收所述多个栅极输入信号,筛选出所述多个栅极输入信号中电压值大于所述第一预设电压值的一个栅极输入信号,作为采样栅极输入信号。
在一些实施例中,所述采样子电路还包括:与所述信号筛选单元耦接的信号处理单元;所述信号处理单元被配置为接收所述信号筛选单元输出的采样栅极输入信号,对所述采样栅极输入信号进行去干扰和放大处理,根据经过去干扰和放大处理的采样栅极输入信号和第二预设电压值生成第一控制信号,并输出所述第一控制信号;其中,所述第二预设电压值与对所述采样栅极输入信号进行去干扰和放大处理的放大倍数有关。
在一些实施例中,所述信号处理单元包括:降噪子单元、放大子单元和比较子单元。所述降噪子单元被配置为接收所述信号筛选单元输出的采样栅极输入信号,对所述采样栅极输入信号进行去干扰处理,并输出经过去干扰处理的采样栅极输入信号。放大子单元与所述降噪子单元耦接,所述放大子单元被配置为接收所述降噪子单元输出的经过去干扰处理的采样栅极输入信号,对所述经过去干扰处理的采样栅极输入信号进行放大处理,并输出经过去干扰和放大处理的采样栅极输入信号。比较子单元与所述放大子单元耦接,所述比较子单元被配置为接收所述放大子单元输出的经过去干扰和放大处理的采样栅极输入信号,根据所述经过去干扰和放大处理的采样栅极输入信号和所述第二预设电压值生成第一控制信号,并输出所述第一控制信号。
在一些实施例中,所述信号筛选单元被配置为接收所述多个栅极输入信号,筛选出所述多个栅极输入信号中电压值最大的一个栅极输入信号,将所筛选出的栅极输入信号的电压值与所述第一预设电压值比较;在所筛选出的栅极输入信号的电压值大于所述第一预设电压值的情况下,将该栅极输入信号作为采样栅极输入信号。
在一些实施例中,所述多个栅极输入信号的数量为x,所述信号筛选单元2511包括n级筛选器组,第i级筛选器组包括2(n-i)个筛选器;其中,x为大于或等于3的正整数,n为大于或等于2的正整数,i在[1,n]的正整数的集合内依次取值。
一个筛选器具有两个输入端和一个输出端;第i+1级筛选器组中的一个筛选器的两个输入端与第i级筛选器组中的两个筛选器的输出端分别耦接。第1级筛选器组被配置为获取所述多个栅极输入信号,第1级筛选器组中的各筛选器被配置为接收所述多个栅极输入信号中的两个栅极输入信号,并将所接收的两个栅极输入信号中电压值较大的一个栅极输入信号输出。
第i+1级筛选器组被配置为接收第i级筛选器组所输出的栅极输入信号,第i+1级筛选器组中的各筛选器被配置为,接收所述第i级筛选器组所输出的栅极输入信号中的两个栅极输入信号,并将所接收的两个栅极输入信号中电压值较大的一个栅极输入信号输出。第n级筛选器组中的筛选器被配置为接收第n-1级筛选器组输出的两个栅极输入信号,筛选出该两个栅极输入信号中电压值较大的一个栅极输入信号,并将所筛选出的栅极输入信号的电压值与所述第一预设电压值比较,在该栅极输入信号的电压值大于所述第一预设电压值的情况下,将该栅极输入信号作为采样栅极输入信号。
在一些实施例中,所述信号筛选单元还包括开关控制子单元。所述开关控制子单元与所述第1级筛选器组耦接,被配置为控制所述第1级筛选器组中的各筛选器打开或关闭。
在一些实施例中,所述延时判断子电路包括:延时单元和判断单元。
所述延时单元被配置为接收所述采样子电路输出的第一控制信号,对所述第一控制信号进行第一预设时间的延时,输出经过延时的第一控制信号。判断单元与所述延时单元耦接,所述判断单元被配置为接收所述采样子电路输出的第一控制信号,和所述延时单元输出的经过延时的第一控制信号,判断延时前与延时后第一控制信号的电压值是否相等,若是,则输出计数信号。
在一些实施例中,所述第一预设时间为3μs~5μs。
在一些实施例中,所述计数控制子电路还被配置为,在计数次数没有达到所述预设次数的情况下,判断在此之后的第二预设时间之内计数次数是否有增加,若否,则将所述计数次数清零。
在一些实施例中,所述过流保护电路在侦测时序信号的控制下,在每个时钟周期内对多个栅极输入信号进行一次侦测;所述第二预设时间为一个时钟周期。
在一些实施例中,所述计数控制子电路还被配置为在所述计数次数达到预设次数的情况下,输出第三控制信号,所述第三控制信号用于切断视频信号源向所述系统板的信号输入。
在一些实施例中,所述计数控制子电路包括:计数单元和控制单元。
所述计数单元被配置为接收所述延时判断子电路输出的计数信号,并根据所述计数信号进行计数。控制单元与所述计数单元耦接,所述控制单元被配置为存储计数次数,在所述计数次数达到所述预设次数的情况下,输出第二控制信号。
另一方面,提供一种显示装置的驱动电路,包括:电源电路、时序控制器和如上所述的过流保护电路。
所述电源电路与显示装置的系统板、所述时序控制器和所述过流保护电路耦接,所述电源电路被配置为接收所述系统板所输入的电源信号,并根据所述电源信号为所述时序控制器和所述过流保护电路提供电能。
所述时序控制器还与所述系统板耦接,所述时序控制器被配置为接收系统板所输入的显示信号,根据所述显示信号生成用于输入至显示装置的栅极驱动电路的多个栅极输入信号。
所述过流保护电路还与所述时序控制器耦接。所述电源电路还被配置为接收所述过流保护电路输出的第二控制信号,并在所述第二控制信号的控制下,停止接收所述系统板输入的电源信号。
本公开的实施例提供的显示装置的驱动电路中设置过流保护电路,过流保护电路能够对多个栅极输入信号进行连续侦测,确保由于显示信号出现异常而造成的栅极输入信号的过流异常能够及时被侦测到,并在侦测到异常的瞬间输出第二控制信号,切断电源信号的输入,停止显示装置的电能供应,从而保护显示面板和整个驱动电路,避免显示装置继续运行,对显示面板3及驱动电路产生不良影响。
在一些实施例中,驱动电路还包括:源极驱动电路。所述源极驱动电路与所述电源电路和所述时序控制器耦接。所述时序控制器还被配置为根据所述显示信号生成用于输入至所述源极驱动电路的多个源极输入信号。所述源极驱动电路被配置为接收所述多个源极输入信号,并根据多个源极输入信号生成数据信号。
再一方面,提供一种显示装置,包括:如上所述的驱动电路、系统板和显示面板。所述系统板与所述驱动电路中的电源电路和时序控制器耦接,被配置为输出电源信号和显示信号。
显示面板与所述驱动电路耦接。其中,所述显示面板包括栅极驱动电路,所述栅极驱动电路与所述驱动电路中的时序控制器和电源电路耦接;所述栅极驱动电路被配置为接收所述时序控制器输出的多个栅极输入信号,根据所述多个栅极输入信号,生成并输出栅极扫描信号。
本公开实施例所提供的显示装置所能实现的有益效果,与上一方面所提供的显示装置的驱动电路所能达到的有益效果相同,在此不做赘述。
在一些实施例中,在所述驱动电路中的过流保护电路还被配置为输出第三控制信号的情况下,所述系统板还与所述驱动电路中的过流保护电路耦接。所述系统板还被配置为接收所述第三控制信号,并在所述第三控制信号的控制下,停止接收视频信号源输入的视频信号。
又一方面,提供一种过流保护方法,应用于如上所述的显示装置,所述过流保护方法包括:显示装置的系统板向显示装置的驱动电路输出电源信号和显示信号。所述驱动电路中的电源电路接收所述电源信号,并根据所述电源信号为所述驱动电路中的时序控制器和过流保护电路提供电能。所述时序控制器接收所述显示信号,根据所述显示信号生成用于输入至显示装置的栅极驱动电路的多个栅极输入信号。所述过流保护电路获取所述多个栅极输入信号,对所述多个栅极输入信号进行连续侦测,在侦测到栅极输入信号出现过流的情况下,向所述电源电路输出第二控制信号。所述电源电路接收所述第二控制信号,并在所述第二控制信号的控制下,停止接收所述系统板输入的电源信号。
本公开实施例所提供的过流保护方法所能实现的有益效果,与第一方面所提供的过流保护电路所能达到的有益效果相同,在此不做赘述。
在一些实施例中,过流保护方法还包括:所述过流保护电路对所述多个栅极输入信号进行连续侦测,在侦测到栅极输入信号出现异常的情况下,向所述系统板输出第三控制信号。所述系统板接收所述第三控制信号,并在所述第三控制信号的控制下,停止接收视频信号源输入的信号。
附图说明
为了更清楚地说明本公开中的技术方案,下面将对本公开一些实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本公开的一些实施例的附图,对于本领域普通技术人员来讲,还可以根据这些附图获得其他的附图。此外,以下描述中的附图可以视作示意图,并非对本公开实施例所涉及的产品的实际尺寸、方法的实际流程、信号的实际时序等的限制。
图1A为根据相位正常的DE信号产生CLK信号和STV信号的时序图;
图1B为根据相位异常的DE信号产生CLK信号和STV信号的时序图;
图2为根据一些实施例的显示装置的结构图;
图3为根据一些实施例的过流保护电路的一种结构图;
图4A为根据一些实施例的过流保护电路的侦测时序图;
图4B为根据一些实施例的过流保护电路的侦测时序图;
图5A为根据一些实施例的过流保护电路的另一种结构图;
图5B为根据一些实施例的过流保护电路的又一种结构图;
图6为根据一些实施例的过流保护电路中采样子电路的结构图;
图7为根据一些实施例的过流保护电路的又一种结构图;
图8A为根据一些实施例的采样筛选单元的一种结构图;
图8B为根据一些实施例的采样筛选单元的另一种结构图;
图9为根据一些实施例的判断单元的一种结构图;
图10A为根据一些实施例的过流保护方法的一种流程图;
图10B为根据一些实施例的过流保护方法的另一种流程图;
图11为根据一些实施例的过流保护方法的又一种流程图。
具体实施方式
下面将结合附图,对本公开一些实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本公开一部分实施例,而不是全部的实施例。基于本公开所提供的实施例,本领域普通技术人员所获得的所有其他实施例,都属于本公开保护的范围。
除非上下文另有要求,否则,在整个说明书和权利要求书中,术语“包括(comprise)”及其其他形式例如第三人称单数形式“包括(comprises)”和现在分词形式“包括(comprising)”被解释为开放、包含的意思,即为“包含,但不限于”。在说明书的描述中,术语“一个实施例(one embodiment)”、“一些实施例(some embodiments)”、“示例性实施例(exemplary embodiments)”、“示例(example)”、“特定示例(specific example)”或“一些示例(some examples)”等旨在表明与该实施例或示例相关的特定特征、结构、材料或特性包括在本公开的至少一个实施例或示例中。上述术语的示意性表示不一定是指同一实施例或示例。此外,所述的特定特征、结构、材料或特点可以以任何适当方式包括在任何一个或多个实施例或示例中。
以下,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。在本公开实施例的描述中,除非另有说明,“多个”的含义是两个或两个以上。
在描述一些实施例时,可能使用了“耦接”和“连接”及其衍伸的表达。例如,描述一些实施例时可能使用了术语“连接”以表明两个或两个以上部件彼此间有直接物理接触或电接触。又如,描述一些实施例时可能使用了术语“耦接”以表明两个或两个以上部件有直接物理接触或电接触。然而,术语“耦接”或“通信耦合(communicatively coupled)”也可能指两个或两个以上部件彼此间并无直接接触,但仍彼此协作或相互作用。这里所公开的实施例并不必然限制于本文内容。
本文中“适用于”或“被配置为”的使用意味着开放和包容性的语言,其不排除适用于或被配置为执行额外任务或步骤的设备。
另外,“基于”的使用意味着开放和包容性,因为“基于”一个或多个所述条件或值的过程、步骤、计算或其他动作在实践中可以基于额外条件或超出所述的值。
本公开的一些实施例提供了一种显示装置100,如图2所示,该显示装置100包括:系统板1、驱动电路2和显示面板3。
其中,系统板1与驱动电路2耦接,被配置为向驱动电路2输出电源信号c2和显示信号c1,以通过驱动电路2控制显示面板3实现显示。在一些实施例中,系统板1与视频信号源1’耦接,接收视频信号源1’输出的视频信号c7,根据所接收的视频信号c7生成电源信号c2和显示信号c1。
在一些示例中,显示面板3包括多条栅线GL、多条数据线DL和多个子像素P,多个子像素P设置在显示面板3的显示区,示例性地,多个子像素P呈阵列式布置,每个子像素P设置有像素驱动电路2,沿行方向排列成一排的子像素P与同一条栅线GL耦接,沿列方向排列成一列的子像素P与同一条数据线DL耦接。
在一些实施例中,如图2所示,上述驱动电路2包括:电源电路21、时序控制器22和源极驱动电路23。
电源电路21与显示装置100的系统板1和时序控制器22耦接,电源电路21被配置为接收系统板1所输入的电源信号c2,并根据电源信号c2为时序控制器22提供电能。
示例性地,电源电路21根据所接收的电源信号c2,生成时序控制器22工作所需要的电源电压,进而将对应的电源电压传输给时序控制器22。
时序控制器22还与栅极驱动电路31和源极驱动电路23耦接,时序控制器22被配置为接收系统板1所输入的显示信号c1,根据显示信号c1生成用于输入至显示装置100的栅极驱动电路31的多个栅极输入信号c3。时序控制器22还被配置为根据显示信号c1生成用于输入至源极驱动电路23的多个源极输入信号c4。
栅极驱动电路31与电源电路21和时序控制器22耦接,被配置为接收多个栅极输入信号c3,根据多个栅极输入信号c3生成栅极扫描信号。
源极驱动电路23与电源电路21和时序控制器22耦接,被配置为接收所述多个源极输入信号c4,并根据多个源极输入信号c4生成数据信号。
示例性地,时序控制器22所接收的来自系统板1的显示信号c1为LVDS信号,包括DE(Data Enable,数据使能)信号、HS(Hsync,行同步)信号和VS(Vsync,场同步)信号,时序控制器22根据这些信号,生成栅极驱动电路31所需要的多个栅极输入信号c3,以及源极驱动电路23所需要的多个源极输入信号c4。
其中,所述多个栅极输入信号c3是指时序控制器22所输出的控制栅极驱动电路31进行工作的控制信号,通常称为GOA(gate on array,栅极驱动电路集成在阵列基板上)信号。示例性地,多个栅极输入信号c3包括但不限于STV信号(Start Vertical,扫描开启信号)、CPV信号(Clock Pulse Vertical,栅驱动器的时钟信号),即CLK信号,还包括VDD信号和VSS信号等。在一些示例中,上述信号都不只包括一路信号,例如STV信号包括STV1、STV2…STVn,CLK信号包括CLK1、CLK2…CLKn,VDD信号也同样包括VDD1、VDD2等,根据栅极驱动电路31的具体结构,所需要的栅极输入信号c3的数量也会不同。
其中,所述多个源极输入信号c4是指时序控制器22所输出的控制源极驱动电路23进行工作的控制信号,示例性地,多个栅极输入信号c3包括但不限于STH(StartHorizontal,数据开始信号)、CPH(Clock Pulse Horizontal,源驱动器的时钟信号),即CLK信号,还包括VDD信号等。
在一些示例中,栅极驱动电路31可以以栅极驱动IC的形式,与显示面板3进行绑定,同样,源极驱动电路23也以源极驱动IC的形式,与显示面板3进行绑定,基于这种设置,驱动电路2在包括电源电路21、时序控制器22和源极驱动电路23的基础上,还包括栅极驱动电路31。
在另一些示例中,栅极驱动电路31可以为GOA电路,也即将上述栅极驱动电路31直接集成在显示面板3的阵列基板中。基于这种设置,显示面板3在包括栅线、数据线和多个子像素的基础上,还包括栅极驱动电路31,驱动电路2不包括栅极驱动电路31。
示例性地,栅极驱动电路31具有多个输出端,一个输出端与显示面板3中的一条栅线GL耦接,栅极驱动电路31根据栅极输入信号c3生成栅极扫描信号,向多条栅线GL输出栅极扫描信号,从而显示面板3中的像素驱动电路2在栅线GL传输的栅极扫描信号的控制下打开,接收数据线DL所传输的数据信号,从而实现显示。
如图2所示,上述电源电路21还与栅极驱动电路31、源极驱动电路23和显示面板3耦接,电源电路21还被配置为接收系统板1所输入的电源信号c2,并根据电源信号c2为栅极驱动电路31、源极驱动电路23和显示面板3提供电能。
示例性地,电源电路21根据所接收的电源信号c2,生成栅极驱动电路31、源极驱动电路23和显示面板3各自工作所需要的电源电压,进而将对应的电源电压分别传输给栅极驱动电路31、源极驱动电路23和显示面板3,为栅极驱动电路31、源极驱动电路23和显示面板3供电。
在一些情况下,系统板1输入至时序控制器22的显示信号c1可能会出现异常,而栅极输入信号c3是根据显示信号c1生成的,这样就会导致栅极输入信号c3中的某一个或者某几个栅极输入信号c3的电压(或电流)大于其正常状态下的电压(或电流)值,即栅极输入信号c3出现过流等异常情况。
示例性地,时序控制器22根据显示信号c1生成栅极驱动电路31所需要的多个栅极输入信号c3,以及源极驱动电路23所需要的多个源极输入信号c4,例如,时序控制器22根据DE信号生成多个栅极输入信号c3中的STV信号和CLK信号,在系统板1传输至时序控制器22的显示信号c1中的DE信号出现相位宽度异常的情况下,参照DE信号所生成的STV信号和CLK信号会出现相位紊乱。
如图1A所示,以多个栅极输入信号c3中的STV信号和CLK信号为例,在正常情况下,DE信号保持正常的相位宽度,时序控制器22根据DE信号所生成的STV信号和CLK信号的逻辑为:STV信号参考DE信号的第二个上升沿(rising),STV信号在DE信号的第二个上升沿(rising)处产生的首个上升沿,从而持续一段时间的有效电平。CLK信号参考参考DE信号的第一个上升沿(rising),CLK信号为从DE信号的第一个上升沿处固定数1843个pixel clock(像素时钟)敲出上升沿,从而持续一段时间的有效电平。这样,如图1A所示,STV信号的上升沿的出现时间早于CLK信号的上升沿的出现时间。
而在DE信号相位宽度异常的情况下,如图1B所示,DE信号的低电平宽度过长,而时序控制器22根据DE信号生成STV信号和CLK信号的逻辑不变,这样,就会造成STV信号的上升沿的出现时间与CLK信号的上升沿的出现时间比较相近,从而出现相位紊乱,即多个栅极输入信号c3出现了异常。
从而,栅极驱动电路31在出现异常的多个栅极输入信号c3的控制下会出现MultiGate(多门异常开启)现象,这种MultiGate现象会使得栅极驱动电路31异常输出产生过高电流,该过高电流经过驱动电路2和显示面板3连接形成的回路反馈给栅极输入信号c3,导致栅极输入信号c3出现过流异常。
在栅极驱动电路31输出异常,出现MultiGate现象的情况下,会导致显示面板3出现异常扫描而出现异常的显示画面,而显示面板3在异常扫描驱动下长时间显示会造成难以恢复的损伤,例如出现液晶极化或者TFT(Thin Film Transistor,薄膜晶体管)特性漂移等损伤,降低显示面板3的使用寿命。
基于此,如图2所示,本公开的一些实施例所提供的驱动电路2还包括过流保护电路25,过流保护电路25与电源电路21和时序控制器22耦接,过流保护电路25被配置为获取时序控制器22所输出的多个栅极输入信号c3,对所述多个栅极输入信号c3进行连续侦测,在侦测到栅极输入信号c3出现过流的情况下,向电源电路21输出第二控制信号c5。
其中,第二控制信号c5用于切断显示装置100的系统板1向显示装置100的驱动电路2的信号输入。
电源电路21还与过流保护电路25耦接,电源电路21还被配置为接收过流保护电路25输出的第二控制信号c5,并在第二控制信号c5的控制下,停止接收系统板1输入的电源信号c2。
由于在驱动电路2中,电源电路21被配置为向时序控制器22、过流保护电路25、源极驱动电路23等驱动电路2所包括的器件,以及显示面板3和栅极驱动电路31提供电能,一旦断电,则驱动电路2所包括的多个器件、以及显示面板3均无法运转,无法实现其功能。因此,电源电路21在接收第二控制信号c5后,在第二控制信号c5的控制下,停止接收系统板1输入的电源信号c2,这样电源电路21无法根据电源信号c2生成各器件工作所需要的电源电压,无法为时序控制器22等提供电能,从而时序控制器22、过流保护电路25、源极驱动电路23等驱动电路2所包括的器件均停止工作,例如,时序控制器22停止向栅极驱动电路31输出栅极输入信号c3,停止向源极驱动电路23输入源极输入信号c4。
基于上述介绍,本公开的一些实施例所提供的显示装置100包括系统板1、驱动电路2和显示面板3,驱动电路2中设置有过流保护电路25,在显示装置100开始工作后,过流保护电路25开启侦测流程,在显示装置100的工作过程中,过流保护电路25获取时序控制器22所输出的多个栅极输入信号c3,对所述多个栅极输入信号c3进行连续侦测,在侦测到栅极输入信号c3出现过流的情况下,向电源电路21输出第二控制信号c5,从而电源电路21接收过流保护电路25输出的第二控制信号c5,并在第二控制信号c5的控制下,停止接收系统板1输入的电源信号c2。
这样,电源电路21停止向时序控制器22以及栅极驱动电路31、源极驱动电路23、显示面板3提供电能,从而使得驱动电路2以及显示面板3停止工作,具体表现为时序控制器22停止生成栅极输入信号c3,并停止向栅极驱动电路31输出栅极输入信号c3,从而出现异常的栅极输入信号c3能够被及时截断,不会输入栅极驱动电路31,避免了异常的栅极输入信号c3对栅极驱动电路31造成不良影响,避免栅极驱动电路31输出异常而出现MultiGate现象,进而导致显示面板3出现异常扫描而出现异常的显示画面,避免显示面板3在异常扫描驱动下长时间显示而造成难以恢复的损伤,例如出现液晶极化或者TFT特性漂移等损伤,能够保护显示面板3,延长显示面板3的使用寿命。
也就是说,本公开所提供的显示装置100,通过在驱动电路2中设置过流保护电路25,对多个栅极输入信号c3进行连续侦测,确保由于显示信号c1出现异常而造成的栅极输入信号c3的过流异常能够及时被侦测到,并在侦测到异常的瞬间输出第二控制信号c5,切断电源信号c2的输入,停止显示装置100的电能供应,从而保护显示面板3和整个驱动电路2,避免显示装置100继续运行,对显示面板3及驱动电路2产生不良影响。
在一些实施例中,上述系统板1还与驱动电路2中的过流保护电路25耦接,上述过流保护电路25还被配置为对所述多个栅极输入信号c3进行连续侦测,在侦测到栅极输入信号c3出现过流的情况下,向系统板1输出第三控制信号c6。其中,第三控制信号c6用于切断视频信号源1’向所述系统板1的信号输入。
系统板1还被配置为接收第三控制信号c6,并在第三控制信号c6的控制下,停止接收视频信号源1’输入的视频信号c7。
系统板1向时序控制器22输出的显示信号c1出现异常,而导致栅极输入信号c3出现异常。系统板1输出的显示信号c1出现异常可能是由于系统板1所接收的来自视频信号源1’的视频信号c7所导致的,在过流保护电路25侦测到栅极输入信号c3出现过流异常的情况下,向电源电路21输出第二控制信号c5,使电源电路21停止接收系统板1输入的电源信号c2,切断电能的基础上,过流保护电路25还向系统板1输出第三控制信号c6,从而系统板1在第三控制信号c6的控制下,停止接收视频信号源1’输入的视频信号c7,这样系统板1能够在源头截断原始信号的输入,提高整个显示装置100的过流保护系统的可靠性,且能减少系统板1的无效驱动,避免可能出现异常的源信号对系统板1造成不良影响。
基于上述显示装置100和驱动电路2,以下对过流保护电路25进行具体介绍。
如图3所示,本公开的一些实施例提供一种过流保护电路25,该过流保护电路25被配置为对输入至栅极驱动电路31的多个栅极输入信号c3进行连续侦测。示例性地,过流保护电路25在如图4A和图4B所示的侦测时序信号的控制下,在每个时钟周期内对多个栅极输入信号c3进行一次侦测,以实现连续侦测。例如,在侦测时序信号的下降沿或者上升沿来临时,在下一个时钟周期T(方波周期)内,进行再一次侦测,本公开以在侦测时序信号的下降沿来临时开启侦测为例进行说明。
如图3所示,该过流保护电路25包括:采样子电路251、延时判断子电路252和计数控制子电路253。
采样子电路251被配置为,获取所述多个栅极输入信号c3,筛选出所述多个栅极输入信号c3中电压值大于第一预设电压值的一个栅极输入信号c3,作为采样栅极输入信号;及,根据采样栅极输入信号生成并输出第一控制信号。其中,所述第一预设电压值为,栅极输入信号c3的电压正常状态与过流状态的临界电压值。
在一个时钟周期T的侦测过程中,在所述多个栅极输入信号c3的每个栅极输入信号c3的电压值均小于或等于第一预设电压值的情况下,采样子电路251不输出信号,在侦测时序信号的下一个下降沿来临时,进入下一个时钟周期T的侦测。
其中,栅极输入信号c3的电压正常状态是指,在系统板1输入时序控制器22的显示信号c1没有出现异常的情况下,时序控制器22根据显示信号c1生成的多个栅极输入信号c3为正常的信号,不会出现相位紊乱,从而栅极输入信号c3不会出现过流异常,栅极输入信号c3的电压处于正常状态。
栅极输入信号c3的电压过流状态是指,如前所述,在系统板1输入时序控制器22的显示信号c1出现异常的情况下,时序控制器22根据显示信号c1生成的多个栅极输入信号c3会出现相位紊乱,从而栅极驱动电路31在出现异常的栅极输入信号c3的控制下会出现MultiGate现象,这种会使得栅极驱动电路31异常输出产生过高电流,进而导致栅极输入信号c3中的某一个或者某几个栅极输入信号c3的电压(或电流)过大,栅极输入信号c3的电压处于过流状态。
设置第一预设电压值,一旦侦测到多个栅极输入信号c3中有一个栅极输入信号c3的电压值大于第一预设电压值,即认为栅极输入信号c3出现过流异常,将所筛选出的栅极输入信号c3作为采样栅极输入信号。
作为一种可能的设计,还可以通过筛选出所述多个栅极输入信号c3中电流值大于第一预设电流值的一个栅极输入信号c3,作为采样栅极输入信号;其中,第一预设电流值为栅极输入信号c3的电流正常状态与过流状态的临界电流值,关于第一预设电流值的具体解释可参照上述对于第一预设电压值的解释。由于信号的电流与电压之间存在对应关系,可以相互转换,因此通过侦测栅极输入信号c3的电流或者电压都可以判断其是否处于过流异常。本公开以电压侦测栅极输入信号c3的电压为例进行示例性说明。
在一些示例中,第一预设电压值为可根据实际情况进行设定的阈值,由于异常的栅极输入信号c3会使栅极驱动电路31输出异常而出现MultiGate现象,进而导致显示面板3出现异常扫描而出现异常的显示画面,显示面板3在长时间非正常显示下会对其内部结构造成损伤,因此,可以根据显示面板3的尺寸及分辨率,对第一预设电压值进行相应设定。
延时判断子电路252与采样子电路251耦接。延时判断子电路252被配置为,接收采样子电路251输出的第一控制信号,对第一控制信号进行第一预设时间的延时,判断经过延时的第一控制信号的电压值相较延时前是否有下降,若否,则输出计数信号。
延时判断子电路252判断经过延时的第一控制信号的电压值相较延时前是否有下降,若是,则不输出信号,在下一个时钟来临时,进入下一个时钟周期的侦测。
采样子电路251在对多个栅极输入信号c3进行侦测时,栅极输入信号c3有可能会受到一些因素的影响,在输入至采样子电路251的瞬间出现电压(或电流)瞬间变高的情况,该电流称为inrush(浪涌)电流,即突然的尖峰电流,例如在显示装置100启动的瞬间,输入至驱动电路2的电源电路21的电流会出现一个峰值,进而导致其他信号也出现峰值。该尖峰电流远远大于稳态输入电流。
从而,有可能出现以下情况,在本身电压值小于第一预设电压值的某个栅极输入信号c3(一个信号的电流与电压是相关联的)在出现尖峰电流的情况下,其电压值升高至大于第一预设电压值,从而将该栅极输入信号c3作为采样栅极输入信号,这样,所选出的采样栅极输入信号并不是真正的电压值大于第一预设电压值的栅极输入信号c3,而是在出现尖峰电流的情况下所选出的采样栅极输入信号,从而根据该错误的采样栅极输入信号所生成的第一控制信号也会出现不准确的问题,从而导致侦测结果不准确。以下称在出现尖峰电流的情况下得到的采样栅极输入信号为错误的采样栅极输入信号,在稳态下得到的采样栅极输入信号为正确的采样栅极输入信号。
一般尖峰电流仅会持续很短的时间,在这段时间之后,尖峰电流就会由较高的电流值(或电压值)下降为原本的值,通过延时判断子电路252对第一控制信号做延时处理,判断经过延时的第一控制信号的电压值相较延时前是否有下降,若电压值有下降,则说明所接收的第一控制信号为根据错误的采样栅极输入信号而生成的,该采样栅极输入信号并非真正处于过流状态,因此延时判断子电路252在该情况下不输出信号。若电压值没有下降,则说明该第一控制信号是根据正确的采样栅极输入信号生成的,该采样栅极输入信号在稳态下的电压值大于第一预设电压值,因此真正处于过流状态。
需要说明的是,由于第一控制信号是根据采样栅极输入信号生成的,因此第一控制信号能够反映采样栅极输入信号的情况,对第一控制信号做延时处理并判断其延时前后的电压值是否下降可以得知所选出的采样栅极输入信号是否准确。
根据尖峰电流所能持续的时长,示例性地,第一预设时间可以为3μs~5μs。
通过设置延时判断子电路252对采样子电路251输出的第一控制信号做延时以及判断,能够保证所得到的第一控制信号的准确性,摒弃在出现尖峰电流的情况下得到的采样栅极输入信号,从而保证了采样栅极输入信号的准确性,从而提高了侦测的准确度。
计数控制子电路253与延时判断子电路252耦接,计数控制子电路253被配置为,接收延时判断子电路252输出的计数信号,根据计数信号进行计数。在计数次数达到预设次数的情况下,输出第二控制信号c5,第二控制信号c5用于切断显示装置100的系统板1向显示装置100的驱动电路2的信号输入。
在延时判断子电路252输出计数信号后,计数控制子电路253开始计数,在计数次数达到预设次数的情况下,例如预设次数为3次,则说明在连续三个时钟周期T内,均侦测到至少有一个栅极输入信号c3的电压值大于第一预设电压值的情况,这样,就说明栅极输入信号c3出现了过流异常至少持续了三个时钟周期T,在这种情况下,输出第二控制信号c5,切断显示装置100的系统板1向显示装置100的驱动电路2的信号输入,从而使得驱动电路2以及显示面板3停止工作,保护栅极驱动电路31和显示面板3。示例性地,第二输入信号被配置为使电源电路21停止接收系统板1输入的电源信号c2,以停止向驱动电路2及显示面板3提供电能。
在一些实施例中,计数控制子电路253还被配置为,在计数次数没有达到所述预设次数的情况下,判断在此之后的第二预设时间之内计数次数是否有增加,若否,则将所述计数次数清零。
示例性地,在预设次数为3次的情况下,若当前时刻计数次数为2,即在连续两个时钟周期T内侦测到栅极输入信号c3出现过流异常,若在下一个时钟周期T内计数没有增加,即在第三个时钟周期T内栅极输入信号c3没有出现过流异常,则将计数次数清零。例如,一个时钟周期T的时长为50μs,在计数次数不满足预设次数的情况下,判断在此之后的50μs之内计数次数是否有增加,若否,则将计数次数清零。
若侦测到栅极输入信号c3出现过流异常仅持续一个时钟周期T,则有可能是因为栅极输入信号c3受到扰动出现了暂时的电压升高或者电流升高的情况,而并非是由于显示信号c1的异常(例如显示信号c1的相位宽度异常)导致的过流异常,若在侦测到栅极输入信号c3出现过流异常的瞬间就直接输出第二控制信号c5,会导致侦测结果不准确,输出不必要的第二控制信号c5而影响显示装置100的正常工作。通过设置计数控制子电路253,在计数次数达到预设次数的情况下输出第二控制信号c5,切断显示装置100的系统板1向显示装置100的驱动电路2的信号输入,即在栅极输入信号c3出现过流异常的时长至少维持特定的时间的情况下,输出第二控制信号c5,这样能够确保当前所侦测到的栅极输入信号c3出现过流异常是由于显示信号c1的异常而导致的,提高了所侦测到的栅极输入信号c3出现过流异常的准确性,避免输出不必要的第二控制信号c5。
本公开的一些实施例所提供的过流保护电路25包括依次耦接的采样子电路251、延时判断子电路252和计数控制子电路253,通过采样子电路251、延时判断子电路252和计数控制子电路253对输入至栅极驱动电路31的多个栅极输入信号c3进行连续侦测,从而能够实现对多个栅极输入信号c3的实时侦测,并在栅极输入信号c3出现过流异常的情况下,能够被准确地侦测到,并在侦测到出现异常的情况下输出第二控制信号c5,切断电源信号c2的输入,停止显示装置100的电能供应,从而保护显示面板3和整个驱动电路2。并且,通过延时判断子电路252摒弃栅极输入信号c3出现尖峰电流的情况,通过设置计数控制子电路253,在达到预设次数的情况下输出第二控制信号c5,避免栅极输出信号暂时收到扰动的情况下做出错误的响应,提高侦测结果的准确性。
在一些实施例中,如图5A所示,采样子电路251包括:信号筛选单元2511。信号筛选单元2511被配置为接收所述多个栅极输入信号c3,筛选出所述多个栅极输入信号c3中电压值大于第一预设电压值的一个栅极输入信号c3,作为采样栅极输入信号。
在上述实施例中,通过信号筛选单元2511选出多个栅极输入信号c3中电压值大于第一预设电压值的一个栅极输入信号c3,作为采样栅极输入信号,并且,将该采样栅极输入信号作为第一控制信号输出。信号筛选单元2511与延时判断子电路252耦接,通过延时判断子电路252判断对该采样栅极输入信号进行延时,判断经过延时的采样栅极输入信号的电压值相较延时前是否有下降,从而能够判断该采样栅极输入信号的电压值大于第一预设电压值的时长是否超过第一预设时间,得知所得到的采样栅极输入信号是否准确。
在一些实施例中,如图5B所示,采样子电路251还包括:与信号筛选单元2511耦接的信号处理单元2512。信号处理单元2512被配置为接收所述信号筛选单元2511输出的采样栅极输入信号,对采样栅极输入信号进行去干扰和放大处理,根据经过去干扰和放大处理的采样栅极输入信号和第二预设电压值生成第一控制信号,并输出第一控制信号。其中,第二预设电压值为根据放大处理步骤中的放大倍数得到的。
信号筛选单元2511输出的采样栅极输入信号为多个栅极输入信号c3中的某一个栅极输入信号c3,该信号为没有经过任何处理而被直接输出的信号,可能会存在不稳定,信号强度较微弱的问题,在上述实施例中,采样子电路251包括信号筛选单元2511和信号处理单元2512,信号筛选单元2511选出采样栅极输入信号之后,信号处理单元2512接收该采样栅极输入信号,并对采样栅极输入信号进行处理,以去除采样栅极输入信号中的干扰信息,并将采样栅极输入信号放大,使得采样栅极输入信号更稳定,根据经过处理的采样栅极输入信号和第二预设电压值生成第一控制信号,相较没有经过任何处理的采样栅极输入信号,该第一控制信号为恒定的电压信号,更加稳定,从而在后续的操作中,能够提高整个侦测流程的稳定性和准确性。
在一些示例中,如图6所示,信号处理单元2512包括:降噪子单元2512a、放大子单元2512b和比较子单元2512c。
降噪子单元2512a与信号筛选单元2511耦接,降噪子单元2512a被配置为接收信号筛选单元2511输出的采样栅极输入信号,对采样栅极输入信号进行去干扰处理,并输出经过去干扰处理的采样栅极输入信号。这样,能够去除采样栅极输入信号中的干扰信息,滤除杂讯,使得采样栅极输入信号更加纯净,更加准确。
示例性的,如图7所示,降噪子单元2512a包括第一电阻R1、第二电阻R2、发光二极管D和电容器C,其中,第一电阻R1的第一端与降噪子单元2512a的信号输入端耦接,第一电阻R1的第二端与第二电阻R2的第一端耦接,还与第一电压信号端VCC耦接,第二电阻R2的第二端与降噪子单元2512a的信号输出端耦接,发光二极管D的阴极与第二电阻R2的第二端耦接,发光二极管D的阳极接地,电容器C的第一端的第二电阻R2的第二端耦接,电容器C的第二端接地。上述第一电阻R1、第二电阻R2、发光二极管D和电容器C的组合,具有类似滤波器的功能,能够对采样栅极输入信号进行去干扰处理。
如图6所示,放大子单元2512b与降噪子单元2512a耦接,放大子单元2512b被配置为接收降噪子单元2512a输出的经过去干扰处理的采样栅极输入信号,对经过去干扰处理的采样栅极输入信号进行放大处理,并输出经过去干扰和放大处理的采样栅极输入信号。
通过放大子电路2512b,对经过去干扰处理的采样栅极输入信号进行放大处理,能够增大信号强度,将比较微弱的信号转化为比较强且稳定的信号,便于后续子电路对采样栅极输入信号的获取和处理。
示例性的,如图7所示,放大子电路2512b包括第一运算放大器S1、第三电阻R3和第四电阻R4,第一运算放大器S1具有反相输入端、同相输入端和输出端,其中,第一运算放大器S1的反相输入端为放大子电路2512b的信号输入端,第一运算放大器S1的输出端为放大子电路2512b的信号输出端,第一运算放大器S1的同相输入端与第三电阻R3耦接,第三电阻R3的另一端接地,第四电阻R4耦接于第一运算放大器S1的同相输入端和输出端之间。其中第四电阻R4为可变电阻,通过调节第四电阻R4的阻值可以根据需要调整放大子电路2512b的放大倍数。
如图6所示,比较子单元2512c与放大子单元2512b耦接,比较子单元2512c被配置为接收放大子单元2512b输出的经过去干扰和放大处理的采样栅极输入信号,根据经过去干扰和放大处理的采样栅极输入信号和第二预设电压值生成第一控制信号,并输出第一控制信号。
示例性地,将上述比较子单元2512c设定为:将采样栅极输入信号与第二预设电压值作比较,在采样栅极输入信号大于第二预设电压值得情况下,生成第一控制信号。由于采样栅极输入信号为所筛选出的电压值大于第一预设电压值的栅极输入信号c3,通过信号处理子电路仅是对采样栅极输入信号做处理,使其更稳定,因此,需要根据放大子单元2512b的放大倍数确定第二预设电压值,以保证采样栅极输入信号大于第二预设电压值,从而确保比较子单元2512c能够输出第一控制信号。
同理,在比较子单元2512c设定为:将采样栅极输入信号与第二预设电压值作比较,在采样栅极输入信号小于第二预设电压值得情况下,生成第一控制信号,那么需要根据放大子单元2512b的放大倍数确定第二预设电压值,以保证采样栅极输入信号小于第二预设电压值,从而比较子单元2512c能够输出第一控制信号。
示例性的,如图7所示,比较子单元2512c包括第二运算放大器S2、第五电阻R5和第六电阻R6。其中,第二运算放大器S2具有反相输入端、同相输入端和输出端,其中,第二运算放大器S2的反相输入端为比较子单元2512c的信号输入端,第二运算放大器S2的输出端为比较子单元2512c的信号输出端,第二运算放大器S2还与第二预设电压信号端IA2耦接,以及接地。第五电阻R5的第一端与第一电压信号端耦接,第二端与第二运算放大器S2的同相输入端耦接。第六电阻R6的第一端与第五电阻R5的第二端耦接,第六电阻R6的第二端接地,经过第五电阻R5和第六电阻R6的分压作用,输入至第二运算放大器S2的同相输入端的信号的电压为参考电压,该参考电压小于第一电压信号端传输第一电压信号的电压。第二运算放大器S2的反相输入端接收放大子电路2512b输出的经过去干扰和放大处理的采样栅极输入信号,示例性地,在经过去干扰和放大处理的采样栅极输入信号大于参考电压,且大于第二预设电压值的情况下,第二运算放大器S2输出第一控制信号。
第一控制信号为比较子单元2512c进行比较输出的一个恒定的电压信号,例如为高电压信号,相比采样栅极输入信号,恒定的第一控制信号更加稳定,更便于后续延时判断子电路252对其进行操作,以输出计数信号至计数子电路,使计数控制子电路253计数。
在一些实施例中,信号筛选单元2511被配置为接收所述多个栅极输入信号c3,并分别将多个栅极输入信号c3与第一预设电压值作比较,在得到某一栅极输入信号c3的电压值大于第一预设电压值时,将该栅极输入信号c3作为采样栅极输入信号。
在另一些实施例中,信号筛选单元2511被配置为接收所述多个栅极输入信号c3,筛选出所述多个栅极输入信号c3中电压值最大的一个栅极输入信号c3,将所筛选出的栅极输入信号c3的电压值与第一预设电压值比较。在所筛选出的栅极输入信号c3的电压值大于第一预设电压值的情况下,将该栅极输入信号c3作为采样栅极输入信号。
在上述信号筛选单元2511中,先将多个栅极输入信号c3中电压值最大的一个栅极输入信号c3筛选出,以下称为最大的栅极输入信号c3,再将该最大的栅极输入信号c3与第一预设电压值比较,若最大的栅极输入信号c3的电压值小于第一预设电压值,则说明多个栅极输入信号c3均没有出现过流异常。若该最大的栅极输入信号c3的电压值大于第一预设电压值,则说明由一个或某几个栅极输入信号c3出现了了过流异常,将该最大的栅极输入信号c3作为采样栅极输入信号输出。这样,可以节省筛选步骤,节省筛选时间,并且,所得到的结果的准确性较高。
在一些实施例中,信号筛选单元2511的具体结构为:所述多个栅极输入信号c3的数量为x,信号筛选单元2511包括n级筛选器组,第i级筛选器组包括2(n-i)个筛选器;其中,x为大于或等于3的正整数,n为大于或等于2的正整数,i在[1,n]的正整数的集合内依次取值。
由于栅极驱动电路31在驱动时,所需要的多个栅极输入信号c3至少包括CLK信号、STV信号和VDD信号,因此多个栅极输入信号c3的数量为至少3个。
一个筛选器具有两个输入端和一个输出端。第i+1级筛选器组中的一个筛选器的两个输入端与第i级筛选器组中的两个筛选器的输出端分别耦接。
示例性地,如图8A所示,多个栅极输入信号c3的数量为8(例如多个栅极输入信号c3包括CLK1、CLK2、CLK3、CLK4、STV1、STV2、VDD1和VDD2),信号筛选单元2511包括3级筛选器组,第1级筛选器组包括4个筛选器(AMP1、AMP2、AMP3、AMP4),第2级筛选器组包括2个筛选器(AMP5和AMP3),第1级筛选器组包括1个筛选器(AMP7)。第2级筛选器组中的一个筛选器的两个输入端与第3级筛选器组中的两个筛选器的输出端分别耦接,第1级筛选器组中的一个筛选器的两个输入端与第2级筛选器组中的两个筛选器的输出端分别耦接。
第1级筛选器组被配置为获取所述多个栅极输入信号c3,第1级筛选器组中的各筛选器被配置为接收所述多个栅极输入信号c3中的两个栅极输入信号c3,并将所接收的两个栅极输入信号c3中电压值较大的一个栅极输入信号c3输出。
示例性地,如图8A所示,第1级筛选器组中的各筛选器被配置为接收所述多个栅极输入信号c3中的两个栅极输入信号c3,例如筛选器AMP1接收两个栅极输入信号STV0和STV1。在多个栅极输入信号c3的数量为8,第1级筛选器组包括4个筛选器的情况下,该4个筛选器中的每个筛选器接收该8个栅极输入信号c3中的两个栅极输入信号c3,并将所接收的两个栅极输入信号c3中电压值较大的一个栅极输入信号c3输出。
由于每个筛选器具有两个输入端,能够接收两个栅极输入信号c3,第1级筛选器组包括2(n-1)个筛选器,每个筛选器被配置为接受两个栅极输入信号c3,因此筛选子电路所包括的筛选器的级数与栅极输入信号c3的数量的关系为:在信号筛选单元2511包括n级筛选器组的情况下,第1级筛选器组最多能够接收2n个栅极输入信号c3。例如在信号筛选单元2511包括3级筛选器组的情况下,第1级筛选器组包括4个筛选器,第1级筛选器组最多能够接收8个栅极输入信号c3。在信号筛选单元2511包括4级筛选器组的情况下,第1级筛选器组包括8个筛选器,第1级筛选器组最多能够接收16个栅极输入信号c3。
在多个栅极输入信号c3的数量为偶数的情况下,多个栅极输入信号c3以每两个为一组,分别输入第一级筛选器组中的多个筛选器,以进行比较。
在多个栅极输入信号c3的数量为奇数的情况下,例如多个栅极输入信号c3的数量为7个,该7个栅极输入信号c3中的6个栅极输入信号c3分为3组,每组包括两个栅极输入信号c3,分别输入至第一级筛选器组中的三个筛选器,该7个栅极输入信号c3中剩余的一个栅极输入信号c3输入至第一级筛选器组中的一个筛选器,该剩余的一个栅极输入信号c3通过该筛选器直接进入第二极筛选器组,从而与上述6个栅极输入信号c3中进入第二极筛选器组的某一个栅极输入信号c3作比较。
第i+1级筛选器组被配置为接收第i级筛选器组所输出的栅极输入信号c3,第i+1级筛选器组中的各筛选器被配置为,接收所述第i级筛选器组所输出的栅极输入信号c3中的两个栅极输入信号c3,并将所接收的两个栅极输入信号c3中电压值较大的一个栅极输入信号c3输出。
如图8A所示,第2级筛选器组被配置为接收第1级筛选器组所输出的栅极输入信号c3,第2级筛选器组中的2个筛选器均被配置为,接收第1级筛选器组所输出的栅极输入信号c3中的两个栅极输入信号c3,并将所接收的两个栅极输入信号c3中电压值较大的一个栅极输入信号c3输出。
第n级筛选器组中的筛选器被配置为接收第n-1级筛选器组输出的两个栅极输入信号c3,筛选出该两个栅极输入信号c3中电压值较大的一个栅极输入信号c3,并将所筛选出的栅极输入信号c3的电压值与所述第一预设电压值比较,在该栅极输入信号c3的电压值大于所述第一预设电压值的情况下,将该栅极输入信号c3作为采样栅极输入信号。
第n级筛选器组为最后一级筛选器组,如图8A所示,第3级筛选器组与第一预设电压端IA1耦接,被配置为接收第2级筛选器组输出的两个栅极输入信号c3,筛选出该两个栅极输入信号c3中电压值较大的一个栅极输入信号c3,这样就筛选出来多个栅极输入信号c3中的电压值最大的一个栅极输入信号c3。将所筛选出的栅极输入信号c3的电压值与第一预设电压值比较,在该栅极输入信号c3的电压值大于第一预设电压值的情况下,将该栅极输入信号c3作为采样栅极输入信号。
示例性的,如图8A所示,每个筛选器包括:运算放大器S和两个筛选电阻R,其中,两个筛选电阻R分别与运算放大器S的反相输入端和同相输入端耦接,两个筛选电阻R的另一端分别与该筛选器的两个信号输入端耦接,运算放大器的输出端为该筛选器的输出端。
上述信号筛选单元2511通过设置多级筛选器组,对所接收的多个栅极输入信号c3进行层层筛选,最终选出电压值最大的一个栅极输入信号c3,若该栅极输入信号c3的电压值大于第一预设电压值,则将其作为采样栅极输入信号。上述筛选器组中,同一级筛选器组中各筛选器是同时工作的,这样能够缩短筛选时长,提高效率。
在一些实施例中,信号筛选单元2511还包括开关控制子单元25111。开关控制子单元25111与第1级筛选器组耦接,被配置为控制第1级筛选器组中的各筛选器打开或关闭。
示例性地,如图8B所示,在信号筛选单元2511包括3级筛选器组,第1级筛选器组包括4个筛选器,则开关控制子单元25111包括4个开关模块K和1个开关信号输出模块H,一个开关模块K与第1级筛选器组中的一个筛选器耦接,开关信号输出模块H与所述4个开关模块耦接,开关信号输出模块H被配置向多个开关模块K分别输出相应的控制信号,以控制所述多个开关模块K的通断,从而控制各开关模块K所耦接的筛选器打开或者关闭。
示例性地,开关模块K包括开关晶体管,开关晶体管的控制极与开关信号输出模块的输出端耦接,开关晶体管的第一极与信号筛选单元的输入端耦接,开关晶体管的第二极与第一极筛选器组中的一个筛选器的输入端耦接。开关晶体管被配置为在开关信号输出模块输出的控制信号的作用下导通或者关闭,以控制其所耦接的筛选器组的打开或关闭。其中,控制信号为高电平信号或者低电平信号。
例如,在所述多个栅极输入信号c3的数量为6个,而信号筛选单元2511包括.级筛选器组的情况下,第1级筛选器组包括4个筛选器,该6个栅极输入信号c3需要三个筛选器,通过开关控制子电路控制其中三个筛选器打开,控制另外四个筛选器关闭,从而能够节省不必要的功耗。
通过这样设置,可以在信号筛选单元2511中设置多级筛选器组,以能够支持对较大数量范围的栅极输入信号c3的侦测,通过开关控制子单元控制第1级筛选器组中的各筛选器打开或关闭,将需要工作的筛选器打开,将闲置的筛选器关闭,能够节省功耗。
需要说明的是,本公开所提供的信号筛选单元2511的电路结构仅是一种示意,延时单元的具体实现方式不局限于上面描述的方式,其可以为任意使用的实现方式,例如为本领域技术人员熟知的常规连接方式,只需保证实现相应功能即可,上述示例并不能限制本公开的保护范围。
在一些实施例中,如图5B所示,延时判断子电路252包括延时单元2521和判断单元2522。
延时单元2521被配置为接收采样子电路251输出的第一控制信号,对第一控制信号进行第一预设时间的延时,输出经过延时的第一控制信号。
示例性地,如图9所示,延时单元2521包括第一输入端IN1、第二输入端IN2、输出端OUT,第一晶体管TR1、第二晶体管TR2、第一电容C1、第二电容C2、第三电容C3、第四电容C4、第一延时电阻R11、第二延时电阻R12、第三延时电阻R13和第四延时电阻R14。其中,第一延时电阻R11的第一端与第一输入端IN1耦接,第二端第一节点N1耦接。第一电阻耦接于第一节点N1和第二节点N2之间,第二电阻耦接于第一节点N1和第二节点N2之间,第二节点N2接地。第一晶体管TR1的控制极与第一节点N1耦接,第一极与第二节点N2耦接,第二极与第二延时电阻R12的第一端耦接,第二延时电阻R12的第二端与第四节点N4耦接。
第三电容C3耦接于第三节点N3和第四节点N4之间,第二输入端IN2与第三节点N3耦接。第三延时电阻R13耦接于第三节点N3与第四节点N4之间。第四延时电阻R14的第一端与第三节点N3耦接,第二端与第五节点N5耦接。第二晶体管TR2的控制极与第四节点N4耦接,第二晶体管TR2的第一极与第三节点N3耦接,第二晶体管TR2的第二极与第五节点N5耦接。第四电容C4的第一端与第五节点N5耦接,第二端接地。第五节点N5与第六节点N6耦接,第六节点N6与测试点TEST和输出端OUT耦接。其中,测试点TEST被配置为对经过延时的第一控制信号进行测试。
在一些示例中,第一晶体管TR1为PNP型N沟道增强型金属-氧化物半导体场效应晶体管(Metal-Oxide-Semiconductor Field-Effect Transistor,MOSFET)。示例性地,第一晶体管TR1具有如下参数:导通延时(Turn-on delay time)为7ns(最大值Wie14ns),导通上升时长(turn-on rise time)为15ns(最大值为30ns),关断延时(urn-off delay time)为38ns(最大值为76ns),关断下降时长(turn-off fall time)为3ns(最大值为6ns)。
第二晶体管TR2为PNP型金属-氧化物半导体场效应晶体管,第二晶体管TR2可作用电压信号处理,也可针对电流信号处理。第二晶体管TR2的第一极通过标号为1、2、3的三个输入通道与第三节点N3耦接,第二晶体管TR2的第二极通过标号为5、6、7、8、9的输出通道与第五节点N5耦接,标号为4的通道被配置为传输参考电压信号,可以使得经过标号4的通道输入的信号作为参考延迟电压控制。示例性地,第一晶体管TR1具有如下参数:导通延时为5.6ns,导通上升时长为18.4ns,关断延时为46.6ns,关断下降时长为12ns。
第一电容C1、第二电容C2和第三电容C3的容值大小可以根据延时单元2521的电路纹波大小设定,本公开对此并不设限,例如,第一电容C1、第二电容C2和第三电容C3的电容值均为10uf,以应对150mV的纹波。
示例性地,第一延时电阻R11的阻值范围为0K~50K,例如为30K,第二延时电阻R12的阻值范围为10K~25K,例如为22.1K。
在上述延时单元2521中,第一输入端IN1和第二输入端IN2接收第一控制信号,经过延时处理后传输至第六节点N6,从输出端OUT以及测试点TEST输出经过延时的第一控制信号,通过从测试点TEST处对经过延时的第一控制信号进行测试可知,经过延时的第一控制信号的综合测试结果满足puls width(脉冲宽度)≤300us,duty cycle(占空比)≤2%。示例性地,经过延时的第一控制信号相比未经延时的第一控制信号,延后了约3μs。
需要说明的是,本公开所提供的延时单元2521的电路结构仅是一种示意,并且,在实际应用中,上述第一晶体管TR1和第二晶体管TR2的参数、以及电容的容值和电阻的阻值,可以根据实际情况进行相应设置。延时单元2521的具体实现方式不局限于上面描述的方式,其可以为任意使用的实现方式,例如为本领域技术人员熟知的常规连接方式,只需保证实现相应功能即可,上述示例并不能限制本公开的保护范围。
判断单元2522与延时单元2521耦接,判断单元2522被配置为接收采样子电路251输出的第一控制信号,和延时单元2521输出的经过延时的第一控制信号,判断延时前与延时后第一控制信号的电压值是否相等,若是,则输出计数信号。
示例性地,如图5B所示,判断单元2522具有两个输入端口和一个输出端口,两个输入端口被配置为接收采样子电路251输出的第一控制信号和延时单元2521输出的经过延时的第一控制信号,经过判断之后,将计数信号由输出端口输出。
在一些实施例中,如图5A所示,计数控制子电路253还被配置为在计数次数达到预设次数的情况下,输出第三控制信号c6,第三控制信号c6用于切断视频信号源1’向系统板1的信号输入。从而系统板1根据第三控制信号c6,停止接收视频信号源1’输入的视频信号c7。
这样系统板1能够在源头截断原始信号的输入,提高整个显示装置100的过流保护系统的可靠性,且能减少系统板1的无效驱动,避免可能出现异常的源信号对系统板1造成不良影响。
在一些实施例中,如图5B所示,计数控制子电路253包括:计数单元2531和控制单元2532。
计数单元2531被配置为接收延时判断子电路252输出的计数信号,并根据计数信号进行计数。
控制单元2532与计数单元2531耦接,控制单元2532被配置为存储计数次数,在计数次数达到预设次数的情况下,输出第二控制信号c5。第二控制信号c5用于切断显示装置100的系统板1向显示装置100的驱动电路2的信号输入。
控制单元2532还被配置为,在计数次数没有达到预设次数的情况下,判断在此之后的第二预设时间之内计数次数是否有增加,若否,则将计数次数清零。示例性地,第二预设时间为侦测时序信号的一个时钟周期T,例如为50μs。
在一些实施例中,控制单元2532还被配置为在计数次数达到预设次数的情况下,输出第三控制信号c6。第三控制信号c6用于切断视频信号源1’向所述系统板1的信号输入。
通过计数单元2531与控制单元2532,可以实现计数功能,并在达到预设次数的情况下,输出第二控制信号c5以及第三控制信号c6,从而切断系统板1向显示装置100的驱动电路2的信号输入,保护驱动电路2以及显示面板3,切断视频信号源1’向所述系统板1的信号输入,从而保护系统板1。
需要说明的是,在一些实施例中,本公开所提供的显示装置100可以是显示不论运动(例如,视频)还是固定(例如,静止图像)的且不论文字还是的图像的任何装置。更明确地说,预期所述实施例可实施在多种电子装置中或与多种电子装置关联,所述多种电子装置例如(但不限于)移动电话、无线装置、个人数据助理、手持式或便携式计算机、GPS接收器/导航器、相机、MP4视频播放器、摄像机、游戏控制台、手表、时钟、计算器、电视监视器、平板显示器、计算机监视器、汽车显示器(例如,里程表显示器等)、导航仪、座舱控制器和/或显示器、相机视图的显示器(例如,车辆中后视相机的显示器)、电子相片、电子广告牌或指示牌、投影仪、建筑结构、包装和美学结构(例如,对于一件珠宝的图像的显示器)等。
在一些实施例中,本公开所提供的显示装置100可以为液晶显示装置100(LiquidCrystal Display,简称LCD);该显示装置100也可以为电致发光显示装置100或光致发光显示装置100。在该显示装置100为电致发光显示装置100的情况下,电致发光显示装置100可以为有机电致发光显示装置100(Organic Light-Emitting Diode,简称OLED)或量子点电致发光显示装置100(Quantum Dot Light Emitting Diodes,简称QLED)。在该显示装置100为光致发光显示装置100的情况下,光致发光显示装置100可以为量子点光致发光显示装置100。
本公开的一些实施例还提供了一种过流保护方法,应用于本公开所提供的如图2所示的显示装置100,如图10A和图10B所示,该过流保护方法包括:
S1、显示装置100的系统板1向显示装置100的驱动电路2输出电源信号c2和显示信号c1。
S2、驱动电路2中的电源电路21接收电源信号c2,并根据电源信号c2为驱动电路2中的时序控制器22和过流保护电路25提供电能。
在一些实施例中,电源电路21还根据电源信号c2为显示面板3、栅极驱动电路31和源极驱动电路23提供电能。
S3、时序控制器22接收显示信号c1,根据显示信号c1生成用于输入至显示装置100的栅极驱动电路31的多个栅极输入信号c3。
在一些实施例中,时序控制器22还根据显示信号c1生成用于输入至显示装置100的源极驱动系统的多个源极输入信号c4。
S4、过流保护电路25获取所述多个栅极输入信号c3,对所述多个栅极输入信号c3进行连续侦测。
在侦测到所述多个栅极输入信号c3出现过流的情况下,向电源电路21输出第二控制信号c5。第二控制信号c5用于切断显示装置100的系统板1向显示装置100的驱动电路2的信号输入。
在侦测到所述多个栅极输入信号c3未出现过流的情况下,过流保护电路25不输出信号。
在一些实施例中,如图10B所示,S4还包括:
在侦测到所述多个栅极输入信号c3出现过流的情况下,向系统板1输出第三控制信号c6。第三控制信号c6用于切断视频信号源1’向所述系统板1的信号输入。
示例性地,过流保护电路25在如图4A和图4B所示的侦测时序信号的控制下,在每个时钟周期T内对多个栅极输入信号c3进行一次侦测,以实现连续侦测。例如,在侦测时序信号的下降沿或者上升沿来临时,在下一个时钟周期T(方波周期)内,进行再一次侦测。
请参见图11,在一些示例中,S4中过流保护电路25的具体侦测流程包括:
S401、显示装置100正常工作,过流保护电路25对所述多个栅极输入信号c3进行连续侦测,此时过流保护电路25不输出信号。
在显示装置100开启后,驱动电路2和显示面板3进入工作状态,过流保护保护电路25对时序控制器输出的多个栅极输入信号c3进行连续侦测。此步骤中,过流保护电路25不输出信号,即过流保护电路25没有侦测到多个栅极输入信号c3出现过流,显示装置处于正常工作状态下。
以下的S402~S411为在一个时钟周期T内,过流保护电路25所包括的内部器件对多个栅极输入信号c3的侦测流程。
S402、采样子电路251获取多个栅极输入信号c3,并进行筛选。
S403、采样子电路251判断所筛选的栅极输入信号c3的电压值是否大于第一预设电压值。
示例性地,在S402和S403中,采样子电路251中的信号筛选单元2511接收所述多个栅极输入信号c3,筛选出所述多个栅极输入信号c3中电压值最大的一个栅极输入信号c3,将所筛选出的栅极输入信号c3的电压值与第一预设电压值比较,判断所筛选出的栅极输入信号c3的电压值是否大于第一预设电压值。
若结果为否,则说明所述多个栅极输入信号c3没有出现过流异常,返回S401,等待下一个时钟周期的侦测。
若结果为是,则进入S404。
S404、采样子电路251将所述多个栅极输入信号c3中电压值大于第一预设电压值的一个栅极输入信号c3,作为采样栅极输入信号;根据采样栅极输入信号生成并输出第一控制信号。
在一些示例中,采样子电路251包括信号筛选单元2511,信号筛选单元2511筛选出所述多个栅极输入信号c3中电压值大于所述第一预设电压值的一个栅极输入信号c3,作为采样栅极输入信号,并将该采样栅极输入信号作为第一控制信号输出。
在另一些示例中,采样子电路251包括信号筛选单元2511和信号处理单元2512,信号筛选单元2511筛选出所述多个栅极输入信号c3中电压值大于所述第一预设电压值的一个栅极输入信号c3,作为采样栅极输入信号。信号处理单元2512接收信号筛选单元2511输出的采样栅极输入信号,对采样栅极输入信号进行去干扰和放大处理,根据经过去干扰和放大处理的采样栅极输入信号和第二预设电压值生成第一控制信号,并输出所述第一控制信号。
S405、延时判断子电路252被配置为,接收采样子电路251输出的第一控制信号,对第一控制信号进行第一预设时间的延时。
S406、延时判断子电路252判断经过延时的第一控制信号的电压值相较延时前是否有下降。
示例性地,在采样子电路251包括信号筛选单元2511,将所筛选出的采样栅极输入信号作为第一控制信号输出的情况下,在该步骤中,实际上是判断采样栅极输入信号的电压值大于第一预设电压值的时长是否大于第一预设时间。
若结果为是,则说明所选出的采样栅极输入信号并不是真正的电压值大于第一预设电压值的栅极输入信号c3,而是在出现尖峰电流的情况下所选出的采样栅极输入信号,从而根据该错误的采样栅极输入信号所生成的第一控制信号也不准确,此时多个栅极输入信号c3并没有真正出现过流,因此返回S401,等待下一个时钟周期的侦测。
若结果为否,则进入S407。
S407、延时判断子电路252输出计数信号。
S408、计数控制子电路253接收延时判断子电路252输出的计数信号,并根据计数信号进行计数。
S409、计数控制子电路253判断计数次数是否达到预设次数。
示例性地,预设次数为3次,若结果为是,则说明在连续三个时钟周期T内,均侦测到至少有一个栅极输入信号c3的电压值大于第一预设电压值的情况,这样,就说明栅极输入信号c3出现了过流异常至少持续了三个时钟周期T,进入S412:计数控制子电路253向电源电路21输出第二控制信号c5。或者,计数控制子电路253向电源电路21输出第二控制信号c5,以及,向系统板1输出第三控制信号c6。
若结果为否,则说明出现至少有一个栅极输入信号c3的电压值大于第一预设电压值的情况的次数不足,例如,在预设次数为3次的情况下,若此时计数次数为2,此时进入S410。
S410、计数控制子电路253判断在此之后的第二预设时间之内计数次数是否有增加。
示例性地,第二预设时间为一个时钟周期T,例如为50μs。在计数次数不足预设次数的情况下,判断在此之后的一个时钟周期T内,计数次数是否又增加,以判断在该时钟周期T,是否再一次侦测到多个栅极输入信号c3出现过流异常。
若是,则返回S409,计数控制子电路253判断计数次数是否达到预设次数。
若否,则进入S411。
S411、计数控制子电路253将计数次数清零,并且,返回S401,所述多个栅极输入信号c3没有出现过流异常,等待下一个时钟周期的侦测。
在S4之后,该过流保护方法还包括:S5和S5’。
S5、电源电路21接收第二控制信号c5,并在第二控制信号c5的控制下,停止接收系统板1输入的电源信号c2。
从而,电源电路21停止向时序控制器22以及栅极驱动电路31、源极驱动电路23、显示面板3提供电能,从而使得驱动电路2以及显示面板3停止工作,从而时序控制器22无法生成多个栅极输入信号c3,无法向栅极驱动电路31提供出现过流异常的多个栅极输入信号c3,从而出现异常的多个栅极输入信号c3能够被及时截断,不会输入栅极驱动电路31,避免了异常的多个栅极输入信号c3对栅极驱动电路31造成不良影响,进而对显示面板3造成不良影响。
S5’、系统板1接收第三控制信号c6,并在第三控制信号c6的控制下,停止接收视频信号源1’输入的信号。从而,系统板1在信号源头切断输入,进一步避免了可能出现异常的信号对显示装置100的不良影响。
本公开所提供的显示装置100的过流保护方法,能够通过过流保护电路25,对栅极输入信号c3进行连续侦测,确保由于显示信号c1出现异常而造成的栅极输入信号c3的过流异常能够及时被侦测到,并在侦测到异常的瞬间输出第二控制信号c5,从而电源电路21在第二控制信号c5的控制下,停止接收系统板1输入的电源信号c2,切断系统板1向电源电路21的电源信号c2的输入,停止显示装置100的电能供应,从而保护显示面板3和整个驱动电路2,避免显示装置100继续运行,对显示面板3及驱动电路2产生不良影响。以及,在侦测到异常的瞬间输出第三控制信号c6,系统板1在第三控制信号c6的控制下,停止接收视频信号源1’输入的信号,进一步避免了可能出现异常的视频信号源1’输入的信号对显示装置100的不良影响,还能保护系统板1。
以上所述,仅为本公开的具体实施方式,但本公开的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本公开揭露的技术范围内,想到变化或替换,都应涵盖在本公开的保护范围之内。因此,本公开的保护范围应以所述权利要求的保护范围为准。

Claims (17)

1.一种过流保护电路,其特征在于,所述过流保护电路被配置为对输入至栅极驱动电路的多个栅极输入信号进行连续侦测;所述过流保护电路包括:
采样子电路;所述采样子电路被配置为,获取所述多个栅极输入信号,筛选出所述多个栅极输入信号中电压值大于第一预设电压值的一个栅极输入信号,作为采样栅极输入信号;及,根据所述采样栅极输入信号生成并输出第一控制信号;其中,所述第一预设电压值为,栅极输入信号的电压正常状态与过流状态的临界电压值;
与所述采样子电路耦接的延时判断子电路;所述延时判断子电路被配置为,接收所述采样子电路输出的第一控制信号,对所述第一控制信号进行第一预设时间的延时,判断经过延时的第一控制信号的电压值相较延时前是否有下降,若否,则输出计数信号;以及,
与所述延时判断子电路耦接的计数控制子电路;所述计数控制子电路被配置为,接收所述延时判断子电路输出的计数信号,并根据所述计数信号进行计数;在计数次数达到预设次数的情况下,输出第二控制信号,所述第二控制信号用于切断显示装置的系统板向显示装置的驱动电路的信号输入;其中,
所述采样子电路包括:信号筛选单元,与所述信号筛选单元耦接的信号处理单元;
所述信号筛选单元被配置为接收所述多个栅极输入信号,筛选出所述多个栅极输入信号中电压值大于所述第一预设电压值的一个栅极输入信号,作为采样栅极输入信号;
所述信号处理单元被配置为接收所述信号筛选单元输出的采样栅极输入信号,对所述采样栅极输入信号进行去干扰和放大处理,根据经过去干扰和放大处理的采样栅极输入信号和第二预设电压值生成第一控制信号,并输出所述第一控制信号;所述第二预设电压值与对所述采样栅极输入信号进行去干扰和放大处理的放大倍数有关。
2.根据权利要求1所述的过流保护电路,其特征在于,所述信号处理单元包括:
降噪子单元,所述降噪子单元被配置为接收所述信号筛选单元输出的采样栅极输入信号,对所述采样栅极输入信号进行去干扰处理,并输出经过去干扰处理的采样栅极输入信号;
与所述降噪子单元耦接的放大子单元,所述放大子单元被配置为接收所述降噪子单元输出的经过去干扰处理的采样栅极输入信号,对所述经过去干扰处理的采样栅极输入信号进行放大处理,并输出经过去干扰和放大处理的采样栅极输入信号;
与所述放大子单元耦接的比较子单元,所述比较子单元被配置为接收所述放大子单元输出的经过去干扰和放大处理的采样栅极输入信号,根据所述经过去干扰和放大处理的采样栅极输入信号和所述第二预设电压值生成第一控制信号,并输出所述第一控制信号。
3.根据权利要求1所述的过流保护电路,其特征在于,所述信号筛选单元被配置为接收所述多个栅极输入信号,筛选出所述多个栅极输入信号中电压值最大的一个栅极输入信号,将所筛选出的栅极输入信号的电压值与所述第一预设电压值比较;在所筛选出的栅极输入信号的电压值大于所述第一预设电压值的情况下,将该栅极输入信号作为采样栅极输入信号。
4.根据权利要求3所述的过流保护电路,其特征在于,所述多个栅极输入信号的数量为x,所述信号筛选单元2511包括n级筛选器组,第i级筛选器组包括2(n-i)个筛选器;其中,x为大于或等于3的正整数,n为大于或等于2的正整数,i在[1,n]的正整数的集合内依次取值;
一个筛选器具有两个输入端和一个输出端;第i+1级筛选器组中的一个筛选器的两个输入端与第i级筛选器组中的两个筛选器的输出端分别耦接;
第1级筛选器组被配置为获取所述多个栅极输入信号,第1级筛选器组中的各筛选器被配置为接收所述多个栅极输入信号中的两个栅极输入信号,并将所接收的两个栅极输入信号中电压值较大的一个栅极输入信号输出;
第i+1级筛选器组被配置为接收第i级筛选器组所输出的栅极输入信号,第i+1级筛选器组中的各筛选器被配置为,接收所述第i级筛选器组所输出的栅极输入信号中的两个栅极输入信号,并将所接收的两个栅极输入信号中电压值较大的一个栅极输入信号输出;
第n级筛选器组中的筛选器被配置为接收第n-1级筛选器组输出的两个栅极输入信号,筛选出该两个栅极输入信号中电压值较大的一个栅极输入信号,并将所筛选出的栅极输入信号的电压值与所述第一预设电压值比较,在该栅极输入信号的电压值大于所述第一预设电压值的情况下,将该栅极输入信号作为采样栅极输入信号。
5.根据权利要求4所述的过流保护电路,其特征在于,所述信号筛选单元还包括开关控制子单元;
所述开关控制子单元与所述第1级筛选器组耦接,被配置为控制所述第1级筛选器组中的各筛选器打开或关闭。
6.根据权利要求1~5中任一项所述的过流保护电路,其特征在于,所述延时判断子电路包括:
延时单元,所述延时单元被配置为接收所述采样子电路输出的第一控制信号,对所述第一控制信号进行第一预设时间的延时,输出经过延时的第一控制信号;
与所述延时单元耦接的判断单元,所述判断单元被配置为接收所述采样子电路输出的第一控制信号,和所述延时单元输出的经过延时的第一控制信号,判断延时前与延时后第一控制信号的电压值是否相等,若是,则输出计数信号。
7.根据权利要求1~5中任一项所述的过流保护电路,其特征在于,所述第一预设时间为3μs~5μs。
8.根据权利要求1~5中任一项所述的过流保护电路,其特征在于,所述计数控制子电路还被配置为,在计数次数没有达到所述预设次数的情况下,判断在此之后的第二预设时间之内计数次数是否有增加,若否,则将所述计数次数清零。
9.根据权利要求8所述的过流保护电路,其特征在于,所述过流保护电路在侦测时序信号的控制下,在每个时钟周期内对所述多个栅极输入信号进行一次侦测;
所述第二预设时间为一个时钟周期。
10.根据权利要求1~5中任一项所述的过流保护电路,其特征在于,所述计数控制子电路还被配置为在所述计数次数达到预设次数的情况下,输出第三控制信号,所述第三控制信号用于切断视频信号源向所述系统板的信号输入。
11.根据权利要求1~5中任一项所述的过流保护电路,其特征在于,所述计数控制子电路包括:
计数单元,所述计数单元被配置为接收所述延时判断子电路输出的计数信号,并根据所述计数信号进行计数;
与所述计数单元耦接的控制单元,所述控制单元被配置为存储计数次数,在所述计数次数达到所述预设次数的情况下,输出第二控制信号。
12.一种显示装置的驱动电路,其特征在于,所述显示装置的驱动电路包括:电源电路、时序控制器和如权利要求1~11中任一项所述的过流保护电路;
所述电源电路与显示装置的系统板、所述时序控制器和所述过流保护电路耦接,所述电源电路被配置为接收所述系统板所输入的电源信号,并根据所述电源信号为所述时序控制器和所述过流保护电路提供电能;
所述时序控制器还与所述系统板耦接,所述时序控制器被配置为接收系统板所输入的显示信号,根据所述显示信号生成用于输入至显示装置的栅极驱动电路的多个栅极输入信号;
所述过流保护电路还与所述时序控制器耦接;
所述电源电路还被配置为接收所述过流保护电路输出的第二控制信号,并在所述第二控制信号的控制下,停止接收所述系统板输入的电源信号。
13.根据权利要求12所述的显示装置的驱动电路,其特征在于,所述显示装置的驱动电路还包括:源极驱动电路;
所述源极驱动电路与所述电源电路和所述时序控制器耦接;
所述时序控制器还被配置为根据所述显示信号生成用于输入至所述源极驱动电路的多个源极输入信号;
所述源极驱动电路被配置为接收所述多个源极输入信号,并根据多个源极输入信号生成数据信号。
14.一种显示装置,其特征在于,所述显示装置包括:
如权利要求12或13所述的驱动电路;
系统板,所述系统板与所述驱动电路中的电源电路和时序控制器耦接,被配置为输出电源信号和显示信号;
与所述驱动电路耦接的显示面板;
其中,所述显示面板包括栅极驱动电路,所述栅极驱动电路与所述驱动电路中的时序控制器和电源电路耦接;所述栅极驱动电路被配置为接收所述时序控制器输出的多个栅极输入信号,根据所述多个栅极输入信号,生成并输出栅极扫描信号。
15.根据权利要求14所述的显示装置,其特征在于,在所述驱动电路中的过流保护电路还被配置为输出第三控制信号的情况下,所述系统板还与所述驱动电路中的过流保护电路耦接;
所述系统板还被配置为接收所述第三控制信号,并在所述第三控制信号的控制下,停止接收视频信号源输入的视频信号。
16.一种过流保护方法,其特征在于,所述过流保护方法应用于如权利要求14或15所述的显示装置,所述过流保护方法包括:
显示装置的系统板向显示装置的驱动电路输出电源信号和显示信号;
所述驱动电路中的电源电路接收所述电源信号,并根据所述电源信号为所述驱动电路中的时序控制器和过流保护电路提供电能;
所述时序控制器接收所述显示信号,根据所述显示信号生成用于输入至显示装置的栅极驱动电路的多个栅极输入信号;
所述过流保护电路获取所述多个栅极输入信号,对所述多个栅极输入信号进行连续侦测,在侦测到栅极输入信号出现过流的情况下,向所述电源电路输出第二控制信号;以及,
所述电源电路接收所述第二控制信号,并在所述第二控制信号的控制下,停止接收所述系统板输入的电源信号;其中,
所述过流保护电路获取所述多个栅极输入信号,对所述多个栅极输入信号进行连续侦测,在侦测到栅极输入信号出现过流的情况下,向所述电源电路输出所述第二控制信号,包括:
信号筛选单元接收所述多个栅极输入信号,筛选出所述多个栅极输入信号中电压值大于第一预设电压值的一个栅极输入信号,作为采样栅极输入信号;
信号处理单元接收信号筛选单元输出的采样栅极输入信号,对所述采样栅极输入信号进行去干扰和放大处理,根据经过去干扰和放大处理的采样栅极输入信号和第二预设电压值生成第一控制信号,并输出所述第一控制信号;所述第二预设电压值与对所述采样栅极输入信号进行去干扰和放大处理的放大倍数有关。
17.根据权利要求16所述的过流保护方法,其特征在于,所述过流保护方法还包括:所述过流保护电路对所述多个栅极输入信号进行连续侦测,在侦测到栅极输入信号出现过流的情况下,向所述系统板输出第三控制信号;
所述系统板接收所述第三控制信号,并在所述第三控制信号的控制下,停止接收视频信号源输入的信号。
CN202010555560.9A 2020-06-17 2020-06-17 过流保护电路、显示装置及其驱动电路、过流保护方法 Active CN111627376B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202010555560.9A CN111627376B (zh) 2020-06-17 2020-06-17 过流保护电路、显示装置及其驱动电路、过流保护方法
US17/781,288 US11875713B2 (en) 2020-06-17 2021-05-17 Overcurrent protection circuit, display apparatus and driver circuit thereof, and overcurrent protection method
PCT/CN2021/094150 WO2021254062A1 (zh) 2020-06-17 2021-05-17 过流保护电路、显示装置及其驱动电路、过流保护方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010555560.9A CN111627376B (zh) 2020-06-17 2020-06-17 过流保护电路、显示装置及其驱动电路、过流保护方法

Publications (2)

Publication Number Publication Date
CN111627376A CN111627376A (zh) 2020-09-04
CN111627376B true CN111627376B (zh) 2021-11-30

Family

ID=72271491

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010555560.9A Active CN111627376B (zh) 2020-06-17 2020-06-17 过流保护电路、显示装置及其驱动电路、过流保护方法

Country Status (3)

Country Link
US (1) US11875713B2 (zh)
CN (1) CN111627376B (zh)
WO (1) WO2021254062A1 (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111627376B (zh) 2020-06-17 2021-11-30 合肥鑫晟光电科技有限公司 过流保护电路、显示装置及其驱动电路、过流保护方法
CN111986611B (zh) * 2020-09-14 2023-09-26 合肥京东方显示技术有限公司 用于显示装置的保护电路及其显示装置以及使用保护电路保护显示装置方法
CN113505553B (zh) * 2021-06-28 2023-04-18 海光信息技术股份有限公司 延时电路及其驱动方法、集成电路及电子设备
CN114034924B (zh) * 2021-09-29 2023-11-03 重庆康佳光电科技有限公司 控制信号功率测量装置、系统、方法及可读存储介质
CN113907695B (zh) * 2021-12-09 2022-03-04 极限人工智能有限公司 去噪方法、装置、内窥镜、手术机器人及可读存储介质

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105448260A (zh) * 2015-12-29 2016-03-30 深圳市华星光电技术有限公司 一种过流保护电路及液晶显示器
CN106297702A (zh) * 2016-08-31 2017-01-04 深圳市华星光电技术有限公司 液晶显示装置及其过流保护电路
CN107508252A (zh) * 2017-09-20 2017-12-22 深圳市华星光电技术有限公司 一种过流保护电路及显示面板
CN108599096A (zh) * 2018-07-03 2018-09-28 京东方科技集团股份有限公司 过流保护电路及方法、显示装置
CN109064985A (zh) * 2018-08-27 2018-12-21 惠科股份有限公司 一种过流保护电路及显示装置
CN110718197A (zh) * 2018-07-11 2020-01-21 三星显示有限公司 显示装置

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101542506B1 (ko) * 2009-03-02 2015-08-06 삼성디스플레이 주식회사 액정 표시 장치
CN102208800B (zh) * 2011-06-09 2014-04-30 国网电力科学研究院 带有过流保护功能的自适应igbt串联均压电路
KR102175441B1 (ko) * 2014-01-07 2020-11-09 삼성디스플레이 주식회사 게이트 회로의 보호 방법 및 이를 수행하는 표시 장치
KR102446668B1 (ko) * 2016-01-19 2022-09-26 삼성디스플레이 주식회사 클럭 발생 회로, 클럭 발생 회로의 동작 방법 및 표시 장치
KR102352252B1 (ko) * 2017-04-21 2022-01-17 삼성디스플레이 주식회사 과전류 보호 기능을 갖는 전압 발생 회로 및 그것을 포함하는 표시 장치
CN107394753B (zh) * 2017-09-09 2019-02-19 珠海格力电器股份有限公司 一种用于功率器件的软关断保护电路及方法
CN111627376B (zh) * 2020-06-17 2021-11-30 合肥鑫晟光电科技有限公司 过流保护电路、显示装置及其驱动电路、过流保护方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105448260A (zh) * 2015-12-29 2016-03-30 深圳市华星光电技术有限公司 一种过流保护电路及液晶显示器
CN106297702A (zh) * 2016-08-31 2017-01-04 深圳市华星光电技术有限公司 液晶显示装置及其过流保护电路
CN107508252A (zh) * 2017-09-20 2017-12-22 深圳市华星光电技术有限公司 一种过流保护电路及显示面板
CN108599096A (zh) * 2018-07-03 2018-09-28 京东方科技集团股份有限公司 过流保护电路及方法、显示装置
CN110718197A (zh) * 2018-07-11 2020-01-21 三星显示有限公司 显示装置
CN109064985A (zh) * 2018-08-27 2018-12-21 惠科股份有限公司 一种过流保护电路及显示装置

Also Published As

Publication number Publication date
CN111627376A (zh) 2020-09-04
US20220415225A1 (en) 2022-12-29
WO2021254062A1 (zh) 2021-12-23
US11875713B2 (en) 2024-01-16

Similar Documents

Publication Publication Date Title
CN111627376B (zh) 过流保护电路、显示装置及其驱动电路、过流保护方法
US11087655B2 (en) Gate driving signal detection circuit, detection method, and display device
US10235919B2 (en) GOA signal determining circuit, determining method, gate driver circuit and display device
US10026373B2 (en) Gate drive circuit, display panel and touch display apparatus
US7015904B2 (en) Power sequence apparatus for device driving circuit and its method
US10431143B2 (en) Shift register, driving method thereof, gate driving circuit and display device
US20180335815A1 (en) Shift register units, driving methods and driving apparatuses thereof, and gate driving circuits
CN110192240B (zh) 信号保护电路、其驱动方法及设备
US20080074379A1 (en) Gate Drive Circuit and Display Apparatus Having the Same
US20160275834A1 (en) Shift register unit, shift register and display apparatus
CN109410878B (zh) 一种驱动电路、驱动装置以及显示装置
CN107068033B (zh) 移位寄存器单元、栅极驱动电路、测试方法及显示装置
KR20170122891A (ko) 표시 장치 및 그것의 구동 방법
US20140043304A1 (en) Shift registers, display panels, display devices, and electronic devices
US20120280966A1 (en) Display driver and flicker suppression device thereof
CN110060644B (zh) 液晶显示装置及其过流保护方法
CN112992024B (zh) 显示装置及其检测方法
CN106875880A (zh) 一种公共电压补偿电路、补偿方法及显示装置
US20170186348A1 (en) Detecting method and detecting apparatus for scan driving circuit and liquid crystal panel
KR20160062308A (ko) 표시 장치
US8860652B2 (en) Shift registers, display panels, display devices, and electronic devices
EP3882901A1 (en) Shift register unit, drive method, gate drive circuit, and display device
CN107452320B (zh) 电平转移电路及其控制方法、显示装置及其驱动电路
KR102684244B1 (ko) 게이트 구동회로 및 이를 포함한 표시장치
US10410596B2 (en) Gate driving circuit

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant