CN111090509B - 一种mdio资源的访问方法、存储介质及智能终端 - Google Patents
一种mdio资源的访问方法、存储介质及智能终端 Download PDFInfo
- Publication number
- CN111090509B CN111090509B CN201911241066.9A CN201911241066A CN111090509B CN 111090509 B CN111090509 B CN 111090509B CN 201911241066 A CN201911241066 A CN 201911241066A CN 111090509 B CN111090509 B CN 111090509B
- Authority
- CN
- China
- Prior art keywords
- cpu
- mdio
- priority level
- access priority
- access
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/46—Multiprogramming arrangements
- G06F9/48—Program initiating; Program switching, e.g. by interrupt
- G06F9/4806—Task transfer initiation or dispatching
- G06F9/4812—Task transfer initiation or dispatching by interrupt, e.g. masked
- G06F9/4818—Priority circuits therefor
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2209/00—Indexing scheme relating to G06F9/00
- G06F2209/48—Indexing scheme relating to G06F9/48
- G06F2209/484—Precedence
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Software Systems (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Multi Processors (AREA)
Abstract
本发明提供了一种MDIO资源的访问方法、存储介质及智能终端,其中,所述访问方法包括步骤接收第一CPU和第二CPU同时发起的MDIO资源访问请求;获取MDIO资源的状态,以及第一CPU的访问优先等级和第二CPU的访问优先等级;当MDIO资源为非占用状态时,将第一CPU的访问优先等级和第二CPU的访问优先等级进行比较;若第一CPU的访问优先等级和第二CPU的访问优先等级不相同,则将访问MDIO资源的权限分配给第一CPU和第二CPU中访问优先等级更高的CPU。本发明的MDIO资源的访问方法由于第一CPU和第二CPU携带有优先访问等级,根据第一CPU和第二CPU的优先访问等级能够生成MDIO资源的访问顺序,避免了第一CPU和第二CPU之间的冲突,同时两个CPU也可直接访问MDIO资源,提高了访问效率。
Description
技术领域
本发明涉及MDIO总线控制技术领域,尤其涉及一种MDIO资源的访问方法、存储介质及智能终端。
背景技术
大部分集成系统电路中,存在多个CPU分工合作的情况,有相同的MDIO从设备资源的话,就会存在多个CPU访问MDIO从设备资源冲突的问题。
在现有的解决方案中,存在两个CPU,CPU1和CPU2,两个CPU都可以访问各种MDIO从设备资源,如果两个CPU都需要访问MDIO从设备,现有技术为了避免冲突访问是用其中一个CPU做访问,另外一个要访问MDIO从设备资源则需要通过软件转发访问命令,再由可访问的CPU去执行命令,这种访问方式间接访问的CPU访问效率低,且访问不稳定,访问过程容易中断。
因此,现有技术还有待于改进。
发明内容
鉴于上述现有技术的不足,本发明的目的在于提供一种MDIO资源的访问方法、存储介质及智能终端,旨在解决现有MDIO资源的访问方法效率低,访问不稳定的技术问题。
本发明的技术方案如下:
一种MDIO资源的访问方法,其中,包括步骤:
接收第一CPU和第二CPU同时发起的MDIO资源访问请求;
获取MDIO资源的状态,以及第一CPU的访问优先等级和第二CPU的访问优先等级;
当MDIO资源为非占用状态时,将第一CPU的访问优先等级和第二CPU的访问优先等级进行比较;
若第一CPU的访问优先等级和第二CPU的访问优先等级不相同,则将访问MDIO资源的权限分配给第一CPU和第二CPU中访问优先等级更高的CPU。
所述MDIO资源的访问方法,其中,所述步骤当MDIO资源为非占用状态时,将第一CPU的访问优先等级和第二CPU的访问优先等级进行比较之后还包括:
若第一CPU的访问优先等级和第二CPU的访问优先等级相同,则获取第一CPU和第二CPU访问MDIO资源的历史记录;
基于所述历史记录获得第一CPU访问MDIO资源的总次数和第二CPU访问MDIO资源的总次数;
将访问MDIO资源的权限分配给第一CPU和第二CPU中访问MDIO资源的总次数更少的CPU。
所述MDIO资源的访问方法,其中,所述步骤接收第一CPU和第二CPU同时发起的MDIO资源访问请求之前包括:
从访问优先等级策略库中随机选择一种优先等级分配策略;
根据所述优先等级分配策略配置第一CPU的访问优先等级和第二CPU的访问优先等级。
所述MDIO资源的访问方法,其中,所述访问优先等级包括高访问优先等级和低访问优先等级。
所述MDIO资源的访问方法,其中,所述访问优先等级策略库包括:
分配第一CPU为高访问优先等级,第二CPU为低访问优先等级的优先等级分配策略;
分配第二CPU为高访问优先等级,第一CPU为低访问优先等级的优先等级分配策略;
以及分配第一CPU和第二CPU均为高访问优先等级的优先等级分配策略。
所述MDIO资源的访问方法,其中,所述步骤获取MDIO资源的状态,以及第一CPU的访问优先等级和第二CPU的访问优先等级之后还包括:
当MDIO资源为占用状态时,间隔预设时间重复获取MDIO资源的状态,直至MDIO资源为非占用状态,之后比较第一CPU的访问优先等级和第二CPU的访问优先等级。
所述MDIO资源的访问方法,其中,所述预设时间为5-15min。
所述MDIO资源的访问方法,其中,所述步骤若第一CPU的访问优先等级和第二CPU的访问优先等级不相同,则将访问MDIO资源的权限分配给第一CPU和第二CPU中访问优先等级更高的CPU之后还包括:
当第一CPU和第二CPU中优先等级更高的CPU访问MDIO资源结束后,调换第一CPU的访问优先等级和第二CPU的访问优先等级。
一种存储介质,其上存储有多条指令,其中,所述指令适于由处理器加载并执行,以实现上述任一项所述MDIO资源的访问方法的步骤。
一种智能终端,其中,包括:处理器、与处理器通信连接的存储介质,所述存储介质适于存储多条指令;所述处理器适于调用所述存储介质中的指令,以执行实现上述任一项所述MDIO资源的访问方法的步骤。
有益效果:本发明提供了一种MDIO资源的访问方法、存储介质及智能终端,其中,所述访问方法包括步骤接收第一CPU和第二CPU同时发起的MDIO资源访问请求;获取MDIO资源的状态,以及第一CPU的访问优先等级和第二CPU的访问优先等级;当MDIO资源为非占用状态时,将第一CPU的访问优先等级和第二CPU的访问优先等级进行比较;若第一CPU的访问优先等级和第二CPU的访问优先等级不相同,则将访问MDIO资源的权限分配给第一CPU和第二CPU中访问优先等级更高的CPU。本发明的MDIO资源的访问方法由于第一CPU和第二CPU携带有优先访问等级,根据第一CPU和第二CPU的优先访问等级能够生成MDIO资源的访问顺序,避免了第一CPU和第二CPU之间的冲突,同时两个CPU也可直接访问MDIO资源,提高了访问效率。
附图说明
图1为现有的一种MDIO资源的访问方法的流程图;
图2为本发明一种智能终端的结构框图。
具体实施方式
本发明提供了一种MDIO资源的访问方法、存储介质及智能终端,为使本发明的目的、技术方案及效果更加清楚、明确,以下对本发明进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
参见图1,本发明提供了一种MDIO资源的访问方法,包括步骤:
S100、接收第一CPU和第二CPU同时发起的MDIO资源访问请求;具体的本发明技术方案应用场景中的CPU可以包括但不限于2个,比如也可以为3个或4个等。
S200、获取MDIO资源的状态,以及第一CPU的访问优先等级和第二CPU的访问优先等级;MDIO资源的状态是指其占用的状态,具体包括占用和空闲两种状态,CPU的访问优先等级指的是级别,即多个CPU访问MDIO资源所处的优先级别。
S300、当MDIO资源为非占用状态时,将第一CPU的访问优先等级和第二CPU的访问优先等级进行比较;即比较第一CPU的优先级所处的级别和第二CPU的优先级所处的级别,可以认为是比较两个CPU的重要性。
S400、若第一CPU的访问优先等级和第二CPU的访问优先等级不相同,则将访问MDIO资源的权限分配给第一CPU和第二CPU中访问优先等级更高的CPU。具体的,不相同的情况包括第一CPU访问优先等级高于第二CPU的访问优先等级,或第一CPU访问优先等级低于第二CPU的访问优先等级,该步骤的作用是选择更重要的CPU获得访问MDIO资源的权限,MDIO资源具体可指的是MDIO从设备,也可以为MDIO软件资源。
实际应用时,本发明MDIO资源的访问方法具体可通过编程的方式运行于复杂可编程逻辑器件(CPLD)中,在一种具体的情况下,可以采用CPLD作为MDIO资源的仲裁器,并且每个CPU都单独引出MDIO总线连接至CPLD,CPLD还通过MDIO总线连接有MDIO从设备,由CPLD来仲裁当前由哪个CPU访问MDIO从设备。
在一种具体的实施方式中,所述步骤当MDIO资源为非占用状态时,将第一CPU的访问优先等级和第二CPU的访问优先等级进行比较之后还包括:
若第一CPU的访问优先等级和第二CPU的访问优先等级相同,则获取第一CPU和第二CPU访问MDIO资源的历史记录;该种情况可以认为第一CPU和第二CPU的重要级别相同,为了进一步划分出第一CPU和第二CPU的顺序,可以获取第一CPU和第二CPU访问MDIO资源的历史记录在进行比较,历史记录的内容包括第一CPU和第二CPU访问MDIO资源的总次数。
基于所述历史记录获得第一CPU访问MDIO资源的总次数和第二CPU访问MDIO资源的总次数;历史记录保存在存储器内,CPU每一次访问MDIO资源都会生成相应的访问数据并保存。
将访问MDIO资源的权限分配给第一CPU和第二CPU中访问MDIO资源的总次数更少的CPU。在第一CPU和第二CPU的重要程度相同(访问优先等级相同)的情况下,将访问MDIO资源的权限分配给访问总次数更少的CPU可以获得更好的用户体验。
在一种具体的实施方式中,所述步骤接收第一CPU和第二CPU同时发起的MDIO资源访问请求之前包括:
从访问优先等级策略库中随机选择一种优先等级分配策略;在该种实施例中,系统的存储器内还设置有访问优先等级策略库,用户可以在里面配置不同的优先等级分配策略,在更复杂的情况下,为了满足不只2个CPU比较的情况,此时,访问优先等级策略库也可以预先设置分别针对3个至n个CPU的优先等级分配策略。
根据所述优先等级分配策略配置第一CPU的访问优先等级和第二CPU的访问优先等级。在该种情况下,CPU的访问优先等级可以由程序来执行,无需人工设置,配置速度更快。
在一种具体的实施方式中,所述访问优先等级包括高访问优先等级和低访问优先等级。在不只两个CPU的情况下,访问优先等级也可以具体包括更多的访问优先等级级别,比如第一访问优先等级,第一访问优先等级....第N访问优先等级,具体可以根据实际CPU的数量进行设置。
在一种具体的实施方式中,所述访问优先等级策略库包括:
分配第一CPU为高访问优先等级,第二CPU为低访问优先等级的优先等级分配策略;
分配第二CPU为高访问优先等级,第一CPU为低访问优先等级的优先等级分配策略;
以及分配第一CPU和第二CPU均为高访问优先等级的优先等级分配策略。
在一种具有N个CPU同时访问MDIO资源的情况下,访问优先等级可以对应的设置成N个,当然也可以比CPU的数量更好少,比如设置成第一访问优先等级的CPU有1个,第二访问优先等级的CPU有2个,依此类推,访问优先等级的数量可以根据实际情况进行设置。
在一种具体的实施方式中,所述步骤获取MDIO资源的状态,以及第一CPU的访问优先等级和第二CPU的访问优先等级之后还包括:
当MDIO资源为占用状态时,间隔预设时间重复获取MDIO资源的状态,直至MDIO资源为非占用状态,之后比较第一CPU的访问优先等级和第二CPU的访问优先等级。本发明技术方案只有在MDIO资源为非占用状态时才会进行分配,从而不影响当前占用MDIO资源的CPU的正常访问。
本发明技术方案的整体思路为:一个CPU发起访问时,如果MDIO资源空闲,CPLD直接将MDIO资源访问权限分配给CPU,直到MDIO总线访问完成,MDIO资源变成空闲。在MDIO资源忙时(处于占用状态),如果一个CPU要访问MDIO资源,CPLD告知MDIO资源繁忙,必须等到MDIO资源空闲时才能发起访问,CPU确认MDIO资源忙后,CPU需要进行等待,直到CPLD反馈MDIO资源空闲的信号,如果MDIO资源空闲时,有两个CPU请求访问MDIO资源,即CPU1与CPU2同时发起MDIO资源请求,CPLD根据CPU的访问优先等级,将MDIO资源发访问权限交给高访问优先等级的CPU。
在一种具体的实施方式中,所述预设时间为5-15min。比如,预设时间可以设置成10秒,即每隔10秒编重新获取一次MDIO资源的状态。
在一种具体的实施方式中,所述步骤若第一CPU的访问优先等级和第二CPU的访问优先等级不相同,则将访问MDIO资源的权限分配给第一CPU和第二CPU中访问优先等级更高的CPU之后还包括:
当第一CPU和第二CPU中优先等级更高的CPU访问MDIO资源结束后,调换第一CPU的访问优先等级和第二CPU的访问优先等级。这样就能保证两个CPU都能够完成对MDIO资源的顺序访问。
要访问MDIO资源时,CPU必须接收到CPLD先发送起始访问信号,可通过CPLD的时钟信号线来反馈MDIO资源的状态,比如CPLD的时钟信号线为低电平状态,表示MDIO资源处于占用状态,若CPLD的时钟信号线变为高电平状态,则表示MDIO资源当前已经空闲。
本发明提供了一种存储介质,其上存储有多条指令,所述指令适于由处理器加载并执行,以实现上述任一项所述MDIO资源的访问方法的步骤。
此外,参见图2,本发明还提供了一种智能终端,包括:处理器10、与处理器通信连接的存储介质20,所述存储介质适于存储多条指令;所述处理器适于调用所述存储介质中的指令,以执行实现上述任一项所述MDIO资源的访问方法的步骤。
当然,本领域普通技术人员可以理解实现上述实施例方法中的全部或部分流程,是可以通过计算机程序来指令相关硬件(如处理器,控制器等)来完成,所述的程序可存储于一计算机可读取的存储介质中,所述程序在执行时可包括如上述各方法实施例的流程。其中所述的存储介质可为存储器、磁碟、光盘等。
综上所述,本发明提供了一种MDIO资源的访问方法、存储介质及智能终端,其中,所述访问方法包括步骤接收第一CPU和第二CPU同时发起的MDIO资源访问请求;获取MDIO资源的状态,以及第一CPU的访问优先等级和第二CPU的访问优先等级;当MDIO资源为非占用状态时,将第一CPU的访问优先等级和第二CPU的访问优先等级进行比较;若第一CPU的访问优先等级和第二CPU的访问优先等级不相同,则将访问MDIO资源的权限分配给第一CPU和第二CPU中访问优先等级更高的CPU。本发明的MDIO资源的访问方法由于第一CPU和第二CPU携带有优先访问等级,根据第一CPU和第二CPU的优先访问等级能够生成MDIO资源的访问顺序,避免了第一CPU和第二CPU之间的冲突,同时两个CPU也可直接访问MDIO资源,提高了访问效率。
应当理解的是,本发明的应用不限于上述的举例,对本领域普通技术人员来说,可以根据上述说明加以改进或变换,所有这些改进和变换都应属于本发明所附权利要求的保护范围。
Claims (9)
1.一种MDIO资源的访问方法,其特征在于,包括步骤:
接收第一CPU和第二CPU同时发起的MDIO资源访问请求;
获取MDIO资源的状态,以及第一CPU的访问优先等级和第二CPU的访问优先等级;
当MDIO资源为非占用状态时,将第一CPU的访问优先等级和第二CPU的访问优先等级进行比较;
若第一CPU的访问优先等级和第二CPU的访问优先等级不相同,则将访问MDIO资源的权限分配给第一CPU和第二CPU中访问优先等级更高的CPU;
所述步骤当MDIO资源为非占用状态时,将第一CPU的访问优先等级和第二CPU的访问优先等级进行比较之后还包括:
若第一CPU的访问优先等级和第二CPU的访问优先等级相同,则获取第一CPU和第二CPU访问MDIO资源的历史记录;
基于所述历史记录获得第一CPU访问MDIO资源的总次数和第二CPU访问MDIO资源的总次数;
将访问MDIO资源的权限分配给第一CPU和第二CPU中访问MDIO资源的总次数更少的CPU;
采用CPLD作为所述MDIO资源的仲裁器,所述CPLD通过MDIO总线连接所述第一CPU和所述第二CPU。
2.根据权利要求1所述MDIO资源的访问方法,其特征在于,所述步骤接收第一CPU和第二CPU同时发起的MDIO资源访问请求之前包括:
从访问优先等级策略库中随机选择一种优先等级分配策略;
根据所述优先等级分配策略配置第一CPU的访问优先等级和第二CPU的访问优先等级。
3.根据权利要求2所述MDIO资源的访问方法,其特征在于,所述访问优先等级包括高访问优先等级和低访问优先等级。
4.根据权利要求3所述MDIO资源的访问方法,其特征在于,所述访问优先等级策略库包括:
分配第一CPU为高访问优先等级,第二CPU为低访问优先等级的优先等级分配策略;
分配第二CPU为高访问优先等级,第一CPU为低访问优先等级的优先等级分配策略;
以及分配第一CPU和第二CPU均为高访问优先等级的优先等级分配策略。
5.根据权利要求3所述MDIO资源的访问方法,其特征在于,所述步骤获取MDIO资源的状态,以及第一CPU的访问优先等级和第二CPU的访问优先等级之后还包括:
当MDIO资源为占用状态时,间隔预设时间重复获取MDIO资源的状态,直至MDIO资源为非占用状态,之后比较第一CPU的访问优先等级和第二CPU的访问优先等级。
6.根据权利要求5所述MDIO资源的访问方法,其特征在于,所述预设时间为5-15min。
7.根据权利要求5所述MDIO资源的访问方法,其特征在于,所述步骤若第一CPU的访问优先等级和第二CPU的访问优先等级不相同,则将访问MDIO资源的权限分配给第一CPU和第二CPU中访问优先等级更高的CPU之后还包括:
当第一CPU和第二CPU中优先等级更高的CPU访问MDIO资源结束后,调换第一CPU的访问优先等级和第二CPU的访问优先等级。
8.一种存储介质,其上存储有多条指令,其特征在于,所述指令适于由处理器加载并执行,以实现上述权利要求1-7任一项所述MDIO资源的访问方法的步骤。
9.一种智能终端,其特征在于,包括:处理器、与处理器通信连接的存储介质,所述存储介质适于存储多条指令;所述处理器适于调用所述存储介质中的指令,以执行实现上述权利要求1-7任一项所述MDIO资源的访问方法的步骤。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201911241066.9A CN111090509B (zh) | 2019-12-06 | 2019-12-06 | 一种mdio资源的访问方法、存储介质及智能终端 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201911241066.9A CN111090509B (zh) | 2019-12-06 | 2019-12-06 | 一种mdio资源的访问方法、存储介质及智能终端 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN111090509A CN111090509A (zh) | 2020-05-01 |
CN111090509B true CN111090509B (zh) | 2023-08-11 |
Family
ID=70394798
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201911241066.9A Active CN111090509B (zh) | 2019-12-06 | 2019-12-06 | 一种mdio资源的访问方法、存储介质及智能终端 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN111090509B (zh) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1922597A (zh) * | 2003-12-30 | 2007-02-28 | 索尼爱立信移动通讯股份有限公司 | 具有共享存储器判优的多处理器移动终端 |
CN107393594A (zh) * | 2017-07-27 | 2017-11-24 | 郑州云海信息技术有限公司 | 一种多核固态硬盘调试方法及系统 |
CN110109847A (zh) * | 2019-04-25 | 2019-08-09 | 深圳吉迪思电子科技有限公司 | Apb总线多个主设备的仲裁方法、系统及存储介质 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5348315B2 (ja) * | 2010-03-19 | 2013-11-20 | 富士通株式会社 | マルチコアプロセッサシステム、制御プログラム、および制御方法 |
-
2019
- 2019-12-06 CN CN201911241066.9A patent/CN111090509B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1922597A (zh) * | 2003-12-30 | 2007-02-28 | 索尼爱立信移动通讯股份有限公司 | 具有共享存储器判优的多处理器移动终端 |
CN107393594A (zh) * | 2017-07-27 | 2017-11-24 | 郑州云海信息技术有限公司 | 一种多核固态硬盘调试方法及系统 |
CN110109847A (zh) * | 2019-04-25 | 2019-08-09 | 深圳吉迪思电子科技有限公司 | Apb总线多个主设备的仲裁方法、系统及存储介质 |
Also Published As
Publication number | Publication date |
---|---|
CN111090509A (zh) | 2020-05-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7533206B2 (en) | Resource management device | |
US5996037A (en) | System and method for arbitrating multi-function access to a system bus | |
KR100899951B1 (ko) | 캐시 메모리 버스트 싸이클 동안 버스 중재를 제어하는시스템 및 방법 | |
US8650270B2 (en) | Distributed computing with multiple coordinated component collections | |
JPS6310466B2 (zh) | ||
EP3361388B1 (en) | Distribution of master device tasks among bus queues | |
JP2009508247A (ja) | バス調停に関する方法及びシステム | |
JPS61109164A (ja) | バス制御方法 | |
JPH0844681A (ja) | 複数の処理装置により共用される資源の集中管理 | |
US8213461B2 (en) | Method of designating slots in a transmission frame for controlling transmission of data over an interconnect coupling a plurality of master units with a plurality of slave units | |
CN104536834A (zh) | 一种授权锁权限的方法和分布式锁管理器 | |
CN112506821B (zh) | 一种系统总线接口请求仲裁方法及相关组件 | |
US7080174B1 (en) | System and method for managing input/output requests using a fairness throttle | |
Mirosanlou et al. | Duetto: Latency guarantees at minimal performance cost | |
CN111090509B (zh) | 一种mdio资源的访问方法、存储介质及智能终端 | |
US6598105B1 (en) | Interrupt arbiter for a computing system | |
KR100757791B1 (ko) | 공유 자원 중재 프로토콜 방법 및 중재기 | |
US20160350246A1 (en) | Method And Apparatus For Split Burst Bandwidth Arbitration | |
US7836235B2 (en) | Resource management device | |
US11467880B2 (en) | Method for accessing shared resources of a computer platform, associated computer program and computer platform | |
KR100973419B1 (ko) | 버스 중재 방법 및 장치 | |
JP6836536B2 (ja) | ストレージシステム及びio処理の制御方法 | |
CN115017093B (zh) | 一种片上外部总线通信的方法以及装置 | |
JPH10232849A (ja) | ディスク制御装置 | |
JP7263416B2 (ja) | マスタエージェント間のインターコネクト帯域幅の分配 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |