CN108564907B - 移位寄存器单元、栅极驱动电路及其驱动方法、显示装置 - Google Patents
移位寄存器单元、栅极驱动电路及其驱动方法、显示装置 Download PDFInfo
- Publication number
- CN108564907B CN108564907B CN201810062822.0A CN201810062822A CN108564907B CN 108564907 B CN108564907 B CN 108564907B CN 201810062822 A CN201810062822 A CN 201810062822A CN 108564907 B CN108564907 B CN 108564907B
- Authority
- CN
- China
- Prior art keywords
- signal
- pull
- node
- switching element
- shift register
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
- G11C19/28—Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
本公开提供一种移位寄存器单元、栅极驱动电路及其驱动方法、显示装置,涉及显示技术领域。该移位寄存器单元包括:输入模块,响应输入信号以将第一电源信号传至上拉节点;复位模块,响应复位信号以将第二电源信号传至上拉节点;输出模块,响应上拉节点的信号以将时钟信号传至信号输出端;下拉控制模块,响应第三电源信号以将第三电源信号传至下拉节点,响应上拉节点的信号以将第二电源信号传至下拉节点;下拉模块,响应下拉节点的信号以将第二电源信号传至上拉节点和信号输出端;帧前复位模块,响应起始信号以将第二电源信号传至上拉节点和下拉节点,响应第四电源信号以将第二电源信号传至信号输出端。本公开可防止驱动信号瞬停所引发的显示异常。
Description
技术领域
本公开涉及显示技术领域,尤其涉及一种移位寄存器单元、栅极驱动电路及其驱动方法、显示装置。
背景技术
随着半导体技术的蓬勃发展,便携式电子产品以及平面显示器产品也随之兴起。以TFT-LCD(Thin Film Transistor-Liquid Crystal Display,薄膜晶体管-液晶显示器)为代表的平板显示器具有轻薄、能耗低、无辐射、反应速度快、色纯度佳、以及对比度高等特点,已经成为各类数据产品的标准输出设备。
TFT-LCD在进行显示时,需要通过移位寄存器电路逐级产生栅极驱动信号,以对第一行至最后一行的像素进行逐行扫描。如图1所示,移位寄存器电路是由多级移位寄存器单元SR串联构成的,前一级移位寄存器单元的输出信号即为后一级移位寄存器单元的输入信号。合适的移位寄存器电路可以保证TFT-LCD的稳定工作。近些年来,为了降低TFT-LCD的制作成本,业内厂商采用非晶硅工艺直接在显示面板的玻璃基板上制作多级非晶硅移位寄存器单元,借以取代公知的栅极驱动器,这样可在降低成本的同时实现窄边框设计。
但是,现有的移位寄存器结构仍然存在如下问题:在上一帧扫描周期内如果出现异常例如瞬间关机或者驱动IC(Integrated Circuit,集成电路)检测到ESD(ElectroStatic Discharge,静电释放),那么TCON(Timing Controller,时序控制器)或者SourceIC(源极驱动器)输出的栅极驱动信号例如时钟信号CLK、电源信号GCH或GCL等就会瞬停,即在当前扫描位置例如第500行的栅极驱动信号瞬停;基于此,在进入下一帧扫描周期时,此前的信号也同时恢复,这样就会导致栅极驱动电路陷入死循环,使得栅极驱动信号出现双脉冲输出的情况,从而引起DPO(Data Pad Opposite,远离驱动IC)侧和DP(Data Pad,驱动IC)侧的移位寄存器单元同时打开,且扫描起始端例如DPO侧的数据会复制到扫描结束端例如DP侧,从而引发显示异常。
需要说明的是,在上述背景技术部分公开的信息仅用于加强对本公开的背景的理解,因此可以包括不构成对本领域普通技术人员已知的现有技术的信息。
发明内容
本公开的目的在于提供一种移位寄存器单元、栅极驱动电路及其驱动方法、显示装置,以用于解决由驱动信号瞬停所引发的显示异常问题。
本公开的其他特性和优点将通过下面的详细描述变得显然,或部分地通过本公开的实践而习得。
根据本公开的一个方面,提供一种移位寄存器单元,包括:
输入模块,连接输入信号端、第一电源信号端、以及上拉节点,用于响应输入信号以将第一电源信号传输至所述上拉节点;
复位模块,连接复位信号端、第二电源信号端、以及所述上拉节点,用于响应复位信号以将第二电源信号传输至所述上拉节点;
输出模块,连接所述上拉节点、时钟信号端、以及信号输出端,用于响应所述上拉节点的电压信号以将时钟信号传输至所述信号输出端;
下拉控制模块,连接所述上拉节点、所述第二电源信号端、第三电源信号端、以及下拉节点,用于响应第三电源信号以将所述第三电源信号传输至所述下拉节点,以及响应所述上拉节点的电压信号以将所述第二电源信号传输至所述下拉节点;
下拉模块,连接所述下拉节点、所述第二电源信号端、所述上拉节点、以及信号输出端,用于响应所述下拉节点的电压信号以将所述第二电源信号分别传输至所述上拉节点和所述信号输出端;
帧前复位模块,连接起始信号端、第四电源信号端、所述上拉节点、所述下拉节点、以及所述信号输出端,用于响应起始信号以将所述第二电源信号分别传输至所述上拉节点和所述下拉节点,以及响应第四电源信号以将所述第二电源信号传输至所述信号输出端。
本公开的一种示例性实施例中,所述帧前复位模块包括第一开关元件、第二开关元件和第三开关元件;
所述第一开关元件的控制端连接所述起始信号端、第一端连接所述第二电源信号端、第二端连接所述上拉节点;
所述第二开关元件的控制端连接所述起始信号端、第一端连接所述第二电源信号端、第二端连接所述下拉节点;
所述第三开关元件的控制端连接所述第四电源信号端、第一端连接所述第二电源信号端、第二端连接所述信号输出端。
本公开的一种示例性实施例中,所述输入模块包括第四开关元件;
所述第四开关元件的控制端连接所述输入信号端、第一端连接所述第一电源信号端、第二端连接所述上拉节点。
本公开的一种示例性实施例中,所述复位模块包括第五开关元件;
所述第五开关元件的控制端连接所述复位信号端、第一端连接所述第二电源信号端、第二端连接所述上拉节点。
本公开的一种示例性实施例中,所述输出模块包括第六开关元件以及存储电容;
所述第六开关元件的控制端连接所述上拉节点、第一端连接所述时钟信号端、第二端连接所述信号输出端;
所述存储电容连接在所述上拉节点与所述信号输出端之间。
本公开的一种示例性实施例中,所述下拉控制模块包括第七开关元件和第八开关元件;
所述第七开关元件的控制端和第一端连接所述第三电源信号端、第二端连接所述下拉节点;
所述第八开关元件的控制端连接所述上拉节点、第一端连接所述第二电源信号端、第二端连接所述下拉节点。
本公开的一种示例性实施例中,所述下拉模块包括第九开关元件和第十开关元件;
所述第九开关元件的控制端连接所述下拉节点、第一端连接所述第二电源信号端、第二端连接所述上拉节点;
所述第十开关元件的控制端连接所述下拉节点、第一端连接所述第二电源信号端、第二端连接所述信号输出端。
本公开的一种示例性实施例中,所有开关元件均为P型晶体管或者均为N型晶体管。
根据本公开的一个方面,提供一种栅极驱动电路,包括多个级联的上述的移位寄存器单元;
其中,第M-1级移位寄存器单元的信号输出端连接第M级移位寄存器单元的输入信号端,第M+1级移位寄存器单元的信号输出端连接第M级移位寄存器单元的复位信号端。
根据本公开的一个方面,提供一种栅极驱动电路的驱动方法,用于驱动上述的栅极驱动电路;所述驱动方法包括:
在帧扫描开始之前,将起始信号与第四电源信号置于有效电平电位,以利用帧前复位模块通过第二电源信号对所述栅极驱动电路中的各个移位寄存器单元的上拉节点、下拉节点、以及信号输出端进行帧前复位。
本公开的一种示例性实施例中,所述驱动方法还包括:
在帧前复位之前,对所述栅极驱动电路中的各个信号端的信号进行初始化置位。
根据本公开的一个方面,提供一种显示装置,包括上述的移位寄存器单元或者上述的栅极驱动电路。
本公开示例性实施方式所提供的移位寄存器单元、栅极驱动电路及其驱动方法、显示装置,在传统移位寄存器单元的基础上增加了帧前复位模块,其可在一帧扫描正式开始前先对各级移位寄存器单元的上拉节点、下拉节点、以及信号输出端进行复位,复位之后再进行逐行扫描,这样可以有效的防止由驱动信号瞬停而引发的显示异常,从而保证显示品质。
应当理解的是,以上的一般描述和后文的细节描述仅是示例性和解释性的,并不能限制本公开。
附图说明
此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本公开的实施例,并与说明书一起用于解释本公开的原理。显而易见地,下面描述中的附图仅仅是本公开的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1示意性示出本公开示例性实施例中移位寄存器电路的级联结构图;
图2示意性示出现有技术中一种移位寄存器单元的结构示意图;
图3示意性示出图2所示的移位寄存器单元对应的信号时序图;
图4示意性示出图2所示的移位寄存器单元对应的信号逻辑表;
图5示意性示出本公开示例性实施例中移位寄存器单元的结构示意图;
图6示意性示出图5所示的移位寄存器单元对应的信号时序图;
图7示意性示出图5所示的移位寄存器单元对应的信号逻辑表;
图8示意性示出本公开示例性实施例中栅极驱动方法的流程图。
具体实施方式
现在将参考附图更全面地描述示例实施方式。然而,示例实施方式能够以多种形式实施,且不应被理解为限于在此阐述的范例;相反,提供这些实施方式使得本公开将更加全面和完整,并将示例实施方式的构思全面地传达给本领域的技术人员。所描述的特征、结构或特性可以以任何合适的方式结合在一个或更多实施方式中。
此外,附图仅为本公开的示意性图解,并非一定是按比例绘制。图中相同的附图标记表示相同或类似的部分,因而将省略对它们的重复描述。附图中所示的一些方框图是功能实体,不一定必须与物理或逻辑上独立的实体相对应。可以采用软件形式来实现这些功能实体,或在一个或多个硬件模块或集成电路中实现这些功能实体,或在不同网络和/或处理器装置和/或微控制器装置中实现这些功能实体。
图2示例性示出了现有技术中的一种移位寄存器单元的结构示意图。由图可知,该移位寄存器单元采用10T1C(10个晶体管1个电容)结构,具体包括由第一晶体管M1构成的输入单元、由第二晶体管M2构成的复位单元、由第三晶体管M3和存储电容C构成的输出单元、由第四至第七晶体管M4~M7构成的下拉控制单元、以及由第八至第十晶体管M8~M10构成的下拉单元。其中,在每一帧扫描结束之后,第十晶体管M10的栅极控制信号可以切换为有效电平例如N型晶体管对应的高电平VGH,从而导通该第十晶体管M10以对信号输出端Output进行放噪。图3和图4是相应的时序信号图以及信号逻辑表。
基于上述的移位寄存器单元结构,若在上一帧扫描周期内出现异常情况例如瞬间关机或者驱动IC检测到ESD,那么TCON或者Source IC输出的栅极驱动信号就会瞬停,即当前扫描位置的栅极驱动信号瞬停,从而进入下一帧扫描周期。这样一来,移位寄存器电路就会陷入死循环,使得栅极驱动信号出现双脉冲输出的情况,从而引起DPO侧和DP侧的移位寄存器单元同时打开,且扫描起始端例如DPO侧的数据会复制到扫描结束端例如DP侧,从而引发显示异常。
需要说明的是:目前的大多移位寄存器电路均存在上述问题,并不局限于图2所示的电路结构。
基于此,本示例实施方式提供了一种移位寄存器单元,如图5所示,该移位寄存器单元可以包括:
输入模块501,连接输入信号端Input、第一电源信号端HVGH、以及上拉节点PU,用于响应输入信号以将第一电源信号传输至上拉节点PU;
复位模块502,连接复位信号端Reset、第二电源信号端VSS、以及上拉节点PU,用于响应复位信号以将第二电源信号传输至上拉节点PU;
输出模块503,连接上拉节点PU、时钟信号端CLK、以及信号输出端Output,用于响应上拉节点PU的电压信号以将时钟信号传输至信号输出端Output;
下拉控制模块504,连接上拉节点PU、第二电源信号端VSS、第三电源信号端GCH、以及下拉节点PD,用于响应第三电源信号以将第三电源信号传输至下拉节点PD,以及响应上拉节点PU的电压信号以将第二电源信号传输至下拉节点PD;
下拉模块505,连接下拉节点PD、第二电源信号端VSS、上拉节点PU、以及信号输出端Output,用于响应下拉节点PD的电压信号以将第二电源信号分别传输至上拉节点PU和信号输出端Output;
帧前复位模块506,连接起始信号端STV、第四电源信号端GCL、上拉节点PU、下拉节点PD、以及信号输出端Output,用于响应起始信号以将第二电源信号分别传输至上拉节点PU和下拉节点PD,以及响应第四电源信号以将第二电源信号传输至信号输出端Output。
其中,起始信号是指一帧扫描开始时的触发信号。对于第一级移位寄存器单元而言,起始信号也就是该移位寄存器单元的输入信号。
本公开示例性实施方式所提供的移位寄存器单元,在传统移位寄存器单元的基础上增加了帧前复位模块506,其可在一帧扫描正式开始前先对各级移位寄存器单元的上拉节点PU、下拉节点PD、以及信号输出端Output进行复位,复位之后再进行逐行扫描,这样可以有效的防止由驱动信号瞬停而引发的显示异常,从而保证显示品质。
需要说明的是:本示例实施方式中的移位寄存器单元相对于传统移位寄存器单元的结构存在变化,因此用于为该移位寄存器单元提供相应驱动信号的驱动IC也需适应性调整,这里对此不作具体介绍。
下面结合图5对本示例实施方式中的移位寄存器单元的结构进行具体的说明。
所述帧前复位模块506可以包括第一开关元件T1、第二开关元件T2和第三开关元件T3。其中,第一开关元件T1的控制端连接起始信号端STV、第一端连接第二电源信号端VSS、第二端连接上拉节点PU,可用于响应起始信号以将第二电源信号传输至上拉节点PU;第二开关元件T2的控制端连接起始信号端STV、第一端连接第二电源信号端VSS、第二端连接下拉节点PD,可用于响应起始信号以将第二电源信号传输至下拉节点PD;第三开关元件T3的控制端连接第四电源信号端GCL、第一端连接第二电源信号端VSS、第二端连接信号输出端Output,可用于响应第四电源信号以将第二电源信号传输至信号输出端Output。
所述输入模块501可以包括第四开关元件T4。该第四开关元件T4的控制端连接输入信号端Input、第一端连接第一电源信号端HVGH、第二端连接上拉节点PU,可用于响应输入信号以将第一电源信号传输至上拉节点PU。
所述复位模块502可以包括第五开关元件T5。该第五开关元件T5的控制端连接复位信号端Reset、第一端连接第二电源信号端VSS、第二端连接上拉节点PU,可用于响应复位信号以将第二电源信号传输至上拉节点PU。
所述输出模块503可以包括第六开关元件T6以及存储电容C。该第六开关元件T6的控制端连接上拉节点PU、第一端连接时钟信号端CLK、第二端连接信号输出端Output,可用于响应上拉节点PU的电压信号以将时钟信号传输至信号输出端Output;存储电容C可以连接在上拉节点PU与信号输出端Output之间。
所述下拉控制模块504可以包括第七开关元件T7和第八开关元件T8。其中,第七开关元件T7的控制端和第一端连接第三电源信号端GCH、第二端连接下拉节点PD,可用于响应第三电源信号以将第三电源信号传输至下拉节点PD;第八开关元件T8的控制端连接上拉节点PU、第一端连接第二电源信号端VSS、第二端连接下拉节点PD,可用于响应上拉节点PU的电压信号以将第二电源信号传输至下拉节点PD。
所述下拉模块505可以包括第九开关元件T9和第十开关元件T10。其中,第九开关元件T9的控制端连接下拉节点PD、第一端连接第二电源信号端VSS、第二端连接上拉节点PU,可用于响应下拉节点PD的电压信号以将第二电源信号传输至上拉节点PU;第十开关元件T10的控制端连接下拉节点PD、第一端连接第二电源信号端VSS、第二端连接信号输出端Output,可用于响应下拉节点PD的电压信号以将第二电源信号传输至信号输出端Output。
需要说明的是:以上各个模块单元中的具体结构即开关元件及其连接关系不应理解为对本发明的限制,其可以根据实际情况进行合理的调整,例如下拉控制模块504还可以采用图2所示的4个晶体管的结构。但只要是通过帧前复位模块506在一帧扫描正式开始前对上拉节点PU、下拉节点PD、以及信号输出端Output进行复位的技术方案,均在本发明的保护范围之内。
基于上述的电路结构,所有开关元件可以均为P型晶体管或者均为N型晶体管。针对不同掺杂类型的晶体管,只需调整相关信号的有效电平即可。例如所有开关元件均为N型晶体管时,其有效电平即为高电平,而所有开关元件均为P型晶体管时,其有效电平即为低电平。
下面以所有开关元件均为N型晶体管为例,结合图6和图7所示的信号时序图以及信号逻辑表对所述移位寄存器单元的工作原理进行详细的说明。
在帧扫描开始之前的初始化阶段(t0~t1),先对各个信号端的信号电平进行初始化置位,具体可将时钟信号、起始信号、第二电源信号、第三电源信号、以及第四电源信号置于低电平VGL,并将第一电源信号置于高电平VGH,此时上拉节点PU、下拉节点PD、以及信号输出端Output处于浮空状态。
在帧扫描开始之前的帧前复位阶段(t1~t2),将时钟信号、第一电源信号、第二电源信号、以及第三电源信号置于低电平VGL,并将起始信号和第四电源信号至于高电平VGH,此时帧前复位模块506中的第一至第三开关元件导通,上拉节点PU、下拉节点PD、以及信号输出端Output均被第二电源信号端VSS拉低至低电平,从而实现对上拉节点PU、下拉节点PD、以及信号输出端Output的复位。
在帧扫描开始之后(t2之后),移位寄存器电路进入稳定运行模式,各级移位寄存器单元按照扫描方向逐行输出栅极驱动信号。
本示例实施方式还提供了一种栅极驱动电路,参考图1所示,包括多个级联的上述移位寄存器单元。其中,第M-1级移位寄存器单元的信号输出端连接第M级移位寄存器单元的输入信号端,第M+1级移位寄存器单元的信号输出端连接第M级移位寄存器单元的复位信号端。
相应的,本示例实施方式还提供了一种栅极驱动电路的驱动方法,应用于上述的栅极驱动电路。如图8所示,该驱动方法可以包括:
S1、在帧扫描开始之前的初始化阶段,对栅极驱动电路中的各个信号端的信号进行初始化置位。
S2、在帧扫描开始之前的帧前复位阶段,将起始信号与第四电源信号置于有效电平,以利用帧前复位模块506通过第二电源信号对栅极驱动电路中各个移位寄存器单元的上拉节点PU、下拉节点PD、以及信号输出端Output进行帧前复位。
本公开示例性实施方式所提供的栅极驱动电路及其驱动方法,通过在一帧扫描正式开始前先对各级移位寄存器单元的上拉节点PU、下拉节点PD、以及信号输出端Output进行复位,复位之后再进行逐行扫描,这样可以有效的防止由驱动信号瞬停而引发的显示异常,从而保证显示品质。
需要说明的是:所述栅极驱动电路的具体细节已经在对应的移位寄存器单元中进行了详细的描述,这里不再赘述。
本示例实施方式还提供了一种显示装置,包括上述的移位寄存器单元或者上述的栅极驱动电路。其中,由多个级联的移位寄存器单元所构成的栅极驱动电路可以直接设置在显示面板的玻璃基板例如阵列基板上,从而形成GOA(Gate on Array,阵列基板行驱动)面板。
需要说明的是:该显示装置可以包括手机、平板电脑、电视机、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
应当注意,尽管在上文详细描述中提及了用于动作执行的设备的若干模块或者单元,但是这种划分并非强制性的。实际上,根据本公开的实施方式,上文描述的两个或更多模块或者单元的特征和功能可以在一个模块或者单元中具体化。反之,上文描述的一个模块或者单元的特征和功能可以进一步划分为由多个模块或者单元来具体化。
此外,尽管在附图中以特定顺序描述了本公开中方法的各个步骤,但是,这并非要求或者暗示必须按照该特定顺序来执行这些步骤,或是必须执行全部所示的步骤才能实现期望的结果。附加的或备选的,可以省略某些步骤,将多个步骤合并为一个步骤执行,以及/或者将一个步骤分解为多个步骤执行等。
本领域技术人员在考虑说明书及实践这里公开的发明后,将容易想到本公开的其他实施例。本申请旨在涵盖本公开的任何变型、用途或者适应性变化,这些变型、用途或者适应性变化遵循本公开的一般性原理并包括本公开未公开的本技术领域中的公知常识或惯用技术手段。说明书和实施例仅被视为示例性的,本公开的真正范围和精神由权利要求指出。
应当理解的是,本公开并不局限于上面已经描述并在附图中示出的精确结构,并且可以在不脱离其范围进行各种修改和改变。本公开的范围仅由所附的权利要求来限。
Claims (9)
1.一种移位寄存器单元,其特征在于,包括:
输入模块,连接输入信号端、第一电源信号端、以及上拉节点,用于响应输入信号以将第一电源信号传输至所述上拉节点;
复位模块,连接复位信号端、第二电源信号端、以及所述上拉节点,用于响应复位信号以将第二电源信号传输至所述上拉节点;
输出模块,连接所述上拉节点、时钟信号端、以及信号输出端,用于响应所述上拉节点的电压信号以将时钟信号传输至所述信号输出端;
下拉控制模块,连接所述上拉节点、所述第二电源信号端、第三电源信号端、以及下拉节点,用于响应第三电源信号以将所述第三电源信号传输至所述下拉节点,以及响应所述上拉节点的电压信号以将所述第二电源信号传输至所述下拉节点;
下拉模块,连接所述下拉节点、所述第二电源信号端、所述上拉节点、以及信号输出端,用于响应所述下拉节点的电压信号以将所述第二电源信号分别传输至所述上拉节点和所述信号输出端;
帧前复位模块,连接起始信号端、第四电源信号端、所述上拉节点、所述下拉节点、以及所述信号输出端,用于响应起始信号以将所述第二电源信号分别传输至所述上拉节点和所述下拉节点,以及响应第四电源信号以将所述第二电源信号传输至所述信号输出端;
其中,所述帧前复位模块包括第一开关元件、第二开关元件和第三开关元件,所述第一开关元件的控制端连接所述起始信号端、第一端连接所述第二电源信号端、第二端连接所述上拉节点;
所述第二开关元件的控制端连接所述起始信号端、第一端连接所述第二电源信号端、第二端连接所述下拉节点;
所述第三开关元件的控制端连接所述第四电源信号端、第一端连接所述第二电源信号端、第二端连接所述信号输出端。
2.根据权利要求1所述的移位寄存器单元,其特征在于,所述输入模块包括第四开关元件;
所述第四开关元件的控制端连接所述输入信号端、第一端连接所述第一电源信号端、第二端连接所述上拉节点。
3.根据权利要求1所述的移位寄存器单元,其特征在于,所述复位模块包括第五开关元件;
所述第五开关元件的控制端连接所述复位信号端、第一端连接所述第二电源信号端、第二端连接所述上拉节点。
4.根据权利要求1所述的移位寄存器单元,其特征在于,所述输出模块包括第六开关元件以及存储电容;
所述第六开关元件的控制端连接所述上拉节点、第一端连接所述时钟信号端、第二端连接所述信号输出端;
所述存储电容连接在所述上拉节点与所述信号输出端之间。
5.根据权利要求1所述的移位寄存器单元,其特征在于,所述下拉控制模块包括第七开关元件和第八开关元件;
所述第七开关元件的控制端和第一端连接所述第三电源信号端、第二端连接所述下拉节点;
所述第八开关元件的控制端连接所述上拉节点、第一端连接所述第二电源信号端、第二端连接所述下拉节点。
6.根据权利要求1所述的移位寄存器单元,其特征在于,所述下拉模块包括第九开关元件和第十开关元件;
所述第九开关元件的控制端连接所述下拉节点、第一端连接所述第二电源信号端、第二端连接所述上拉节点;
所述第十开关元件的控制端连接所述下拉节点、第一端连接所述第二电源信号端、第二端连接所述信号输出端。
7.一种栅极驱动电路,其特征在于,包括多个级联的如权利要求1-6任一项所述的移位寄存器单元;
其中,第M-1级移位寄存器单元的信号输出端连接第M级移位寄存器单元的输入信号端,第M+1级移位寄存器单元的信号输出端连接第M级移位寄存器单元的复位信号端。
8.一种栅极驱动电路的驱动方法,用于驱动权利要求7所述的栅极驱动电路;其特征在于,所述驱动方法包括:
在帧扫描开始之前,将起始信号与第四电源信号置于有效电平电位,以利用帧前复位模块通过第二电源信号对所述栅极驱动电路中的各个移位寄存器单元的上拉节点、下拉节点、以及信号输出端进行帧前复位。
9.一种显示装置,其特征在于,包括权利要求1-6任一项所述的移位寄存器单元或者权利要求7所述的栅极驱动电路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810062822.0A CN108564907B (zh) | 2018-01-23 | 2018-01-23 | 移位寄存器单元、栅极驱动电路及其驱动方法、显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810062822.0A CN108564907B (zh) | 2018-01-23 | 2018-01-23 | 移位寄存器单元、栅极驱动电路及其驱动方法、显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN108564907A CN108564907A (zh) | 2018-09-21 |
CN108564907B true CN108564907B (zh) | 2021-01-26 |
Family
ID=63531025
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810062822.0A Active CN108564907B (zh) | 2018-01-23 | 2018-01-23 | 移位寄存器单元、栅极驱动电路及其驱动方法、显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN108564907B (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109473073B (zh) * | 2018-12-03 | 2020-11-24 | 南京中电熊猫液晶显示科技有限公司 | 一种显示装置及其驱动方法 |
CN112309295B (zh) * | 2019-07-29 | 2023-12-08 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动电路、显示装置 |
CN111354296B (zh) * | 2020-04-16 | 2023-01-24 | 京东方科技集团股份有限公司 | 显示面板、显示装置 |
CN115173849A (zh) * | 2021-04-02 | 2022-10-11 | 湖南工业大学 | 一种可改变开通或关断步进方向的控制装置 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101481675B1 (ko) * | 2011-10-04 | 2015-01-22 | 엘지디스플레이 주식회사 | 양 방향 쉬프트 레지스터 |
KR101918151B1 (ko) * | 2011-12-26 | 2018-11-14 | 엘지디스플레이 주식회사 | 쉬프트 레지스터와 이를 포함한 표시장치 |
KR101963389B1 (ko) * | 2012-07-25 | 2019-03-28 | 엘지디스플레이 주식회사 | 내장형 게이트 드라이버를 갖는 표시장치와 그 구동방법 |
CN104318909B (zh) * | 2014-11-12 | 2017-02-22 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动电路及其驱动方法、显示面板 |
KR102268965B1 (ko) * | 2014-12-04 | 2021-06-24 | 엘지디스플레이 주식회사 | 게이트 쉬프트 레지스터 및 이를 이용한 표시 장치 |
CN205564249U (zh) * | 2016-02-03 | 2016-09-07 | 京东方科技集团股份有限公司 | 移位寄存器单元和显示装置 |
CN106409207A (zh) * | 2016-10-27 | 2017-02-15 | 京东方科技集团股份有限公司 | 移位寄存器单元、驱动方法、栅极驱动电路及显示装置 |
CN106548740A (zh) * | 2016-12-02 | 2017-03-29 | 京东方科技集团股份有限公司 | 移位寄存电路及其驱动方法、栅极驱动电路及显示装置 |
CN106847221A (zh) * | 2017-03-20 | 2017-06-13 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动电路以及驱动方法 |
CN107123390A (zh) * | 2017-07-04 | 2017-09-01 | 京东方科技集团股份有限公司 | 一种移位寄存器、其驱动方法、栅极驱动电路及显示装置 |
-
2018
- 2018-01-23 CN CN201810062822.0A patent/CN108564907B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
CN108564907A (zh) | 2018-09-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10803823B2 (en) | Shift register unit, gate driving circuit, and driving method | |
US10825413B2 (en) | Shift register circuit, gate driving circuit and method for driving the same, and display apparatus | |
CN108648714B (zh) | 移位寄存器单元、驱动方法、栅极驱动电路和显示装置 | |
CN108062938B (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置 | |
US10593415B2 (en) | Shift register unit and driving method thereof, gate driving circuit | |
CN108564907B (zh) | 移位寄存器单元、栅极驱动电路及其驱动方法、显示装置 | |
US7450681B2 (en) | Shift register | |
CN105528988B (zh) | 一种栅极驱动电路、触控显示面板及显示装置 | |
CN108257568B (zh) | 移位寄存器、栅极集成驱动电路、显示面板及显示装置 | |
US10984700B1 (en) | Shift register unit, shift register circuit and driving method, and display panel | |
US10923060B2 (en) | Shift register unit with power signal terminals having same frequencies and reverse phases, shift register circuit and display panel | |
US11676524B2 (en) | Shift register, gate driving circuit and display panel | |
US10614769B2 (en) | GOA circuit and driving method thereof, and touch display apparatus | |
US11069274B2 (en) | Shift register unit, gate driving circuit, driving method and display apparatus | |
CN105702297B (zh) | 移位寄存器及驱动方法、驱动电路、阵列基板及显示装置 | |
US10762975B2 (en) | Shift register circuit, driving method thereof, and display device | |
CN109785787B (zh) | 移位寄存器、其驱动方法、栅极驱动电路及显示装置 | |
CN108364622B (zh) | 移位寄存器单元及其驱动方法、驱动装置和显示装置 | |
US11011132B2 (en) | Shift register unit, shift register circuit, driving method, and display apparatus | |
US20210358415A1 (en) | Shift register unit and driving method thereof, gate drive circuit and display device | |
CN105575357A (zh) | 移位寄存器、栅线集成驱动电路、其驱动方法及显示装置 | |
CN107909960B (zh) | 移位寄存器单元、移位寄存器电路及显示面板 | |
WO2020057213A1 (en) | Shift register, gate driver circuit and display device | |
US20210074234A1 (en) | Shift Register Unit and Driving Method, Gate Driving Circuit, and Display Device | |
CN109389926B (zh) | 移位寄存器、栅极驱动电路、阵列基板 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |